KR20100048752A - Differential amplifier and layout method of the same - Google Patents
Differential amplifier and layout method of the same Download PDFInfo
- Publication number
- KR20100048752A KR20100048752A KR1020080108048A KR20080108048A KR20100048752A KR 20100048752 A KR20100048752 A KR 20100048752A KR 1020080108048 A KR1020080108048 A KR 1020080108048A KR 20080108048 A KR20080108048 A KR 20080108048A KR 20100048752 A KR20100048752 A KR 20100048752A
- Authority
- KR
- South Korea
- Prior art keywords
- electrically connected
- gate
- mos transistor
- receiving
- materials
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 21
- 239000000463 material Substances 0.000 claims abstract description 63
- 239000002184 metal Substances 0.000 claims description 32
- 229910052751 metal Inorganic materials 0.000 claims description 32
- 150000002739 metals Chemical class 0.000 claims description 13
- 238000001514 detection method Methods 0.000 claims 1
- 239000011295 pitch Substances 0.000 abstract 1
- 101100102627 Oscarella pearsei VIN1 gene Proteins 0.000 description 6
- 238000004519 manufacturing process Methods 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 238000010586 diagram Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45179—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
- H03F3/45183—Long tailed pairs
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/39—Circuit design at the physical level
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/08—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45371—Indexing scheme relating to differential amplifiers the AAC comprising parallel coupled multiple transistors at their source and gate and drain or at their base and emitter and collector, e.g. in a cascode dif amp, only those forming the composite common source transistor or the composite common emitter transistor respectively
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Ceramic Engineering (AREA)
- Evolutionary Computation (AREA)
- Geometry (AREA)
- General Engineering & Computer Science (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Semiconductor Integrated Circuits (AREA)
- Amplifiers (AREA)
Abstract
Description
본 발명은 차동 증폭기에 관한 것으로서, 더욱 상세하게는 로드 저항의 저항값에 따라 출력 특성이 달라지는 차동 증폭기에 관한 것이다.The present invention relates to a differential amplifier, and more particularly, to a differential amplifier whose output characteristics vary depending on the resistance value of the load resistance.
일반적으로, 반도체 장치에는 두 입력 신호의 전위차를 차동 증폭하는 차동 증폭기가 널리 이용된다.In general, a differential amplifier that differentially amplifies the potential difference between two input signals is widely used in semiconductor devices.
반도체 장치에 이용되는 차동 증폭기에는 전류 모드 논리(Current Mode Logic:CML) 회로가 포함되며, 전류 모드 논리 회로의 출력 특성은 저항의 크기에 크게 영향을 받는다.Differential amplifiers used in semiconductor devices include current mode logic (CML) circuits, and the output characteristics of the current mode logic circuits are greatly affected by the size of the resistor.
일반적인 전류 모드 논리 회로는 도 1에 도시된 바와 같이, 입력 신호 VIN1, VIN2를 각각 입력받는 입력 트랜지스터들(N0,N1), 인에이블 신호 EN에 의해 전류 모드 논리 회로의 온/오프를 제어하는 트랜지스터(N2), 바이어스 신호 NBIAS에 의해 턴 온되는 커런트 싱크(current sink) 트랜지스터(N3), 및 로드(load)인 저항(RL)으로 구성될 수 있다.A general current mode logic circuit is a transistor for controlling the on / off of the current mode logic circuit by the input transistors N0 and N1 receiving the input signals VIN1 and VIN2 and the enable signal EN, respectively, as shown in FIG. 1. (N2), a current sink transistor N3 turned on by the bias signal NBIAS, and a resistor RL that is a load.
상기 구성의 전류 모드 논리 회로는 입력 신호 VIN1, VIN2의 논리 레벨 차에 따라 스몰 스윙(small swing)하는 출력 신호들 VOUT1, VOUT2를 출력한다. 특히, 출력 신호들 VOUT1, VOUT2는 전원 전압 VDD에서 저항(RL)에 걸리는 전압{저항(RL)에 흐르는 전류와 저항(RL)의 곱}만큼 낮은 전압을 최대값으로 갖는다. 또한, 저항(RL)은 출력 신호들 VOUT1, VOUT2의 라이징 타임을 결정한다.The current mode logic circuit of the above configuration outputs output signals VOUT1 and VOUT2 that are small swing in accordance with the logic level difference between the input signals VIN1 and VIN2. In particular, the output signals VOUT1 and VOUT2 have a maximum value as low as the voltage applied to the resistor RL at the power supply voltage VDD (the product of the current flowing through the resistor RL and the resistor RL). In addition, the resistor RL determines the rising time of the output signals VOUT1 and VOUT2.
도 1의 전류 모드 논리 회로는 종래에 도 2와 같은 레이아웃 구조를 갖는다. 도 2에서, 도 1과 동일한 참조부호는 도 1과 동일한 부재를 가리킨다.The current mode logic circuit of FIG. 1 has a layout structure as in FIG. 2 conventionally. In Fig. 2, the same reference numerals as those in Fig. 1 indicate the same members as in Fig. 1.
도 2를 참조하면, 저항(RL)은 공정에 의한 변수(저항값 변화)가 적은 물질로 구성된다. 일 예로, 저항(RL)은 바(bar) 형상의 복수의 게이트 물질(GM)로 구성될 수 있다.Referring to FIG. 2, the resistor RL is made of a material having few variables (change in resistance value) by the process. For example, the resistor RL may be formed of a plurality of bar materials gate material GM.
그리고, 게이트 물질들(GM)은 그보다 상위 레이어의 메탈들(M0)을 통해 서로 전기적으로 연결되고, 메탈들(M0) 중 어느 둘은 그보다 상위 레이어의 메탈들(M1)을 통해 두 엔모스 트랜지스터(N0,N1)에 전기적으로 연결된다.The gate materials GM are electrically connected to each other through metals M0 of a higher layer, and two of the metals M0 are two NMOS transistors through metals M1 of a higher layer. It is electrically connected to (N0, N1).
하지만, 게이트 물질(GM)은 공정 변화, 예를 들어, 웨이퍼 가공 라인(fabrication)의 변경에 따라 서로 다른 값을 가질 수 있으므로, 웨이퍼 가공 라인을 변경하는 경우 저항(RL)의 레이아웃이 변경되어야 한다.However, since the gate material GM may have different values according to a process change, for example, a change in the wafer fabrication line, the layout of the resistor RL should be changed when the wafer fabrication line is changed. .
특히, 게이트 물질(GM)은 최하위 레이어에 형성되므로, 저항(RL)의 레이아웃 변경시 게이트 물질(GM)보다 상위 레이어의 메탈 레이아웃도 모두 변경되어야 하며, 그에 따라, 많은 비용과 시간이 소모되는 문제점이 있다.In particular, since the gate material GM is formed in the lowermost layer, when the layout of the resistor RL is changed, all metal layouts of the upper layer than the gate material GM must also be changed, and thus, cost and time are consumed. There is this.
본 발명은 로드 저항의 레이아웃 구조 변경이 용이한 차동 증폭기를 제공한다.The present invention provides a differential amplifier that is easy to change the layout structure of the load resistor.
본 발명은 로드 저항의 레이아웃 구조 변경이 용이한 차동 증폭기의 레이아웃 방법을 제공한다.The present invention provides a layout method of a differential amplifier that can easily change the layout structure of the load resistor.
본 발명의 실시 예에 따른 차동 증폭기는, 전원 전압 라인에 연결되고, 복수의 콘택이 형성된 저항 물질을 다수 포함하며, 상기 각 저항 물질에 형성된 어느 하나의 콘택을 통해 상기 저항 물질들 간이 전기적으로 연결되어 저항값이 결정되는 로드 저항; 및 제 1 및 제 2 입력 신호의 전위차를 감지하여 상기 로드 저항을 통해 전달되는 전위와 접지 전위로 차동 증폭된 제 1 및 제 2 출력 신호를 출력하는 감지 증폭부;를 포함함을 특징으로 한다.A differential amplifier according to an embodiment of the present invention is connected to a power supply voltage line and includes a plurality of resistance materials formed with a plurality of contacts, and electrically connects the resistance materials through any one contact formed in each of the resistance materials. A load resistor whose resistance value is determined; And a sense amplifier configured to sense a potential difference between the first and second input signals and output first and second output signals differentially amplified by a potential transferred through the load resistor and a ground potential.
상기 로드 저항은 서로 이격되어 나란히 형성되는 바(bar) 형상의 상기 저항 물질들을 포함하며, 상기 각 저항 물질에 형성된 어느 하나의 콘택 간이 서로 전기적으로 연결됨이 바람직하다.The rod resistor may include the bar-shaped resistive materials spaced apart from each other, and any one contact formed on each of the resistive materials may be electrically connected to each other.
상기 각 저항 물질에 형성된 어느 하나의 콘택은 상기 저항 물질보다 상위 레이어에 형성되는 메탈을 통해 서로 전기적으로 연결됨이 바람직하다.It is preferable that any one contact formed in each of the resistive materials is electrically connected to each other through a metal formed in a higher layer than the resistive material.
상기 콘택들은 상기 각 저항 물질 상에 길이 방향으로 서로 이격되어 나란히 형성됨이 바람직하다.The contacts are preferably formed side by side spaced apart from each other in the longitudinal direction on each of the resistive materials.
상기 각 저항 물질은 게이트 물질에 대응됨이 바람직하다.Each of the resistive materials preferably corresponds to a gate material.
상기 감지 증폭부는, 일단이 상기 로드 저항에 연결되고, 게이트로 상기 제 1 입력 신호를 입력받는 제 1 모스 트랜지스터; 일단이 상기 로드 저항에 연결되고, 게이트로 상기 제 2 입력 신호를 입력받는 제 2 모스 트랜지스터; 및 일단이 상기 제 1 및 제 2 모스 트랜지스터의 타단에 공통으로 연결되고, 타단이 접지 전압 라인에 연결되며, 게이트로 바이어스 신호를 입력받는 제 3 모스 트랜지스터;를 포함함이 바람직하다.The sensing amplifier may include: a first MOS transistor having one end connected to the load resistor and receiving the first input signal through a gate; A second MOS transistor having one end connected to the load resistor and receiving the second input signal through a gate; And a third MOS transistor having one end connected in common to the other ends of the first and second MOS transistors, the other end connected to a ground voltage line, and receiving a bias signal through a gate.
상기 감지 증폭부는 상기 제 1 및 제 2 모스 트랜지스터의 타단과 상기 제 3 모스 트랜지스터의 일단 사이에 연결되고, 게이트로 인에이블 신호를 입력받는 제 4 모스 트랜지스터를 더 포함함이 바람직하다.Preferably, the sensing amplifier further includes a fourth MOS transistor connected between the other ends of the first and second MOS transistors and one end of the third MOS transistor, and receiving an enable signal through a gate.
본 발명의 실시 예에 따른 감지 증폭기의 레이아웃 방법은, 전원 전압 라인에 전기적으로 연결되는 복수의 저항 물질을 형성하고, 상기 각 저항 물질의 상부에 복수의 콘택을 형성하며, 상기 각 저항 물질에 형성된 어느 하나의 콘택 간을 전기적으로 연결하는 제 1 메탈들을 형성하고, 상기 제 1 메탈들 중 최소한 하나와 전기적으로 연결되는 제 2 메탈을 형성하며, 상기 제 2 메탈과 접지 전압 라인 사이에 전기적으로 연결되고, 제 1 및 제 2 입력 신호의 전위차를 감지하여 상기 제 2 메탈로 전달되는 전위와 접지 전위로 차동 증폭된 제 1 및 제 2 출력 신호를 출력하는 복수의 모스 트랜지스터를 형성하는 단계를 포함함을 특징으로 한다.According to an embodiment of the present disclosure, a method of layout of a sense amplifier may include: forming a plurality of resistor materials electrically connected to a power supply voltage line; forming a plurality of contacts on the resistor materials; Forming first metals electrically connecting any one contact, forming a second metal electrically connected to at least one of the first metals, and electrically connecting the second metal to a ground voltage line. And forming a plurality of MOS transistors which sense the potential difference between the first and second input signals and output the first and second output signals differentially amplified by the potential delivered to the second metal and the ground potential. It is characterized by.
상기 저항 물질들은 서로 이격되어 나란히 형성되는 바(bar) 형상의 게이트 물질들에 대응됨이 바람직하다.The resistance materials may correspond to bar-shaped gate materials spaced apart from each other.
상기 콘택들은 상기 각 저항 물질 상에 길이 방향으로 서로 이격되어 나란히 형성됨이 바람직하다.The contacts are preferably formed side by side spaced apart from each other in the longitudinal direction on each of the resistive materials.
상기 복수의 모스 트랜지스터는, 일단이 상기 제 2 메탈에 전기적으로 연결되고, 게이트로 상기 제 1 입력 신호를 입력받는 제 1 모스 트랜지스터; 일단이 상기 제 2 메탈에 전기적으로 연결되고, 게이트로 상기 제 2 입력 신호를 입력받는 제 2 모스 트랜지스터; 및 일단이 상기 제 1 및 제 2 모스 트랜지스터의 타단에 공통으로 전기적으로 연결되고, 타단이 접지 전압 라인에 전기적으로 연결되며, 게이트로 바이어스 신호를 입력받는 제 3 모스 트랜지스터;를 포함함이 바람직하다.The plurality of MOS transistors may include: a first MOS transistor having one end electrically connected to the second metal and receiving the first input signal through a gate; A second MOS transistor having one end electrically connected to the second metal and receiving the second input signal through a gate; And a third MOS transistor having one end electrically connected to the other ends of the first and second MOS transistors in common, the other end electrically connected to a ground voltage line, and receiving a bias signal through a gate. .
상기 복수의 모스 트랜지스터는 상기 제 1 및 제 2 모스 트랜지스터의 타단과 상기 제 3 모스 트랜지스터의 일단 사이에 전기적으로 연결되고, 게이트로 인에이블 신호를 입력받는 제 4 모스 트랜지스터를 더 포함함이 바람직하다.The plurality of MOS transistors may further include a fourth MOS transistor electrically connected between the other ends of the first and second MOS transistors and one end of the third MOS transistor, and receiving an enable signal through a gate. .
본 발명은 로드 저항을 구성하는 저항 물질들 각각에 복수의 콘택을 형성된 차동 증폭기를 제공함으로써, 각 저항 물질의 콘택 간의 연결 위치 변경에 의해 로드 저항의 저항값이 쉽게 변경될 수 있는 효과가 있다.According to the present invention, by providing a differential amplifier having a plurality of contacts formed in each of the resistive materials constituting the load resistor, the resistance value of the load resistor can be easily changed by changing the connection position between the contacts of the respective resistive materials.
본 발명은 로드 저항을 구성하는 저항 물질들 각각에 복수의 콘택을 형성하는 차동 증폭기의 레이아웃 방법을 제공함으로써, 각 저항 물질의 콘택 간의 연결 위치 변경에 의해 로드 저항의 저항값이 쉽게 변경될 수 있는 효과가 있다.The present invention provides a layout method of a differential amplifier that forms a plurality of contacts in each of the resistive materials constituting the load resistor, whereby the resistance value of the load resistor can be easily changed by changing the connection position between the contacts of each resistive material. It works.
본 발명은 로드 저항을 구성하는 게이트 물질에 복수의 콘택을 형성하여 저 항값을 쉽게 변경할 수 있는 차동 증폭기를 제공한다. 특히, 본 발명은 전류 모드 논리 회로와 같이 로드 저항의 크기에 따라 출력 특성이 달라지는 회로에 모두 적용될 수 있다.The present invention provides a differential amplifier that can easily change the resistance value by forming a plurality of contacts in the gate material constituting the load resistor. In particular, the present invention can be applied to all circuits whose output characteristics vary depending on the size of the load resistance, such as a current mode logic circuit.
구체적으로, 본 발명에 따른 차동 증폭기는 도 1의 구조에 대응하여 도 3의 레이아웃 구조를 갖는다. 도 3에서, 도 1과 동일한 참조부호는 도 1과 동일한 부재를 가리킨다.Specifically, the differential amplifier according to the present invention has the layout structure of FIG. 3 corresponding to the structure of FIG. 1. In FIG. 3, the same reference numerals as FIG. 1 indicate the same members as FIG.
도 3을 참조하면, 본 발명에 따른 차동 증폭기는 두 입력 신호 VIN1, VIN2의 전위차를 감지하여 차동 증폭된 출력 신호 VOUT1, VOUT2를 출력하는 감지 증폭부와, 출력 신호 VOUT1, VOUT2의 최대 전압 레벨을 결정하는 로드 저항을 포함한다.Referring to FIG. 3, a differential amplifier according to the present invention senses a potential difference between two input signals VIN1 and VIN2 and outputs a sense amplifying unit for outputting differentially amplified output signals VOUT1 and VOUT2, and maximum voltage levels of output signals VOUT1 and VOUT2. It includes a load resistance to determine.
여기서, 상기 감지 증폭부는 복수의 엔모스 트랜지스터(N0~N3)를 포함하여 구성될 수 있고, 상기 로드 저항은 저항(RL)을 포함하여 구성될 수 있다.The sensing amplifier may include a plurality of NMOS transistors N0 to N3, and the load resistor may include a resistor RL.
엔모스 트랜지스터(N0)는 일단이 저항(RL)에 전기적으로 연결되고, 타단이 엔모스 트랜지스터(N2)에 전기적으로 연결되며, 게이트가 입력 신호 VIN1을 전달받는 라인에 전기적으로 연결된 레이아웃 구조를 갖는다.The NMOS transistor N0 has a layout structure in which one end is electrically connected to the resistor RL, the other end is electrically connected to the NMOS transistor N2, and the gate is electrically connected to a line receiving the input signal VIN1. .
엔모스 트랜지스터(N1)는 일단이 저항(RL)에 전기적으로 연결되고, 타단이 엔모스 트랜지스터(N2)에 전기적으로 연결되며, 게이트가 입력 신호 VIN2를 전달받는 라인에 전기적으로 연결된 레이아웃 구조를 갖는다.The NMOS transistor N1 has a layout structure in which one end is electrically connected to the resistor RL, the other end is electrically connected to the NMOS transistor N2, and the gate is electrically connected to a line receiving the input signal VIN2. .
엔모스 트랜지스터(N2)는 일단이 두 엔모스 트랜지스터(N0,N1)에 전기적으로 연결되고, 타단이 엔모스 트랜지스터(N3)에 전기적으로 연결되며, 게이트가 인에이블 신호 EN을 전달받는 라인에 전기적으로 연결된 레이아웃 구조를 갖는다.The NMOS transistor N2 has one end electrically connected to two NMOS transistors N0 and N1, the other end electrically connected to the NMOS transistor N3, and the gate is electrically connected to the enable signal EN. It has a layout structure connected by.
엔모스 트랜지스터(N3)는 일단이 엔모스 트랜지스터(N2)에 전기적으로 연결되고, 타단이 접지 전압 라인(VSS)에 전기적으로 연결되며, 게이트가 바이어스 신호 NBIAS을 전달받는 라인에 전기적으로 연결된 레이아웃 구조를 갖는다.The NMOS transistor N3 has a layout structure in which one end is electrically connected to the NMOS transistor N2, the other end is electrically connected to the ground voltage line VSS, and the gate is electrically connected to the line receiving the bias signal NBIAS. Has
저항(RL)은 전원 전압 라인(VDD)과 두 엔모스 트랜지스터(N0,N1) 사이에 전기적으로 연결되며, 공정에 의한 변수(저항값 변화)가 적은 바(bar) 형상의 저항 물질, 예를 들어, 게이트 물질(GM)을 다수 포함한 레이아웃 구조를 갖는다.The resistor RL is electrically connected between the power supply voltage line VDD and the two NMOS transistors N0 and N1, and has a bar-shaped resistive material, for example, which has few variables (resistance value change) due to the process. For example, it has a layout structure including a plurality of gate materials GM.
여기서, 게이트 물질(GM)들은 소정 간격을 두고 나란히 배치되며, 각 게이트 물질(GM)의 상부에는 복수의 콘택(C)이 형성된다. 복수의 콘택(C)은 각 게이트 물질(C) 상에 길이 방향으로 서로 이격되어 나란히 형성됨이 바람직하다.Here, the gate materials GM are disposed side by side at a predetermined interval, and a plurality of contacts C are formed on each gate material GM. The plurality of contacts C may be formed side by side on the gate material C to be spaced apart from each other in the longitudinal direction.
각 게이트 물질(GM)은 복수의 콘택(C) 중 어느 하나를 통하여 서로 전기적으로 연결될 수 있다. 즉, 제 1 게이트 물질(GM)에 형성된 복수의 콘택(C) 중 어느 하나와 제 2 게이트 물질(GM)에 형성된 복수의 콘택(C) 중 어느 하나는 게이트 물질(GM)보다 상위 레이어에 형성되는 메탈(M0)을 통해 서로 전기적으로 연결될 수 있다. 그리고, 메탈(M0)이 연결되지 않는 콘택(C)은 더미(dummy) 역할을 한다.Each gate material GM may be electrically connected to each other through any one of the plurality of contacts C. That is, any one of the plurality of contacts C formed in the first gate material GM and one of the plurality of contacts C formed in the second gate material GM are formed in a layer higher than the gate material GM. The metal M0 may be electrically connected to each other. The contact C, to which the metal M0 is not connected, acts as a dummy.
또한, 메탈들(M0) 중 어느 둘의 상부에도 콘택(C)이 형성되어 메탈들(M0)보다 상위 레이어에 형성되는 두 메탈(M1)과 각각 전기적으로 연결될 수 있다. 여기서, 메탈들(M1)은 저항(RL)과 엔모스 트랜지스터(N0,N1) 간을 전기적으로 연결하는 라인이다.In addition, a contact C may be formed on any two of the metals M0 to be electrically connected to two metals M1 formed on a layer higher than the metals M0, respectively. Here, the metals M1 are lines for electrically connecting the resistor RL and the NMOS transistors N0 and N1.
이러한 레이아웃 구조를 갖는 본 발명에 따른 차동 증폭기는 인에이블 신호 EN와 바이어스 신호 NBIAS에 의해 엔모스 트랜지스터들(N2,N3)이 턴 온된 상태에 서, 두 입력 신호 VIN1, VIN2의 전위차에 따라 출력 신호 VOUT1, VOUT2의 값을 결정하여 출력한다.The differential amplifier according to the present invention having such a layout structure has an output signal according to the potential difference between two input signals VIN1 and VIN2 while the NMOS transistors N2 and N3 are turned on by the enable signal EN and the bias signal NBIAS. Determine and output the values of VOUT1 and VOUT2.
예를 들어, 입력 신호 VIN1이 다른 입력 신호 VIN2보다 높은 레벨일 때, 출력 신호 VOUT2는 접지 전압 VSS 레벨로 하강하고, 출력 신호 VOUT1은 전원 전압 VDD에서 저항(RL)에 걸리는 전압{저항(RL)에 흐르는 전류와 저항(RL)의 곱}만큼 낮은 전압 레벨로 상승한다.For example, when the input signal VIN1 is at a higher level than the other input signal VIN2, the output signal VOUT2 falls to the ground voltage VSS level, and the output signal VOUT1 is the voltage across the resistor RL at the power supply voltage VDD (resistance RL). It rises to a voltage level as low as the product of the current flowing in and the resistance RL.
이와 같이 출력 신호 VOUT1, VOUT2의 하이 레벨을 결정하는 저항(RL)은 도 2에 도시된 바와 같이 복수의 바 형상의 게이트 물질(GM)을 포함하여 구성되며, 각 게이트 물질(GM)은 콘택(C)과 메탈(M0)을 통하여 서로 전기적으로 연결된다.As described above, the resistor RL for determining the high levels of the output signals VOUT1 and VOUT2 includes a plurality of bar-shaped gate materials GM, as shown in FIG. 2, and each gate material GM includes a contact ( C) and the metal (M0) is electrically connected to each other.
그리고, 각 게이트 물질(GM)에는 복수의 콘택(C)이 형성되어 메탈(M0)을 어느 콘택(C)에 연결하느냐에 따라 저항(RL)의 저항값이 변경될 수 있다.In addition, a plurality of contacts C may be formed in each gate material GM so that the resistance value of the resistor RL may be changed according to which contact C the metal M0 is connected to.
예를 들어, 도 3에 도시된 바와 같이, 각 게이트 물질(GM)의 양끝에 위치한 콘택(C)을 통해 메탈(M0)이 연결되면, 저항(RL)의 저항값이 도 2의 저항(RL)의 저항값보다 증가한다.For example, as shown in FIG. 3, when the metal M0 is connected through the contacts C positioned at both ends of the gate material GM, the resistance value of the resistor RL is the resistance RL of FIG. 2. Increases the resistance value of).
이상에서 살펴본 바와 같이, 본 발명에 따른 차동 증폭기는 저항(RL)을 구성하는 게이트 물질들(GL)에 다수의 콘택(C)이 형성되고, 게이트 물질(GM)보다 상위 레이어에 형성되는 메탈들(M0)이 각 게이트 물질(GL)의 하나의 콘택(C) 간에 연결되는 레이아웃 구조를 가짐으로써, 메탈들(M0)의 콘택(C) 연결 위치에 따라 저항(RL)의 저항값이 변경될 수 있다.As described above, in the differential amplifier according to the present invention, a plurality of contacts C are formed in the gate materials GL constituting the resistor RL, and metals formed in a higher layer than the gate material GM. Since the M0 has a layout structure in which one contact C of each gate material GL is connected, the resistance value of the resistor RL may be changed according to the contact C connection position of the metals M0. Can be.
특히, 웨이퍼 가공 라인의 변경이나 기타 공정 변화에 따라 저항(RL)의 저항 값이 변경되는 경우, 본 발명에 따른 차동 증폭기는 콘택(C)의 사용 위치 변경, 즉, 메탈(M0)의 연결 위치 변경을 통해 쉽게 저항(RL)의 저항값을 수정할 수 있으므로, 종래의 게이트 물질(GM)의 레이아웃 변경보다 적은 비용과 짧은 시간 내에 레이아웃 수정이 가능한 효과가 있다.In particular, when the resistance value of the resistor RL is changed due to a change in the wafer processing line or other process change, the differential amplifier according to the present invention changes the use position of the contact C, that is, the connection position of the metal M0. Since the resistance value of the resistor RL can be easily modified through the change, the layout can be modified in less time and in a shorter time than the layout change of the conventional gate material GM.
도 1은 일반적인 전류 모드 논리 회로를 나타내는 회로도.1 is a circuit diagram illustrating a general current mode logic circuit.
도 2는 종래의 도 1의 전류 모드 논리 회로의 레이아웃 구조를 나타내는 도면.2 is a view showing a layout structure of a conventional current mode logic circuit of FIG.
도 3은 본 발명에 따른 도 1의 전류 모드 논리 회로의 레이아웃 구조를 나타내는 도면.3 illustrates a layout structure of the current mode logic circuit of FIG. 1 in accordance with the present invention.
도 4는 로드 저항의 저항값 변경을 위해 도 3의 레이아웃 구조를 수정한 도면.4 is a view showing a modification of the layout structure of FIG. 3 to change the resistance value of the load resistance;
Claims (12)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020080108048A KR101096220B1 (en) | 2008-10-31 | 2008-10-31 | Differential amplifier and layout method of the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020080108048A KR101096220B1 (en) | 2008-10-31 | 2008-10-31 | Differential amplifier and layout method of the same |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20100048752A true KR20100048752A (en) | 2010-05-11 |
KR101096220B1 KR101096220B1 (en) | 2011-12-22 |
Family
ID=42275473
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020080108048A KR101096220B1 (en) | 2008-10-31 | 2008-10-31 | Differential amplifier and layout method of the same |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR101096220B1 (en) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104094403A (en) * | 2011-12-23 | 2014-10-08 | 英特尔公司 | Process tunable resistor with user selectable values |
KR20150113410A (en) * | 2014-03-28 | 2015-10-08 | 에스케이하이닉스 주식회사 | Layout of differential amplifier |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS56162859A (en) | 1980-05-20 | 1981-12-15 | Seiko Instr & Electronics Ltd | Diffused resistance circuit |
JP3001441B2 (en) * | 1996-12-06 | 2000-01-24 | 日本電気アイシーマイコンシステム株式会社 | Semiconductor device layout structure and method of forming the same |
JP5041724B2 (en) | 2006-04-17 | 2012-10-03 | ラピスセミコンダクタ株式会社 | Semiconductor device |
-
2008
- 2008-10-31 KR KR1020080108048A patent/KR101096220B1/en not_active IP Right Cessation
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104094403A (en) * | 2011-12-23 | 2014-10-08 | 英特尔公司 | Process tunable resistor with user selectable values |
CN104094403B (en) * | 2011-12-23 | 2017-03-22 | 英特尔公司 | Process tunable resistor with user selectable values |
US9679686B2 (en) | 2011-12-23 | 2017-06-13 | Intel Corporation | Process tunable resistor with user selectable values |
KR20150113410A (en) * | 2014-03-28 | 2015-10-08 | 에스케이하이닉스 주식회사 | Layout of differential amplifier |
Also Published As
Publication number | Publication date |
---|---|
KR101096220B1 (en) | 2011-12-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7724087B2 (en) | High speed differential receiver with rail to rail common mode operation having a symmetrical differential output signal with low skew | |
KR100442226B1 (en) | Semiconductor integrated circuit | |
US4670675A (en) | High gain sense amplifier for small current differential | |
JPWO2014203525A1 (en) | Amplifier circuit and amplifier circuit IC chip | |
JP4744325B2 (en) | Signal amplifier | |
KR101950839B1 (en) | Current reference circuit | |
KR101096220B1 (en) | Differential amplifier and layout method of the same | |
US20140354361A1 (en) | Sense amplifiers including bias circuits | |
JP4819407B2 (en) | Semiconductor device having trimming circuit, trimming method and manufacturing method thereof | |
US6836155B2 (en) | Current sense amplifier | |
JP6049488B2 (en) | Sensor circuit | |
JP4996517B2 (en) | Input circuit and semiconductor integrated circuit including the input circuit | |
US7068552B2 (en) | Sense amplifier | |
JP6586853B2 (en) | Current source circuit and detection circuit | |
JP5024020B2 (en) | Bias circuit | |
JP2010081502A (en) | Cml latch circuit | |
EP3168576B1 (en) | Differential amplifier for hall effect bridge transducer | |
US9294095B2 (en) | Apparatuses and methods for input buffer having combined output | |
KR20140106438A (en) | Fuse circuit and semiconductor integrated circuit device | |
JP2012191358A (en) | Differential signal generation circuit and voltage-controlled variable gain amplifier | |
US20040036488A1 (en) | Self-balanced active current bridge for measuring the impedance of an external device | |
JP2006050638A (en) | Symmetrical pulse signal generator | |
JP2016086230A (en) | Sensor device | |
JP2008235974A (en) | Constant current control circuit and semiconductor integrated circuit provided with the circuit | |
US20140306759A1 (en) | Semiconductor device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
LAPS | Lapse due to unpaid annual fee |