KR20100012894A - 탄소나노튜브를 이용한 반도체 소자의 배선 형성 방법 및 이 방법에 의해 제조된 반도체 소자 - Google Patents
탄소나노튜브를 이용한 반도체 소자의 배선 형성 방법 및 이 방법에 의해 제조된 반도체 소자 Download PDFInfo
- Publication number
- KR20100012894A KR20100012894A KR1020100006502A KR20100006502A KR20100012894A KR 20100012894 A KR20100012894 A KR 20100012894A KR 1020100006502 A KR1020100006502 A KR 1020100006502A KR 20100006502 A KR20100006502 A KR 20100006502A KR 20100012894 A KR20100012894 A KR 20100012894A
- Authority
- KR
- South Korea
- Prior art keywords
- electrode
- semiconductor device
- catalyst metal
- metal layer
- wiring
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76877—Filling of holes, grooves or trenches, e.g. vias, with conductive material
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B82—NANOTECHNOLOGY
- B82Y—SPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
- B82Y40/00—Manufacture or treatment of nanostructures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02521—Materials
- H01L21/02524—Group 14 semiconducting materials
- H01L21/02527—Carbon, e.g. diamond-like carbon
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02587—Structure
- H01L21/0259—Microstructure
- H01L21/02606—Nanotubes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76841—Barrier, adhesion or liner layers
- H01L21/76871—Layers specifically deposited to enhance or enable the nucleation of further layers, i.e. seed layers
- H01L21/76876—Layers specifically deposited to enhance or enable the nucleation of further layers, i.e. seed layers for deposition from the gas phase, e.g. CVD
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Nanotechnology (AREA)
- Crystallography & Structural Chemistry (AREA)
- Materials Engineering (AREA)
- Semiconductor Memories (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
Description
도 2a와 도 2b는 본 발명의 제2 실시예에 따른 탄소나노튜브를 이용한 반도체 소자의 배선 형성 방법을 개략적으로 보여주는 수직 단면도들이다.
도 3은 도 1c에 도시된 단계를 거친 후에, 전극 위에 활성층과 컨택홀이 형성된 상태를 보여주는 사진이다.
도 4와 도 5는 전극의 표면으로부터 성장된 탄소나노튜브를 보여주는 사진이다.
도 6은 본 발명의 반도체 소자의 배선 형성 방법에 의해 컨택홀 내부에 형성된 탄소나노튜브가 규칙적으로 배열된 상태를 보여주는 사진들이다.
도 7은 본 발명의 배선 형성 방법에 따라 탄소나노튜브로 이루어진 배선을 가진 반도체 소자의 일 례를 개략적으로 보여주는 수직 단면도이다.
122,222,252...활성층 124...촉매금속층
130,230,260,290...절연층 132,232,262,292...컨택홀
140,240,270...탄소나노튜브 221...소스 전극
223...드레인 전극 224...게이트 전극
250...중간 전극 280...메모리 박막
295...상부 전극
Claims (16)
- (가) 반도체 소자의 전극의 표면에 촉매금속층을 형성하는 단계;
(나) 상기 촉매금속층 위에 절연층을 형성한 뒤, 상기 촉매금속층의 일부를 노출시키는 컨택홀을 형성하는 단계; 및
(다) 상기 컨택홀을 통해 상기 촉매금속층에 탄소가 함유된 가스를 주입하여 상기 촉매금속층으로부터 탄소나노튜브를 성장시켜 배선을 형성하는 단계;를 구비하는 것을 특징으로 하는 반도체 소자의 배선 형성 방법. - 제 1항에 있어서,
상기 (가) 단계는 RF 마그네트론 스퍼터 또는 전자빔 증착기에 의해 촉매금속을 상기 전극의 표면에 소정 두께로 증착하는 것을 특징으로 하는 반도체 소자의 배선 형성 방법. - 제 1항에 있어서,
상기 (가) 단계는 촉매금속을 분말의 상태로 상기 전극의 표면에 스프레이함으로써 소정 두께로 도포하는 것을 특징으로 하는 반도체 소자의 배선 형성 방법. - 제 1항에 있어서,
상기 (가) 단계에서, 상기 촉매금속층은 W, Ni, Fe, Co, Y, Pd, Pt 및 Au 로 이루어진 군 중에서 선택된 적어도 하나의 전이금속으로 이루어지는 것을 특징으로 하는 반도체 소자의 배선 형성 방법. - 제 1항에 있어서,
상기 (나) 단계에서, 상기 절연층은 산화물로 이루어진 것을 특징으로 하는 반도체 소자의 배선 형성 방법. - 제 1항에 있어서,
상기 (나) 단계에서, 패터닝된 포토레지스트를 식각 마스크로 하여 상기 절연층을 이방성 식각함으로써 상기 컨택홀을 형성하는 것을 특징으로 하는 반도체 소자의 배선 형성 방법. - 제 1항에 있어서,
상기 (다) 단계는 500 ~ 900℃의 온도에서 수행되는 것을 특징으로 하는 반도체 소자의 배선 형성 방법. - 제 1항에 있어서,
상기 (다) 단계에서, 상기 탄소를 함유한 가스는 CH4, C2H2, C2H4, C2H6, CO 및 CO2로 이루어진 군 중에서 선택된 적어도 하나의 가스인 것을 특징으로 하는 반도체 소자의 배선 형성 방법. - 제 1항에 있어서,
상기 (다) 단계에서, 상기 탄소를 함유한 가스는 수소 가스(H2), 질소 가스(N2)및 아르곤 가스(Ar)으로 이루어진 군 중에서 선택된 적어도 하나의 가스와 함께 주입되는 것을 특징으로 하는 반도체 소자의 배선 형성 방법. - 제 1항에 있어서,
상기 (다) 단계는 열화학기상증착 방법 또는 플라즈마 화학기상증착 방법에 의해 수행되는 것을 특징으로 하는 반도체 소자의 배선 형성 방법. - 기판;
상기 기판에 형성된 전극;
상기 전극의 표면에 형성된 촉매금속층;
상기 촉매금속층 위에 형성되며, 상기 촉매금속층의 일부를 노출시키는 컨택홀을 가지는 절연층;
상기 컨택홀 내부에서, 상기 촉매금속층으로부터 성장되어 전자 이동의 통로가 되는 배선을 이루는 탄소나노튜브; 및
상기 절연층의 상부에 형성되어 상기 탄소나노튜브와 전기적으로 연결되는 메모리 박막;을 구비하는 것을 특징으로 하는 반도체 소자. - 제 11항에 있어서,
상기 촉매금속층은, W, Ni, Fe, Co, Y, Pd, Pt 및 Au 로 이루어진 군 중에서 선택된 적어도 하나의 전이금속을 RF 마그네트론 스퍼터 또는 전자빔 증착기에 의해 상기 전극의 표면에 증착함으로써 형성된 것을 특징으로 하는 반도체 소자. - 제 11항에 있어서,
상기 촉매금속층은, W, Ni, Fe, Co, Y, Pd, Pt 및 Au 로 이루어진 군 중에서 선택된 적어도 하나의 전이금속을 분말의 상태로 상기 전극의 표면에 도포함으로써 형성된 것을 특징으로 하는 반도체 소자. - 제 11항에 있어서,
상기 기판은 실리콘 또는 산화물로 이루어진 것을 특징으로 하는 반도체 소자. - 제 11항에 있어서,
상기 전극은 MOSFET의 소스 전극인 것을 특징으로 하는 반도체 소자. - 제 11항에 있어서,
상기 메모리 박막은 상변화 물질로 이루어진 것을 특징으로 하는 반도체 소자.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020100006502A KR101015507B1 (ko) | 2010-01-25 | 2010-01-25 | 탄소나노튜브를 이용한 반도체 소자의 배선 형성 방법 및 이 방법에 의해 제조된 반도체 소자 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020100006502A KR101015507B1 (ko) | 2010-01-25 | 2010-01-25 | 탄소나노튜브를 이용한 반도체 소자의 배선 형성 방법 및 이 방법에 의해 제조된 반도체 소자 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020030028000A Division KR100982419B1 (ko) | 2003-05-01 | 2003-05-01 | 탄소나노튜브를 이용한 반도체 소자의 배선 형성 방법 및이 방법에 의해 제조된 반도체 소자 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20100012894A true KR20100012894A (ko) | 2010-02-08 |
KR101015507B1 KR101015507B1 (ko) | 2011-02-22 |
Family
ID=42087001
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020100006502A KR101015507B1 (ko) | 2010-01-25 | 2010-01-25 | 탄소나노튜브를 이용한 반도체 소자의 배선 형성 방법 및 이 방법에 의해 제조된 반도체 소자 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR101015507B1 (ko) |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE10006964C2 (de) * | 2000-02-16 | 2002-01-31 | Infineon Technologies Ag | Elektronisches Bauelement mit einer leitenden Verbindung zwischen zwei leitenden Schichten und Verfahren zum Herstellen eines elektronischen Bauelements |
-
2010
- 2010-01-25 KR KR1020100006502A patent/KR101015507B1/ko active IP Right Grant
Also Published As
Publication number | Publication date |
---|---|
KR101015507B1 (ko) | 2011-02-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100982419B1 (ko) | 탄소나노튜브를 이용한 반도체 소자의 배선 형성 방법 및이 방법에 의해 제조된 반도체 소자 | |
JP4229648B2 (ja) | 電子デバイスの製造方法 | |
US6566704B2 (en) | Vertical nano-size transistor using carbon nanotubes and manufacturing method thereof | |
US7553472B2 (en) | Nanotube forming methods | |
JP2008016849A (ja) | カーボンナノチューブを用いた半導体素子の層間配線およびその製造方法 | |
CN101873992A (zh) | 碳纳米管的气相官能化 | |
US7989286B2 (en) | Electronic devices using carbon nanotubes having vertical structure and the manufacturing method thereof | |
KR20060023064A (ko) | 탄소나노튜브를 가진 반도체 메모리 장치 및 이의 제조 방법 | |
Belete et al. | Nonvolatile resistive switching in nanocrystalline molybdenum disulfide with ion‐based plasticity | |
KR100738060B1 (ko) | 탄소나노튜브의 형성방법 및 이를 이용한 반도체 소자의배선 형성 방법 | |
JP2007180546A (ja) | カーボンナノチューブの形成方法、及びそれを利用した半導体素子の配線形成方法 | |
Yang et al. | Wafer‐Scale Memristor Array Based on Aligned Grain Boundaries of 2D Molybdenum Ditelluride for Application to Artificial Synapses | |
KR101015507B1 (ko) | 탄소나노튜브를 이용한 반도체 소자의 배선 형성 방법 및 이 방법에 의해 제조된 반도체 소자 | |
Tyagi | Fabrication of tunnel junction-based molecular electronics and spintronics devices | |
JP5246938B2 (ja) | カーボンナノチューブ成長用基板、トランジスタ及びカーボンナノチューブ成長用基板の製造方法 | |
US20170170012A1 (en) | Method of intercalating insulating layer between metal catalyst layer and graphene layer and method of fabricating semiconductor device using the same | |
JP2008218615A (ja) | 集積回路の修正配線形成方法 | |
KR20040050588A (ko) | 단전자 소자, 그 제조 방법 및 단전자 소자와 mos트랜지스터를 동시에 형성하는 제조방법 | |
JP5573669B2 (ja) | 半導体装置およびその製造方法 | |
JP2003165713A (ja) | 炭素元素円筒型構造体の製造方法 | |
TWI604645B (zh) | 供可變電阻式記憶體用之貴金屬/非貴金屬電極 | |
WO2008069485A1 (en) | The electronic devices using carbon nanotubes having vertical structure and the manufacturing method thereof | |
Xiao et al. | Synthesis of Carbon Nanotube in Sub-100nm Vias on Ni Silicide | |
CN104979397A (zh) | 半导体器件及其形成方法 | |
JP5293126B2 (ja) | 半導体装置の製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A107 | Divisional application of patent | ||
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20140124 Year of fee payment: 4 |
|
FPAY | Annual fee payment |
Payment date: 20150116 Year of fee payment: 5 |
|
FPAY | Annual fee payment |
Payment date: 20160119 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20170119 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20180119 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20190116 Year of fee payment: 9 |
|
FPAY | Annual fee payment |
Payment date: 20200120 Year of fee payment: 10 |