KR20100008691A - 액정표시장치 - Google Patents

액정표시장치 Download PDF

Info

Publication number
KR20100008691A
KR20100008691A KR1020080069282A KR20080069282A KR20100008691A KR 20100008691 A KR20100008691 A KR 20100008691A KR 1020080069282 A KR1020080069282 A KR 1020080069282A KR 20080069282 A KR20080069282 A KR 20080069282A KR 20100008691 A KR20100008691 A KR 20100008691A
Authority
KR
South Korea
Prior art keywords
common
liquid crystal
pixel
voltage
wiring
Prior art date
Application number
KR1020080069282A
Other languages
English (en)
Inventor
장용호
조성학
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020080069282A priority Critical patent/KR20100008691A/ko
Publication of KR20100008691A publication Critical patent/KR20100008691A/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/121Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode common or background
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/123Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode pixel

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Geometry (AREA)

Abstract

본 발명은 액정표시장치에 관한 것으로, 제 1 방향을 갖는 게이트 배선, 상기 제 1 방향과 교차하는 제 2 방향을 갖는 데이터 배선, 상기 데이터 배선과 이격되며, 상기 제 2 방향을 갖는 공통배선, 상기 공통배선과 전기적으로 연결된 박막트랜지스터, 상기 박막트랜지터와 전기적으로 연결된 공통전극, 및 상기 데이터 배선과 전기적으로 접촉된 화소전극을 포함하여, 화소별로 킥백 전압의 차이로 인한 화질 불량을 개선할 수 있다.
액정, 킥백 전압, 공통배선, 공유, 신호지연

Description

액정표시장치{LIQUID CRYSTAL DISPLAY DEVICE}
액정표시장치에 관한 것으로, 더욱 구체적으로 화소전극과 데이터 배선을 서로 전기적으로 직접 접속시키고, 공통전극에 박막트랜지스터를 통해 공통전압을 인가함으로써, 킥백 전압 차이를 감소할 수 있는 액정표시장치에 관한 것이다.
표시장치는 정보통신의 발달과 더불어 큰 발전을 하고 있으며, 현대인에게 있어 필수품으로 자리잡고 있다.
표시장치 중 액정표시장치는 광원 및 액정패널을 포함한다.
상기 광원은 상기 액정패널에 광을 제공한다. 상기 액정패널은 전계를 이용하여, 액정을 구동한다. 이때, 상기 액정의 구동에 의해 상기 액정패널을 투과하는 상기 광의 투과율을 조절하여, 액정표시장치는 화상을 표현한다. 여기서, 상기 액정이 굴절율 이방성을 가지기 때문에, 상기 액정표시장치는 좁은 시야각을 가진다.
상기 액정표시장치는 시야각 개선을 위해, 기판에 대해 수평한 방향의 전계를 형성하는 횡전계형 액정표시장치가 개발되었다.
횡전계형 액정표시장치는 서로 교차하는 다수의 게이트 배선과 데이터 배선을 포함한다. 또한, 횡전계형 액정표시장치는 상기 게이트 배선과 상기 데이터 배 선의 교차영역에 배치된 박막트랜지스터 및 상기 박막트랜지스터와 전기적으로 연결된 화소전극을 포함한다.
이에 더하여, 횡전계형 액정표시장치는 상기 교차영역에 배치된 공통전극을 포함하며, 이와 동시에 상기 공통전극과 전기적으로 연결되어 상기 공통전극으로 공통전압을 인가하기 위한 공통배선을 포함한다. 이때, 상기 화소전극의 일부와 공통전극의 일부가 서로 교대로 배치될 수 있다. 또는, 상기 화소전극 및 상기 공통전극 중 어느 하나는 판 형태를 가지고 다른 하나는 다수로 분기되며, 서로 중첩될 수 있다.
또한, 상기 공통배선은 상기 게이트 배선과 평행하며 배치되고, 상기 데이터 배선과 교차하도록 배치된다. 이때, 상기 공통배선과 상기 데이터 배선을 서로 교차하게 형성됨에 따라, 상기 공통배선과 상기 데이터 배선사이의 기생 캐패시턴스에 의해, 상기 데이터 배선을 통해 인가되는 신호가 지연되는 문제점이 있었다.
상기 액정표시장치의 구동을 살펴보면, 상기 게이트 배선으로부터 상기 박막트랜지스터에 온(on) 게이트 전압이 인가될 때, 상기 데이터 배선으로부터 상기 화소전극에 데이터 전압이 인가된다. 상기 데이터 전압은 상기 박막트랜지스터에 상기 오프 게이트 전압이 인가될 때까지 유지될 수 있다. 그러나, 실질적으로 상기 데이터 전압(Vdata)과 상기 화소전극에 된 화소전압(Vpix)은 다르다. 이와 같이, 상기 데이터 전압과 상기 화소전압의 차이를 킥백 (kick-back;△Vp)전압이라고 한다. 여기서, 상기 킥백전압은 상기 박막트랜지스터의 상기 게이트 전극과 소스 전극 간의 기생캐패시터와 상기 박막트랜지스터의 상기 게이트 전극과 드레인 전극간 의 기생캐패시터에 의해 발생할 수 있다.
이때, 상기 액정표시장치가 반전구동할 경우, 즉, 상기 액정표시장치의 화소전극에 정극성의 데이터 전압과 부극성의 데이터 전압을 인가할 경우, 상기 킥백 전압이 패널상의 위치에 따라 다르게 나타날 수 있다. 즉, 공통전압을 중심으로 화소전압의 값이 서로 대칭되지 않게 된다. 이에 따라, 각 화소에 충전되는 화소 전압의 양이 프레임마다 차이가 발생하게 되고, 결국 화면이 깜박거리는 플리커 현상과 같은 화질 불량을 야기하는 문제점이 있다. 상기 킥백 전압의 차이는 각 화소별로 상기 화소전압이 불균일하게 인가됨에 따라 발생하게 된다.
따라서, 종래 액정표시장치는 데이터 배선과 교차하는 공통배선을 구비함에 따라, 신호 지연이 발생하게 되고, 각 화소별로 킥백 전압의 차이를 발생하게 되어 화질 불량을 일으키는 문제점이 있었다.
본 발명의 하나의 과제는 데이터 배선의 신호 지연을 방지 더불어, 각 화소에서 킥백 전압의 차이를 개선할 수 있는 액정표시장치를 제공함에 있다.
상기 기술적 과제를 이루기 위하여 본 발명의 일 측면은 액정표시장치를 제공한다. 상기 액정표시장치는 게이트 배선과 교차하는 데이터 배선, 상기 게이트 배선과 교차하고, 상기 데이터 배선과 평행하며 화소영역을 정의하는 공통배선, 상기 화소영역상에 배치되며, 상기 공통배선과 전기적으로 연결된 박막트랜지스터, 상기 화소영역상에 배치되며, 상기 박막트랜지터와 전기적으로 연결되고, 공통전극 바를 구비하는 공통전극, 및 상기 화소영역상에 배치되며, 상기 데이터 배선과 전기적으로 접촉되고, 상기 공통전극 바와 교대로 배치된 화소전극바를 구비하는 화소전극을 포함한다.
본 발명의 액정표시장치는 데이터 배선과 화소전극을 전기적으로 직접적으로 접속시키며, 박막트랜지스터와 공통전극을 서로 전기적으로 접속시킴으로써, 각 화소별로 킥백 전압차이를 개선할 수 있다.
또한, 본 발명의 액정표시장치는 공통배선과 데이터 배선을 서로 교차하게 형성하지 않음으로써, 공통배선에 의한 데이터 배선의 신호 지연을 방지하여 화질 을 향상시킬 수 있다.
또한, 본 발명의 액정표시장치는 서로 인접한 화소들끼리 데이터 배선을 공유하여, 드라이버 IC의 수를 줄일 수 있으며, 이와 더불어 생산 비용을 줄일 수 있다.
이하, 본 발명의 실시예들은 액정표시장치의 도면을 참고하여 상세하게 설명한다. 다음에 소개되는 실시예들은 당업자에게 본 발명의 사상이 충분히 전달될 수 있도록 하기 위해 예로서 제공되어지는 것이다. 따라서, 본 발명은 이하 설명되어지는 실시예들에 한정되지 않고 다른 형태로 구체화될 수도 있다. 그리고, 도면들에 있어서, 장치의 크기 및 두께 등은 편의를 위하여 과장되어 표현될 수도 있다. 명세서 전체에 걸쳐서 동일한 참조번호들은 동일한 구성요소들을 나타낸다.
도 1은 본 발명의 제 1 실시예에 따른 액정패널을 도시한 평면도이다.
도 2는 도 1에 도시된 액정패널의 단면도이다. 도 2에 있어서, 설명의 편의상 다수의 화소들 중 하나의 화소를 확대하여 도시하였다.
도 1 및 도 2를 참조하면, 본 발명의 실시예에 따른 액정패널은 다수의 화소들을 구비하는 기판(101)을 포함한다. 상기 화소는 게이트 배선(101)과 데이터 배선(102)에 전기적으로 접속되어 있다. 상기 화소는 상기 게이트 배선(101)과 데이터 배선(102)의 교차영역에 배치된다. 예컨대, 상기 게이트 배선(101)은 제 1 방향을 가질 수 있다. 상기 데이터 배선(102)은 상기 제 1 방향과 교차하는 제 2 방향 을 가질 수 있다.
상기 각 화소에 공통전압을 인가하기 위한 공통배선(103)은 상기 데이터 배선(102)과 평행하도록 배치된다. 또한, 상기 공통배선(103)은 상기 게이트 배선(101)은 교차하도록 배치된다. 이때, 상기 데이터 배선(102)은 상기 공통배선(103)과 교차하지 않고 평행하도록 배치됨에 따라, 종래 상기 데이터 배선(102)과 상기 공통배선(103)이 서로 교차하여 발생된 기생 캐패시턴스에 의하여 상기 데이터 배선(102)의 신호 지연 문제를 개선할 수 있다.
또한, 상기 공통배선(103)은 서로 인접한 두 화소 사이에 배치되어, 상기 인접한 두 화소들은 상기 공통배선(103)을 공유할 수 있다. 즉, 상기 각 화소는 상기 게이트 배선(101), 상기 데이터 배선(102) 및 상기 공통배선(103)에 의해 정의될 수 있다. 여기서, 상기 인접한 두 화소들은 상기 게이트 배선(101)과 평행하는 방향으로 배열된 화소들이다. 이때, 상기 데이터 배선(102)은 상기 인접한 두 화소들 중 제 1 화소와 접속된 제 1 데이터 배선(102a)과 상기 인접한 두 화소들 중 제 2 화소와 접속된 제 2 데이터 배선(102b)을 포함할 수 있다.
본 발명의 실시예에서 각 화소가 게이트 배선, 데이터 배선 및 공통배선에 의해 정의되는 것을 한정하는 것은 아니며, 상기 공통배선(103)은 화소를 정의하지 않고, 각 화소를 가로지르도록 형성될 수 도 있다.
이에 더하여, 상기 화소전압은 상기 데이터 배선(102)과 직접적으로 연결됨에 따라 신호지연 발생이 작으므로 전압 변화가 빠르게 발생된다. 그러나, 상기 공통전압(Vcom)은 박막트랜지스터(Tr)를 통해 충전되므로 전압 변화가 천천히 발생되 므로, 상기 공통배선(103)의 신호지연을 줄이는 것이 중요하다. 이는, 상기 공통배선(103)들과 외부 구동회로부들의 연결 관계를 통해 구현될 수 있다.
상기 각 화소에는 박막트랜지스터(Tr)가 배치되어 있다. 상기 박막트랜지스터(Tr)는 게이트 전극(104), 반도체 패턴(112a, 112b), 소스 전극(132) 및 드레인 전극(142)을 포함한다. 여기서, 상기 게이트 전극(104)과 상기 반도체 패턴(112a, 112b)사이에는 게이트 절연막(110)이 개재되어 있다. 상기 게이트 전극(104)은 상기 게이트 배선(101)과 전기적으로 연결되어 있다. 즉, 상기 게이트 전극(104)은 상기 게이트 배선(101)과 일체로 이루어질 수 있다. 상기 반도체 패턴(112a, 112b)은 비정질 실리콘으로 이루어진 활성패턴(112a)과 상기 활성패턴(112a)상에 배치되며 불순물이 도핑된 오믹콘택 패턴(112b)을 포함한다. 상기 소스전극(132)과 상기 드레인 전극(142)은 상기 반도체 패턴(112a, 112b)상에 서로 이격되며 배치된다. 상기 소스전극(132)은 상기 공통배선(103)과 전기적으로 연결되어 있다. 즉, 상기 소스 전극(132)과 상기 공통배선(103)은 일체로 이루어져 있다. 이에 따라, 상기 박막트랜지스터(Tr)는 상기 공통배선(103)과 전기적으로 연결되어 있다.
상기 박막트랜지스터(Tr) 및 데이터 배선(102)을 포함하는 기판(101)상에 보호막(120)이 배치되어 있다. 상기 보호막(120)은 절연막으로 이루어질 수 있다. 상기 보호막(120)은 상기 데이터 배선(102)의 일부를 노출하는 데이터 콘택홀(120b)과 상기 드레인 전극의 일부를 노출하는 드레인 콘택홀(120a)을 구비한다.
상기 보호막(120)상에 상기 데이터 콘택홀(120b)을 통해 상기 데이터 배선(102)과 전기적으로 연결된 화소전극(130)이 배치되어 있다. 상기 화소전극(130) 은 서로 전기적으로 연결된 다수의 화소전극바들을 구비한다.
상기 보호막(120)상에 상기 드레인 콘택홀(120a)을 통해 상기 박막트랜지스터(Tr), 즉 상기 드레인 전극(142)과 전기적으로 연결된 공통 전극(140)이 배치되어 있다. 상기 공통전극(140)은 서로 전기적으로 연결되어 있으며 상기 화소전극바와 교대로 배치된 공통전극바를 다수개 구비한다.
상기 화소전극(130)과 상기 공통전극(140)은 투명한 도전체, 예컨대 ITO 또는 IZO로 형성할 수 있으나, 본 발명의 실시예에서 이를 한정하는 것은 아니다. 즉, 상기 공통전극(140)은 상기 공통배선(103)과 동일한 층에 동일한 재질로 이루어질 수도 있다. 또한, 상기 공통전극(140)은 상기 게이트 배선(101)과 동일한 층에 동일한 재질로 이루어질 수 있다. 이때, 상기 공통전극(140)의 일부와 상기 데이터 배선(102)의 일부가 절연막을 사이에 두고 서로 중첩되어 스토리지 캐패시터를 더 형성할 수 있다.
도면에는 도시되지 않았으나, 본 발명의 액정표시장치는 상기 기판과 대응되며, 컬러필터가 형성된 상부기판과, 상기 기판과 상기 상부기판사이에 개재된 액정층을 더 포함한다.
이로써, 상기 데이터 배선(102)을 통해 직접적으로 상기 화소전극(130)에 데이터 전압, 즉 화소전압을 인가하고, 상기 박막트랜지스터(Tr)를 통해 상기 공통배선(103)으로부터 상기 공통전극(140)에 공통전압을 인가한다. 여기서, 상기 화소전압과 상기 공통전압의 전위차에 의해 상기 액정층의 액정분자의 배열을 조절하고, 상기 조절된 배열에 따라 광 투광율이 변하게 되어 영상을 표시하게 된다.
이때, 상기 데이터 전압은 상기 데이터 배선(102)을 통해 상기 화소전극(130)에 직접적으로 제공됨에 따라, 상기 데이터 배선(102)에서 제공되는 데이터 전압과 상기 화소전극(130)에 인가된 화소전압은 서로 일치하게 된다.
여기서, 상기 박막트랜지스터(Tr)의 소스 및 드레인 전극(132, 142)은 프레임마다 동일한 공통전압이 인가됨에 따라, 상기 박막트랜지스터(Tr)에 의한 킥백 전압은 항상 일정하게 유지된다. 이에 따라, 종래와 같이 각 화소에서 킥백 전압의 차이가 발생하여, 화질이 떨어지는 것을 방지할 수 있다.
도 3은 액정패널을 구비한 액정표시장치의 화소 전압 변동 및 공통전극의 전압 변동을 나타낸 신호파형도이다.
도 3에서와 같이, 첫번째 프레임에서 상기 게이트 배선에 게이트 하이전압(Vgh)을 인가할 경우, 상기 박막트랜지스터가 턴-온된다. 이때, 상기 공통배선을 통해 공통전압(VCL)은 상기 공통전극에 인가된다. 결국, 상기 공통전극의 전압(Vcom)은 상기 공통배선의 공통전압(VCL)과 일치하게 된다.
상기 게이트 배선에 게이트 로우전압(Vgl)을 인가할 경우, 상기 박막트랜지스터는 턴-오프된다. 이때, 상기 공통전극의 전압(Vcom)은 상기 박막트랜지스터의 영향으로 인해 상기 공통배선의 공통전압(VCL)에서 킥백전압(DVp)만큼 떨어진다. 또한, 상기 게이트 배선에 게이트 로우전압(Vgl)을 인가하는 동안에 상기 화소전극에 인가되는 데이터 전압(Vdata), 즉 화소전압(Vpix)이 변동될 경우, 커플링(coupling) 효과에 의해 상기 화소전압(Vpix)의 변동방향에 따라 상기 공통전극 의 전압(Vcom)도 변동하게 된다.
이어서, 두번째 프레임에서 상기 게이트 배선에 게이트 하이전압(Vgh)을 인가할 경우, 상기 박막트랜지스터가 턴-온된다. 이때, 상기 공통배선을 통해 공통전압(VCL)은 상기 공통전극에 인가된다. 결국, 상기 공통전극의 전압(Vcom)은 상기 공통배선의 공통전압(VCL)과 일치하게 된다.
상기 게이트 배선에 게이트 로우전압(Vgl)을 인가할 경우, 상기 박막트랜지스터는 턴-오프된다. 이때, 상기 공통전극의 전압(Vcom)은 상기 박막트랜지스터의 영향으로 인해 상기 공통배선의 공통전압(VCL)에서 킥백전압(DVp)만큼 떨어진다. 또한, 상기 게이트 배선에 게이트 로우전압(Vgl)을 인가하는 동안에 상기 화소전극에 인가되는 데이터 전압(Vdata), 즉 화소전압(Vpix)이 변동될 경우, 커플링(coupling) 효과에 의해 상기 화소전압(Vpix)의 변동방향에 따라 상기 공통전극의 전압(Vcom)도 변동하게 된다.
따라서, 커플링 효과에 의해 상기 데이터 전압의 변동에 따라 상기 공통전극의 전압도 변동하게 되므로, 결국, 상기 화소전극의 화소전압(Vpix)과 상기 공통전극의 전압(Vcom)의 차이는 일정하게 유지될 수 있다. 이에 따라, 상기 액정을 구동하기 위한 액정전압(Vlc)은 일정하게 유지될 수 있어, 프레임마다 화질 특성이 변화되는 것을 방지할 수 있다.
또한, 상기 박막트랜지스터의 소스 및 드레인 전극은 프레임마다 동일한 공통전압이 인가됨에 따라, 상기 액정표시장치가 반전구동할 경우에도 상기 공통배선 의 전압을 중심으로 공통전압의 값이 서로 일치하게 된다. 즉, 프레임마다 동일한 킥백 전압을 가지게 되므로, 종래의 화질 불량을 개선할 수 있다.
도 4는 본 발명의 제 2 실시예에 따른 액정패널의 평면도이다. 본 발명의 제 2 실시예에 있어서, 데이터 배선 및 박막트랜지스터를 제외하고 앞서 설명한 제 1 실시예에 따른 액정표시장치와 동일한 구조를 가진다. 따라서, 설명의 편의상 본 발명의 제 2 실시예에서 반복되는 설명은 생략하며, 동일한 구성에 대해서는 동일한 참조 번호를 부여하기로 한다.
도 4를 참조하면, 본 발명의 실시예에 따른 액정패널은 화소를 정의하는 게이트 배선(101), 데이터 배선(102) 및 공통배선(103)과, 상기 각 화소상에 배치되며 상기 공통배선(103)과 전기적으로 연결된 박막트랜지스터(Tr)와, 상기 박막트랜지터(Tr)와 전기적으로 연결되고 공통전극 바를 구비하는 공통전극(140)과, 상기 데이터 배선(102)과 전기적으로 접촉되고 상기 공통전극 바와 교대로 배치된 화소전극바를 구비하는 화소전극(130)을 포함한다.
인접한 두 화소들 사이에 하나의 데이터 배선(102)이 배치될 수 있다. 즉, 인접한 두 화소들은 하나의 상기 데이터 배선(102)을 공유할 수 있다. 여기서, 인접한 두 화소는 상기 게이트 배선(101)과 평행한 방향으로 배열된 화소들일 수 있다. 즉, 상기 데이터 배선(102)에 인접한 두 화소들에 각각 배치된 화소전극(130)들과 전기적으로 연결되어 있다.
인접한 두 화소가 하나의 데이터 배선(102)을 공유함에 따라, 상기 데이터 배선(102)들의 갯수를 줄일 수 있다.
이때, 상기 게이트 배선(101)은 상기 인접한 두 화소들 중 제 1 화소와 접속된 제 1 게이트 배선(101a)과 상기 인접한 두 화소들 중 제 2 화소와 접속된 제 2 게이트 배선(101b)을 포함하게 된다.
따라서, 본 발명의 실시예에서, 상기 데이터 배선의 갯수를 줄일 수 있으므로, 상기 액정패널을 액정표시장치에 적용할 경우, 상기 데이터 라인들의 구동에 필요한 고가의 데이터 드라이버 IC 칩을 줄일 수 있어, 공정 단가를 낮출 수 있다.
도 5는 본 발명의 실시예의 액정패널을 구비한 제 1 실시예의 액정표시장치의 개략도이다.
도 5를 참조하면, 본 발명의 실시예에 따른 액정패널, 상기 액정패널(100)의 적어도 일측에 배치된 PCB(200)를 포함한다. 상기 PCB(200)는 상기 액정패널의 일측에 배치된 게이트 PCB, 상기 액정패널의 타측에 배치된 데이터 PCB일 수 있다. 여기서, 상기 액정패널(100)과 상기 PCB(200)는 FPC(도면에는 도시하지 않음)에 의해 전기적으로 연결될 수 있다. 이때, 게이트 드라이버 IC칩과 데이터 드라이버 IC칩은 상기 FPC 또는 상기 액정패널(100)의 기판상에 실장될 수 있다.
상기 액정패널(100)은 화소를 정의하는 게이트 배선, 데이터 배선 및 공통배선과, 상기 각 화소상에 배치되며 상기 공통배선과 전기적으로 연결된 박막트랜지스터와, 상기 박막트랜지터와 전기적으로 연결되고 공통전극 바를 구비하는 공통전극과, 상기 데이터 배선과 전기적으로 접촉되고 상기 공통전극 바와 교대로 배치된 화소전극바를 구비하는 화소전극을 포함한다.
이로써, 상기 화소전압은 상기 데이터 배선과 직접적으로 연결됨에 따라 신 호지연 발생이 작으므로 전압 변화가 빠르게 발생된다. 그러나, 상기 공통전압(Vcom)은 박막트랜지스터를 통해 충전되므로 전압 변화가 천천히 발생되므로, 상기 공통배선의 신호지연을 줄이는 것이 중요하다.
상기 공통배선(103)은 신호지연을 줄이기 위해, 상기 공통배선(103)과 상기 PCB(200), 예컨대 데이터 PCB에 배치된 공통전압 공급부와 전기적으로 연결된다. 이때, 상기 공통배선(103)과 상기 공통전압 공급부와의 전기적 연결은 상기 액정패널(100)의 외부, 즉 상기 데이터 PCB상에서 서로 전기적으로 연결될 수 있다.
그러나, 액정패널(100)의 외부에서 상기 다수의 공통배선들을 개별적으로 전기적으로 연결하는 것은 공정상의 어려움이 있다.
도 6은 본 발명의 실시예의 액정패널을 구비한 제 2 실시예의 액정표시장치의 개략도이다. 제 2 실시예의 액정표시장치는 공통배선과 공통전압 공급부와의 연결관계를 제외하고 앞서 설명한 제 1 실시예의 액정표시장치는 동일한 구성을 가지며, 따라서 반복되는 설명은 생략하기로 한다.
도 6에서와 같이, 상기 다수의 공통배선(103)들을 일부씩 연결하여 그룹 공통배선(103a)을 형성한다. 그리고, 상기 그룹 공통배선(103a)과 상기 공통전압 공급부를 상기 액정패널(100)의 외부, 즉 상기 데이터 PCB상에서 서로 전기적으로 연결시켜, 공정 문제 및 공통 배선의 신호 지연 문제를 해결할 수 있다.
여기서, 공통배선(103) 및 그룹 공통배선(103ㅁ)은 패널 상에서도 서로 연결될 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하 는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.
도 1은 본 발명의 제 1 실시예에 따른 액정패널을 도시한 평면도이다.
도 2는 도 1에 도시된 액정패널의 단면도이다.
도 3은 본 발명의 액정패널을 구비한 액정표시장치의 화소 전압 변동 및 공통전극 전압 변동을 나타낸 신호파형도이다.
도 4는 본 발명의 제 2 실시예에 따른 액정패널의 평면도이다.
도 5는 본 발명의 실시예의 액정패널을 구비한 제 1 실시예의 액정표시장치의 개략도이다.
도 6은 본 발명의 실시예의 액정패널을 구비한 제 2 실시예의 액정표시장치의 개략도이다.
(도면의 주요 부분에 대한 참조 부호의 설명)
100 : 액정패널 101 : 게이트 배선
102 : 데이터 배선 103 : 공통배선
130 : 화소전극 140 : 공통전극
Tr : 박막트랜지스터 200 : PCB

Claims (6)

  1. 제 1 방향을 갖는 게이트 배선;
    상기 제 1 방향과 교차하는 제 2 방향을 갖는 데이터 배선;
    상기 데이터 배선과 이격되며, 상기 제 2 방향을 갖는 공통배선;
    상기 공통배선과 전기적으로 연결된 박막트랜지스터;
    상기 박막트랜지터와 전기적으로 연결된 공통전극; 및
    상기 데이터 배선과 전기적으로 접촉된 화소 전극을 포함하는 것을 특징으로 하는 액정표시장치.
  2. 제 1 항에 있어서,
    상기 공통배선을 사이에 두고 서로 인접하며, 상기 공통배선을 서로 공유하는 화소들을 포함하는 것을 특징으로 하는 액정표시장치.
  3. 제 1 항에 있어서,
    상기 데이터 배선은 서로 인접한 제 1 및 제 2 화소들 사이에 개재된 제 1 및 제 2 데이터 배선을 포함하며,
    상기 제 1 데이터 배선은 상기 제 1 화소와 접속되며, 상기 제 2 데이터 배선은 상기 제 2 화소와 접속되는 것을 특징으로 하는 액정표시장치.
  4. 제 1 항에 있어서,
    상기 데이터 배선을 사이에 두고 서로 인접하며, 상기 데이터 배선을 공유하는 화소들을 포함하는 것을 특징으로 하는 액정표시장치.
  5. 제 4 항에 있어서,
    상기 게이트 배선은 상기 인접한 두 화소들 중 제 1 화소와 접속된 제 1 게이트 배선과 상기 인접한 두 화소들 중 제 2 화소와 접속된 제 2 게이트 배선을 포함하는 것을 특징으로 하는 액정표시장치.
  6. 제 1 항에 있어서,
    절연막을 사이에 두고 상기 공통전극의 일부와 상기 데이터 배선의 일부가 서로 중첩되어 형성된 스토리지 캐패시터를 더 포함하는 것을 특징으로 하는 액정표시장치.
KR1020080069282A 2008-07-16 2008-07-16 액정표시장치 KR20100008691A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020080069282A KR20100008691A (ko) 2008-07-16 2008-07-16 액정표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080069282A KR20100008691A (ko) 2008-07-16 2008-07-16 액정표시장치

Publications (1)

Publication Number Publication Date
KR20100008691A true KR20100008691A (ko) 2010-01-26

Family

ID=41817271

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080069282A KR20100008691A (ko) 2008-07-16 2008-07-16 액정표시장치

Country Status (1)

Country Link
KR (1) KR20100008691A (ko)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8730422B2 (en) 2012-05-23 2014-05-20 Samsung Display Co., Ltd. Liquid crystal display
CN104635391A (zh) * 2013-11-12 2015-05-20 乐金显示有限公司 用于液晶显示装置的阵列基板及其制造方法
CN106371256A (zh) * 2016-11-30 2017-02-01 京东方科技集团股份有限公司 像素结构、显示面板及显示装置
CN109031815A (zh) * 2018-06-26 2018-12-18 友达光电股份有限公司 触控显示结构

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8730422B2 (en) 2012-05-23 2014-05-20 Samsung Display Co., Ltd. Liquid crystal display
CN104635391A (zh) * 2013-11-12 2015-05-20 乐金显示有限公司 用于液晶显示装置的阵列基板及其制造方法
CN104635391B (zh) * 2013-11-12 2017-09-29 乐金显示有限公司 用于液晶显示装置的阵列基板及其制造方法
CN106371256A (zh) * 2016-11-30 2017-02-01 京东方科技集团股份有限公司 像素结构、显示面板及显示装置
US10591782B2 (en) 2016-11-30 2020-03-17 Boe Technology Group Co., Ltd. Pixel structure, display panel and display device
CN109031815A (zh) * 2018-06-26 2018-12-18 友达光电股份有限公司 触控显示结构

Similar Documents

Publication Publication Date Title
KR102009388B1 (ko) 액정 디스플레이 장치
US10453869B2 (en) Display apparatus
JP5770796B2 (ja) 液晶ディスプレイ装置
JP5727120B2 (ja) 液晶表示装置
JP4381782B2 (ja) 液晶表示装置
TW514755B (en) Active-matrix type liquid crystal display device and method of compensating for defective pixel
US8054272B2 (en) Display apparatus
TWI396023B (zh) 液晶顯示器
US20090174829A1 (en) Liquid crystal display apparatus
JP4583922B2 (ja) 液晶表示装置及びその製造方法
US20130278854A1 (en) Array Substrate, Display Panel Having the Same and Method of Manufacturing the Same
KR20030063131A (ko) 액정 표시 장치 및 화상 표시 장치
US9897870B2 (en) Liquid crystal display
KR20080022920A (ko) 액정표시장치
KR20070075583A (ko) 액정 표시 장치
KR101298424B1 (ko) 프린지 필드 스위칭 타입의 액정표시장치
KR20080018773A (ko) 액정표시장치
JP4342696B2 (ja) 液晶パネルの欠陥修正方法
JP2004012730A (ja) 液晶表示装置
KR100640212B1 (ko) 공통전극의 접속이 강화된 횡전계방식 액정표시패널 및 그 제조방법
KR20100008691A (ko) 액정표시장치
KR20080050704A (ko) 어레이 기판 및 이를 갖는 표시패널
US7480431B2 (en) Thin film transistor array substrate and liquid crystal display devices
KR20070047861A (ko) 표시 기판과, 이를 구비한 액정표시패널 및 표시 장치
KR101944363B1 (ko) 액정 디스플레이 장치

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination