KR20100006068A - 플라즈마 디스플레이 패녈 - Google Patents

플라즈마 디스플레이 패녈 Download PDF

Info

Publication number
KR20100006068A
KR20100006068A KR1020080066237A KR20080066237A KR20100006068A KR 20100006068 A KR20100006068 A KR 20100006068A KR 1020080066237 A KR1020080066237 A KR 1020080066237A KR 20080066237 A KR20080066237 A KR 20080066237A KR 20100006068 A KR20100006068 A KR 20100006068A
Authority
KR
South Korea
Prior art keywords
electrode
shielding layer
electromagnetic shielding
dielectric layer
front substrate
Prior art date
Application number
KR1020080066237A
Other languages
English (en)
Inventor
김기영
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020080066237A priority Critical patent/KR20100006068A/ko
Priority to US12/458,255 priority patent/US20100007274A1/en
Publication of KR20100006068A publication Critical patent/KR20100006068A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/32Disposition of the electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/44Optical arrangements or shielding arrangements, e.g. filters, black matrices, light reflecting means or electromagnetic shielding means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/34Vessels, containers or parts thereof, e.g. substrates
    • H01J2211/44Optical arrangements or shielding arrangements, e.g. filters or lenses
    • H01J2211/446Electromagnetic shielding means; Antistatic means

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Plasma & Fusion (AREA)
  • Electromagnetism (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명의 플라즈마 디스플레이 패널은 가시광의 투과율을 높이고, 외부의 화학 물질로부터 보호되면서 전자파 차폐 효과를 증대시키는 것이다.
본 발명의 플라즈마 디스플레이 패널은, 서로 마주하여 이격 배치되는 배면기판과 전면기판, 상기 배면기판과 상기 전면기판 사이에 배치되어 방전셀들을 구획하는 격벽, 상기 배면기판에 제1 방향으로 신장 형성되어 상기 방전셀에 대응하여 배치되는 어드레스전극, 상기 전면기판의 내표면에 형성되는 전자파 차폐층, 및 상기 전자파 차폐층과 이격되고, 상기 제1 방향과 교차하는 제2 방향으로 신장 형성되어 상기 방전셀에 대응하여 배치되는 표시전극을 포함한다.
전자파 차폐층, ITO, 유전층, 표시전극

Description

플라즈마 디스플레이 패녈 {PLASMA DISPLAY PANEL}
본 발명은 플라즈마 디스플레이 패널에 관한 것으로서, 보다 상세하게는 전자파 차폐 효과를 증대시키고, 무효 소비전력 및 외광반사를 줄이는 플라즈마 디스플레이 패널에 관한 것이다.
알려진 바와 같이, 플라즈마 디스플레이 패널(PDP: Plasma Display Panel)은 기체방전으로 영상을 구현하는 디스플레이 소자이다. 즉 기체 방전은 플라즈마를 발생시키고, 플라즈마는 진공자외선(VUV: Vacuum Ultra-Violet)을 방사하며, 진공자외선은 형광체를 여기시키고, 여기된 형광체는 안정화되면서 적색(R), 녹색(G) 및 청색(B)의 가시광을 발생시킨다.
일례를 들면, 교류형(AC) 플라즈마 디스플레이 패널에서, 어드레스전극은 배면기판에 형성되고, 유전층은 어드레스전극들을 덮으면서 배면기판에 형성된다. 격벽들은 각 어드레스전극들 사이에 대응하는 유전층 위에서 스트라이프(stripe) 모양으로 형성된다. 적색(R), 녹색(G) 및 청색(B)의 형광체층은 유전층 표면 및 격벽들의 내표면에 형성된다.
표시전극들(예를 들면, 투명전극 및 버스전극으로 이루어짐)은 어드레스전극 들과 교차하는 방향을 따라 전면기판에 형성된다. 유전층 및 MgO 보호막은 전면기판의 내표면에 서로 적층되어 표시전극들을 덮는다.
방전셀은 격벽에 의하여 구획되고, 또한 어드레스전극들과 표시전극들이 교차하는 지점에 형성된다. 따라서 플라즈마 디스플레이 패널은 내부에 수백만 개 이상의 단위 방전셀들을 매트릭스(Matrix) 형태로 구비한다.
플라즈마 디스플레이 패널은 구동 특성상, 전면으로 전자파 및 근적외선을 다량 방출하므로 전자파 및 근적외선을 차폐하기 위하여, 전면기판의 외표면에 부착되는 전자파 차폐 필터를 구비한다.
예를 들면, 전자파 차폐 필터는 금속 메쉬 타입과 투명 도전막 타입으로 구분된다. 메쉬 타입은 전자파 차폐 성능이 우수하지만, 투명성이 저하되어 화면 왜곡을 발생시키고 제조 원가를 상승시킨다
투명 도전막 타입은 다층 박막 구조로 형성되며, 은(Ag) 또는 은 합금을 함유하는 금속 박막과, ITO(Indium Tin Oxide)를 함유하는 투명 박막을 번갈아 배치하여 형성된다.
투명 도전막 타입에서, 면저항을 낮추려면 금속 박막의 적층 횟수를 늘려야 하며, 이 경우, 투명 도전막 타입은 가시광의 투과율을 저하시키게 된다.
또한, 금속 박막층은 전면기판의 외표면에 형성되고, 은 성분을 함유하므로 외부의 화학 물질에 노출되어 쉽게 부식된다.
본 발명은 가시광의 투과율을 높이고, 외부의 화학 물질로부터 보호되면서 전자파 차폐 효과를 증대시키는 플라즈마 디스플레이 패널에 관한 것이다.
또한, 본 발명은 전자파 차폐층과 표시전극 사이의 무효 소비전력을 줄이고, 또한 외광반사를 줄이는 플라즈마 디스플레이 패널에 관한 것이다.
본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널은, 서로 마주하여 이격 배치되는 배면기판과 전면기판, 상기 배면기판과 상기 전면기판 사이에 배치되어 방전셀들을 구획하는 격벽, 상기 배면기판에 제1 방향으로 신장 형성되어 상기 방전셀에 대응하여 배치되는 어드레스전극, 상기 전면기판의 내표면에 형성되는 전자파 차폐층, 및 상기 전자파 차폐층과 이격되고, 상기 제1 방향과 교차하는 제2 방향으로 신장 형성되어 상기 방전셀에 대응하여 배치되는 표시전극을 포함할 수 있다.
상기 표시전극은, 상기 방전셀의 상기 제1 방향 양쪽에서 상기 제2 방향으로 각각 신장 형성되는 제1 전극과 제2 전극을 포함하며, 상기 전자파 차폐층은, 상기 제1 전극과 상기 제2 전극 사이에 대응하여 형성될 수 있다.
상기 전자파 차폐층은 상기 제2 방향으로 신장 형성될 수 있다.
상기 전자파 차폐층은, 상기 전면기판의 평면에 수직하는 방향을 기준으로 볼 때, 상기 제1 전극의 일부 및 상기 제2 전극의 일부와 중첩될 수 있다.
상기 제1 전극과 상기 제2 전극 각각은, 상기 제2 방향으로 신장되는 버스전극과, 상기 버스전극에서 상기 제1 방향을 따라 상기 방전셀의 중심으로 돌출되는 투명전극을 포함하며, 상기 전자파 차폐층은, 상기 제1 전극의 투명전극 일부 및 상기 제2 전극의 투명전극 일부와 중첩될 수 있다.
상기 전자파 차폐층은, 상기 제1 방향으로 정의되는 폭을 형성하며, 상기 폭은 상기 제2 방향을 따라 균일할 수 있다.
상기 전자파 차폐층은, 상기 제1 방향으로 정의되는 폭을 형성하며, 상기 방전셀의 중앙에 대응하며 제1 폭을 형성하는 차폐부와, 상기 제1 폭보다 작은 제2 폭을 형성하고, 상기 제2 방향으로 이웃하는 2방전셀들의 외곽에 대응하여 상기 2 방전셀에 대응하는 상기 차폐부들을 서로 연결하는 연결부를 포함할 수 있다.
상기 전자파 차폐층은 투명 ITO 패턴으로 형성될 수 있다.
또한 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널은, 상기 전면기판의 내표면 및 상기 전자파 차폐층을 덮는 제1 유전층과, 상기 제1 유전층 상에 형성되는 표시전극을 덮는 제2 유전층을 포함할 수 있다.
상기 제1 유전층은 상기 제2 유전층의 유전율보다 낮은 유전율을 가질 수 있다.
상기 제1 유전층은 상기 제2 유전층의 두께보다 작은 두께를 가질 수 있다.
본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널은, 전면기판의 내표면에 전자파 차폐층을 구비하므로 전자파 차폐 효과를 증대시키면서 외부의 화학 물질로부터 전자파 차폐층을 보호할 수 있다.
본 발명의 일 실시예는 전자파 차폐층을 전면기판의 내표면에 투명 ITO 패턴 으로 형성하므로 전자파 차폐 효과를 증대시키면서 가시광의 투과율을 높일 수 있다.
또한, 본 발명의 일 실시예는 전자파 차폐층과 표시전극 사이 간격을 줄이고, 전자파 차폐층을 덮는 제1 유전층의 유전율을 낮춤으로써, 전자파 차폐층과 표시전극 사이의 무효 소비전력 및 외광반사를 줄일 수 있다.
이하, 첨부한 도면을 참조하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다. 도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 동일 또는 유사한 구성요소에 대해서는 동일한 참조부호를 붙였다.
도1은 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널의 분해 사시도이고, 도2는 도1의 Ⅱ-Ⅱ 선을 따라 잘라 도시한 단면도이다.
도1 및 도2를 참조하면, 일 실시예에 따른 플라즈마 디스플레이 패널은 간격을 유지하면서 서로 마주하는 배면기판(10)과 전면기판(20) 및 격벽들(16)을 포함한다.
격벽들(16)은 배면기판(10)과 전면기판(20) 사이에 형성되어, 복수의 방전셀들(17)을 구획한다. 방전셀들(17)은 방전가스(일례로 네온(Ne)과 제논(Xe) 등을 포함하는 혼합가스)로 충전되고, 형광체층(19)을 구비한다.
방전가스는 기체방전에 의하여 진공자외선을 발생시키며, 형광체층(19)은 진공자외선에 의하여 여기된 후, 안정되면서 가시광을 방출한다.
방전셀(17)에서 기체방전을 일으키도록, 어드레스전극(11)과 표시전극(30)은 배면기판(10)과 전면기판(20) 사이에서 각 방전셀(17)에 대응하여 배치된다. 표시전극(30)은 제1 전극(이하 "유지전극"이라 한다)(31) 및 제2 전극(이하 "주사전극"이라 한다)(32)을 포함할 수 있다.
일례로서, 어드레스전극(11)은 배면기판(10)의 내표면에 제1 방향(도면의 y축 방향)을 따라 신장(伸長) 형성되고, y축 방향으로 인접하는 방전셀들(17)에 연속적으로 대응한다.
또한, 복수의 어드레스전극들(11)은 y축 방향과 교차하는 제2 방향(도면의 x축 방향)을 따라 인접하는 방전셀들(17)에 대응하여 서로 나란하게 배치된다.
유전층(13)은 배면기판(10)의 내표면 및 어드레스전극들(11)을 덮는다. 유전층(13)은 기체방전으로부터 어드레스전극(11)의 손상을 방지하고, 벽전하를 형성 및 축적한다. 즉 유전층(13)은 방전시, 양이온 또는 전자가 어드레스전극(11)에 직접 충돌하는 것을 막는다.
어드레스전극(11)은 불투명한 전극 즉, 우수한 통전성을 가지는 은(Ag)과 같은 금속 전극으로 형성될 수 있다. 어드레스전극(11)은 배면기판(10)에 배치되므로 전면기판(20)을 통한 가시광의 투과를 방해하지 않는다.
일례로서, 격벽(16)은 배면기판(10)의 유전층(13) 상에 형성되어 방전셀들(17)을 구획한다. 격벽(16)은 방전셀들(17)을 매트릭스(matrix) 구조로 형성하는 제1 격벽부재들(16a)과 제2 격벽부재들(16b)을 포함한다.
제1 격벽부재들(16a)은 각각 y축 방향으로 신장 형성되고, x축 방향을 따라 나란하게 배치된다. 제2 격벽부재들(16b)은 제1 격벽부재들(16a) 사이에서 y축 방향을 따라 나란하게 배치되고, 각각 x축 방향으로 신장 형성된다.
또한, 격벽은 제2 격벽부재들을 구비하지 않고, y축 방향으로 신장 형성되는 제1 격벽부재들로 형성될 수 있다. 따라서 제1 격벽부재들은 x축 방향을 따라 나란하게 배치되어 방전셀들을 스트라이프(stripe) 구조로 형성할 수 있다(미도시).
예를 들면, 형광체층(19)은 격벽(16)의 측면과 격벽들(16)로 둘러싸인 유전층(13)의 표면에 형광체 페이스트를 도포하고, 도포된 형광체 페이스트를 건조 및 소성함으로써 형성될 수 있다.
형광체층(19)은 y축 방향을 따라 형성되는 방전셀들(17)에 동일 색상의 가시광을 발생시키는 형광체로 형성된다. 형광체층(19)은 x축 방향을 따라 반복적으로 배치되는 방전셀들(17)에 각각 적색(R), 녹색(G) 및 청색(B)의 가시광을 발생시키는 형광체로 형성된다. 적색(R), 녹색G) 및 청색(B)의 가시광을 발생시키는 형광체로 형성되는 형광체층(19)은 x축 방향을 따라 반복된다.
일 실시예에 따른 플라즈마 디스플레이 패널에서, 배면기판(10)에는 어드레스전극(11)이 배치되고, 전면기판(20)에는 전자파 차폐층(40)과 유지전극(31) 및 주사전극(32)이 배치된다.
전자파 차폐층(40)은 전면기판(20)의 내표면에 형성된다. 따라서 전자파 차폐층(40)은 전자파를 차폐하면서 외부 환경으로부터 보호되고, 따라서 외부의 화학 물질에 의한 부식으로부터 보호된다.
제1 유전층(21)은 전자파 차폐층(40)을 덮는다. 따라서 전자파 차폐층(40)은 전면기판(20)에 형성되는 유지전극(31) 및 주사전극(32)과 이격된다.
유지전극(31)과 주사전극(32)은 방전셀들(17)에 대응하면서, 제1 유전층(21) 상에 형성된다. 유전전극(31)과 주사전극(32)은 방전셀들(17) 각각에서 기체방전을 일으키도록 방전셀(17)의 중앙에 대응하여 면방전 구조를 형성한다.
도3은 본 발명의 제1 실시예에 따른 격벽과 전극의 배치 관계를 도시한 평면도이다.
도3을 참조하면, 유지전극(31)과 주사전극(32)은 어드레스전극(11)과 교차하는 x축 방향을 따라 신장 형성된다. 유지전극(31)과 주사전극(32)은 각각 방전을 일으키는 투명전극(31a, 32a)과, 투명전극(31a, 32a)에 전압 신호를 각각 인가하는 버스전극(31b, 32b)을 포함한다.
투명전극들(31a, 32a)은 방전셀(17) 내부에 배치되므로 방전셀(17)의 개구율 확보를 위하여 투명재(일례로서 ITO: Indium Tin Oxide)로 형성된다. 버스전극들(31b, 32b)은 투명전극들(31a, 32a)에 전압 신호를 인가하도록 우수한 통전성의 금속재로 형성된다.
투명전극들(31a, 32a)은 y축 방향을 따라 방전셀(17)의 외곽에서 중심으로 돌출 형성되어 방전셀(17)의 중앙에 배치된다. 즉 투명전극들(31a, 32a)은 각 폭(W31, W32)을 가지고, 서로의 사이에서 방전갭(DG)을 형성한다.
버스전극들(31b, 32b)은 방전셀(17)의 외곽에서 x축 방향으로 신장 형성되어 투명전극들(31a, 32a) 및 제1 유전층(21) 상에 배치된다. 따라서 버스전극들(31b, 32b)에 인가되는 전압 신호는 버스전극들(31b, 32b)에 연결되고 방전셀들(17)에 대응하는 투명전극들(31a, 32a)에 인가된다.
한편, 전자파 차폐층(40)은 전면기판(20)의 전영역에 형성될 수 있으나, 전자파가 집중적으로 발생되는 부분에 대응하여 패턴으로 형성될 수 있다. 패턴을 가지는 전자파 차폐층(40)은 전면기판(20)의 전영역에 형성되는 경우에 비하여, 가시광의 투과율 저하를 최소화하면서 전자파 차폐 효율을 향상시킬 수 있다.
전자파 차폐층(40)의 패턴은 전자파 차폐 효과를 증대시키기 위하여, 전자파가 집중적으로 발생되는 위치에 대응하도록 형성된다.
유지 방전시, 유지전극(31)과 주사전극(32) 사이에서 전자파가 집중적으로 발생된다. 따라서 전자파 차폐층(40)은 유지전극(31)과 주사전극(32) 사이에 대응하여 형성된다.
도3을 참조하면, 전자파 차폐층(40)은 x축 방향을 따라 신장 형성된다. 또한, 전자파 차폐층(40)은 y축 방향을 따라 방전셀(17)에 대응하도록 나란하게 배치된다.
전면기판(20)의 평면에 수직하는 방향(z축 방향)을 기준으로 볼 때, 전자파 차폐층(40)은 유지전극(31)의 일부 및 주사전극(32)의 일부와 중첩될 수 있다. 즉, 전자파 차폐층(40)은 투명전극(31a, 32a)의 일부(31aa, 32aa)와 중첩된다. 따라서 전자파 차폐층(40)은 전자파 집중 발생부인 방전갭(DG)과 방전갭(DG) 주위에서 전자파를 집중적으로 차폐한다.
전자파 차폐층(40)은 y축 방향으로 정의되는 폭(W40)을 가지며, 폭(W40)은 x축 방향을 따라 균일하다. 균일한 폭(W40)은 전자파 차폐층(40)의 패턴 형성을 간단하게 한다.
전자파 차폐층(40)은 가시광을 투과하는 전면기판(20)에 형성되므로 가시광을 투과시키는 투명재로 형성되고, 예를 들면, ITO 패턴으로 형성될 수 있다.
다시 도1 및 도2를 참조하면, 제2 유전층(22)은 제1 유전층(21)의 내표면과 유지전극(31) 및 주사전극(32)을 덮는다. 제2 유전층(22)은 기체방전시, 유지전극(31)과 주사전극(32)을 보호하고, 방전시 벽전하를 형성 및 축적한다.
제1 유전층(21)은 제2 유전층(22)의 유전율보다 낮은 유전율을 가지고, 제2 유전층(22)의 두께(t2)보다 작은 두께(t1)를 가진다. 제2 유전층(22)과 비교할 때, 제1 유전층(21)의 낮은 유전율 및 작은 두께는 전자파 차폐층(40)과 표시전극(30) 사이의 무효 소비 전력을 줄일 수 있다. 또한 제1 유전층(21)은 일부 가시광을 차단하지만, 외광 반사를 줄일 수 있다.
일례를 들면, 제1 유전층(21)은 유전율이 6-7(F/m)이고, 두께(t1)가 16-20㎛인 유전체로 형성되며, 제2 유전층(22)은 유전율이 11-13(F/m)이고, 두께(t2)가 30-35㎛인 유전체로 형성될 수 있다.
보호막(23)은 제2 유전층(22)을 덮는다. 예를 들면, 보호막(23)은 가시광을 투과시키는 투명한 MgO로 형성되고, 제2 유전층(22)을 보호하며, 방전시 이차전자방출계수를 증가시킨다.
플라즈마 디스플레이 패널은 어드레스전극(11)과 주사전극(32)에 의한 어드 레스 방전으로 켜질 방전셀들(17)을 선택하고, 선택된 방전셀들(17)에 배치되는 유지전극(31)과 주사전극(32)에 의한 유지 방전으로 선택된 방전셀들(17)을 구동시켜, 화상을 구현한다.
도4는 본 발명의 제2 실시예에 따른 격벽과 전극 및 전자파 차폐층의 배치 관계를 도시한 평면도이다.
구성 및 작용 효과에서, 제2 실시예는 제1 실시예와 유사 내지 동일하므로 여기서는 서로 다른 부분에 대하여 설명한다. 즉 전자파 차폐층(140)은 x축 방향을 따라 연결 배치되는 차폐부(141)와 연결부(142)를 포함한다.
차폐부(141)은 방전셀(17)의 중앙에 대응하며 제1 폭(W141)을 형성한다. 연결부(142)는 제1 폭(W141)보다 작은 제2 폭(W142)을 형성하고, x축 방향으로 이웃하는 2 방전셀들(17)의 외곽에 대응하여, 2 방전셀(17)의 중앙에 대응하는 차폐부들(141)을 서로 연결한다.
전자파 차폐층(140)은 전자파 집중 발생 부분에 차폐부(141)를 형성하고, 전자파를 집중적으로 차폐하고, 연결부(142)를 통하여 그라운드시킨다.
이상을 통해 본 발명의 바람직한 실시예에 대하여 설명하였지만, 본 발명은 이에 한정되는 것이 아니고 특허청구범위와 발명의 상세한 설명 및 첨부한 도면의 범위 안에서 여러 가지로 변형하여 실시하는 것이 가능하고 이 또한 본 발명의 범위에 속하는 것은 당연하다.
도1은 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널의 분해 사시도이다.
도2는 도1의 Ⅱ-Ⅱ 선을 따라 잘라 도시한 단면도이다.
도3은 본 발명의 제1 실시예에 따른 격벽과 전극 및 전자파 차폐층의 배치 관계를 도시한 평면도이다.
도4는 본 발명의 제2 실시예에 따른 격벽과 전극 및 전자파 차폐층의 배치 관계를 도시한 평면도이다.
<도면의 주요 부분에 대한 부호의 설명>
10 : 배면기판 20 : 전면기판
11 : 어드레스전극 13 : 유전층
16 : 격벽 16a, 16b : 제1, 제2 격벽부재
17 : 방전셀 19 : 형광체층
21, 22 : 제1, 제2 유전층 30 : 표시전극
31 : 제1 전극(유지전극) 32 : 제2 전극(주사전극)
31a, 32a : 투명전극 31b, 32b : 버스전극
40, 140 : 전자파 차폐층 141 : 차폐부
142 : 연결부 W40 : 폭
W141, W142 : 제1, 제2 폭 t1, t2 : 두께

Claims (11)

  1. 서로 마주하여 이격 배치되는 배면기판과 전면기판;
    상기 배면기판과 상기 전면기판 사이에 배치되어 방전셀들을 구획하는 격벽;
    상기 배면기판에 제1 방향으로 신장 형성되어 상기 방전셀에 대응하여 배치되는 어드레스전극;
    상기 전면기판의 내표면에 형성되는 전자파 차폐층; 및
    상기 전자파 차폐층과 이격되고, 상기 제1 방향과 교차하는 제2 방향으로 신장 형성되어 상기 방전셀에 대응하여 배치되는 표시전극을 포함하는 플라즈마 디스플레이 패널.
  2. 제1 항에 있어서,
    상기 표시전극은,
    상기 방전셀의 상기 제1 방향 양쪽에서 상기 제2 방향으로 각각 신장 형성되는 제1 전극과 제2 전극을 포함하며,
    상기 전자파 차폐층은,
    상기 제1 전극과 상기 제2 전극 사이에 대응하여 형성되는 플라즈마 디스플레이 패널.
  3. 제2 항에 있어서,
    상기 전자파 차폐층은 상기 제2 방향으로 신장 형성되는 플라즈마 디스플레이 패널.
  4. 제2 항에 있어서,
    상기 전자파 차폐층은,
    상기 전면기판의 평면에 수직하는 방향을 기준으로 볼 때,
    상기 제1 전극의 일부 및 상기 제2 전극의 일부와 중첩되는 플라즈마 디스플레이 패널.
  5. 제4 항에 있어서,
    상기 제1 전극과 상기 제2 전극 각각은,
    상기 제2 방향으로 신장되는 버스전극과,
    상기 버스전극에서 상기 제1 방향을 따라 상기 방전셀의 중심으로 돌출되는 투명전극을 포함하며,
    상기 전자파 차폐층은,
    상기 제1 전극의 투명전극 일부 및 상기 제2 전극의 투명전극 일부와 중첩되는 플라즈마 디스플레이 패널.
  6. 제3 항에 있어서,
    상기 전자파 차폐층은,
    상기 제1 방향으로 정의되는 폭을 형성하며,
    상기 폭은 상기 제2 방향을 따라 균일한 플라즈마 디스플레이 패널.
  7. 제3 항에 있어서,
    상기 전자파 차폐층은,
    상기 제1 방향으로 정의되는 폭을 형성하며,
    상기 방전셀의 중앙에 대응하며 제1 폭을 형성하는 차폐부와,
    상기 제1 폭보다 작은 제2 폭을 형성하고, 상기 제2 방향으로 이웃하는 2방전셀들의 외곽에 대응하여 상기 2 방전셀에 대응하는 상기 차폐부들을 서로 연결하는 연결부를 포함하는 플라즈마 디스플레이 패널.
  8. 제1 항에 있어서,
    상기 전자파 차폐층은 투명 ITO 패턴으로 형성되는 플라즈마 디스플레이 패널.
  9. 제1 항에 있어서,
    상기 전면기판의 내표면 및 상기 전자파 차폐층을 덮는 제1 유전층과,
    상기 제1 유전층 상에 형성되는 표시전극을 덮는 제2 유전층을 포함하는 플라즈마 디스플레이 패널.
  10. 제9 항에 있어서,
    상기 제1 유전층은 상기 제2 유전층의 유전율보다 낮은 유전율을 가지는 플라즈마 디스플레이 패널.
  11. 제9 항에 있어서,
    상기 제1 유전층은 상기 제2 유전층의 두께보다 작은 두께를 가지는 플라즈마 디스플레이 패널.
KR1020080066237A 2008-07-08 2008-07-08 플라즈마 디스플레이 패녈 KR20100006068A (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020080066237A KR20100006068A (ko) 2008-07-08 2008-07-08 플라즈마 디스플레이 패녈
US12/458,255 US20100007274A1 (en) 2008-07-08 2009-07-07 Plasma display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080066237A KR20100006068A (ko) 2008-07-08 2008-07-08 플라즈마 디스플레이 패녈

Publications (1)

Publication Number Publication Date
KR20100006068A true KR20100006068A (ko) 2010-01-18

Family

ID=41504553

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080066237A KR20100006068A (ko) 2008-07-08 2008-07-08 플라즈마 디스플레이 패녈

Country Status (2)

Country Link
US (1) US20100007274A1 (ko)
KR (1) KR20100006068A (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10368707B2 (en) * 2016-03-03 2019-08-06 Emerson Electric Co. Adjustable vacuum tube clamp assembly and vacuum cleaners including same
US11287050B2 (en) 2019-05-02 2022-03-29 Automatic Switch Company Solenoid valve with crimp fitting

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060081444A (ko) * 2005-01-07 2006-07-13 삼성코닝 주식회사 포지티브 금속패턴 형성 방법 및 이를 이용한 전자파 차폐필터
KR100759564B1 (ko) * 2005-12-31 2007-09-18 삼성에스디아이 주식회사 플라즈마 디스플레이 패널

Also Published As

Publication number Publication date
US20100007274A1 (en) 2010-01-14

Similar Documents

Publication Publication Date Title
US7235926B2 (en) Plasma display panel
KR100759564B1 (ko) 플라즈마 디스플레이 패널
KR100667931B1 (ko) 플라즈마 디스플레이 패널
KR20100006068A (ko) 플라즈마 디스플레이 패녈
US20050264209A1 (en) Plasma display panel and method of manufacturing the same
KR20100027942A (ko) 플라즈마 디스플레이 패널
EP1675088A2 (en) Plasma display apparatus
KR20090064029A (ko) 플라즈마 디스플레이 패널
US7649317B2 (en) Plasma display panel with an improved electrode structure
KR100822211B1 (ko) 플라즈마 디스플레이 패널
KR20090096219A (ko) 플라즈마 디스플레이 패널
US20090108730A1 (en) Plasma Display Panel
KR100893617B1 (ko) 플라즈마 디스플레이 패널 및 필터
WO2009141851A1 (ja) プラズマディスプレイパネル
KR100669425B1 (ko) 플라즈마 디스플레이 패널
US20060186809A1 (en) Plasma display panel
US20070046194A1 (en) Plasma display panel
KR100637239B1 (ko) 플라즈마 디스플레이 패널 및 이를 구비하는 플라즈마디스플레이 장치
US7719190B2 (en) Plasma display panel
KR100741130B1 (ko) 플라즈마 디스플레이 패널
KR100740129B1 (ko) 플라즈마 디스플레이 패널
KR100863913B1 (ko) 플라즈마 디스플레이 패널
KR100722264B1 (ko) 플라즈마 디스플레이 패널
KR100739597B1 (ko) 플라즈마 디스플레이 패널
KR100684725B1 (ko) 플라즈마 디스플레이 패널을 구비한 모듈

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application