KR20100001696A - 개선된 루프 필터를 포함하는 위상 동기 루프 - Google Patents

개선된 루프 필터를 포함하는 위상 동기 루프 Download PDF

Info

Publication number
KR20100001696A
KR20100001696A KR1020080061710A KR20080061710A KR20100001696A KR 20100001696 A KR20100001696 A KR 20100001696A KR 1020080061710 A KR1020080061710 A KR 1020080061710A KR 20080061710 A KR20080061710 A KR 20080061710A KR 20100001696 A KR20100001696 A KR 20100001696A
Authority
KR
South Korea
Prior art keywords
loop filter
switch
capacitor
output
signal
Prior art date
Application number
KR1020080061710A
Other languages
English (en)
Inventor
손영수
박광일
김진국
염기웅
조용기
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020080061710A priority Critical patent/KR20100001696A/ko
Publication of KR20100001696A publication Critical patent/KR20100001696A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/089Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
    • H03L7/0891Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses the up-down pulses controlling source and sink current generators, e.g. a charge pump
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/093Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using special filtering or amplification characteristics in the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/10Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range
    • H03L7/107Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range using a variable transfer function for the loop, e.g. low pass filter having a variable bandwidth
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/099Details of the phase-locked loop concerning mainly the controlled oscillator of the loop

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

개선된 루프 필터를 포함하는 위상 동기 루프가 개시된다. 상기 위상 동기 루프는, 기준신호와 발진신호의 위상과 주파수를 비교하는 위상 주파수 검출기와, 상기 위상 주파수 검출기의 출력신호에 응답하여 전하를 펌핑하는 전하 펌프와, 상기 전하 펌프의 출력에 대응하는 전압을 발생하며, 제 1노드와 제 2노드 사이에 직렬로 연결된 적어도 하나의 저항들을 포함하는 저항부, 복수 개의 스위치들 및 적어도 하나의 커패시터를 구비하는 루프 필터, 및 상기 루프 필터의 출력신호에 응답하여 상기 발진신호를 출력하는 전압 제어 발진기를 구비하고, 상기 제 1노드는 상기 루프 필터의 입력단과 연결되고, 상기 제 2노드는 상기 적어도 하나의 커패시터와 연결되며, 상기 복수 개의 스위치들 각각의 제 1전극은 상기 제 1노드, 상기 제 2노드 및 상기 저항들 사이의 공통 노드 중 어느 하나에 연결되고, 상기 복수 개의 스위치들 각각의 제 2전극은 상기 루프 필터의 출력단에 연결되는 것을 특징으로 한다.
위상 동기 루프, 루프 필터

Description

개선된 루프 필터를 포함하는 위상 동기 루프{Phase locked loop comprising improved loop filter}
본 발명은 위상 동기 루프(Phase Locked Loop, 이하 PLL) 회로에 관한 것으로, 더 상세하게는 작은 스위치 트랜지스터로도 루프 필터의 특성 변화없이 루프 필터의 저항값 및 커패시턴스를 조정할 수 있는 위상 동기 루프에 관한 것이다.
일반적으로 PLL은 외부로부터 입력되는 신호의 주파수에 응답하여 임의의 주파수를 갖는 신호를 발생시키는 주파수 귀환(feedback)형 회로이다. PLL은 기준 신호와 발진 신호 간의 위상차를 검출하여 이 검출된 위상차에 따른 업-다운 신호에 의해 발진 신호가 원하는 주파수로 되도록 위상을 동기시키는 회로이다. 이러한 PLL은 메모리장치와 같은 반도체 집적회로, 주파수 합성회로나 데이터 프로세싱 회로의 클록 복원 회로 등에 많이 사용된다.
도 1은 종래의 위상 동기 루프를 나타내는 블록도이다. 도시된 바와 같이 상기 PLL은 위상 주파수 검출기(PFD, Phase Frequency Detector)(102), 전하 펌프(CP, Charge Pump)(104), 루프 필터(LF, Loop Filter)(106), 전압 제어 발진기(VCO, Voltage Controlled Oscillator)(108)를 포함한다.
위상 주파수 검출기(102)는 기준신호(Fref)와 전압 제어 발진기(108)로부터 피드백되는 발진신호(Fvco)를 입력받아 두 신호의 위상과 주파수를 비교하고, 그 비교 결과에 따른 신호를 전하 펌프(104)로 출력한다.
전하 펌프(104)는 위상 주파수 검출기(102)에서 출력되는 신호에 대응하는 전하를 루프 필터(106)로 제공한다. 루프 필터(106)는 일종의 저역통과 여파기(LPF, Low Pass Filter) 구조이며, 루프 동작 중에 발생하는 고주파 성분을 걸러내고, 커패시터를 이용하여 축적된 전하량 변화를 통해 전압제어 발진기(108)에 전압을 인가한다.
전압 제어 발진기(108)는 루프 필터(106)에서 출력된 전압에 대응하여 소정의 주파수를 갖는 발진신호(Fvco)를 발생하고 이를 외부에 제공한다. 상기 전압 제어 발진기(108)는 루프 필터(106)로부터 출력된 제어 전압을 기초로 동작한다. 예를 들어, 제어 전압이 낮은 경우에는 전압 제어 발진기(108)는 낮은 주파수를 가지는 신호를 출력할 수 있고, 제어 전압이 높은 경우에는 전압 제어 발진기(108)는 높은 주파수를 가지는 신호를 출력할 수 있다.
도 2는 루프 필터의 저항값과 커패시턴스를 조정하기 위한 종래의 방법을 도시한 것이다. 종래에는 루프 필터의 IR 드롭(IR drop) 값을 조정하기 위해 저항값을 직접 조정하였다. 예를 들면, 도 2에서 루프 필터(106)의 유효 저항값을 2R로 조정하고자 할 때는, 저항에 병렬로 연결된 스위치들(SW1, SW2, SW3, SW4) 중에서 2개의 스위치를 턴오프(turn off)시키고, 2개의 스위치를 턴온(turn on)시키는 방법을 사용하였다. 즉, 2개의 저항은 양단이 단락(short)되므로 루프 필터의 유효저 항은 나머지 2개의 저항에 해당하는 2R로 조정되는 것이다. 그러나 종래의 이러한 저항 조정 방법은 저항값을 조정하기 위해 저항 양단을 단락(short) 또는 개방(open)시켜야 하기 때문에 기생 용량(Parasitic Capacitance)이 발생하는 문제점이 있고, 이로 인해 큰 크기의 스위치 트랜지스터가 사용되어야 하는 단점이 있다. 또한, 도 2에서 커패시턴스를 조정하는 종래의 방법도 동일한 문제점이 있다. 즉, 커패시턴스를 조정하기 위한 스위치 트랜지스터의 크기가 작을 경우 스위치 트랜지스터(SW5, SW6, SW7)에서 IR 드롭이 발생할 수 있으며, 이는 원래 설계한 곳과 다른 곳에 극점(pole)의 위치를 발생시켜 루프 필터의 특성이 변할 수 있는 문제점이 있다.
상술한 바와 같이 루프 필터의 저항값과 커패시턴스를 조정하기 위한 종래의 방법은 스위치 트랜지스터의 크기가 커야 하는 문제가 있었으며, 이는 제조 공정상의 제약으로 작용하는 단점이 존재하였다.
본 발명은 상기와 같은 문제점을 해결하기 위한 것으로서, 스위치 트랜지스터의 기생(parasitic) 저항에 따른 루프 필터의 특성 변화가 없고, 레이아웃(layout) 면적을 감소시킬 수 있는 위상 동기 루프를 제공하는 것을 목적으로 한다.
상기와 같은 목적을 달성하기 위하여, 본 발명의 일실시예에 따른 위상 동기 루프는, 기준신호와 발진신호의 위상과 주파수를 비교하는 위상 주파수 검출기와, 상기 위상 주파수 검출기의 출력신호에 응답하여 전하를 펌핑하는 전하 펌프와, 상기 전하 펌프의 출력에 대응하는 전압을 발생하며, 제 1노드와 제 2노드 사이에 직렬로 연결된 적어도 하나의 저항들을 포함하는 저항부, 복수 개의 스위치들 및 적어도 하나의 커패시터를 구비하는 루프 필터, 및 상기 루프 필터의 출력신호에 응답하여 상기 발진신호를 출력하는 전압 제어 발진기를 구비하고, 상기 제 1노드는 상기 루프 필터의 입력단과 연결되고, 상기 제 2노드는 상기 적어도 하나의 커패시터와 연결되며, 상기 복수 개의 스위치들 각각의 제 1전극은 상기 제 1노드, 상기 제 2노드 및 상기 저항들 사이의 공통 노드 중 어느 하나에 연결되고, 상기 복수 개의 스위치들 각각의 제 2전극은 상기 루프 필터의 출력단에 연결되는 것을 특징으로 한다.
바람직하게는 상기 저항부는, 하나의 저항을 구비하고, 상기 제 1노드와 상기 루프 필터의 출력단 사이에 제 1스위치가 연결되며, 상기 제 2노드와 상기 루프 필터의 출력단 사이에 제 2스위치가 연결될 수 있다.
또한, 상기 저항부는 복수 개의 저항들을 구비하고, 상기 복수 개의 스위치들 각각의 제 1전극은 상기 제 1노드, 상기 제 2노드 및 상기 복수 개의 저항들 사이에 연결되고, 상기 복수 개의 스위치들 각각의 제 2전극은 상기 루프 필터의 출력단에 연결되는 것이 바람직하다.
한편, 상기 루프 필터의 IR 드롭값을 조절하기 위하여 상기 복수 개의 스위치들 중 어느 하나의 스위치가 선택적으로 턴온(turn on)되는 것이 바람직하다.
바람직하게는 상기 위상 동기 루프는, 상기 루프 필터의 출력 전압을 증폭하여 출력하는 증폭기, 및 상기 위상 주파수 검출기의 출력 신호에 응답하여 상기 증폭기의 출력단에 전하를 공급하는 보조 전하 펌프를 더 구비하고, 상기 전압 제어 발진기는 상기 증폭기의 출력신호에 응답하여 상기 발진신호를 출력할 수 있다.
본 발명의 다른 실시예에 따른 위상 동기 루프는, 기준신호와 발진신호의 위상과 주파수를 비교하는 위상 주파수 검출기와, 상기 위상 주파수 검출기의 출력신호에 응답하여 전하를 펌핑하는 전하 펌프와, 상기 전하 펌프의 출력에 대응하는 전압을 발생하며, 복수 개의 스위치들 및 적어도 하나의 커패시터를 구비하는 루프 필터, 및 상기 루프 필터의 출력신호에 응답하여 상기 발진신호를 출력하는 전압 제어 발진기를 구비하고, 상기 복수 개의 스위치들은 상기 적어도 하나의 커패시터와 상기 루프 필터의 입력단 사이에 연결되는 제 1스위치부, 및 상기 적어도 하나의 커패시터와 상기 루프 필터의 출력단 사이에 연결되는 제 2스위치부를 구비하는 것을 특징으로 한다.
바람직하게는, 상기 적어도 하나의 커패시터는 제 1커패시터 및 제 2커패시터를 포함하고, 상기 제 1스위치부는 상기 제 1커패시터와 상기 루프 필터의 입력단 사이에 연결되는 제 1스위치, 및 상기 제 2커패시터와 상기 루프 필터의 입력단 사이에 연결되는 제 3스위치를 구비하고, 상기 제 2스위치부는 상기 제 1커패시터와 상기 루프 필터의 출력단 사이에 연결되는 제 2스위치, 및 상기 제 2커패시터와 상기 루프 필터의 출력단 사이에 연결되는 제 4스위치를 구비할 수 있다.
한편, 상기 제 1스위치 및 상기 제 2스위치는 제 1제어 신호에 따라 턴 온(turn on) 또는 턴오프(turn off)되고, 상기 제 3스위치 및 상기 제 4스위치는 제 2제어 신호에 따라 턴온(turn on) 또는 턴오프(turn off)되는 것이 바람직하다.
또한, 상기 제 1제어 신호 및 상기 제 2제어 신호 중 적어도 하나의 제어 신호가 활성화되는 것이 바람직하다.
바람직하게는, 상기 루프 필터의 출력 전압을 증폭하여 출력하는 증폭기, 및 상기 위상 주파수 검출기의 출력 신호에 응답하여 상기 증폭기의 출력단에 전하를 공급하는 보조 전하 펌프를 더 구비하고, 상기 전압 제어 발진기는 상기 증폭기의 출력신호에 응답하여 상기 발진신호를 출력할 수 있다.
상기와 같은 본 발명에 따른 위상 동기 루프는 스위치 트랜지스터의 기생(parasitic) 저항에 따른 루프 필터의 특성 변화가 없고, 레이아웃(layout) 면적을 감소시킬 수 있는 효과가 있다.
본 발명과 본 발명의 동작상의 이점 및 본 발명의 실시에 의하여 달성되는 목적을 충분히 이해하기 위해서는 본 발명의 바람직한 실시 예를 예시하는 첨부 도면 및 도면에 기재된 내용을 참조하여야 한다.
이하 첨부한 도면을 참조하여 본 발명의 바람직한 실시 예를 설명함으로써, 본 발명을 상세히 설명한다. 각 도면에 제시된 동일한 참조부호는 동일한 부재를 나타낸다.
도 3은 본 발명의 일실시예에 따른 위상 동기 루프를 도시한 것이다. 도시된 바와 같이 상기 위상 동기 루프(300)는 위상 주파수 검출기(302), 전하 펌프(304), 루프 필터(306) 및 전압 제어 발진기(308)를 구비할 수 있다. 또한, 전압 제어 발진기(308)의 출력단과 위상 주파수 검출기(302)의 입력단 사이에 분주기(Divider, 미도시)를 더 구비할 수 있다.
위상 주파수 검출기(302)는 기준신호(Fref)와 전압 제어 발진기(308)로부터 피드백되는 발진신호(Fvco)를 입력받아 두 신호의 위상 및 주파수를 비교하고, 그 비교 결과에 따른 신호를 전하 펌프(304)로 출력한다.
전하 펌프(304)는 위상 주파수 검출기(302)에서 출력하는 신호에 대응하여 루프 필터(306)로 전하를 제공하며, 루프 필터(306)는 상기 전하에 대응하는 전압 신호를 전압 제어 발진기(308)로 제공한다. 또한, 전압 제어 발진기(308)는 루프 필터(306)에서 출력되는 전압 신호에 대응하여 소정의 주파수를 갖는 발진 신호(Fvco)를 발생하고 이를 외부에 제공한다.
도 3을 참조하면, 본 발명의 일실시예에 따른 위상 동기 루프(300)에 구비되는 루프 필터(306)는, 제 1노드(a)와 제 2노드(b) 사이에 직렬로 연결된 적어도 하나의 저항들(R1, R2, R3)을 포함하는 저항부, 복수 개의 스위치들(SW1, SW2, SW3, SW4) 및 적어도 하나의 커패시터(C1)를 구비할 수 있다. 제 1노드(a)는 루프 필터(306)의 입력단과 연결되고, 제 2노드(b)는 적어도 하나의 커패시터(C1)와 연결되며, 복수 개의 스위치들(SW1, SW2, SW3, SW4) 각각의 제 1전극은 제 1노드(a), 제 2노드(b) 및 저항들(R1, R2, R3) 사이의 공통 노드 중 어느 하나에 연결되고, 복수 개의 스위치들(SW1, SW2, SW3, SW4) 각각의 제 2전극은 루프 필터(306)의 출 력단(c)에 연결된다.
도 3에서 루프 필터(306)의 IR 드롭과 관련된 유효 저항값을 가변하기 위해서 복수 개의 스위치들(SW1, SW2, SW3, SW4) 중에서 어느 하나의 스위치가 선택적으로 턴온(turn on)된다. 예를 들면, 스위치(SW2)가 턴온되고, 나머지 스위치들(SW1, SW3, SW4)은 턴오프(turn off)된 경우, 상기 저항부를 통해 상기 적어도 하나의 커패시터(C1)로 흐르는 전류를 I라 하면, 제 2노드(b)와 루프 필터(306)의 출력단(c) 사이의 IR 드롭값은 I(R2+R3)가 된다. 즉, 전하 펌프(304)의 출력단으로부터 상기 적어도 하나의 커패시터(C1)로 흐르는 전류가 상기 복수 개의 스위치들을 거치지 않기 때문에, 상기 복수 개의 스위치들(SW1, SW2, SW3, SW4)의 저항값과는 관계없이 루프 필터(306)의 출력단(c)에서의 IR 드롭값이 결정이 된다. 따라서 루프 필터(306)의 스위치 크기를 크게 할 필요가 없으며, 스위치 저항값의 변화에 의한 루프 필터(306)의 특성 변화도 발생하지 않는 장점이 있다. 상기 복수 개의 스위치들(SW1, SW2, SW3, SW4)은 스위치 트랜지스터로 구현될 수 있다.
한편, 넓은 주파수 범위에 걸쳐 루프 안정화(Loop Stability)를 보장하기 위해서 셀프 바이어스(Self Bias) PLL이 사용되는데, 셀프 바이어스 PLL은 루프 필터의 저항을 연산증폭기(OP AMP)를 이용해서 구현한다. 상기 루프 필터의 저항값은 연산증폭기의 트랜스콘덕턴스(Transconductance) Gm으로 모델링되며 연산증폭기의 바이어스 값과 보조 전하 펌프의 값을 조절함으로써 IR 드롭을 만들어 루프 제로(Loop Zero)를 구현할 수 있다.
도 4는 본 발명의 다른 실시예에 따른 위상 동기 루프를 나타낸다. 상기 위 상 동기 루프(400)는 셀프 바이어스(Self Bias) 동작과 고정 바이어스(Fixed Bias) 동작이 선택적으로 가능한 구성을 갖는다. 상기 위상 동기 루프(400)는 고정 바이어스 동작시 루프 필터 내부의 저항에 IR 드롭이 걸리게 되고, 셀프 바이어스 동작시에는 루프 필터 내부의 저항에 IR 드롭이 걸리지 않고, 증폭기를 이용해 루프 필터의 저항을 구현한다.
상기 위상 동기 루프(400)는 위상 주파수 검출기(402), 전하 펌프(404a), 보조 전하 펌프(404b), 루프 필터(406), 전압 제어 발진기(408) 및 증폭기(410)를 구비할 수 있다. 증폭기(410)는 루프 필터(406)의 출력 전압을 증폭하여 출력하고, 보조 전하 펌프(404b)는 위상 주파수 검출기(402)의 출력 신호에 응답하여 증폭기(410)의 출력단에 전하를 공급한다. 전압 제어 발진기(408)는 증폭기(410)의 출력신호에 응답하여 발진신호(Fvco)를 출력한다. 위상 주파수 검출기(402) 및 전하 펌프(404a)의 동작은 도 3에 도시된 위상 주파수 검출기(302) 및 전하 펌프(304)와 동일 또는 유사하게 동작하므로 이에 대한 자세한 설명은 생략한다.
도 4에 도시된 위상 동기 루프(400)의 일실시예는 저항값을 조정하지 않고 IR 드롭의 위치를 선택하여 바이어스 옵션을 전환한다. 즉, 제 1노드(a)와 루프 필터(406)의 출력단(c)에 사이에 연결된 제 1스위치(SW1)가 턴온되면 저항(R1)에 의한 IR 드롭이 루프 필터(406)에 걸리며 고정 바이어스 PLL으로 동작하게 되고, 제 2노드(b)와 루프 필터(406)의 출력단(c) 사이에 연결된 제 2스위치(SW2)가 턴온되면 IR 드롭이 없으며 셀프 바이어스 PLL으로 동작하게 된다. 즉, 상기 스위치들(SW1, SW2) 중 어느 하나의 스위치가 선택적으로 턴온되어 바이어스 옵션을 전환 한다. 본 발명의 일실시예에 따르면, 저항에 병렬로 스위치를 연결하여 저항값을 조정하는 종래의 방법을 사용하지 않기 때문에 스위치 트랜지스터의 크기가 작아도 루프 필터(406)의 동작에 영향이 없는 장점이 있다.
한편, 도 4의 루프 필터(406)는 도 3의 루프 필터(306)와 유사하게 복수 개의 저항으로 구현될 수 있다.
도 5는 본 발명의 다른 실시예에 따른 위상 동기 루프에 관한 것으로서, 특히 커페시턴스를 조절할 수 있는 루프 필터(506)를 도시한 것이다. 상기 루프 필터(506)는 복수 개의 스위치들(D11, D12, D21, D22) 및 적어도 하나의 커패시터들(C1, C2)을 구비할 수 있다. 도 5에 도시되지는 않았으나 상기 루프 필터(506)에는 적어도 하나 이상의 저항(미도시)이 더 구비될 수 있다.
상기 복수 개의 스위치들(D11, D12, D21, D22)은 상기 적어도 하나의 커패시터(C1, C2)와 상기 루프 필터(506)의 입력단(a) 사이에 연결되는 제 1스위치부(D11, D21), 및 상기 적어도 하나의 커패시터(C1, C2)와 상기 루프 필터(506)의 출력단(b) 사이에 연결되는 제 2스위치부(D12, D22)를 구비할 수 있다. 예를 들면, 제 1커패시터(C1)와 루프 필터(506)의 입력단(a) 사이에 제 1스위치(D11)가 연결되고, 제 1커패시터(C1)와 루프 필터(506)의 출력단(b) 사이에 제 2스위치(D12)가 연결되고, 제 2커패시터(C2)와 루프 필터(506)의 입력단(a) 사이에 제 3스위치(D21)가 연결되고, 제 2커패시터(C2)와 루프 필터(506)의 출력단(b) 사이에 제 4스위치(D22)가 연결될 수 있다.
도 5를 참조하면, 본 발명의 일실시예에서는 루프 필터(506)의 커패시턴스만 조절하는 것이 아니라 출력 노드도 조절한다. 즉, 루프 필터(506)의 커패시턴스를 조절하기 위해 제 1스위치(D11) 및 제 3스위치(D21)를 제어하고, 루프 필터(506)의 출력 노드를 조절하기 위해 제 2스위치(D12) 및 제 4스위치(D22)를 제어한다.
상기 복수 개의 스위치들(D11, D12, D21, D22) 중 동일한 커패시터에 연결된 스위치들은 동일한 제어 신호에 따라 턴온 또는 턴오프될 수 있다. 즉, 제 1커패시터(C1)에 연결된 제 1스위치(D11) 및 제 2스위치(D12)는 제 1제어 신호에 따라 턴온 또는 턴오프될 수 있고, 제 2커패시터(C2)에 연결된 제 3스위치(D21) 및 제 4스위치(D22)는 제 2제어 신호에 따라 턴온 또는 턴오프될 수 있다. 예를 들면, 제 1스위치(D11) 및 제 2스위치(D12)가 턴온되고, 제 3스위치(D21) 및 제 4스위치(D22)가 턴오프되면, 제 1커패시터(C1)가 루프 필터의 입력단(a) 및 출력단(b)에 연결되어 제 1커패시터(C1)의 커패시턴스가 루프 필터(506)의 유효 커패시턴스가 된다. 이 경우 제 1스위치(D11)에서 발생한 IR 드롭은 루프 필터의 출력단(b)에는 반영이 되지 않고, 제 2스위치(D12)는 전압 차이가 없어 IR 드롭이 발생하지 않는다. 따라서, 스위치의 크기가 작은 경우에도 IR 드롭이 문제가 되지 않아 스위치 저항값의 변화에 의한 루프 필터(506)의 특성 변화도 발생하지 않는 장점이 있다.
상기 제 1제어 신호 및 상기 제 2제어 신호 중 적어도 하나의 제어 신호가 활성화될 수 있고, 상기 복수 개의 스위치들(D11, D12, D21, D22)은 스위치 트랜지스터로 구현될 수 있다.
이상에서와 같이 도면과 명세서에서 최적 실시예가 개시되었다. 여기서 특정한 용어들이 사용되었으나, 이는 단지 본 발명을 설명하기 위한 목적에서 사용된 것이지 의미한정이나 특허청구범위에 기재된 본 발명의 범위를 제한하기 위하여 사용된 것은 아니다. 그러므로 본 기술분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시 예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호범위는 첨부된 특허청구범위의 기술적 사상에 의해 정해져야 할 것이다.
도 1은 종래의 위상 동기 루프를 나타내는 블록도이다.
도 2는 루프 필터의 저항값과 커패시턴스를 조정하기 위한 종래의 방법을 도시한 것이다.
도 3은 본 발명의 일실시예에 따른 위상 동기 루프를 도시한 것이다.
도 4는 본 발명의 다른 실시예에 따른 위상 동기 루프를 도시한 것이다.
도 5은 본 발명의 다른 실시예에 따른 위상 동기 루프에 관한 것으로서, 특히 커페시턴스를 조절할 수 있는 루프 필터를 도시한 것이다.
* 도면의 주요 부분에 대한 부호의 설명 *
302: 위상 주파수 검출기 304: 전하 펌프
306: 루프 필터 308: 전압 제어 발진기
402: 위상 주파수 검출기 404a: 전하 펌프
404b: 보조 전하 펌프 406, 506: 루프 필터
408: 전압 제어 발진기 410: 증폭기

Claims (10)

  1. 기준신호와 발진신호의 위상과 주파수를 비교하는 위상 주파수 검출기;
    상기 위상 주파수 검출기의 출력신호에 응답하여 전하를 펌핑하는 전하 펌프;
    상기 전하 펌프의 출력에 대응하는 전압을 발생하며, 제 1노드와 제 2노드 사이에 직렬로 연결된 적어도 하나의 저항들을 포함하는 저항부, 복수 개의 스위치들 및 적어도 하나의 커패시터를 구비하는 루프 필터; 및
    상기 루프 필터의 출력신호에 응답하여 상기 발진신호를 출력하는 전압 제어 발진기를 구비하고,
    상기 제 1노드는 상기 루프 필터의 입력단과 연결되고, 상기 제 2노드는 상기 적어도 하나의 커패시터와 연결되며, 상기 복수 개의 스위치들 각각의 제 1전극은 상기 제 1노드, 상기 제 2노드 및 상기 저항들 사이의 공통 노드 중 어느 하나에 연결되고, 상기 복수 개의 스위치들 각각의 제 2전극은 상기 루프 필터의 출력단에 연결되는 것을 특징으로 하는 위상 동기 루프(Phase Locked Loop).
  2. 제 1항에 있어서,
    상기 저항부는 하나의 저항을 구비하고,
    상기 제 1노드와 상기 루프 필터의 출력단 사이에 제 1스위치가 연결되며,
    상기 제 2노드와 상기 루프 필터의 출력단 사이에 제 2스위치가 연결되는 것 을 특징으로 하는 위상 동기 루프.
  3. 제 1항에 있어서,
    상기 저항부는 복수 개의 저항들을 구비하고,
    상기 복수 개의 스위치들 각각의 제 1전극은 상기 제 1노드, 상기 제 2노드 및 상기 복수 개의 저항들 사이에 연결되고, 상기 복수 개의 스위치들 각각의 제 2전극은 상기 루프 필터의 출력단에 연결되는 것을 특징으로 하는 위상 동기 루프.
  4. 제 1항에 있어서,
    상기 루프 필터의 IR 드롭값을 조절하기 위하여 상기 복수 개의 스위치들 중 어느 하나의 스위치가 선택적으로 턴온(turn on)되는 것을 특징으로 하는 위상 동기 루프.
  5. 제 1항에 있어서,
    상기 루프 필터의 출력 전압을 증폭하여 출력하는 증폭기; 및
    상기 위상 주파수 검출기의 출력 신호에 응답하여 상기 증폭기의 출력단에 전하를 공급하는 보조 전하 펌프를 더 구비하고,
    상기 전압 제어 발진기는 상기 증폭기의 출력신호에 응답하여 상기 발진신호를 출력하는 것을 특징으로 하는 위상 동기 루프.
  6. 기준신호와 발진신호의 위상과 주파수를 비교하는 위상 주파수 검출기;
    상기 위상 주파수 검출기의 출력신호에 응답하여 전하를 펌핑하는 전하 펌프;
    상기 전하 펌프의 출력에 대응하는 전압을 발생하며, 복수 개의 스위치들 및 적어도 하나의 커패시터를 구비하는 루프 필터; 및
    상기 루프 필터의 출력신호에 응답하여 상기 발진신호를 출력하는 전압 제어 발진기를 구비하고,
    상기 복수 개의 스위치들은 상기 적어도 하나의 커패시터와 상기 루프 필터의 입력단 사이에 연결되는 제 1스위치부, 및 상기 적어도 하나의 커패시터와 상기 루프 필터의 출력단 사이에 연결되는 제 2스위치부를 구비하는 것을 특징으로 하는 위상 동기 루프(Phase Locked Loop).
  7. 제 6항에 있어서,
    상기 적어도 하나의 커패시터는 제 1커패시터 및 제 2커패시터를 포함하고,
    상기 제 1스위치부는 상기 제 1커패시터와 상기 루프 필터의 입력단 사이에 연결되는 제 1스위치, 및 상기 제 2커패시터와 상기 루프 필터의 입력단 사이에 연결되는 제 3스위치를 구비하고,
    상기 제 2스위치부는 상기 제 1커패시터와 상기 루프 필터의 출력단 사이에 연결되는 제 2스위치, 및 상기 제 2커패시터와 상기 루프 필터의 출력단 사이에 연결되는 제 4스위치를 구비하는 것을 특징으로 하는 위상 동기 루프.
  8. 제 7항에 있어서,
    상기 제 1스위치 및 상기 제 2스위치는 제 1제어 신호에 따라 턴온(turn on) 또는 턴오프(turn off)되고,
    상기 제 3스위치 및 상기 제 4스위치는 제 2제어 신호에 따라 턴온(turn on) 또는 턴오프(turn off)되는 것을 특징으로 하는 위상 동기 루프.
  9. 제 8항에 있어서,
    상기 제 1제어 신호 및 상기 제 2제어 신호 중 적어도 하나의 제어 신호가 활성화되는 것을 특징으로 하는 위상 동기 루프.
  10. 제 6항에 있어서,
    상기 루프 필터의 출력 전압을 증폭하여 출력하는 증폭기; 및
    상기 위상 주파수 검출기의 출력 신호에 응답하여 상기 증폭기의 출력단에 전하를 공급하는 보조 전하 펌프를 더 구비하고,
    상기 전압 제어 발진기는 상기 증폭기의 출력신호에 응답하여 상기 발진신호를 출력하는 것을 특징으로 하는 위상 동기 루프.
KR1020080061710A 2008-06-27 2008-06-27 개선된 루프 필터를 포함하는 위상 동기 루프 KR20100001696A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020080061710A KR20100001696A (ko) 2008-06-27 2008-06-27 개선된 루프 필터를 포함하는 위상 동기 루프

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080061710A KR20100001696A (ko) 2008-06-27 2008-06-27 개선된 루프 필터를 포함하는 위상 동기 루프

Publications (1)

Publication Number Publication Date
KR20100001696A true KR20100001696A (ko) 2010-01-06

Family

ID=41811972

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080061710A KR20100001696A (ko) 2008-06-27 2008-06-27 개선된 루프 필터를 포함하는 위상 동기 루프

Country Status (1)

Country Link
KR (1) KR20100001696A (ko)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103197349A (zh) * 2013-02-28 2013-07-10 湖南科技大学 一种发送机输出矩形波前后沿调节装置及方法
US9048849B2 (en) 2012-09-26 2015-06-02 Industry-Academic Cooperation Foundation, Yonsei University Supply regulated voltage controlled oscillator including active loop filter and phase locked loop using the same
CN107005243A (zh) * 2014-10-23 2017-08-01 美国莱迪思半导体公司 具有次谐波锁定阻止功能的锁相环
US9824789B2 (en) 2010-09-24 2017-11-21 The Regents Of The University Of California Method for producing nanowire-polymer composite electrodes

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9824789B2 (en) 2010-09-24 2017-11-21 The Regents Of The University Of California Method for producing nanowire-polymer composite electrodes
US9048849B2 (en) 2012-09-26 2015-06-02 Industry-Academic Cooperation Foundation, Yonsei University Supply regulated voltage controlled oscillator including active loop filter and phase locked loop using the same
CN103197349A (zh) * 2013-02-28 2013-07-10 湖南科技大学 一种发送机输出矩形波前后沿调节装置及方法
CN107005243A (zh) * 2014-10-23 2017-08-01 美国莱迪思半导体公司 具有次谐波锁定阻止功能的锁相环
CN107005243B (zh) * 2014-10-23 2019-06-25 美国莱迪思半导体公司 具有次谐波锁定阻止功能的锁相环

Similar Documents

Publication Publication Date Title
US8558592B2 (en) Charge pump and active filter for a feedback circuit
US7719365B2 (en) Method and apparatus for reducing silicon area of a phase lock loop (PLL) filter without a noise penalty
US8508265B2 (en) Differential controlled phase locked loop circuit
KR20020025663A (ko) 넓은 출력 주파수 범위를 갖는 전압 제어 발진 회로 및그것을 구비하는 위상 동기 루프 회로
US10396806B1 (en) Voltage regulator based loop filter for loop circuit and loop filtering method
KR20140140565A (ko) Pll 루프 필터 커패시터에 대한 커패시터 누설 보상
US20030117189A1 (en) Self-calibrating phase locked loop charge pump system and method
US20110254632A1 (en) Pll frequency synthesizer
US10523153B2 (en) Spectrum shaping voltage to current converter
US7301409B2 (en) Oscillator
US7782151B2 (en) VCO digital range selection
KR20100001696A (ko) 개선된 루프 필터를 포함하는 위상 동기 루프
JP4236683B2 (ja) フェーズ・ロックト・ループ・フィルタ
US20080157889A1 (en) Voltage Controlled Oscillator for Maintaining Stable Oscillation Frequency Against Fluctuation of Power Supply Voltage
US9252791B1 (en) Phase locked loop and method for generating an oscillator signal
US7750741B2 (en) PLL circuit and semiconductor device
US7812650B2 (en) Bias voltage generation circuit and clock synchronizing circuit
KR100918860B1 (ko) 루프필터 보상회로를 구비하는 주파수 합성기
US6320458B1 (en) Integrated structure with an analog unit supplied by an external supply voltage by means of a low-pass filter and driving elements
US10985767B2 (en) Phase-locked loop circuitry having low variation transconductance design
US7825737B1 (en) Apparatus for low-jitter frequency and phase locked loop and associated methods
US10819350B2 (en) Clock signal generating circuit and method for generating clock signal
JP2016063437A (ja) PLL(PhaseLockedLoop)回路および半導体装置
US20100026397A1 (en) Pll circuit
CN111697966B (zh) 时钟产生电路以及产生时钟信号的方法

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination