KR20090124891A - 이득을 증가시키기 위한 음의 임피던스를 갖는 수동 등화기 - Google Patents

이득을 증가시키기 위한 음의 임피던스를 갖는 수동 등화기 Download PDF

Info

Publication number
KR20090124891A
KR20090124891A KR1020080099649A KR20080099649A KR20090124891A KR 20090124891 A KR20090124891 A KR 20090124891A KR 1020080099649 A KR1020080099649 A KR 1020080099649A KR 20080099649 A KR20080099649 A KR 20080099649A KR 20090124891 A KR20090124891 A KR 20090124891A
Authority
KR
South Korea
Prior art keywords
node
resistor
gain
circuit
passive equalizer
Prior art date
Application number
KR1020080099649A
Other languages
English (en)
Other versions
KR101007322B1 (ko
Inventor
첸환 리
Original Assignee
시너칩 테크놀로지 컴퍼니 리미티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 시너칩 테크놀로지 컴퍼니 리미티드 filed Critical 시너칩 테크놀로지 컴퍼니 리미티드
Publication of KR20090124891A publication Critical patent/KR20090124891A/ko
Application granted granted Critical
Publication of KR101007322B1 publication Critical patent/KR101007322B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B7/00Radio transmission systems, i.e. using radiation field
    • H04B7/005Control of transmission; Equalising
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03878Line equalisers; line build-out devices
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/01Equalisers

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Filters And Equalizers (AREA)
  • Amplifiers (AREA)
  • Networks Using Active Elements (AREA)

Abstract

이득을 증가시키기 위한 음의 임피던스를 갖는 수동 등화기는 제1 RC 루프, 제2 RC 루프, 캐스케이드 RL 회로 및 교차 결합형 인버터 유닛을 포함한다. 상기 제1 및 제2 RC 루프는 제1 저항, 상기 제1 저항과 노드에서 직렬 연결되어 상기 제1 저항과 함께 직렬 저항을 형성하는 제2 저항, 및 상기 직렬 저항에 병렬 연결된 커패시터를 포함한다. 캐스케이드 RL 회로는 상기 제1 RC 루프 및 상기 제2 RC 루프 사이에 연결되며, 제5 저항, 제6 저항 및 상기 제5 저항과 상기 제6 저항 사이에 연결된 인덕터를 포함한다. 우수한 고주파수 이득을 얻기 위하여, 상기 교차 결합형 인버터 유닛은 상기 RL 회로에 병렬 연결되고, 상기 제1 RC 루프와 상기 제2 RC 루프 사이에 연결된다.
수동 등화기, passive equalizer, 음의 임피던스, 이득, 게인, gain

Description

이득을 증가시키기 위한 음의 임피던스를 갖는 수동 등화기{PASSIVE EQUALIZER WITH NEGATIVE IMPEDANCE TO INCREASE A GAIN}
본 발명은 수동 등화기(equalizer)에 관한 것으로, 더욱 상세하게는 이득을 증가시키기 위한 음의 임피던스를 갖는 수동 등화기에 관한 것이다.
수동 등화기는 고선명 멀티미디어 인터페이스(HDMI, high definition multimedia interface)와 같은 고속 직렬 통신 링크에 광범위하게 이용된다. 도 1a 및 1b는 종래의 수동 등화기(11)를 구비한 통신 시스템에 대한 개략적인 도면을 도시한다. 수동 등화기(11)는 필요에 따라 도 1a에 도시된 바와 같이 전송측(1)이나 도 1b에 도시된 바와 같이 수신측에 가까운 위치에 구현될 수 있다. 도 2는 저항(R), 인덕터(L), 커패시터(C)와 같은 수동 소자로 이루어진 종래의 수동 등화기에 대한 회로도이다. 도 3은 종래의 수동 등화기에 대한 이득의 주파수 응답 그래프이다. 도 3에 도시된 바와 같이, 고주파수에서 수동 등화기는 수직축에서 -0.5dB, 많아야 1에 가까운 이득을 가진다. 따라서, 고주파수 이득은 제한되며, 신호 복원 능력은 열악하다. 더하여, 종래의 수동 등화기에서 수동 소자의 값은 쉽게 조절될 수 없기 때문에 사용하는데 있어서의 유연성을 떨어뜨린다.
따라서, 전술한 문제점을 완화하거나 그리고/또는 제거하는 개선된 수동 등화기를 제공하는 것이 바람직하다.
본 발명의 목적은 이득을 증가시키기 위하여 음의 임피던스를 이용할 수 있는 수동 등화기를 제공하는 것이다.
본 발명의 특징에 따르면, 이득을 증가시키기 위한 음의 임피던스를 갖는 수동 등화기가 제공된다. 상기 수동 등화기는 제1 RC 루프, 제2 RC 루프, 캐스케이드 RL 회로 및 교차 결합형 인버터 유닛을 포함한다. 상기 제1 RC 루프는 제1 저항, 제1 노드에서 상기 제1 저항에 직렬 연결되어 상기 제1 저항과 함께 제1 직렬 저항을 형성하는 제2 저항 및 상기 제1 직렬 저항에 병렬 연결된 제1 커패시터를 포함한다. 상기 제2 RC 루프는, 제3 저항, 제2 노드에서 상기 제3 저항에 직렬 연결되어 상기 제3 저항과 함께 제2 직렬 저항을 형성하는 제4 저항 및 상기 제2 직렬 저항에 병렬 연결된 제2 커패시터를 포함한다. 상기 캐스케이드 RL 회로는 상기 제1 노드와 상기 제2 노드 사이에 연결되고 제5 저항, 제6 저항 및 상기 제5 저항과 상기 제6 저항 사이에 연결된 인덕터를 포함한다. 상기 교차 결합형 인버터 유닛은 상기 캐스케이드 RL 회로에 병렬 연결되고 상기 제1 노드와 상기 제2 노드 사이에 연결된다.
본 발명의 다른 특징에 따르면, 이득을 증가시키기 위한 음의 임피던스를 갖는 수동 등화기가 제공된다. 상기 수동 등화기는 제1 RC 루프, 제2 RC 루프, 캐스케이드 RL 회로, 제1 교차 결합형 인버터 유닛 및 제2 교차 결합형 인버터 유닛을 포함한다. 상기 제1 RC 루프는 제1 저항, 제1 노드에서 상기 제1 저항에 직렬 연결되어 상기 제1 저항과 함께 제1 직렬 저항을 형성하는 제2 저항 및 상기 제1 직렬 저항에 병렬 연결된 제1 커패시터를 포함한다. 상기 제1 RC 루프의 양단은 각각 차동 비반전 입력 단자와 차동 비반전 출력 단자의 역할을 한다. 상기 제2 RC 루프는 제3 저항, 제2 노드에서 상기 제3 저항에 직렬 연결되어 상기 제3 저항과 함께 제2 직렬 저항을 형성하는 제4 저항 및 상기 제2 직렬 저항에 병렬 연결된 제2 커패시터를 포함한다. 상기 제2 RC 루프의 양단은 각각 차동 반전 입력 단자와 차동 반전 출력 단자의 역할을 한다. 상기 캐스케이드 RL 회로는 상기 제1 노드와 상기 제2 노드 사이에 연결되고, 제5 저항, 제6 저항 및 상기 제5 저항과 상기 제6 저항 사이에 연결된 인덕터를 포함한다. 상기 제1 교차 결합형 인버터 유닛은 상기 캐스케이드 RL 회로에 병렬 연결되고 상기 차동 비반전 입력 단자와 상기 차동 반전 입력 단자 사이에 연결된다. 상기 제2 교차 결합형 인버터 유닛은 상기 캐스케이드 RL 회로에 병렬 연결되고 상기 차동 비반전 출력 단자와 상기 차동 반전 출력 단자 사이에 연결된다.
본 발명의 또 다른 특징에 따르면, 이득을 증가시키기 위한 음의 임피던스를 갖는 수동 등화기가 제공된다. 상기 수동 등화기는 제1 RC 루프, 제2 RC 루프, 캐스케이드 RL 회로 및 교차 결합형 인버터 유닛을 포함한다. 상기 제1 RC 루프는 양단에 제1 노드와 제2 노드를 갖는 제1 저항 및 상기 제1 노드와 상기 제2 노드 사이에 연결된 제1 커패시터를 포함한다. 상기 제2 RC 루프는 양단에 제3 노드와 제4 노드를 갖는 제2 저항 및 상기 제3 노드와 상기 제4 노드 사이에 연결된 제2 커패시터를 포함한다. 상기 캐스케이드 RL 회로는 상기 제1 노드와 상기 제3 노드 사이에 연결되고 제3 저항, 제4 저항 및 상기 제3 저항과 상기 제4 저항 사이에 연결된 인덕터를 포함한다. 상기 교차 결합형 인버터 회로는 상기 캐스케이드 RL 회로에 병렬 연결되고 상기 제1 노드와 상기 제3 노드 사이에 연결된다.
본 발명의 또 다른 특징에 따르면, 이득을 증가시키기 위한 음의 임피던스를 갖는 수동 등화기가 제공된다. 상기 수동 등화기는 제1 RC 루프, 제2 RC 루프, 캐스케이드 RL 회로 및 교차 결합형 인버터 유닛을 포함한다. 상기 제1 RC 루프는 양단에 제1 노드와 제2 노드를 갖는 제1 저항과 상기 제1 노드와 상기 제2 노드 사이에 연결된 제1 커패시터를 포함한다. 상기 제2 RC 루프는 양단에 제3 노드와 제4 노드를 갖는 제2 저항과 상기 제3 노드와 상기 제4 노드 사이에 연결된 제2 커패시터를 포함한다. 상기 캐스케이드 RL 회로는 상기 제1 노드와 상기 제3 노드 사이에 연결되고 제3 저항, 제4 저항 및 상기 제3 저항과 상기 제4 저항 사이에 연결된 인덕터를 포함한다. 상기 교차 결합형 인버터 회로는 상기 캐스케이드 RL 회로에 병렬 연결되고 상기 제2 노드와 상기 제4 노드 사이에 연결된다.
본 발명의 다른 목적, 이점 및 신규한 특징은 첨부된 도면과 연계된 다음의 발명에 대한 상세한 설명으로부터 자명하다.
본 발명에 따르면, 이득을 증가된 수동 등화기를 제공할 수 있는 효과가 있다.
도 4는 본 발명의 일 실시예에 따른 이득을 증가시키기 위한 음의 임피던스를 갖는 수동 등화기 회로이다. 도 4에서, 수동 등화기는 2개의 RC 루프(401, 403), 캐스케이드 RL 회로(405) 및 교차 결합형 인버터 유닛(407)을 포함한다.
RC 루프(401)는 커패시터(C1), 저항(R1) 및 저항(R2)을 포함한다. 직렬 저항(R1-R2)은 노드 N1에서 저항(R1, R2)을 연결함으로써 형성된다. 커패시터(C1)는 직렬 저항(R1-R2)에 병렬 연결된다. RC 루프(403)는 커패시터(C2), 저항(R3) 및 저항(R4)을 포함한다. 직렬 저항(R3-R4)은 노드 N2에서 저항(R3, R4)을 연결함으로써 형성된다. 커패시터(C2)는 직렬 저항(R3-R4)에 병렬 연결된다. 캐스케이드 RL 회로(405)는 인덕터(L1), 저항(R5) 및 저항(R6)을 포함한다. 인덕터(L1)의 양단은 저항(R5) 및 저항(R6)에 각각 연결된다. 캐스케이드 RL 회로(405)의 양단은 노드 N1 및 N2에 각각 연결된다. 교차 결합형 인버터 유닛(407)은 캐스케이드 RL 회로(405)에 병렬 연결되며, 또한 노드 N1 및 N2에 각각 연결된 2개의 양단을 갖는다. 교차 결합형 인버터 유닛(407)은 2개의 인버터(4071, 4073)를 포함한다. 인버터(4071)는 노드 N1에 연결된 입력 단자와 노드 N2에 연결된 출력 단자를 갖는다. 인버터(4073)는 노드 N1에 연결된 출력 단자를 갖는다. 본 실시예에서, 수동 등화기는 양방향성 신호 송신을 갖는 애플리케이션을 위한 등화기이다. 즉, RC 루프(401, 403)의 각 단은 입력 단자 또는 출력 단자 역할을 할 수 있다.
저주파수에서, 수동 등화기는 R5/(R1+R5)의 회로 이득을 가질 수 있으며, 따라서 저항의 저항값은 회로 이득을 결정하기 위하여 조절될 수 있다. 교차 결합형 인버터 유닛(407)이 전압원과 등가인 음의 임피던스 특성을 갖기 때문에, 고주파수 동작에서 등가 전압원이 인덕터와 커패시터에 전류를 제공할 수 있다. 따라서, 이는 고주파수 이득을 효율적으로 증가시키며, 능동 소자가 수동 소자를 보조할 수 있다. 이 경우에, 양호한 성능을 얻기 위하여 소모된 전류 중 소량만이 필요하다.
도 5는 본 발명의 다른 실시예에 따른 이득을 증가시키기 위한 음의 임피던스를 갖는 수동 등화기 회로이다. 도 5에서, 수동 등화기는 2개의 RC 루프(501, 503), 캐스케이드 RL 회로(505) 및 2개의 교차 결합형 인버터 유닛(507, 509)을 포함한다. RC 루프(501)는 커패시터(C1) 및 2개의 저항(R1, R2)을 포함한다. 직렬 저항(R1-R2)은 노드 N1에서 저항(R1)을 저항(R2)에 연결함으로써 형성된다. 커패시터(C1)는 직렬 저항(R1-R2)에 병렬 연결된다. RC 루프(501)의 양단은 차동 비반전 입력 단자 및 차동 비반전 출력 단자로 각각 기능한다. RC 루프(503)는 커패시터(C2) 및 2개의 저항(R3, R4)을 포함한다. 직렬 저항(R3-R4)은 노드 N2에서 저항(R3)을 저항(R4)에 연결함으로써 형성된다. 커패시터(C2)는 직렬 저항(R3-R4)에 병렬 연결된다. RC 루프(503)의 양단은 차동 반전 입력 단자 및 차동 반전 출력 단자로 각각 기능한다. 캐스케이드 RL 회로(505)는 인덕터(L1) 및 2개의 저항(R5, R6)을 포함한다. 인덕터(L1)는 저항(R5, R6) 사이에 연결된다. 캐스케이드 RL 회로(505)의 양단은 노드 N1 및 N2에 각각 연결된다. 교차 결합형 인버터 유닛(507)은 캐스케이드 RL 회로(505)에 병렬 연결된다. 교차 결합형 인버터 유닛(507)의 양단은 차동 비반전 입력 단자 및 차동 반전 입력 단자로 각각 기능한다. 교차 결합형 인버터 유닛(509)의 양단은 차동 비반전 출력 단자 및 차동 반전 출력 단자로 각각 기능한다. 교차 결합형 인버터 유닛(507)은 2개의 인버터(5071, 5073)를 포 함한다. 인버터(5071)는 차동 비반전 입력 단자에 연결된 입력 단자와 차동 반전 입력 단자에 연결된 출력 단자를 갖는다. 인버터(5073)는 차동 반전 입력 단자에 연결된 입력 단자와 차동 비반전 입력 단자에 연결된 출력 단자를 갖는다. 교차 결합형 인버터 유닛(509)은 2개의 인버터(5091, 5093)를 포함한다. 인버터(5091)는 차동 비반전 출력 단자에 연결된 입력 단자와 차동 반전 출력 단자에 연결된 출력 단자를 갖는다. 인버터(5093)는 차동 반전 출력 단자에 연결된 입력 단자와 차동 비반전 출력 단자에 연결된 출력 단자를 갖는다.
본 실시예에서, 수동 등화기는 양방향성 신호 송신을 갖는 애플리케이션을 위한 등화기이다. 즉, RC 루프(501, 503)의 각 단은 입력 또는 출력 단자 역할을 할 수 있다.
저주파수에서, 수동 등화기는 R5/(R1+R5)의 회로 이득을 가질 수 있으며, 따라서 저항의 저항값은 회로 이득을 결정하기 위하여 조절될 수 있다. 교차 결합형 인버터 유닛(507)이 전압원과 등가인 음의 임피던스 특성을 갖기 때문에, 고주파수 동작에서 등가 전압원이 인덕터와 커패시터에 전류를 제공할 수 있다. 따라서, 이는 고주파수 이득을 효율적으로 증가시키며, 능동 소자가 수동 소자를 보조할 수 있다. 이 경우에, 양호한 성능을 얻기 위하여 소모된 전류 중 소량만이 필요하다.
도 6은 본 발명의 다른 실시예에 따른 이득을 증가시키기 위한 음의 임피던스를 갖는 수동 등화기 회로이다. 도 6에서, 수동 등화기는 2개의 RC 루프(601, 603), 캐스케이드 RL 회로(605) 및 교차 결합형 인버터 유닛(607)을 포함한다.
RC 루프(601)는 커패시터(C1)와 저항(R1)을 포함한다. 저항(R1)의 양단은 각각 노드 N1 및 N2이다. 커패시터(C2)는 노드 N1 및 N2 사이에 연결된다. RC 루프(603)는 저항(R2)와 커패시터(C2)를 포함한다. 저항(R2)의 양단은 노드 N3 및 N4 사이에 연결된다. 캐스케이드 RL 회로(605)는 인덕터(L1) 및 2개의 저항(R3, R4)을 포함한다. 인덕터(L1)의 양단은 저항(R3, R4)에 각각 연결된다. 캐스케이드 RL 회로(605)의 양단은 노드 N1 및 N3에 각각 연결된다. 교차 결합형 인버터 유닛(607)은 캐스케이드 RL 회로(605)에 병렬 연결된다. 교차 결합형 인버터 유닛(607)의 양단은 노드 N1 및 N3에 각각 연결된다. 교차 결합형 인버터 유닛(607)은 2개의 인버터(6071, 6073)를 포함한다. 인버터(6071)는 노드 N1에 연결된 입력 단자와 노드 N3에 연결된 출력 단자를 갖는다. 인버터(6073)는 노드 N3에 연결된 입력 단자와 노드 N1에 연결된 출력 단자를 갖는다. 노드 N1은 차동 비반전 출력 단자에 연결된다. 노드 N2는 차동 비반전 입력 단자에 연결된다. 노드 N3은 차동 반전 출력 단자에 연결된다. 노드 N4는 차동 반전 입력 단자에 연결된다. 본 수동 등화기는 HDMI/디스플레이 포트와 같은 단방향성 신호 전송을 갖는 애플리케이션을 위한 등화기이다.
저주파수에서, 수동 등화기는 R3/(R1+R3)의 회로 이득을 가질 수 있으며, 따라서 저항의 저항값은 회로 이득을 결정하기 위하여 조절될 수 있다. 교차 결합형 인버터 유닛(607)이 전압원과 등가인 음의 임피던스 특성을 갖기 때문에, 고주파수 동작에서 등가 전압원이 인덕터와 커패시터에 전류를 제공할 수 있다. 따라서, 이는 고주파수 이득을 효율적으로 증가시키며, 능동 소자가 수동 소자를 보조할 수 있다. 이 경우에, 양호한 성능을 얻기 위하여 소모된 전류 중 소량만이 필요하다.
도 7은 본 발명의 또 다른 실시예에 따른 이득을 증가시키기 위한 음의 임피던스를 갖는 수동 등화기 회로이다. 도 7에서, 수동 등화기는 2개의 RC 루프(701, 703), 캐스케이드 RL 회로(705) 및 교차 결합형 인버터 유닛(707)을 포함한다. RC 루프(701)는 커패시터(C1)와 저항(R1)을 포함한다. 저항(R1)의 양단은 각각 노드 N1 및 N2이다. 커패시터(C2)는 노드 N1 및 N2 사이에 연결된다. RC 루프(703)는 커패시터(C2)와 저항(R2)을 포함한다. 저항(R2)의 양단은 노드 N3 및 N4에 각각 연결된다. 커패시터(C2)는 노드 N3 및 N4 사이에 연결된다. 캐스케이드 RL 회로(705)는 인덕터(L1) 및 2개의 저항(R3, R4)을 포함한다. 인덕터(L1)의 양단은 저항(R3, R4)에 각각 연결된다. 캐스케이드 RL 회로(705)의 양단은 노드 N1 및 N3에 각각 연결된다. 교차 결합형 인버터 유닛(707)은 캐스케이드 RL 회로(705)에 병렬 연결된다. 교차 결합형 인버터 유닛(707)의 양단은 노드 N2 및 N4 사이에 연결된다. 교차 결합형 인버터 유닛(707)은 2개의 인버터(7071, 7073)를 포함한다. 인버터(7071)는 노드 N2에 연결된 입력 단자와 노드 N4에 연결된 출력 단자를 갖는다. 인버터(7073)는 노드 N4에 연결된 입력 단자와 노드 N2에 연결된 출력 단자를 갖는다. 노드 N1은 차동 비반전 출력 단자에 연결된다. 노드 N2는 차동 비반전 입력 단자에 연결된다. 노드 N3은 차동 반전 출력 단자에 연결된다. 노드 N4는 차동 반전 입력 단자에 연결된다. 본 수동 등화기는 HDMI/디스플레이 포트와 같은 단방향성 신호 전송을 갖는 애플리케이션을 위한 등화기이다.
저주파수에서, 수동 등화기는 R3/(R1+R3)의 회로 이득을 가질 수 있으며, 따라서 저항의 저항값은 회로 이득을 결정하기 위하여 조절될 수 있다. 교차 결합형 인버터 유닛(707)이 전압원과 등가인 음의 임피던스 특성을 갖기 때문에, 고주파수 동작에서 등가 전압원이 인덕터와 커패시터에 전류를 제공할 수 있다. 따라서, 이는 고주파수 이득을 효율적으로 증가시키며, 능동 소자가 수동 소자를 보조할 수 있다. 이 경우에, 양호한 성능을 얻기 위하여 소모된 전류 중 소량만이 필요하다.
도 8a, 8b, 9a 및 9b는 본 발명에 따른 수동 등화기의 교차 결합형 인버터 유닛을 도시한다. 본 발명에서 수동 등화기의 교차 결합형 인버터 유닛은 2개의 인버터(도 8a에 도시된 바와 같이), 차동 증폭기(도 9a에 도시된 바와 같이) 또는 소스 궤환 토폴러지(source-degeneration topology)(도 8b 및 9b에 도시된 바와 같이)에 의해 구현될 수 있다.
도 10은 본 발명에 따른 수동 등화기에 대한 이득의 주파수 응답 그래프이다. 도 10에 도시된 바와 같이, 도 4의 수동 등화기의 이득 주파수 응답은 실선으로 표시되고, 도 5의 수동 등화기의 이득 주파수 응답은 점선으로 표시된다. 도 3(종래 기술)과 도 10(본 발명)에 도시된 바와 같이, 종래 기술에 따른 고주파수에서의 수동 등화기는 수직축에서-0.5dB에 가깝고, 본 발명에 따른 고주파수(2GHz)에서의 수동 등화기는 수직축 상에서 종래 기술에서의 -0.5dB보다 더 나은 2.5dB에 가깝다. 따라서, 수동 등화기는 고주파에서 상대적으로 개선된다.
전술한 바에 비추어 볼 때, 소량의 소모 전력으로도 본 발명의 수동 등화기는 고주파수 이득 상에서 상당한 개선을 얻도록 교차 결합형 인버터 유닛의 음의 임피던스를 이용할 수 있다.
본 발명이 바람직한 실시예에 관하여 설명되었지만, 다른 가능한 수정물 및 변형물이 이하의 특허청구범위와 같은 본 발명의 사상 및 범위를 벗어나지 않으면서 이루어질 수 있다는 것이 이해되어야만 한다.
도 1은 종래의 수동 등화기를 갖는 통신 시스템의 개략적인 도면이다.
도 2는 종래의 수동 등화기 회로이다.
도 3은 종래의 수동 등화기에 대한 이득의 주파수 응답 그래프이다.
도 4는 본 발명의 일 실시예에 따른 이득을 증가시키기 위하여 음의 임피던스를 갖는 수동 등화기의 회로이다.
도 5는 본 발명의 다른 실시예에 따른 이득을 증가시키기 위하여 음의 임피던스를 갖는 수동 등화기의 회로이다.
도 6은 본 발명의 또 다른 실시예에 따른 이득을 증가시키기 위하여 음의 임피던스를 갖는 수동 등화기의 회로이다.
도 7은 본 발명의 또 다른 실시예에 따른 이득을 증가시키기 위하여 음의 임피던스를 갖는 수동 등화기의 회로이다.
도 8a는 도 4의 수동 등화기의 교차 결합형 인버터 유닛의 회로이다.
도 8b는 도 5의 수동 등화기의 교차 결합형 인버터 유닛의 회로이다.
도 9a는 도 6의 수동 등화기의 교차 결합형 인버터 유닛의 회로이다.
도 9a는 도 7의 수동 등화기의 교차 결합형 인버터 유닛의 회로이다.
도 10은 본 발명에 따른 수동 등화기에 대한 이득의 주파수 응답 그래프이다.

Claims (14)

  1. 제1 저항, 제1 노드에서 상기 제1 저항에 직렬 연결되어 상기 제1 저항과 함께 제1 직렬 저항을 형성하는 제2 저항 및 상기 제1 직렬 저항에 병렬 연결된 제1 커패시터를 갖는 제1 RC 루프;
    제3 저항, 제2 노드에서 상기 제3 저항에 직렬 연결되어 상기 제3 저항과 함께 제2 직렬 저항을 형성하는 제4 저항 및 상기 제2 직렬 저항에 병렬 연결된 제2 커패시터를 갖는 제2 RC 루프;
    상기 제1 노드와 상기 제2 노드 사이에 연결되고 제5 저항, 제6 저항 및 상기 제5 저항과 상기 제6 저항 사이에 연결된 인덕터를 갖는 캐스케이드 RL 회로; 및
    상기 캐스케이드 RL 회로에 병렬 연결되고 상기 제1 노드와 상기 제2 노드 사이에 연결된 교차 결합형 인버터 유닛;
    을 포함하는 이득을 증가시키기 위한 음의 임피던스를 갖는 수동 등화기.
  2. 제1항에 있어서,
    상기 교차 결합형 인버터 유닛은 제1 인버터와 제2 인버터를 포함하는 것을 특징으로 하는 이득을 증가시키기 위한 음의 임피던스를 갖는 수동 등화기.
  3. 제2항에 있어서,
    상기 제1 인버터는 상기 제1 노드에 연결된 입력 단자와 상기 제2 노드에 연결된 출력 단자를 포함하며, 상기 제2 인버터는 상기 제2 노드에 연결된 입력 단자와 상기 제1 노드에 연결된 출력 단자를 포함하는 것을 특징으로 하는 이득을 증가시키기 위한 음의 임피던스를 갖는 수동 등화기.
  4. 제1 저항, 제1 노드에서 상기 제1 저항에 직렬 연결되어 상기 제1 저항과 함께 제1 직렬 저항을 형성하는 제2 저항 및 상기 제1 직렬 저항에 병렬 연결된 제1 커패시터를 가지며, 양단이 각각 차동 비반전 입력 단자와 차동 비반전 출력 단자의 역할을 하는 제1 RC 루프;
    제3 저항, 제2 노드에서 상기 제3 저항에 직렬 연결되어 상기 제3 저항과 함께 제2 직렬 저항을 형성하는 제4 저항 및 상기 제2 직렬 저항에 병렬 연결된 제2 커패시터를 가지며, 양단이 각각 차동 반전 입력 단자와 차동 반전 출력 단자의 역할을 하는 제2 RC 루프;
    상기 제1 노드와 상기 제2 노드 사이에 연결되고, 제5 저항, 제6 저항 및 상기 제5 저항과 상기 제6 저항 사이에 연결된 인덕터를 갖는 캐스케이드 RL 회로;
    상기 캐스케이드 RL 회로에 병렬 연결되고 상기 차동 비반전 입력 단자와 상기 차동 반전 입력 단자 사이에 연결된 제1 교차 결합형 인버터 유닛; 및
    상기 캐스케이드 RL 회로에 병렬 연결되고 상기 차동 비반전 출력 단자와 상기 차동 반전 출력 단자 사이에 연결된 제2 교차 결합형 인버터 유닛;
    을 포함하는 이득을 증가시키기 위한 음의 임피던스를 갖는 수동 등화기.
  5. 제4항에 있어서,
    상기 제1 교차 결합형 인버터 유닛은 제1 인버터와 제2 인버터를 포함하는 것을 특징으로 하는 이득을 증가시키기 위한 음의 임피던스를 갖는 수동 등화기.
  6. 제5항에 있어서,
    상기 제1 인버터는 상기 차동 비반전 입력 단자에 연결된 입력 단자와 상기 차동 반전 입력 단자에 연결된 출력 단자를 포함하며, 상기 제2 인버터는 상기 차동 반전 입력 단자에 연결된 입력 단자와 상기 차동 비반전 입력 단자에 연결된 출력 단자를 포함하는 것을 특징으로 하는 이득을 증가시키기 위한 음의 임피던스를 갖는 수동 등화기.
  7. 제4항에 있어서,
    상기 제2 교차 결합형 인버터 유닛은 제3 인버터와 제4 인버터를 포함하는 것을 특징으로 하는 이득을 증가시키기 위한 음의 임피던스를 갖는 수동 등화기.
  8. 제7항에 있어서,
    상기 제3 인버터는 상기 차동 비반전 출력 단자에 연결된 입력 단자와 상기 차동 반전 출력 단자에 연결된 출력 단자를 포함하며, 상기 제4 인버터는 상기 차동 반전 출력 단자에 연결된 입력 단자와 상기 차동 비반전 출력 단자에 연결된 출 력 단자를 포함하는 것을 특징으로 하는 이득을 증가시키기 위한 음의 임피던스를 갖는 수동 등화기.
  9. 양단에 제1 노드와 제2 노드를 갖는 제1 저항과 상기 제1 노드와 상기 제2 노드 사이에 연결된 제1 커패시터를 구비한 제1 RC 루프;
    양단에 제3 노드와 제4 노드를 갖는 제2 저항과 상기 제3 노드와 상기 제4 노드 사이에 연결된 제2 커패시터를 구비한 제2 RC 루프;
    상기 제1 노드와 상기 제3 노드 사이에 연결되고 제3 저항, 제4 저항 및 상기 제3 저항과 상기 제4 저항 사이에 연결된 인덕터를 갖는 캐스케이드 RL 회로; 및
    상기 캐스케이드 RL 회로에 병렬 연결되고 상기 제1 노드와 상기 제3 노드 사이에 연결된 교차 결합형 인버터 회로;
    를 포함하는 이득을 증가시키기 위한 음의 임피던스를 갖는 수동 등화기.
  10. 제9항에 있어서,
    상기 교차 결합형 인버터 유닛은 제1 인버터와 제2 인버터를 포함하는 것을 특징으로 하는 이득을 증가시키기 위한 음의 임피던스를 갖는 수동 등화기.
  11. 제10항에 있어서,
    상기 제1 인버터는 상기 제1 노드에 연결된 입력 단자와 상기 제3 노드에 연 결된 출력 단자를 포함하며, 상기 제2 인버터는 상기 제3 노드에 연결된 입력 단자와 상기 제1 노드에 연결된 출력 단자를 포함하는 것을 특징으로 하는 이득을 증가시키기 위한 음의 임피던스를 갖는 수동 등화기.
  12. 양단에 제1 노드와 제2 노드를 갖는 제1 저항과 상기 제1 노드와 상기 제2 노드 사이에 연결된 제1 커패시터를 구비한 제1 RC 루프;
    양단에 제3 노드와 제4 노드를 갖는 제2 저항과 상기 제3 노드와 상기 제4 노드 사이에 연결된 제2 커패시터를 구비한 제2 RC 루프;
    상기 제1 노드와 상기 제3 노드 사이에 연결되고, 제3 저항, 제4 저항 및 상기 제3 저항과 상기 제4 저항 사이에 연결된 인덕터를 갖는 캐스케이드 RL 회로; 및
    상기 캐스케이드 RL 회로에 병렬 연결되고 상기 제2 노드와 상기 제4 노드 사이에 연결된 교차 결합형 인버터 회로;
    를 포함하는 이득을 증가시키기 위한 음의 임피던스를 갖는 수동 등화기.
  13. 제12항에 있어서,
    상기 교차 결합형 인버터 유닛은 제1 인버터와 제2 인버터를 포함하는 것을 특징으로 하는 이득을 증가시키기 위한 음의 임피던스를 갖는 수동 등화기.
  14. 제13항에 있어서,
    상기 제1 인버터는 상기 제2 노드에 연결된 입력 단자와 상기 제4 노드에 연결된 출력 단자를 포함하며, 상기 제2 인버터는 상기 제4 노드에 연결된 입력 단자와 상기 제2 노드에 연결된 출력 단자를 포함하는 것을 특징으로 하는 이득을 증가시키기 위한 음의 임피던스를 갖는 수동 등화기.
KR1020080099649A 2008-05-29 2008-10-10 이득을 증가시키기 위한 음의 임피던스를 갖는 수동 등화기 KR101007322B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW097119835A TWI393366B (zh) 2008-05-29 2008-05-29 A passive equalizer that uses a negative impedance to increase the gain
TW097119835 2008-05-29

Publications (2)

Publication Number Publication Date
KR20090124891A true KR20090124891A (ko) 2009-12-03
KR101007322B1 KR101007322B1 (ko) 2011-01-13

Family

ID=41379076

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080099649A KR101007322B1 (ko) 2008-05-29 2008-10-10 이득을 증가시키기 위한 음의 임피던스를 갖는 수동 등화기

Country Status (4)

Country Link
US (1) US7737802B2 (ko)
JP (1) JP4852085B2 (ko)
KR (1) KR101007322B1 (ko)
TW (1) TWI393366B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20170002219A (ko) * 2015-06-29 2017-01-06 삼성전자주식회사 송신 신호의 품질을 향상시키는 전자 장치 및 방법, 및 이를 위한 시스템

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI484693B (zh) * 2011-06-29 2015-05-11 Univ Nat Taiwan 數位電子元件
KR20140125936A (ko) * 2013-04-19 2014-10-30 삼성전자주식회사 수동 이퀄라이저 및 이를 이용한 고속 디지털 신호 전송 시스템
US10224905B1 (en) * 2018-04-27 2019-03-05 Realtek Semiconductor Corp. Method and apparatus for high speed clock transmission
US20200036563A1 (en) * 2018-07-26 2020-01-30 Advanced Micro Devices, Inc. Passive continuous-time linear equalizer
TWI685193B (zh) * 2019-05-22 2020-02-11 瑞昱半導體股份有限公司 訊號處理電路

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06342561A (ja) * 1993-06-01 1994-12-13 Hitachi Ltd イコライザフィルタ及び磁気ディスクシステム
JPH08340282A (ja) * 1995-06-14 1996-12-24 Fujitsu Ltd 伝送装置
JPH1188266A (ja) * 1997-09-02 1999-03-30 Canon Inc 光空間伝送装置
US6107896A (en) * 1998-05-01 2000-08-22 Berg Technology, Inc. Linear attenuation equalizer and method for designing same
US7586987B2 (en) * 2002-10-08 2009-09-08 Broadcom Corporation High speed data link with transmitter equalization and receiver equalization
WO2006084505A1 (en) * 2005-02-09 2006-08-17 Schaffner Emv Ag Active emc filter for medical applications
US7394331B2 (en) * 2005-08-05 2008-07-01 Evelina F Yeung Programmable passive equalizer
US8558636B2 (en) * 2007-03-30 2013-10-15 Intel Corporation Package embedded equalizer
US7504906B2 (en) * 2007-08-02 2009-03-17 Inventec Corporation Method for manufacturing an equalizer

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20170002219A (ko) * 2015-06-29 2017-01-06 삼성전자주식회사 송신 신호의 품질을 향상시키는 전자 장치 및 방법, 및 이를 위한 시스템

Also Published As

Publication number Publication date
KR101007322B1 (ko) 2011-01-13
JP4852085B2 (ja) 2012-01-11
TWI393366B (zh) 2013-04-11
US20090295514A1 (en) 2009-12-03
JP2009290856A (ja) 2009-12-10
TW200950375A (en) 2009-12-01
US7737802B2 (en) 2010-06-15

Similar Documents

Publication Publication Date Title
KR101007322B1 (ko) 이득을 증가시키기 위한 음의 임피던스를 갖는 수동 등화기
CN203608169U (zh) 具有第一输入端和第二输入端的输入终端电路和装置
TWI523415B (zh) 具d類放大器之音頻系統及積體電路晶片
US7649409B1 (en) All-pass termination network with equalization and wide common-mode range
CN104882656A (zh) 一种微带到基片集成波导的平衡式过渡电路
US6737924B1 (en) Differential, double feedback CMOS transimpedance amplifier with noise tolerance
US9473204B2 (en) Full-duplex transceiver circuit and method thereof
CN105656433A (zh) 低噪声放大器
CN110011624B (zh) 高集成度复合类型音频功率放大电路结构
KR101207228B1 (ko) 집중 소자를 이용한 비대칭 이중 대역 전력 분배기
US20140247089A1 (en) Two Stage Source-Follower Based Filter
TW202038562A (zh) 傳送器、接收器及混合式傳送接收器
US20120200375A1 (en) Linear equalizer with passive network and embedded level shifter
CN100505524C (zh) 限幅放大器
CN113328718B (zh) 一种具有差分负群时延特性的平衡式微波电路
CN107332522B (zh) 一种射频前端中的低噪声放大器
KR20120088988A (ko) 병렬 등화기
US8629715B1 (en) Clock distribution scheme
JP4936128B2 (ja) 損失補償回路
JP5750178B1 (ja) 出力回路
CN205566237U (zh) 一种低通滤波的可变增益仪表放大器
CN110661500A (zh) 一种跨阻放大器、芯片和通信设备
CN218335981U (zh) 一种低噪声音频信号差分转单端电路
US10033419B1 (en) Termination for single-ended receiver
KR101907644B1 (ko) 적응형 이퀄라이징 회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20131224

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20141222

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20151223

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20161227

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20171226

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20181220

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20191224

Year of fee payment: 10