KR20090116530A - 액정표시장치의 공통전압 공급 회로 - Google Patents

액정표시장치의 공통전압 공급 회로 Download PDF

Info

Publication number
KR20090116530A
KR20090116530A KR1020080042528A KR20080042528A KR20090116530A KR 20090116530 A KR20090116530 A KR 20090116530A KR 1020080042528 A KR1020080042528 A KR 1020080042528A KR 20080042528 A KR20080042528 A KR 20080042528A KR 20090116530 A KR20090116530 A KR 20090116530A
Authority
KR
South Korea
Prior art keywords
liquid crystal
data
common voltage
gate
line
Prior art date
Application number
KR1020080042528A
Other languages
English (en)
Other versions
KR101376655B1 (ko
Inventor
류호진
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020080042528A priority Critical patent/KR101376655B1/ko
Publication of KR20090116530A publication Critical patent/KR20090116530A/ko
Application granted granted Critical
Publication of KR101376655B1 publication Critical patent/KR101376655B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2074Display of intermediate tones using sub-pixels

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명은 IPS 모드 액정표시장치에서 액정패널 상에서 공통전압을 공급하기 위한 라인 수를 최소화하여 충전특성 및 개구율을 향상시키는 기술에 관한 것이다. 이러한 본 발명은, 게이트 제어신호 및 데이터 제어신호를 출력함과 아울러 화소 데이터를 출력하는 타이밍 콘트롤러와; 상기 게이트 제어신호에 따라 액정패널의 각 게이트라인에 게이트신호를 공급하는 게이트 구동부와; 상기 데이터 제어신호에 따라 상기 액정패널의 각 데이터라인에 데이터신호를 공급함과 아울러, 두 개의 데이터라인 당 하나씩 추가로 배치된 라인을 통해 각 수평라인 상의 인접된 두 서브픽셀에 공통전압을 공급하는 데이터 구동부와; 상기 게이트신호와 데이터신호에 의해 구동되는 액정셀을 매트릭스 형태로 구비하여 화상을 표시함에 있어서, 각 수평라인 상의 인접된 두 개의 서브픽셀의 공통전압을 상기 추가로 배치된 라인 및 한 쌍의 공통전압용 트랜지스터를 통해 공급받는 액정패널을 포함하여 구성하는 것에 의해 달성된다.
액정표시장치, 공통전압

Description

액정표시장치의 공통전압 공급 회로{COMMON VOLTAGE SUPPLY CIRCUIT OF LIQUID CRYSTAL DISPLAY DEVICE}
본 발명은 액정표시장치에서 공통전압을 공급하는 기술에 관한 것으로, 특히 IPS(IPS: In-Plane Swithching)모드 액정표시장치에서 액정패널 상에서 공통전압을 공급하기 위한 사용되는 라인 수를 최소화 하고 충전특성 및 개구율을 향상시킬 수 있도록 한 액정표시장치의 공통전압 공급회로에 관한 것이다.
정보기술(IT)의 발달에 따라 평판표시장치는 시각정보 전달매체로서 그 중요성이 한층 강조되고 있으며, 향후 보다 향상된 경쟁력을 확보하기 위해 저소비전력화, 박형화, 경량화, 고화질화 등이 요구되고 있다.
평판표시장치의 대표적인 표시장치인 액정표시장치(LCD: Liquid Crystal Display)는 액정의 광학적 이방성을 이용하여 화상을 표시하는 장치로서, 박형, 소형, 저소비전력 및 고화질 등의 장점이 있다.
이와 같은 액정 표시장치는 매트릭스(matrix) 형태로 배열된 화소들에 화상정보를 개별적으로 공급하여, 그 화소들의 광투과율을 조절함으로써, 원하는 화상을 표시할 수 있도록 한 표시장치이다. 따라서, 액정 표시장치는 화상을 구현하는 최소 단위인 화소들이 액티브 매트릭스 형태로 배열되는 액정패널과, 상기 액정패널을 구동하기 위한 구동부를 구비한다. 그리고, 상기 액정표시장치는 스스로 발광하지 못하기 때문에 액정표시장치에 광을 공급하는 백라이트 유닛이 구비된다. 상기 구동부는 타이밍 콘트롤러를 비롯하여 데이터 구동부와 게이트 구동부를 구비한다.
도 1은 종래 기술에 의한 액정표시장치의 블록도로서 이에 도시한 바와 같이, 게이트 구동부(12) 및 데이터 구동부(13)의 구동을 제어하기 위한 게이트 제어신호(GDC) 및 데이터 제어신호(DDC)를 출력함과 아울러, 디지털의 화소 데이터(RGB)를 샘플링한 후에 재정렬하여 출력하는 타이밍 콘트롤러(11)와; 액정패널(14)의 각 게이트라인(GL1∼GLn)에 게이트신호를 공급하는 게이트 구동부(12)와; 상기 액정패널(14)의 각 데이터라인(DL1∼DLm)에 데이터신호를 공급하는 데이터 구동부(13)와; 상기 게이트신호와 데이터신호에 의해 구동되는 액정셀을 매트릭스 형태로 구비하여 화상을 표시하는 액정패널(14)로 구성된 것으로, 이의 작용을 설명하면 다음과 같다.
타이밍 콘트롤러(11)는 시스템으로부터 공급되는 수직/수평 동기신호(Vsync/Hsync)와 클럭신호(CLK)를 이용하여 게이트 구동부(12)를 제어하기 위한 게이트 제어신호(GDC)와 데이터 구동부(13)를 제어하기 위한 데이터 제어신호(DDC)를 출력한다. 또한, 상기 타이밍 콘트롤러(11)는 상기 시스템으로부터 입력되는 디지털의 화소 데이터(RGB)를 샘플링한 후에 이를 재정렬하여 데이터 구동부(13)에 공급한다.
상기 게이트 제어신호(GDC)의 예로써, 게이트 스타트 펄스(GSP), 게이트 시프트 클럭(GSC), 게이트 아웃 인에이블(GOE) 등이 있고, 데이터 제어신호(DDC)의 예로써, 소스 스타트 펄스(SSP), 소스 시프트 클럭(SSC), 소스 아웃 인에이블(SOE), 극성신호(POL) 등이 있다.
게이트 구동부(12)는 상기 타이밍 콘트롤러(11)로부터 입력되는 게이트 제어신호(GDC)의 제어하에 게이트라인(GL1∼GLn)에 게이트신호를 순차적으로 공급하고, 이에 의해 게이트라인(GL1∼GLn)에 접속된 박막트랜지스터(TFT)가 해당 게이트라인 단위로 턴온된다.
데이터 구동부(13)는 상기 타이밍 콘트롤러(11)로부터 입력되는 데이터 제어신호(DDC)의 제어하에 감마전압 발생부(13)로부터 공급되는 감마전압을 이용하여 상기 화소 데이터(RGB)를 계조값에 대응하는 아날로그의 데이터신호로 생성하고, 이렇게 생성된 데이터신호를 액정패널(14)상의 데이터라인(DL1∼DLm)에 공급한다.
액정패널(15)은 데이터라인(DL1∼DLm)과 게이트라인(GL1∼GLn)의 교차부에 매트릭스 형태로 배치되는 다수의 액정셀(CLC)을 구비하는데, 이 다수의 액정셀(CLC)들이 상기 화소신호와 데이터신호에 의해 구동되어 목적한 화상을 표시할 수 있게 된다.
도 2는 상기 액정패널(14)에 데이터신호와 공통전압(Vcom)을 공급하기 위한 종래의 회로도를 나타낸 것으로 이에 도시한 바와 같이, 각 R,G,B 서브픽셀마다 스위칭 트랜지스터(TFT_PXL)와 공통전압용 트랜지스터(TFT_COM)를 구비하고, 동일한 데이터라인을 통해 시차를 두고 데이터신호(PXL)와 공통전압(COM)을 교번되게 공급하도록 구성되었다.
첫 번째 수평라인을 예로하여 설명하면, n번째 게이트라인(Gate n_odd)에 게이트신호가 공급되어 좌로부터 두 번째, 네 번째 서브픽셀의 스위칭 트랜지스터(TFT_PXL)와 공통전압용 트랜지스터(TFT_COM)가 턴온된다.
이때, 데이터라인(Data n+1) 및 스위칭 트랜지스터(TFT_PXL)를 통해 두 번째 서브픽셀에 데이터신호(PXL)가 공급되고, 데이터라인(Data n+3) 및 스위칭 트랜지스터(TFT_PXL)를 통해 네 번째 서브픽셀에 데이터신호(PXL)가 공급된다.
이와 동시에, 데이터라인(Data n+2) 및 공통전압용 트랜지스터(TFT_COM)를 통해 두 번째 서브픽셀에 공통전압(COM)이 공급되고, 데이터라인(Data n+4) 및 공통전압용 트랜지스터(TFT_COM)를 통해 네 번째 서브픽셀에 공통전압(COM)이 공급된다.
이후, 다음의 n번째 게이트라인(Gate n_even)에 게이트신호가 공급되어 좌로부터 첫 번째, 세 번째 서브픽셀의 스위칭 트랜지스터(TFT_PXL)와 공통전압용 트랜지스터(TFT_COM)가 턴온된다.
이때, 데이터라인(Data n) 및 스위칭 트랜지스터(TFT_PXL)를 통해 첫 번째 서브픽셀에 데이터신호(PXL)가 공급되고, 데이터라인(Data n+2) 및 스위칭 트랜지스터(TFT_PXL)를 통해 세 번째 서브픽셀에 데이터신호(PXL)가 공급된다.
이와 동시에, 데이터라인(Data n+1) 및 공통전압용 트랜지스터(TFT_COM)를 통해 첫 번째 서브픽셀에 공통전압(COM)이 공급되고, 데이터라인(Data n+3) 및 공통전압용 트랜지스터(TFT_COM)를 통해 세 번째 서브픽셀에 공통전압(COM)이 공급된다.
결국, 한 수평라인의 서브픽셀에 대하여 홀수번째 게이트라인과 짝수번째 게이트라인에 소정의 시차를 두고 게이트신호를 공급하여 해당 서브픽셀의 스위칭 트랜 지스터(TFT_PXL)와 공통전압용 트랜지스터(TFT_COM)를 턴온시키고, 동일한 데이터라인을 통해 한번은 데이터신호(PXL)를 공급하고 다음에는 공통전압(COM)을 공급한다.
도 3은 상기와 같은 방식으로 데이터신호와 공통전압을 공급하는 경우의 시뮬레이션 결과를 나타낸 것이다.
도 3의 (a)는 60Hz로 구동할 때 각 수평라인 상의 서브픽셀의 충전시간이 10.8μs 확보되고, 그 때의 픽셀전압(Vpxl)과 공통전압(Vcom)의 파형도를 나타낸 것이다.
도 3의 (b)는 120Hz로 구동할 때 각 수평라인 상의 서브픽셀의 충전시간이 5.4μs 확보되고, 그 때의 픽셀전압(Vpxl)과 공통전압(Vcom)의 파형도를 나타낸 것이다. 이때의 픽셀전압(Vpxl)은 목표치의 92%만 확보되어 충전불량 현상이 나타난다.
이와 같이, 종래 IPS 모드의 액정표시장치에 있어서는 한 수평라인에 대하여 두 개의 게이트라인을 마련하고 이들을 소정 시차를 두고 구동시키면서 동일 데이터라인을 통해 한번은 데이터신호를 공급하고 다음에는 공통전압을 공급하게 되어 있어 픽셀 충전시간이 1/2로 줄어든다.
이로 인하여, 60Hz 구동시에도 실제로는 120Hz 구동시의 충전시간이 적용되는 결과가 되어 그만큼 충전시간 줄어들고, 이에 의해 목적한 레벨의 충전전압을 확보할 수 없는 문제점이 있었다. 더욱이, 액정패널의 구동주파수가 120Hz로 채택되는 경우 240Hz의 고속 구동을 구현하는데 어려움이 있었다. 또한 두배의 게이트라인을 사용하게 되어 있어 그만큼 개구율이 감소되는 문제점이 있었다.
따라서, 본 발명의 목적은 IPS(IPS: In-Plane Swithching)모드 액정표시장치에서 액정패널 상의 각 서브픽셀에 공통전압을 공급함에 있어서, 게이트라인을 추가하지 않고 데이터라인의 사이에 약간의 라인을 추가하고 인접된 한 쌍의 서브픽셀이 그 라인을 통해 공통으로 공통전압을 공급받을 수 있도록 하는데 있다.
상기와 같은 목적을 달성하기 위한 본 발명은, 게이트 제어신호 및 데이터 제어신호를 출력함과 아울러, R,G,B 화소 데이터를 샘플링 및 재정렬하여 출력하는 타이밍 콘트롤러와; 상기 게이트 제어신호에 따라 액정패널의 각 게이트라인에 게이트신호를 공급하는 게이트 구동부와; 상기 데이터 제어신호에 따라 상기 액정패널의 각 데이터라인에 데이터신호를 공급함과 아울러, 두 개의 데이터라인 당 하나씩 추가로 배치된 라인을 통해 각 수평라인 상의 인접된 두 서브픽셀에 공통으로 공통전압을 공급하는 데이터 구동부와; 상기 게이트신호와 데이터신호에 의해 구동되는 액정셀을 매트릭스 형태로 구비하여 화상을 표시함에 있어서, 각 수평라인 상의 인접된 두 개의 서브픽셀의 공통전압을 상기 추가로 배치된 라인 및 한 쌍의 공통전압용 트랜지스터를 통해 공급받는 액정패널로 구성함을 특징으로 한다.
본 발명은 IPS 모드 액정표시장치에서 게이트라인은 추가하지 않고 50% 정도의 데이터라인을 추가하고 인접된 한 쌍의 서브픽셀마다 그 데이터라인을 통해 공통전 압을 공급받을 수 있도록 함으로써, 두배의 게이트라인수를 가지는 액정패널에 비하여 충전특성이 향상되고, 고속 구동이 가능하게 되는 효과가 있다.
또한, 공통전압을 공급하기 위해 데이터라인의 수가 50% 증가되지만, 비교적 선폭이 넓게 설계되는 게이트라인의 수는 증가되지 않으므로 통상의 공통전압 공급회로에 비하여 개구율이 월등히 상승되는 효과가 있다.
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시예를 상세히 설명하면 다음과 같다.
도 4는 본 발명에 의한 액정표시장치의 공통전압 공급회로의 일실시 구현예를 보인 블록도로서 이에 도시한 바와 같이, 게이트 구동부(42) 및 데이터 구동부(43)의 구동을 제어하기 위한 게이트 제어신호(GDC) 및 데이터 제어신호(DDC)를 출력함과 아울러, 디지털의 화소 데이터(RGB)를 샘플링한 후에 재정렬하여 출력하는 타이밍 콘트롤러(41)와; 액정패널(44)의 각 게이트라인(GL1∼GLn)에 게이트신호를 공급하는 게이트 구동부(42)와; 상기 액정패널(44)의 각 데이터라인에 데이터신호를 공급함과 아울러, 두 개의 데이터라인 당 하나씩 배치된 또 다른 라인(데이터라인)을 통해 각 수평라인 상의 인접된 두 서브픽셀에 공통으로 공통전압을 공급하는 데이터 구동부(43)와; 상기 게이트신호와 데이터신호에 의해 구동되는 액정셀을 매트릭스 형태로 구비하여 화상을 표시함에 있어서, 각 수평라인 상의 인접된 두 개의 서브픽셀의 공통전압을 상기 또 다른 데이터라인 및 한 쌍의 공통전압용 트랜지스터를 통해 공급받는 액정패널(44)로 구성한다.
상기 액정패널(44)은 각 수평라인 상의 두 개의 서브픽셀에 대하여 하나의 데이터라인이 추가로 배치되고, 그 추가된 데이터라인 및 한 쌍의 공통전압용 트랜지스터(TFT_COM)를 통해 그 두 개의 서브픽셀에 공통전압(COM)이 각기 공급되도록 하며, 상기 공통전압용 트랜지스터(TFT_COM) 및 데이터신호를 전달하기 위한 스위칭 트랜지스터(TFT_PXL)의 게이트가 각 게이트라인에 공통으로 접속된다.
이와 같이 구성한 본 발명의 작용을 첨부한 도 5를 참조하여 상세히 설명하면 다음과 같다.
IPS 모드로 동작하는 액정표시장치에 있어서, 타이밍 콘트롤러(41)는 시스템으로부터 공급되는 수직/수평 동기신호(Hsync/Vsync)와 클럭신호(CLK)를 이용하여 게이트 구동부(42)를 제어하기 위한 게이트 제어신호(GDC)와 데이터 구동부(43)를 제어하기 위한 데이터 제어신호(DDC)를 출력한다. 이와 함께, 상기 타이밍 콘트롤러(41)는 상기 시스템으로부터 입력되는 디지털의 화소 데이터(RGB)를 샘플링한 후에 이를 재정렬하여 상기 데이터 구동부(43)에 공급한다.
여기서, 게이트 제어신호(GDC)는 게이트 스타트 펄스(GSP), 게이트 시프트 클럭(GSC), 게이트 아웃 인에이블(GOE)를 의미하고, 데이터 제어신호(DDC)는 소스 스타트 펄스(SSP), 소스 시프트 클럭(SSC), 소스 아웃 인에이블(SOE), 극성신호(POL)를 의미한다.
게이트 구동부(42)는 상기 타이밍 콘트롤러(41)로부터 입력되는 게이트 제어신호(GDC)의 제어하에 게이트신호를 게이트라인(GL1∼GLn)에 순차적으로 공급하고, 이에 의해 수평라인 상의 해당 스위칭 트랜지스터(TFT_PXL)들이 턴온된다. 이에 따 라, 데이터라인(DL1∼DLm)을 통해 공급되는 화소신호들이 상기 스위칭 트랜지스터(TFT_PXL)들을 통해 각각의 스토리지 캐패시터(도면에 미표시)에 저장된다.
이에 대해 좀 더 상세히 설명하면, 상기 게이트 구동부(42)는 상기 게이트 스타트 펄스(GSP)를 게이트 시프트 클럭(GSC)에 따라 시프트시켜 시프트 펄스를 발생한다. 그리고, 게이트 구동부(42)는 상기 시프트 클럭에 응답하여 수평기간마다 해당 게이트라인(GL)에 게이트 온,오프구간(신호)으로 이루어진 게이트신호를 공급하게 된다. 이 경우 상기 게이트 구동부(42)는 상기 게이트 아웃 인에이블신호(GOE)에 응답하여 인에이블 기간에서만 게이트 온 신호를 공급하고, 그 외의 기간에서는 게이트 오프 신호(게이트 로우 신호)를 공급하게 된다.
데이터 구동부(43)는 상기 타이밍 콘트롤러(41)로부터 입력되는 데이터 제어신호(DDC)의 제어하에 외부로부터 공급되는 감마전압을 이용하여 상기 화소 데이터(RGB)를 계조값에 대응하는 아날로그의 데이터신호로 변환하고, 이렇게 변환된 데이터신호를 액정패널(44)상의 데이터라인(DL1∼DLm)에 공급한다.
이에 대해 좀 더 상세히 설명하면, 상기 데이터 구동부(43)는 상기 소스 스타트 펄스(SSP)를 소스 시프트 클럭에 따라 시프트시켜 샘플링신호를 발생한다. 이어서, 상기 데이터 구동부(43)는 상기 샘플링신호에 응답하여 상기 화소 데이터(RGB)를 일정 단위씩 순차적으로 입력하여 래치한다. 그리고, 상기 데이터 구동부(43)는 래치된 1 라인분의 화소데이터(RGB)를 아날로그의 화소신호로 변환하여 데이터라인(DL1∼DLm)에 공급하게 된다.
액정패널(44)은 데이터라인(DL1∼DLm)과 게이트라인(GL1∼GLn)의 교차부에 매트 릭스 형태로 배치되는 다수의 액정셀(도면에 미표시)을 구비하는데, 이 다수의 액정셀들이 상기 화소신호와 데이터신호에 의해 구동되어 목적한 화상을 표시할 수 있게 된다.
한편, 본 발명에서는 상기 액정패널(44)상의 각 R,G,B 서브픽셀에 공통전압을 공급하기 위하여 게이트라인을 추가하는 것이 아니라, 두 개의 데이터라인 당 하나의 라인(데이터라인)을 추가하고 원래의 구동주파수를 그대로 이용하도록 하였는데, 이와 같은 액정패널(44)상의 공통전압 공급 작용에 대하여 상세히 설명하면 다음과 같다.
상기 액정패널(44)에는 두 개의 서브픽셀마다 하나의 데이터라인이 추가로 배치되고, 그 추가된 데이터라인 및 한 쌍의 공통전압용 트랜지스터(TFT_COM)를 통해 그 두 개의 서브픽셀에 공통전압(COM)이 각기 공급되도록 하였다.
각 서브픽셀에 데이터신호(PXL)를 공급하기 위해 하나의 데이터라인(DL1,DL3,DL4,DL6…DLm)이 각각 배치됨과 아울러, 각 서브픽셀에 공통전압(COM)을 공급하기 위해 두 개의 서브픽셀 당 하나의 데이터라인(DL2,DL5,…)이 배치된다.
이와 함께, 각 서브픽셀에 스위칭 트랜지스터(TFT_PXL)와 공통전압용 트랜지스터(TFT_COM)가 배치된다. 상기 스위칭 트랜지스터(TFT_PXL)의 드레인이 상기 데이터라인(DL1,DL3,DL4,DL6…DLm)에 각각 접속되고, 상기 공통전압용 트랜지스터(TFT_COM)가 서로 인접되게 배치되어 이들의 드레인이 상기 각 데이터라인(DL2,DL5,…)에 공통으로 접속된다.
그리고, 상기 모든 스위칭 트랜지스터(TFT_PXL)와 공통전압용 트랜지스터(TFT_COM)의 게이트는 해당 게이트라인(GL1-GLn)에 공통으로 접속되어 있다.
이와 같은 액정패널(44) 상의 첫 번째 수평라인을 예로하여 설명한다. 상기 게이트 구동부(42)의 첫 번째 게이트라인(GL1)에서 게이트신호가 출력될 때, 이에 의해 첫 번째 수평라인상의 모든 스위칭 트랜지스터(TFT_PXL)와 공통전압용 트랜지스터(TFT_COM)가 턴온된다.
이때, 상기 데이터라인(DL2,DL5,…)을 각기 통해 액정패널(44) 측으로 공통전압(COM)이 공급되고, 이렇게 공급되는 공통전압(COM)이 각 수평라인 상에 상기와 같이 배치되고 접속된 공통전압용 트랜지스터(TFT_COM)를 통해 각 서브픽셀에 전달된다.
이와 동시에, 상기 데이터 구동부(43)에서 출력되는 데이터신호(PXL)가 상기 각 데이터라인(DL1,DL3,DL4,DL6…DLm)을 통한 후 각 수평라인 상에 상기와 같이 배치되어 접속된 스위칭 트랜지스터(TFT_PXL)를 각기 통해 해당 서브픽셀에 전달된다.
따라서, 본 발명에 의한 액정패널(44)은 통상의 액정패널에 비하여 전체 게이트라인의 개수가 1/2 증가되지만, 게이트라인의 수는 증가시키지 않고 각 서브픽셀에 공통전압(COM)을 공급할 수 있게 된다. 그러므로, 본 발명을 이용하는 경우 상기 공통전압(COM)을 공급하기 위해 액정패널(44)의 구동주파수를 증가시킬 필요가 없게 된다.
본 발명의 다른 실시예로써, 상기 데이터라인(DL2,DL5,…)에 데이터신호(PXL)를 공급하고 각 데이터라인(DL1,DL3,DL4,DL6…DLm)을 통해 공통전압(COM)을 공급하여 도 동일한 효과를 얻을 수 있다.
이에 대한 예로써, 두 번째 수평라인 즉, 두 번째 게이트라인(GL1) 상에서 좌측의 첫 번째 및 두 번째 서브픽셀의 경우, 데이터라인(DL2)에 데이터신호(PXL)를 공통으로 공급하고, 양 옆의 데이터라인(DL1),(DL3)을 통해서는 공통전압(COM)을 공급하되, 이 공통전압(COM)은 원래 데이터신호(PXL)의 상대적인 레벨이 구현되도록 해당 레벨로 공급해야 한다.
도 5는 본 발명에 따라 데이터신호와 공통전압을 공급하는 경우의 시뮬레이션 결과를 나타낸 것이다.
도 5의 (a)는 상기 액정패널(44)을 60Hz로 구동할 때 각 수평라인 상의 서브픽셀의 충전시간이 21.7μs 확보되고, 그 때의 픽셀전압(Vpxl)과 공통전압(Vcom)의 파형도를 나타낸 것이다.
도 5의 (b)는 상기 액정패널(44)을 120Hz로 구동할 때 각 수평라인 상의 서브픽셀의 충전시간이 10.8μs 확보되고, 그 때의 픽셀전압(Vpxl)이 목표치의 99% 확보됨을 나타낸 것이다.
도 1은 종래 기술에 의한 액정표시장치의 블록도.
도 2는 도 1에서 액정패널 상의 데이터신호 및 공통전압을 공급하기 위한 상세 회로도.
도 3의 (a),(b)는 종래 기술에 의해 60Hz, 120Hz 구동시 픽셀전압 및 공통전압의 파형도.
도 4는 본 발명에 의한 액정표시장치의 공통전압 공급회로의 블록도.
도 5의 (a),(b)는 본 발명에 의해 60Hz, 120Hz 구동시 픽셀전압 및 공통전압의 파형도.
***도면의 주요 부분에 대한 부호의 설명***
41 : 타이밍 콘트롤러 42 : 게이트 구동부
43 : 데이터 구동부 44 : 액정패널

Claims (7)

  1. 게이트 제어신호 및 데이터 제어신호를 출력함과 아울러 화소 데이터를 출력하는 타이밍 콘트롤러 및, 상기 게이트 제어신호에 따라 액정패널의 각 게이트라인에 게이트신호를 공급하는 게이트 구동부와;
    상기 데이터 제어신호에 따라 상기 액정패널의 각 데이터라인에 데이터신호를 공급함과 아울러, 두 개의 데이터라인 당 하나씩 추가로 배치된 라인을 통해 각 수평라인 상의 인접된 두 서브픽셀에 공통전압을 공급하는 데이터 구동부와;
    상기 게이트신호와 데이터신호에 의해 구동되는 액정셀을 매트릭스 형태로 구비하여 화상을 표시함에 있어서, 각 수평라인 상의 인접된 두 개의 서브픽셀의 공통전압을 상기 추가로 배치된 라인 및 한 쌍의 공통전압용 트랜지스터를 통해 공급받는 액정패널로 구성한 것을 특징으로 하는 액정표시장치의 공통전압 공급회로.
  2. 제1항에 있어서, 액정패널은 각 수평라인 상의 두 개의 서브픽셀에 대하여 하나의 라인이 추가로 배치되고, 그 추가된 라인 및 한 쌍의 공통전압용 트랜지스터(TFT_COM)를 통해 그 두 개의 서브픽셀에 공통전압(COM)이 각기 공급되도록 하며, 상기 공통전압용 트랜지스터(TFT_COM) 및 데이터신호를 전달하기 위한 스위칭 트랜지스터(TFT_PXL)의 게이트가 각 게이트라인에 공통으로 접속되어 구성된 것을 특징으로 하는 액정표시장치의 공통전압 공급회로.
  3. 제1항에 있어서, 액정패널은 60Hz 또는 120Hz의 구동주파수로 구동되도록 구성된 것을 특징으로 하는 액정표시장치의 공통전압 공급회로.
  4. 제1항에 있어서, 액정패널은 구동주파수가 60Hz일 때 각 수평라인 상의 서브픽셀의 충전시간이 21.7μs 확보되도록 구성된 것을 특징으로 하는 액정표시장치의 공통전압 공급회로.
  5. 제1항에 있어서, 액정패널은 구동주파수가 120Hz일 때 각 수평라인 상의 서브픽셀의 충전시간이 10.8μs 확보되도록 구성된 것을 특징으로 하는 액정표시장치의 공통전압 공급회로.
  6. 제1항에 있어서, 액정패널상의 추가로 배치된 라인은 공통전압을 공급하기 위한 전용의 라인으로 사용되는 것을 특징으로 하는 액정표시장치의 공통전압 공급회로.
  7. 제1항에 있어서, 액정표시장치는 IPS 모드로 구동되는 것을 특징으로 하는 액정표시장치의 공통전압 공급회로.
KR1020080042528A 2008-05-07 2008-05-07 액정표시장치의 공통전압 공급 회로 KR101376655B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020080042528A KR101376655B1 (ko) 2008-05-07 2008-05-07 액정표시장치의 공통전압 공급 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080042528A KR101376655B1 (ko) 2008-05-07 2008-05-07 액정표시장치의 공통전압 공급 회로

Publications (2)

Publication Number Publication Date
KR20090116530A true KR20090116530A (ko) 2009-11-11
KR101376655B1 KR101376655B1 (ko) 2014-03-21

Family

ID=41601292

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080042528A KR101376655B1 (ko) 2008-05-07 2008-05-07 액정표시장치의 공통전압 공급 회로

Country Status (1)

Country Link
KR (1) KR101376655B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9129570B2 (en) 2013-03-12 2015-09-08 Samsung Display Co., Ltd. Display apparatus
CN105741717A (zh) * 2014-12-31 2016-07-06 乐金显示有限公司 显示装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9129570B2 (en) 2013-03-12 2015-09-08 Samsung Display Co., Ltd. Display apparatus
CN105741717A (zh) * 2014-12-31 2016-07-06 乐金显示有限公司 显示装置

Also Published As

Publication number Publication date
KR101376655B1 (ko) 2014-03-21

Similar Documents

Publication Publication Date Title
KR102081135B1 (ko) 저속 구동이 가능한 표시장치
KR101341906B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
KR102268520B1 (ko) 표시 장치 및 표시 장치의 구동 방법
US9330618B2 (en) Driving circuit for display device and method of driving the same
KR20080001097A (ko) 액정 패널, 데이터 드라이버, 이를 구비한 액정표시장치 및그 구동 방법
KR20110070178A (ko) 액정 표시장치의 구동장치와 그 구동방법
KR101472135B1 (ko) 액정표시장치
KR100851208B1 (ko) 액정표시장치 및 그 구동방법
KR20090059506A (ko) 액정표시장치의 구동회로
KR20090065110A (ko) 액정표시장치
KR101376655B1 (ko) 액정표시장치의 공통전압 공급 회로
KR101174783B1 (ko) 액정 표시장치의 구동장치 및 구동방법
KR20080026278A (ko) 데이터 구동 장치 및 그 구동 방법
KR20090055405A (ko) 액정표시장치의 게이트구동 회로
KR20080086060A (ko) 액정표시장치 및 이의 구동방법
KR100926107B1 (ko) 액정 표시 장치 및 그 구동방법
KR20110119309A (ko) 액정 표시장치의 구동장치와 그 구동방법
KR101786882B1 (ko) 액정 표시장치
KR101097643B1 (ko) 액정표시장치 및 그 구동방법
KR20100009212A (ko) 액정표시장치의 구동방법
KR102480834B1 (ko) 저속 구동이 가능한 표시장치
KR20060127644A (ko) 액정 표시장치의 구동장치
KR100928929B1 (ko) 액정표시장치의 인버젼 구동 장치 및 방법
KR101830609B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
KR20090086867A (ko) 2도트 인버젼 액정표시장치의 구동 장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20180213

Year of fee payment: 5