KR20090115524A - 액정표시장치 - Google Patents

액정표시장치 Download PDF

Info

Publication number
KR20090115524A
KR20090115524A KR1020080041420A KR20080041420A KR20090115524A KR 20090115524 A KR20090115524 A KR 20090115524A KR 1020080041420 A KR1020080041420 A KR 1020080041420A KR 20080041420 A KR20080041420 A KR 20080041420A KR 20090115524 A KR20090115524 A KR 20090115524A
Authority
KR
South Korea
Prior art keywords
electrodes
common
liquid crystal
common electrodes
pixel
Prior art date
Application number
KR1020080041420A
Other languages
English (en)
Other versions
KR101469988B1 (ko
Inventor
문창섭
Original Assignee
엘지이노텍 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지이노텍 주식회사 filed Critical 엘지이노텍 주식회사
Priority to KR1020080041420A priority Critical patent/KR101469988B1/ko
Publication of KR20090115524A publication Critical patent/KR20090115524A/ko
Application granted granted Critical
Publication of KR101469988B1 publication Critical patent/KR101469988B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13454Drivers integrated on the active matrix substrate
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B41/00Circuit arrangements or apparatus for igniting or operating discharge lamps
    • H05B41/14Circuit arrangements
    • H05B41/26Circuit arrangements in which the lamp is fed by power derived from dc by means of a converter, e.g. by high-voltage dc
    • H05B41/28Circuit arrangements in which the lamp is fed by power derived from dc by means of a converter, e.g. by high-voltage dc using static converters
    • H05B41/282Circuit arrangements in which the lamp is fed by power derived from dc by means of a converter, e.g. by high-voltage dc using static converters with semiconductor devices
    • H05B41/2821Circuit arrangements in which the lamp is fed by power derived from dc by means of a converter, e.g. by high-voltage dc using static converters with semiconductor devices by means of a single-switch converter or a parallel push-pull converter in the final stage
    • H05B41/2822Circuit arrangements in which the lamp is fed by power derived from dc by means of a converter, e.g. by high-voltage dc using static converters with semiconductor devices by means of a single-switch converter or a parallel push-pull converter in the final stage using specially adapted components in the load circuit, e.g. feed-back transformers, piezoelectric transformers; using specially adapted load circuit configurations
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

액정표시장치가 개시되어 있다. 액정표시장치는 서로 대향되는 제 1 기판 및 제 2 기판; 제 1 기판 및 제 2 기판 사이에 개재되는 다수 개의 화소 전극들; 화소 전극들에 이격되며, 화소 전극들과 전계를 형성하는 다수 개의 공통 전극들; 제 1 기판 및 제 2 기판 사이에 개재되는 액정층; 공통 전극들에 제 1 전압 신호들을 인가하는 커먼 드라이버; 및 공통 전극들에 제 2 전압 신호를 인가하는 전원공급부를 포함한다.
강유전성, liquid powder, ferroelectric, passive, 매트릭스

Description

액정표시장치{LIQUID CRYSTAL DISPLAY DEVICE}
실시예는 액정표시장치에 관한 것이다.
정보처리기술이 발달함에 따라서, LCD, PDP 및 AMOLED 등의 평판표시장치들이 널리 사용되고 있다.
특히, 액정표시장치는 전계를 형성하여, 액정층을 정렬시켜, 액정층의 광학적 특성을 변경시켜 영상을 표시한다.
이때, 액정표시장치를 구동하는데, 높은 전위차에 의해서 형성된 전계가 요구될 수 있다.
실시예는 낮은 전압으로 구동가능하며, 노이즈를 감소시키는 액정표시장치를 제공하고자 한다.
실시예에 따른 액정표시장치는 서로 대향되는 제 1 기판 및 제 2 기판; 상기 제 1 기판 및 상기 제 2 기판 사이에 개재되는 다수 개의 화소 전극들; 상기 화소 전극들에 이격되며, 상기 화소 전극들과 전계를 형성하는 다수 개의 공통 전극들; 상기 제 1 기판 및 상기 제 2 기판 사이에 개재되는 액정층; 상기 공통 전극들에 제 1 전압 신호들을 인가하는 커먼 드라이버; 및 상기 공통 전극들에 제 2 전압 신호를 인가하는 전원공급부를 포함한다.
다른 실시예에 따른 액정표시장치는 다수 개의 제 1 화소 영역들에 배치되는 제 1 화소 전극들; 다수 개의 제 2 화소 영역들에 배치되는 제 2 화소 전극들; 상기 제 1 화소 영역들에 배치되고, 서로 전기적으로 연결되며, 상기 제 1 화소 전극들과 대향하는 제 1 공통 전극들; 상기 제 2 화소 영역들에 배치되며, 서로 전기적으로 연결되며, 상기 제 2 화소 전극들과 대향하는 제 2 공통 전극들; 상기 제 1 공통 전극들 및 상기 제 2 공통 전극들에 순차적으로 제 1 전압 신호들을 인가하는 커먼 드라이버; 및 상기 제 1 공통 전극들 및 상기 제 2 공통 전극들에 동시에 제 2 전압 신호를 인가하는 전원공급부를 포함한다.
실시예에 따른 액정표시장치는 공통 전극들에 제 1 전압 신호들을 인가하는 커먼 드라이버 및 제 2 전압 신호를 인가하는 전원공급부를 포함한다.
따라서, 실시예에 따른 액정표시장치는 하나의 프레임을 표시할 때, 전체 액정층의 광학적 특성을 동일하게 구현하는 리셋 기간에는 높은 전압의 제 2 전압신호를 사용한다.
또한, 실시예에 따른 액정표시장치는 프레임의 화상을 표시하는 표시 기간에는 낮은 전압의 제 1 전압신호들을 사용한다.
따라서, 실시예에 따른 액정표시장치는 낮은 전압에서 구동되는 커먼 드라이버가 사용되어 구동된다.
또한, 실시예에 따른 액정표시장치는 표시 기간에는 낮은 전압의 제 1 전압 신호들이 사용될 수 있고, 이에 따라서, 노이즈를 감소시킬 수 있다.
실시 예의 설명에 있어서, 각 패널, 부재, 부, 막, 기판 또는 전극 등이 각 패널, 부재, 부, 막, 기판 또는 전극 등의 "상(on)"에 또는 "하부(under)"에 형성되는 것으로 기재되는 경우에 있어, "상(on)"과 "하부(under)"는 "직접(directly)" 또는 "다른 구성요소를 개재하여 (indirectly)" 형성되는 것을 모두 포함한다. 또한 각 구성요소의 상 또는 하부에 대한 기준은 도면을 기준으로 설명한다. 도면에서의 각 구성요소들의 크기는 설명을 위하여 과장될 수 있으며, 실제로 적용되는 크기를 의미하는 것은 아니다.
도 1은 실시예에 따른 액정패널을 도시한 분해사시도이다. 도 2는 실시예에 따른 액정표시장치를 도시한 회로도이다. 도 3은 제 1 데이터 신호, 리셋전압 신호 및 공통전압 신호들을 도시한 파형도들이다.
도 1 내지 도 3을 참조하면, 액정표시장치는 액정패널(100), 커먼IC(200), 전원공급부(300) 및 세그IC(400)를 포함한다.
도 1을 참조하면, 상기 액정패널(100)은 상기 커먼IC(200) 및 상기 세그IC(400)에서 인가되는 데이터 신호들, 리셋전압 신호(RS) 및 공통전압 신호들(CS1, CS2,...)에 의해서 영상을 표시한다. 상기 액정패널(100)은 상부기판(110), 하부기판(120), 화소 전극(140)들, 공통 전극(130)들 및 액정층(150)을 포함한다.
상기 상부기판(110)은 유리 기판이다. 상기 상부기판(110)에는 개구들이 형성된 블랙매트릭스 패턴 및 상기 개구들에 배치되는 컬러필터 등을 포함할 수 있다.
상기 하부기판(120)은 상기 상부기판(110)의 하부에 배치된다. 상기 하부기판(120)은 유리 기판이며, 상기 상부기판(110)에 대향하며, 이격되며 배치된다.
상기 상부기판(110) 및 상기 하부기판(120)에는 매트릭스 형태의 화소 영역들(P11,..Pnm)이 정의된다. 상기 화소 영역들(P11,..Pnm)은 상기 액정패널(100)에 영상이 표시되는 단위들이다.
또한, 상기 화소 영역들(P11,..Pnm)은 다수 개의 컬럼들(Col1,... Coln) 및 다수 개의 로우들(Row1,... Rowm)로 구분될 수 있다.
상기 화소 전극(140)들은 상기 화소 영역들(P11,..Pnm)에 각각 하나 씩 배치된다. 상기 화소 전극(140)들은 상기 하부기판(120) 상에 배치된다. 상기 화소 전 극(140)들은 상기 세그IC(400)로부터 상기 데이터 신호들을 인가받는다.
상기 화소 전극(140)들 중 각각의 로우에 해당하는 화소 전극들은 서로 전기적으로 연결된다.
예를 들어, 제 1 로우(Row1)의 화소 전극들은 모두 전기적으로 연결되고, 마찬가지로, 제 2 로우(Row2)의 화소 전극들은 모두 전기적으로 연결된다.
이때, 상기 제 1 로우(Row1)의 화소 전극들과 상기 제 2 로우(Row2)의 화소 전극들은 전기적으로 연결되지 않는다.
따라서, 상기 화소 전극(140)들은 로우별로 상기 데이터 신호들을 인가받는다. 예를 들어, 상기 제 1 로우(Row1)의 화소 전극들에는 제 1 데이터 신호(DS1)가 인가된다.
상기 공통 전극(130)들은 상기 화소 영역들(P11,..Pnm)에 각각 하나씩 배치된다. 상기 공통 전극(130)들은 상기 상부기판(110)의 하부에 배치된다. 상기 공통 전극(130)들은 상기 커먼IC(200)로부터 상기 공통전압 신호들(CS1, CS2,...)을 인가받고, 상기 전원공급부(300)로부터 상기 리셋전압 신호(RS)를 인가받는다.
상기 공통 전극(130)들 중 각각의 컬럼에 해당하는 공통 전극들은 서로 전기적으로 연결된다.
예를 들어, 제 1 컬럼(Col1)의 공통 전극들은 모두 전기적으로 연결되고, 마찬가지로, 제 2 컬럼(Col2)의 공통 전극들은 모두 전기적으로 연결된다.
이때, 상기 제 1 컬럼(Col1)의 공통 전극들과 상기 제 2 컬럼(Col2)의 공통 전극들은 선택적으로 전기적으로 연결된다.
따라서, 상기 공통 전극(130)들은 컬럼별로 상기 공통전압 신호들(CS1, CS2,...)을 인가받는다. 예를 들어, 상기 제 1 컬럼(Col1)의 공통 전극들에는 제 1 공통전압 신호(CS1)가 인가되고, 상기 제 2 컬럼(Col2)의 공통 전극들에는 제 2 공통전압 신호(CS2)가 인가된다.
또한, 상기 공통 전극(130)들 전체에 상기 리셋전압 신호(RS)가 인가된다.
상기 화소 전극(140)들 및 상기 공통 전극(130)들은 투명한 도전체이며, 상기 화소 전극(140)들 및 상기 공통 전극(130)들로 사용되는 물질의 예로서는 인듐 틴 옥사이드 또는 인듐 징크 옥사이드 등을 들 수 있다.
상기 액정층(150)은 상기 상부기판(110) 및 상기 하부기판(120) 사이에 개재된다. 더 자세하게, 상기 액정층(150)은 상기 공통 전극(130)들 및 상기 화소 전극(140)들 사이에 개재된다.
또한, 상기 액정층(150)은 상기 공통 전극(130) 및 상기 화소 전극(140) 사이에 형성되는 전계에 의해서, 광학적 특성이 변한다.
예를 들어, 상기 액정층(150)은 임계 수치의 전계에 의해서 광학적 특성이 변하고, 임계 수치의 전계 이하에서는 광학적 특성이 변하지 않을 수 있다.
예를 들어, 상기 액정층(150)은 강유전성 액정(ferroelectric liquid crystal;FLC) 또는 액정 파우더(liquid powder;LP) 일 수 있다.
예를 들어, 상기 액정층(150)은 하이 전압(VH) 이상의 전위차에 의한 전계에 의해서 광학적 특성이 변한다.
상기 커먼IC(200)는 상기 액정패널(100) 상에 실장된다. 더 자세하게, 상기 커먼IC(200)는 상기 상부기판(110)의 하부면에 실장된다.
상기 커먼IC(200)는 상기 공통 전극(130)들에 공통전압 신호들(CS1, CS2,...)을 인가한다. 상기 커먼IC(200)는 커먼 드라이버(210), 제 1 트랜지스터들(T11, T12,...), 제 2 트랜지스터(T2), 제 3 트랜지스터들(T31, T32,...) 및 제어부(220)를 포함한다.
상기 커먼 드라이버(210)는 상기 공통 전극(130)들에 공통전압 신호들(CS1, CS2,...)을 인가한다. 상기 커먼 드라이버(210)는 다수 개의 공통전압 발생부들(211, 212,...)로 구성되어 있다.
각각의 공통전압 발생부는 각각의 컬럼에 해당하는 공통 전극들에, 상기 제 1 트랜지스터들(T11, T12,...)의 동작에 의해서, 각각의 공통전압 신호를 인가한다.
예를 들어, 제 1 공통전압 발생부(211)는 상기 제 1 컬럼(Col1)에 해당하는 공통 전극들에 제 1 공통전압 신호(CS1)를 인가한다.
상기 제 1 트랜지스터들(T11, T12,...)은 상기 공통전압 발생부들(211, 212,...) 및 상기 공통 전극(130)들을 전기적으로 선택적으로 연결한다.
예를 들어, 첫 번째 제 1 트랜지스터(T11)는 상기 제 1 공통전압 발생부(211) 및 상기 제 1 컬럼(Col1)의 공통전압들을 선택적으로 전기적으로 연결한다.
상기 제 2 트랜지스터(T2)는 상기 제 1 컬럼(Col1)의 공통 전극들 및 상기 전원공급부(300)를 선택적으로 전기적으로 연결한다.
상기 제 3 트랜지스터들(T31, T32,...)은 각각 컬럼에 해당하는 공통 전극들 사이를 선택적으로 전기적으로 연결한다.
예를 들어, 첫 번째 제 3 트랜지스터(T31)는 상기 제 1 컬럼(Col1)의 공통 전극들 및 상기 제 2 컬럼(Col2)의 공통 전극들을 선택적으로 전기적으로 연결한다.
마찬가지로, 두 번째 제 3 트랜지스터(T32)는 상기 제 2 컬럼(Col2)의 공통 전극들 및 제 3 컬럼의 공통 전극(130)들을 선택적으로 전기적으로 연결한다.
상기 제어부(220)는 상기 제 1 트랜지스터들(T11, T12,...), 상기 제 2 트랜지스터(T2) 및 상기 제 3 트랜지스터들(T31, T32,...)을 제어한다.
이때, 상기 제어부(220)는 상기 제 1 트랜지스터들(T11, T12,...)에 대하여, 상기 제 2 트랜지스터(T2) 및 상기 제 3 트랜지스터들(T31, T32,...)을 반대로 동작시킨다.
또한, 상기 제어부(220)는 상기 제 2 트랜지스터(T2) 및 제 3 트랜지스터들(T31, T32,...)을 동일하게 동작시킨다.
더 자세하게, 상기 제어부(220)는 상기 제 1 트랜지스터들(T11, T12,...)을 턴-온 시킬 때, 상기 제 2 트랜지스터(T2) 및 상기 제 3 트랜지스터들(T31, T32,...)을 턴-오프 시킨다.
또한, 상기 제어부(220)는 상기 제 1 트랜지스터들(T11, T12,...)을 턴-오프 시킬 때, 상기 제 2 트랜지스터(T2) 및 상기 제 3 트랜지스터들(T31, T32,...)을 턴-온 시킨다.
상기 전원공급부(300)는 상기 제 2 트랜지스터(T2) 및 상기 제 3 트랜지스터들(T31, T32,...)의 스위칭 동작에 의해서, 상기 공통 전극(130)들에 상기 리셋전압 신호(RS)를 인가한다.
상기 세그IC(400)는 상기 화소 전극(140)들에 상기 데이터 신호들을 인가한다. 이때, 각각의 로우에 해당하는 화소 전극들은 서로 전기적으로 연결되고, 상기 세그IC(400)는 각각의 로우에 해당하는 화소 전극들에 각각 데이터 신호를 인가한다.
예를 들어, 상기 세그IC(400)는 제 1 로우(Row1)의 화소 전극(140)들에 제 1 데이터 신호(DS1)를 인가한다. 마찬가지로, 상기 세그IC(400)는 제 2 로우(Row2)의 화소 전극(140)들에 제 2 데이터 신호를 인가한다.
도 4를 참조하면, 상기 데이터 신호들 및 상기 리셋전압 신호(RS)는 리셋 기간(RSP)을 포함한다.
상기 리셋 기간(RSP)에는 액정표시장치의 영상이 표시되는 화면에 배치되는 액정층(150)의 광학적 특성이 동일하다.
즉, 상기 리셋 기간(RSP)에는 상기 공통 전극(130)들 및 상기 화소 전극(140)들 사이에 형성되는 전위차는 모두 동일하다.
이에 따라서, 상기 화면 전체에 동일한 휘도가 구현될 수 있다.
상기 리셋 기간(RSP)에는 상기 데이터 신호들은 기준 전압 즉, 그라운드 전압(VG)을 가진다.
이에 대하여, 상기 리셋 기간(RSP)에는 상기 리셋전압 신호(RS)는 정극성의 하이 전압(VH+)을 가진다.
즉, 상기 리셋 기간(RSP)에는 상기 화소 전극(140)들 전체에 그라운드 전압(VG)이 인가되고, 상기 공통 전극(130)들 전체에 정극성의 하이 전압(VH+)이 인가된다.
더 자세하게, 상기 리셋 기간(RSP)에는 상기 화소 전극(140)들 전체에 상기 세그IC(400)에 의해서, 그라운드 전압(VG)이 인가된다.
또한, 상기 리셋 기간(RSP)에는 상기 제 1 트랜지스터들(T11, T12,...)은 턴-오프되고, 상기 제 2 트랜지스터(T2) 및 상기 제 3 트랜지스터들(T31, T32,...)은 턴-온된다. 이에 따라서, 상기 전원공급부(300)에 의해서 상기 공통전극들에 상기 정극성의 하이 전압(VH+)이 인가된다.
이에 따라서, 상기 화소 전극(140)들 및 상기 공통 전극(130)들 사이에 상기 액정층(150)의 광학적 특성이 변하는 임계 전압인 하이 전압(VH)의 전위차가 형성되고, 화면 전체의 액정층(150)이 동일한 광학적 특성을 가지게 된다.
또한, 상기 리셋 기간(RSP) 이후에, 상기 데이터 신호들 및 상기 공통전압 신호들(CS1, CS2,...)은 표시기간을 가진다.
상기 표시기간에는 상기 제 1 트랜지스터들(T11, T12,...)은 턴-온되고, 상기 제 2 트랜지스터(T2) 및 상기 제 3 트랜지스터들(T31, T32,...)은 턴-오프된다.
이에 따라서, 상기 데이터 신호들 및 상기 공통전압 신호들(CS1, CS2,...)에 의해서 형성된 전계에 의해서, 상기 액정층(150)의 광학적 특성이 변하고, 이에 따라서 영상이 표시된다.
예를 들어, 상기 제 1 공통전압 신호(CS1)에 의해서, 상기 제 1 컬럼(Col1)의 공통 전극들에 부극성의 미디엄 전압(VM-)이 인가되고, 상기 화소 전극(140)들 전체에 상기 데이터 신호들이 인가된다.
이때, 상기 데이터 신호들의 일부는 정극성의 미디엄 전압(VM+)을 가지고, 상기 화소 전극(140)들의 일부에는 정극성의 미디엄 전압(VM+)이 인가된다. 또한, 상기 하이 전압(VH)은 상기 미디엄 전압(VM)의 두배이다.
이에 따라서, 상기 제 1 컬럼(Col1)의 화소 전극(140)들 중 정극성의 미디엄 전압(VM+)이 인가되는 화소 전극(140)들과 이에 대응하는 공통 전극(130)들 사이에 하이 전압(VH)의 전위차가 형성되고, 액정층(150)의 광학적 특성이 변한다.
예를 들어, 상기 제 1 로우(Row1)의 화소 전극(140)들에 정극성의 미디엄 전압(VM+)이 인가되고, 상기 제 1 컬럼(Col1)의 공통 전극들에 부극성의 미디엄 전압(VM-)이 인가된다.
이때, 상기 제 1 컬럼(Col1), 제 1 로우(Row1)의 화소 전극(140) 및 공통 전극(130) 사이에 하이 전압(VH)의 전위차가 형성된다. 이에 따라서, 상기 제 1 컬럼(Col1), 제 1 로우(Row1)의 화소 영역에 액정층(150)의 광학적 특성이 변하고, 상기 제 1 컬럼(Col1), 제 1 로우(Row1)의 화소 영역에 영상이 표시된다.
여기서, 상기 하이 전압(VH)은 상기 미디엄 전압(VM)의 두 배 이상일 수 있다.
이와 같은 방식으로 한 프레임의 영상이 표시되면, 다음 프레임에서 리셋 기간(RSP)을 가지고, 화면이 리셋된 후, 다음 프레임의 영상이 표시된다.
상기 공통 전극(130)에는 상기 리셋 기간(RSP)에만 상기 전원공급부(300)에 의해서, 상기 하이 전압(VH)이 인가되고, 상기 표시기간에는 상기 커먼IC(200)에 의해서, 상기 부극성의 미디엄 전압(VM-)이 인가된다.
따라서, 상기 커먼IC(200)는 낮은 전압(예를 들어, VM)에서 구동이 가능하다.
따라서, 실시예에 따른 액정표시장치는 상기 커먼IC(200)가 높은 전압에서 구동될 때 발생하는 노이즈를 감소시킬 수 있다.
도 4는 다른 실시예에 따른 액정패널을 도시한 분해사시도이다. 본 실시예에서는 앞서 설명한 실시예를 참조하고, 공통 전극들 및 화소 전극들에 대해서 추가적으로 설명한다.
도 4를 참조하면, 상기 화소 전극(140)들은 제 1 방향으로 연장되고, 상기 공통 전극(130)들은 제 2 방향으로 연장된다.
즉, 앞서 설명한 실시예에서, 각 컬럼의 공통 전극들 및 각 로우의 공통 전극들인 하나의 공통 전극 및 하나의 화소 전극을 이루며, 일체로 형성된다.
이때, 화소 영역들은 상기 공통 전극(130)들 및 상기 화소 전극(140)들의 오버랩되는 영역들에 대응하여 정의된다.
또한, 액정층(150)은 상기 공통 전극(130)들 및 상기 화소 전극(140)들의 오버랩되는 부분들 사이에 형성된 전계에 의해서 광학적 특성이 변하고, 이에 따라서, 영상이 표시된다.
본 실시예에서는 상기 화소 영역별로 공통 전극들 및 화소 전극들을 따로 형성할 필요가 없기 때문에, 본 실시예에 따른 액정표시장치는 보다 쉽게 상기 공통 전극(130)들 및 상기 화소 전극(140)들을 형성할 수 있다.
또한, 본 실시예에 따른 액정표시장치는 하나의 컬럼의 화소 영역들에 대응하여 하나의 공통전극이 배치되고, 하나의 로우의 화소 영역들에 대응하여 하나의 화소 전극이 배치된다.
따라서, 본 실시예에 따른 액정표시장치는 화소 영역별로 공통 전극들 및 화소 전극들을 따로 형성하는 경우와 비교하면, 단락을 방지할 수 있다.
이상에서 실시예를 중심으로 설명하였으나 이는 단지 예시일 뿐 본 발명을 한정하는 것이 아니며, 본 발명이 속하는 분야의 통상의 지식을 가진 자라면 본 실시예의 본질적인 특성을 벗어나지 않는 범위에서 이상에 예시되지 않은 여러 가지의 변형과 응용이 가능함을 알 수 있을 것이다. 예를 들어, 실시예에 구체적으로 나타난 각 구성 요소는 변형하여 실시할 수 있는 것이다. 그리고 이러한 변형과 응용에 관계된 차이점들은 첨부된 청구 범위에서 규정하는 본 발명의 범위에 포함되는 것으로 해석되어야 할 것이다.
도 1은 실시예에 따른 액정패널을 도시한 분해사시도이다.
도 2는 실시예에 따른 액정표시장치를 도시한 회로도이다.
도 3은 제 1 데이터 신호, 리셋전압 신호 및 공통전압 신호들을 도시한 파형도들이다.
도 4는 다른 실시예에 따른 액정패널을 도시한 분해사시도이다.

Claims (12)

  1. 서로 대향되는 제 1 기판 및 제 2 기판;
    상기 제 1 기판 및 상기 제 2 기판 사이에 개재되는 다수 개의 화소 전극들;
    상기 화소 전극들에 이격되며, 상기 화소 전극들과 전계를 형성하는 다수 개의 공통 전극들;
    상기 제 1 기판 및 상기 제 2 기판 사이에 개재되는 액정층;
    상기 공통 전극들에 제 1 전압 신호들을 인가하는 커먼 드라이버; 및
    상기 공통 전극들에 제 2 전압 신호를 인가하는 전원공급부를 포함하는 액정표시장치.
  2. 제 1 항에 있어서, 상기 액정층은 임계수치 이상의 전계에 의해서 광학적 특성이 변하는 액정표시장치.
  3. 제 1 항에 있어서, 상기 공통 전극들 및 상기 전원공급부를 선택적으로 전기적으로 연결하는 스위칭 소자들을 포함하는 액정표시장치.
  4. 제 1 항에 있어서, 상기 제 2 전압 신호는 상기 제 1 전압 신호의 두 배 이상 큰 전압인 액정표시장치.
  5. 제 1 항에 있어서, 상기 액정층은 상기 화소 전극들 및 상기 공통 전극들 사이에 개재되며,
    상기 화소 전극들에 상기 전계를 형성하기 위해서 데이터 신호들이 인가되며,
    상기 데이터 신호들은 상기 액정층이 동일한 광학적 특성을 가지는 리셋 기간을 포함하며,
    상기 리셋 기산에는 상기 공통 전극들에 상기 제 2 전압 신호가 인가되는 액정표시장치.
  6. 제 1 항에 있어서, 상기 화소 전극들은 제 1 방향으로 연장되며, 상기 공통 전극들은 상기 화소 전극들과 교차하여 제 2 방향으로 연장되는 액정표시장치.
  7. 제 1 항에 있어서, 상기 제 1 기판 및 상기 제 2 기판은 매트릭스 형태의 화소 영역들을 정의하며,
    상기 화소 전극들 및 상기 공통 전극들은 상기 화소 영역들에 대응하며 배치되며,
    각각의 로우에 배치되는 화소 전극들은 서로 전기적으로 연결되고,
    각각의 컬럼에 배치되는 공통 전극들은 서로 전기적으로 연결되는 액정표시장치.
  8. 다수 개의 제 1 화소 영역들에 배치되는 제 1 화소 전극들;
    다수 개의 제 2 화소 영역들에 배치되는 제 2 화소 전극들;
    상기 제 1 화소 영역들에 배치되고, 서로 전기적으로 연결되며, 상기 제 1 화소 전극들과 대향하는 제 1 공통 전극들;
    상기 제 2 화소 영역들에 배치되며, 서로 전기적으로 연결되며, 상기 제 2 화소 전극들과 대향하는 제 2 공통 전극들;
    상기 제 1 공통 전극들 및 상기 제 2 공통 전극들에 순차적으로 제 1 전압 신호들을 인가하는 커먼 드라이버; 및
    상기 제 1 공통 전극들 및 상기 제 2 공통 전극들에 동시에 제 2 전압 신호를 인가하는 전원공급부를 포함하는 액정표시장치.
  9. 제 8 항에 있어서, 상기 제 1 공통 전극들 및 상기 커먼 드라이버를 선택적으로 전기적으로 연결하는 제 1 스위칭 소자; 및
    상기 제 2 공통 전극들 및 상기 커먼 드라이버를 선택적으로 전기적으로 연결하는 제 2 스위칭 소자를 포함하는 액정표시장치.
  10. 제 9 항에 있어서, 상기 제 1 공통 전극들 및 상기 전원공급부를 선택적으로 전기적으로 연결하는 제 3 스위칭 소자를 포함하는 액정표시장치.
  11. 제 10 항에 있어서, 상기 제 1 공통 전극들 및 상기 제 2 공통 전극들을 선 택적으로 전기적으로 연결하는 제 4 스위칭 소자를 포함하는 액정표시장치.
  12. 제 11 항에 있어서, 상기 제 1 스위칭 소자, 상기 제 2 스위칭 소자, 상기 제 3 스위칭 소자 및 상기 제 4 스위칭 소자를 제어하는 제어부를 포함하는 액정표시장치.
KR1020080041420A 2008-05-02 2008-05-02 액정표시장치 KR101469988B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020080041420A KR101469988B1 (ko) 2008-05-02 2008-05-02 액정표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080041420A KR101469988B1 (ko) 2008-05-02 2008-05-02 액정표시장치

Publications (2)

Publication Number Publication Date
KR20090115524A true KR20090115524A (ko) 2009-11-05
KR101469988B1 KR101469988B1 (ko) 2014-12-10

Family

ID=41556650

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080041420A KR101469988B1 (ko) 2008-05-02 2008-05-02 액정표시장치

Country Status (1)

Country Link
KR (1) KR101469988B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101470008B1 (ko) * 2008-08-12 2014-12-05 엘지이노텍 주식회사 액정표시장치

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09230302A (ja) * 1996-02-21 1997-09-05 Fujitsu Kiden Ltd 相転移型液晶パネルの駆動方法、及び相転移型液晶表示装置
KR100641729B1 (ko) * 1999-09-22 2006-11-02 엘지.필립스 엘시디 주식회사 액정표시장치의 리셋 방법 및 장치
CN1143255C (zh) 2000-05-15 2004-03-24 三菱电机株式会社 显示面板的驱动方法
KR100488453B1 (ko) * 2002-12-26 2005-05-11 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 구동방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101470008B1 (ko) * 2008-08-12 2014-12-05 엘지이노텍 주식회사 액정표시장치

Also Published As

Publication number Publication date
KR101469988B1 (ko) 2014-12-10

Similar Documents

Publication Publication Date Title
US8878829B2 (en) Liquid crystal display and common electrode drive circuit thereof
US8576154B2 (en) Display device having dummy gate line for a uniform brightness
CN107527599B (zh) 扫描驱动电路、阵列基板与显示面板
JP5290419B2 (ja) アクティブマトリクス基板、液晶パネル、液晶表示装置、液晶表示ユニット、テレビジョン受像機
US20090195492A1 (en) Liquid crystal display device
US9625771B2 (en) Display device
US8054393B2 (en) Liquid crystal display device
US20150015469A1 (en) Display panel and driving method thereof, and display device
US7427739B2 (en) Electro-optical device and electronic apparatus
US20040066474A1 (en) Liquid crystal display apparatus
JP5035888B2 (ja) 液晶表示装置及び液晶表示装置の駆動方法
US10482837B2 (en) Liquid crystal display and method of driving liquid crystal display
KR100825237B1 (ko) 액정 디스플레이 디바이스
JP4326242B2 (ja) 液晶表示装置
KR101469988B1 (ko) 액정표시장치
TWI418882B (zh) 可切換共同電壓之液晶顯示器
EP1989700B1 (en) Active-matrix electronic display comprising diode based matrix driving circuit
KR20070002613A (ko) 라인 온 글래스형 액정표시장치
JP5478395B2 (ja) 電気泳動表示装置及びその駆動方法
KR100438966B1 (ko) 다른 위상을 갖는 공통전압이 인가되는 액정표시소자 및액정표시소자의 구동방법
US9558699B2 (en) Liquid crystal display and driving method of the same
JP2014167514A (ja) 液晶表示装置及びその駆動方法
JP2011186239A (ja) 液晶表示装置
CN109791754A (zh) 显示面板
US20080165119A1 (en) Active matrix with write memory

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee