KR20090111132A - 통합 모드 검출 장치, 그 검출 장치의 fft-모드검출장치, 가드-모드 검출장치 및 메모리 공유 구조 및통합 모드 검출방법 - Google Patents

통합 모드 검출 장치, 그 검출 장치의 fft-모드검출장치, 가드-모드 검출장치 및 메모리 공유 구조 및통합 모드 검출방법 Download PDF

Info

Publication number
KR20090111132A
KR20090111132A KR1020080036742A KR20080036742A KR20090111132A KR 20090111132 A KR20090111132 A KR 20090111132A KR 1020080036742 A KR1020080036742 A KR 1020080036742A KR 20080036742 A KR20080036742 A KR 20080036742A KR 20090111132 A KR20090111132 A KR 20090111132A
Authority
KR
South Korea
Prior art keywords
detector
fft
mode
signal
memory
Prior art date
Application number
KR1020080036742A
Other languages
English (en)
Other versions
KR101098759B1 (ko
Inventor
조영훈
정기철
Original Assignee
주식회사 코아로직
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 코아로직 filed Critical 주식회사 코아로직
Priority to KR1020080036742A priority Critical patent/KR101098759B1/ko
Priority to US12/427,678 priority patent/US8320506B2/en
Publication of KR20090111132A publication Critical patent/KR20090111132A/ko
Application granted granted Critical
Publication of KR101098759B1 publication Critical patent/KR101098759B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0001Systems modifying transmission characteristics according to link quality, e.g. power backoff
    • H04L1/0015Systems modifying transmission characteristics according to link quality, e.g. power backoff characterised by the adaptation strategy
    • H04L1/0017Systems modifying transmission characteristics according to link quality, e.g. power backoff characterised by the adaptation strategy where the mode-switching is based on Quality of Service requirement
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/0012Modulated-carrier systems arrangements for identifying the type of modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/7163Spread spectrum techniques using impulse radio
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/7163Spread spectrum techniques using impulse radio
    • H04B1/717Pulse-related aspects
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J11/00Orthogonal multiplex systems, e.g. using WALSH codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0058Allocation criteria
    • H04L5/0064Rate requirement of the data, e.g. scalable bandwidth, data priority
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/0091Signaling for the administration of the divided path
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • H04B1/40Circuits
    • H04B1/403Circuits using the same oscillator for generating both the transmitter frequency and the receiver local oscillator frequency
    • H04B1/406Circuits using the same oscillator for generating both the transmitter frequency and the receiver local oscillator frequency with more than one transmission mode, e.g. analog and digital modes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2602Signal structure
    • H04L27/2605Symbol extensions, e.g. Zero Tail, Unique Word [UW]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2647Arrangements specific to the receiver only
    • H04L27/2655Synchronisation arrangements
    • H04L27/2662Symbol synchronisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/0001Arrangements for dividing the transmission path
    • H04L5/0003Two-dimensional division
    • H04L5/0005Time-frequency
    • H04L5/0007Time-frequency the frequencies being orthogonal, e.g. OFDM(A), DMT

Abstract

본 발명은 다양한 OFDM 방식의 통신 서비스를 통합적으로 검출할 수 있고 또한 및 OFDM 이외의 방식의 통신 서비스까지 통합적으로 검출할 수 있는 통합 모드 검출 장치, 그 검출 장치의 FFT-모드 검출장치, 가드-모드 검출장치 및 메모리 공유 구조 및 통합 모드 검출방법을 제공한다. 그 통합 모드 검출 장치는 수신된 신호를 기저대역 주파수(IF) 신호로 변환하는 RF 튜너; 상기 RF 튜너에 연결되어 RSSI(Received Signal Strength Indication)을 확인하여, 통신 서비스 유무를 확인하는 AGC(Automatic Gain Control)부; 상기 AGC부에서 통신 서비스의 존재가 확인된 경우 어느 방식의 통신 서비스 모드 신호인지를 확인하여 해당 통신 서비스 모드 신호를 검출하는 통신 서비스 모드 검출부; 및 검출된 신호에 대하여 복호를 수행하는 채널 복호부;를 포함한다.

Description

통합 모드 검출 장치, 그 검출 장치의 FFT-모드 검출장치, 가드-모드 검출장치 및 메모리 공유 구조 및 통합 모드 검출방법{Universal blind mode detector, FFT-mode detector, guard-mode detector and memory sharing structure of the same universal blind mode detector and method of detecting universal blind mode}
본 발명은 무선통신 신호 검출기에 관한 것으로, 특히 OFDM 방식을 포함한 모든 방송 서비스를 통합적으로 검출할 수 있는 검출기에 대한 것이다.
최근 유/무선 채널에서 고속의 데이터 전송에 유용한 방식으로 사용되고 있는 직교 주파수 분할 다중화(Orthogonal Frequency Division Multiplexing, 이하 OFDM) 방식은 복수의 반송파를 사용하여 데이터를 전송하는 방식으로서, 직렬로 입력되는 데이터를 병렬로 변환하고, 이들 각각에 대해 상호 직교성을 갖는 다수의 부반송파(Sub-Carrier) 즉, 서브채널(Sub Channel)로 변조하여 전송하는 방식을 말한다.
이러한 OFDM 방식은 디지털/오디오 방송, 디지털 TV, 무선 근거리 통신망(WLAN: Wireless Local Area Network), 무선 비동기 전송 모드(WATM: Wireless Asynchronous Transfer Mode), 광대역 무선 접속망(BWA: Broadband Wireless Access) 등의 디지털 전송 기술에 광범위하게 적용되고 있다. 그런데 하드웨어적인 복잡도로 인하여 널리 사용되지 못하다가 최근 고속 푸리에 변환(FFT: Fast Fourier Transform)과 역 고속 푸리에 변환(IFFT: Inverse Fast Fourier Transform)을 포함한 각종 디지털 신호 처리 기술이 발전함으로써 실현가능해졌다.
이러한 OFDM 방식은 종래의 주파수 분할 다중 방식(FDM:Frequency Division Multiplexing)과 유사하나 무엇보다도 다수 개의 부반송파 간 직교성(Orthogonality)을 유지하여 전송함으로써, 고속 데이터 전송 시 최적의 전송 효율을 얻을 수 있는 특징을 가지며, 또한 주파수 효율이 좋고 다중 경로 페이딩(Multi-path fading)에 강한 특성이 있다. 또한, OFDM 방식은 주파수 스펙트럼을 중첩하여 사용함으로써 주파수 선택적 페이딩에 강하고 보호구간을 이용하여 심벌간 간섭 영향을 줄일 수 있으며, 하드웨어적으로 등화기 구조를 간단하게 설계하는 것이 가능하며 그리고 임펄스성 잡음에 강하다는 장점이 있다.
현재, 전술한 바와 같이 OFDM 방식을 이용한 통신 시스템 분야가 다양하게 발전하고 있다. 그러나 각각 그 특성에 맞는 검출기 또는 수신기를 채용하여 서비스를 제공하고 있기 때문에, OFDM 방식의 다양한 신호 서비스를 받기 위해서는 해당 검출기를 모두 내장하고 있어야 하는 불편이 있었다. 그에 따라, 현재 OFDM 방식을 채용한 모든 신호 서비스에 대한 통합적으로 수신할 수 있는 통합 모드 검출기가 요구되고 있다.
한편, S-DMB와 DS-UWB 등의 OFDM 방식을 사용하지 않은 통신 시스템의 경우 에도 OFDM 방식의 시스템에서 사용하는 VIT나 RSD 복호기를 사용한다는 점에서 통합을 시도하고 있다.
본 발명이 해결하고자 하는 과제는 다양한 OFDM 방식의 통신 서비스를 통합적으로 검출할 수 있고 또한 및 OFDM 이외의 방식의 통신 서비스까지 통합적으로 검출할 수 있는 통합 모드 검출 장치, 그 검출 장치의 FFT-모드 검출장치, 가드-모드 검출장치 및 메모리 공유 구조 및 통합 모드 검출방법을 제공하는 데에 있다.
상기 과제를 달성하기 위하여, 본 발명은 수신된 신호를 기저대역 주파수(IF) 신호로 변환하는 RF 튜너; 상기 RF 튜너에 연결되어 RSSI(Received Signal Strength Indication)을 확인하여, 통신 서비스 유무를 확인하는 AGC(Automatic Gain Control)부; 상기 AGC부에서 통신 서비스의 존재가 확인된 경우 어느 방식의 통신 서비스 모드신호인지를 확인하여 해당 통신 서비스 모드 신호를 검출하는 통신 서비스 모드 검출부; 및 검출된 신호에 대하여 복호를 수행하는 채널 복호부;를 포함하는 통합 모드 검출기를 제공한다.
본 발명에 있어서, 상기 통신 서비스 모드 검출부는, 수신된 신호의 대역폭을 검출하는 대역폭 검출부; 수신된 상기 신호에 대하여 FFT 모드를 검출하는 FFT 모드 검출부; 및 상기 FFT 모드 검출부에 연결되어 가드 모드를 검출하는 가드 모드 검출부;를 포함할 수 있다. 또한, 상기 대역폭 검출부는 FFT가 수행된 신호에 대하여 미끄럼 평균기(Sliding Mean)의 출력을 누적하여 대역폭을 검출하여 신호 방식을 판단할 수 있다. 이러한 상기 대역폭 검출부는 FFT 출력 신호에 대한 절대 치를 구하는 절대치 계산부; 상기 절대치 계산부의 출력신호의 세기(amplitude)를 평균하는 미끄럼 평균기(Sliding Mean), 상기 미끄럼 평균기의 출력을 누적하는 FFT 길이 누산부 및 상기 FFT 길이 누산부의 결과를 통해 대역폭을 검출하는 대역폭 모드 검출부를 포함할 수 있다.
본 발명에 있어서, 상기 FFT 모드 검출부는 직렬 연결된 기억 장치들(메모리)을 통해서 심벌크기에 따른 FFT 모드를 검출할 수 있다. 이러한 상기 FFT 모드 검출부는 상기 기억 장치들에 저장된 심벌들에 켤레복소수 곱하여 누적한 후, 최대값을 검출하여 상기 심벌크기에 따른 FFT 모드를 검출할 수 있다. 또한, 상기 가드 모드 검출부는 병렬 연결된 기억장치(메모리)를 통해서 가드 심벌크기에 따른 가드 모드를 검출할 있는데, 이러한 상기 가드 모드 검출부는 먼저 STO(Symbol Timing Offset)을 설정하고, 입력된 심벌들의 길이가 일정하다고 가정한 후, 상기 기억장치의 메모리 크기를 가지고 상기 STO 부분에서 합산한 후, 최대값을 검출하여 상기 심벌크기에 따른 가드 모드를 검출할 수 있다.
본 발명에 있어서, 상기 통합 모드 검출기는 송신 신호를 전송을 위한 송신부를 포함할 수 있다. 이러한 상기 송신부는 상기 송신 신호의 변조를 위한 채널 변조부; 및 상기 채널 변조부에서 변조된 신호를 OFDM 방식으로 전송하기 위하여, OFDM 방식의 신호 변조를 위한 OFDM 생성부 및 클록 신호를 위한 펄스 생성부를 구비한 OFDM부;를 포함할 수 있다.
한편, 상기 통합 모드 검출기는 수신된 신호들을 검출하기 하기 위한 다수의 검출부 및 추정부를 포함하며, 다수의 상기 검출부 및 추정부는 하나의 메모리를 공유하고 각 검출부 또는 추정부는 상기 메모리의 일부를 요구되는 기억장치로 사용할 수 있다. 이러한, 다수의 상기 검출부 및 추정부는, BW 검출부, FFT 모드 검출부, 가드 모드 및 최소 ISI 지점 검출부, Pre-FFT FCFO 추정부, Post-FFT FCFO 추정부, Post-FFT ICFO 추정부, 최소 ISI 지점 검출부, TPS 검출부, SP 검출부, SFO 추정부, 및 채널 추정부 등일 수 있다.
또한, 본 발명은 상기 과제를 달성하기 위하여, 직렬로 연결되고 FFT 출력 신호를 저장하는 적어도 2개 기억장치; 상기 기억장치에 대응되는 개수를 가지고 상기 FFT 출력 신호와 상기 기억장치에 저장된 출력신호를 켤레복소수 곱하는 켤레복소수 곱셈부; 상기 켤레복소수 곱셈부 각각에 연결되어 상기 켤레복소수 곱셈부의 출력을 각각 누적하는 누산부; 상기 누산부의 출력의 최대값을 검출하는 최대값 검출부;를 포함하고, 상기 FFT 출력 신호의 심벌 크기에 따라 FFT 모드를 검출하는 FFT 모드 검출부를 제공한다.
본 발명에 있어서, 상기 기억장치의 메모리를 모두 합친 최대 메모리는 상기 FFT 신호로서 입력될 수 있는 최대 심벌 크기보다 크거나 같을 수 있다. 예컨대, 상기 기억장치는 4개이고, 각각이 2048비트의 메모리 크기를 가질 수 있다. 이와 같은 기억장치를 갖는 경우, 상기 FFT 출력 신호는 심벌의 크기에 따라 대응되는 개수의 상기 기억장치에 저장될 수 있다.
더 나아가 본 발명은 상기 과제를 달성하기 위하여, 병렬로 연결되고, 적어도 2개의 입력된 제1 신호를 각각 저장하는 적어도 2개의 제1 기억장치; 상기 기억장치 각각에 연결되고, 다음 입력되는 제1 신호와 상기 기억장치 내의 저장된 제2 신호를 합산기를 통해 슬라이딩 평균하여 절대치를 구하는 절대치 계산부; 상기 절대치 계산부 각각에 연결되고, 상기 절대치 값을 누적하기 위하여 상기 절대치 계산부의 출력을 저장하는 제2 기억장치; 및 상기 제2 기억장치에 저장된 신호들이 누적되어 출력된 신호들에 대한 최대값을 검출하는 최대값 검출부;를 포함하고, FFT 출력 신호의 가드 심볼의 크기에 따른 가드 모드를 검출하는 가드 모드 검출부를 제공한다.
본 발명에 있어서, 상기 제1 신호는, 직렬 연결된 기억장치를 이용하여 FFT 모드를 검출하는 FFT 모드 검출부 내에 포함된 적어도 2개의 켤레복소수 곱셈부로부터 각각 출력된 신호일 수 있다. 한편, 상기 최대값 검출부는 상기 누적된 출력 신호들에 대한 STO(Symbol Timing Offset)을 추정하는 STO 추정장치를 포함할 수 있다.또한, 상기 제1 기억장치는 4개이고, 4개의 제1 기억장치 중 1번째는 256 비트, 2번째는 512비트, 3번째는 1024비트, 그리고 4번째는 2048비트의 메모리 크기를 가질 수 있고, 상기 제2 기억장치 각각은 제1 기억장치 각각에 대응하여 각각 제1 기억장치의 메모리 크기 + 8k 비트(8448, 8704, 9216, 10240)의 메모리 크기를 가질 수 있다.
한편, 본 발명은 상기 과제를 달성하기 위하여, 통합 모드 검출기 내에 포함된 각 추정부 및 검출부가 이용하는 메모리 구조에 있어서, 다수의 상기 검출부 및 추정부가 하나의 상기 메모리를 공유하고, 각 검출부 또는 각 추정부가 각각 상기 메모리의 일부를 기억장치로 사용하는 것을 특징으로 하는 통합 모드 검출기의 메모리 공유 구조를 제공한다.
마지막으로 본 발명은 상기 과제를 달성하기 위하여, RF 튜너에서 수신된 신호를 기저대역 주파수(IF) 신호로 변환하는 단계; 상기 RF 튜너에 연결된 AGC(Automatic Gain Control)부에서 RSSI(Received Signal Strength Indication)을 확인하여, 통신 서비스 유무를 확인하는 단계; 통신 서비스 모드 검출부에서 상기 AGC부에서 통신 서비스의 존재가 확인된 경우 어느 방식의 통신 서비스 모드신호인지를 확인하여 해당 통신 서비스 모드 신호를 검출하는 단계; 및 채널 복호부에서 검출된 신호에 대하여 복호를 수행하는 단계;를 포함하는 통합 모드 검출방법을 제공한다.
본 발명에 있어서, 상기 통신 서비스 모드 신호 검출 단계는 대역폭 검출부에서 수신된 신호의 대역폭을 검출하는 단계; 호스트에서 수신된 상기 신호가 DS-UWB 방식, CDMA 방식, 또는 OFDM 방식인지를 판단하는 단계; 및 FFT 및 가드 검출부에서 수신된 상기 신호에 대하여 FFT 모드 및 가드 모드를 검출하는 단계;를 포함할 수 있다.
본 발명에 따른 통합 모드 검출 장치, 그 검출 장치의 FFT-모드 검출장치, 가드-모드 검출장치 및 메모리 공유 구조 및 통합 모드 검출방법은 메모리 공유를 통해 현재 사용되고 있는 모든 OFDM 방식의 통신신호를 검출할 수 있으며, 또한 OFDM 방식이 아닌 펄스 방식 등의 다양한 방식의 통신신호도 검출할 수 있다.
본 발명은 또한, 메모리 공유 방식을 통해 최소한의 메모리를 사용함으로써, 칩의 집적도를 현저하게 높일 수 있고, 그에 따라 모바일 등의 휴대용 단말기를 작 은 사이즈를 가지고 경제적으로 제작 가능하게 한다.
이하에서는 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 상세히 설명한다. 이하의 설명에서 어떤 구성 요소가 다른 구성 요소에 연결된다고 기술될 때, 이는 다른 구성 요소와 바로 연결될 수도 있지만, 그 사이에 제3의 구성 요소가 개재될 수도 있다. 또한, 도면에서 각 구성 요소의 구조나 크기는 설명의 편의 및 명확성을 위하여 과장되었고, 설명과 관계없는 부분은 생략되었다. 도면상에서 동일 부호는 동일한 요소를 지칭한다. 한편, 사용되는 용어들은 단지 본 발명을 설명하기 위한 목적에서 사용된 것이지 의미 한정이나 특허청구범위에 기재된 본 발명의 범위를 제한하기 위하여 사용된 것은 아니다.
OFDM 방식의 통신 시스템 분야는 전술한 바와 같이 수신기 구조를 통합하려는 노력을 계속해오고 있다. 현재 시장에서는 방송수신과 WLAN이 강세를 보이고 있는데, 방송 수신 칩으로는 T-DMB와 DVB-H 연구되고 있으며, WLAN에서는 802.1a/b/g/n 통합형 칩이 연구되고 있다. 한편, 방송과 WLAM 등 모든 OFDM 시스템을 통합하는 칩에 대한 연구도 하고 있다.
이러한 OFDM 방식의 시스템은 간단하게 OFDM(또는 FFT부), VIT 복호기, RSD 복호기, MPE-FEC 복호기 구조로 나눌 수 있다. MPE-FEC는 소프트웨어로 구현가능하며, 주로 DVB-H 방송에서만 사용된다. FFT부, VIT 복호기, RSD 복호기는 T-DMB와 WLAN 등 모든 시스템에서 필수적으로 사용되고 있다.
한편, S-DMB와 DS-UWB 등 OFDM을 사용하지 않는 시스템에서도 VIT 복호기와 RSD 복호기를 사용하고, 또한, 공유할 수 있는 구조가 증가하고 있으며, 그에 따라 통합될 수 있는 가능성이 커지고 있다. 그러나 현재 국내에서 사용되는 서비스 주파수는 타국가와는 다르며, 같은 서비스라도 주파수가 다른 경우가 발생한다. 이런 문제를 배제하기 위하여, 통신 서비스 모드 기능을 어느 한 부분으로 국한시키지 않고, 최대한 유동적으로 설정하는 것이 검출율을 높이는 하나의 방법이 된다.
현재, CDMA 방식은 블루투스 시스템, 펄스 방식은 802.15.4a UWB 시스템, 그리고 OFDM 방식은 모바일 방송과 WLAN/Wibro 시스템으로 크게 나눌 수 있다. 블루투스는 CDMA 방식이지만, 최근 MB-OFDM(UWB)와 단일 칩으로 나오는 것이 추세이므로 하나의 칩으로 볼 수 있다. 802.15.4a를 주도하는 펄스 UWB는 OFDM과 별도의 신호를 생성하나, OFDM의 반송파를 모두 1로 설정함으로써, 임펄스 신호 생성이 가능하므로 추가적인 로직이 필요 없이 구현할 수 있을 것으로 보인다.
도 1은 본 발명의 일 실시예에 따른 통합 모드 검출기에 대한 블럭도이다.
도 1을 참조하면, 본 실시예의 통합 모드 검출기는 RF 튜너(2000), AGC(Automatic Gain Control)부(3000), 통신 서비스 모드 검출부(1000), 채널 복호부(4000) 및 호스트(5000)를 포함한다.
RF 튜너(2000)는 수신된 신호를 기저대역 주파수(IF) 신호로 변환하며, AGC부(3000)는 RSSI(Received Signal Strength Indication)을 확인하여, 통신 서비스 유무를 확인한다. 한편, 본 실시예에서 RF 튜너(2000)는 0 ~ 11 GHz까지 중심 주파수를 조정 가능한 PLL(Phase Looked Loop)과 대역폭을 0 ~ 528 MHz까지 조정 가능한 필터를 포함함으로써, 다양한 방식의 신호들에 대하여 기저대역 주파수 신호 변 환 기능을 수행할 수 있다.
한편, 통신 서비스 모드 검출부(1000)는 AGC부(3000)에서 통신 서비스 존재가 확인된 경우, 어느 방식의 통신 서비스 모드 신호인지를 확인하여 해당 통신 서비스 모드 신호를 검출한다. 그리고 채널 복호부(4000)는 통신 서비스 모드 검출부(1000)에서 검출된 신호들에 대한 복호를 수행한다. 예컨대 채널 복호부(4000)는 VIT 복호기 및 RSD 복호기를 포함할 수 있다.
호스트(5000)는 전체 시스템이 통신상 필요한 서비스를 제공한다. 예컨대, RF 튜너(2000)의 중심 주파수가 거의 0GHz되도록 RF 튜너의 PLL 값을 조정한다. 또한, 수신된 신호가 어떤 통신 서비스 모드인가를 판단한다. 즉, 통신 서비스 모드 검출부(1000) 내의 대역폭 검출부를 통해 대역폭 검사 후, 서비스가 가능한 신호들에 대하여 DS-UWB 방식, CDMA 방식, 그리고 OFDM 방식을 번갈아 가면서 시도한다. 모든 시스템은 각각의 고유의 MAC 정보를 가지고 있으며, 또한, 고유의 송수신 모드를 가지므로, 일단 물리계층에서 통신 서비스 모드를 1차적으로 판단하고, 호스트에서 MAC 정보를 추출하여 해당 통신 서비스 모드를 판단한다. 이러한 통신 서비스 모드의 판단은 하나의 통신 서비스 모드를 검색한 후, 중심 주파수를 검색된 서비스의 대역폭만큼 증가시켜서 새로운 서비스를 검색하는 방식으로 이루어진다.
한편, 통신 서비스 모드 검출부(1000)는 대역폭 검출부(100), FFT 모드 검출부(200), 및 가드 모드 검출부(300)를 포함한다. 대역폭 검출부(100)는 FFT가 수행된 신호에 대하여 미끄럼 평균기(Sliding Mean)의 출력을 누적하여 대역폭을 검출한다. 이러한 대역폭 검출부(100)는 절대치 계산부, 미끄럼 평균기(Sliding Mean), FFT 길이 누산부 및 대역폭 모드 검출부를 포함할 수 있다. 대역폭 검출부(100)에 대한 내용은 도 2 및 3에서 더 자세히 설명한다.
FFT 모드 검출부(200)는 직렬 연결된 기억 장치들(메모리)을 통해서 심벌크기에 따른 FFT 모드를 검출하는데, 그에 대한 내용은 도 4에서 자세히 설명한다. 또한, 가드 모드 검출부(300)는 FFT 모드 검출부(200)에 연결되어 가드 모드를 검출하는데, 역시 도 5 및 6에서 좀더 상세히 설명한다.
한편, 본 실시예의 통합 모드 검출기가 송신기의 역할도 겸하는 경우에는 송신 신호를 전송하기 위한 송신부를 포함할 수 있다. 이러한 송신부는 송신 신호의 변조를 위한 채널 변조부(7000), 및 채널 변조부(7000)에서 변조된 신호를 OFDM 방식으로 전송하기 위하여, OFDM 방식의 신호 변조를 위한 OFDM 생성부(6100) 및 펄스 신호를 위한 펄스 생성부(6200)를 구비한 OFDM부(6000)를 포함할 수 있다.
본 실시예의 통합 모드 검출기는 메모리 공유 구조를 가지고 다양한 방식의 신호를 통합적으로 검출할 수 있다. 즉, 본 실시예의 통합 모드 검출기는 수신된 신호들을 검출하기 하기 위한 다수의 검출부 및 추정부를 포함할 수 있는데, 이러한 다수의 검출부 및 추정부들이 하나의 메모리를 공유하면서, 각 검출부 또는 추정부가 앞서 메모리의 일부를 필요한 만큼의 기억장치로 이용한다. 따라서, 본 실시예의 통합 모드 검출기는 다양한 방송 신호 검출을 위하면서 메모리 칩 사이즈를 현저하게 줄일 수 있고, 그에 따라 모바일 등의 휴대용 단말기의 사이즈 및 가격을 획기적으로 감소시킬 수 있다. 이러한 메모리 구조에 대한 내용은 도 7 부분에서 좀더 상세히 설명한다.
하기의 표 1은 현재 사용 중인 방송신호 통신 서비스 모드들에 대한 통합 가능한 부분들을 보여주고 있다.
[표 1]
Figure 112008028287010-PAT00001
표 1을 통해 알 수 있듯이, CDMA 방식의 블루투스를 제외하고는 대부분의 통신 서비스 모드들이 MPE-FEC(Multi-Protocol Encapsulation - Forward Error Correction) 부분만을 제외하면 다른 PHY, VIT, RSD은 함께 공유될 수 있음을 보여주고 있다. 즉, MPE-FEC 부분만 T-DMB을 위해 따로 설치하면, 나머지 PHY(물리계층), VIT(비터비 복호기), 및 RSD(리드 솔로몬 복호기) 등은 공통으로 이용할 수 있음을 알 수 있다. 한편, 블루투스의 경우, MB-OFDM(UWB)와 단일 칩으로 나오고 있음은 전술한 바와 같다.
따라서, 표 1의 모든 통신 서비스 모드가 본 실시예의 통합 모드 검출기를 통해 검출 가능하다. 이하에서는 통합 모드 검출기에 대한 각 구성 부분들에 대해서 좀더 상세히 설명한다.
도 2는 도 1의 대역폭 검출기를 좀더 상세하게 보여주는 블럭도이다.
도 2를 참조하면, 본 발명의 대역폭 검출부(100)는 절대치 계산부(10), 미끄럼 평균기(Sliding Mean, 20), FFT 길이 누산부(30), 및 대역폭 모드 검출부(40)를 포함한다.
절대치 계산부(10)는 FFT부(500)에서 출력된 FFT 출력 신호에 대한 절대치를 구하며, 미끄럼 평균기(20)는 절대치 계산부(10)의 출력신호의 세기(amplitude)를 평균한다. 한편, FFT 길이 누산부(30)는 미끄럼 평균기(20)의 출력을 누적하며, 대역폭 모드 검출부(40)는 FFT 길이 누산부(30)의 출력 결과를 보고 대역폭을 검출한다.
즉, 대역폭 모드 검출부(100)는 미끄럼 평균기(20)를 통해 수신된 신호를 계속 누적하여 최대값을 찾음으로써 수신된 신호의 대역폭을 검출한다. 도 3은 그러한 방식을 도면으로 보여주고 있다.
도 3은 도 2의 대역폭 검출기가 대역폭을 검출하는 방법을 보여주는 도면이다.
도 3을 참조하면, 수신된 신호가 만약 특정 대역폭을 갖는 서비스 2인 경우, 미끄럼 평균기로부터 출력된 신호가 계속 서비스 2의 모드에만 누적되고 나머지 통신 서비스 모드에는 누적되지 않는다. 따라서, 서비스 2의 모드만 최대값을 가지게 되어 쉽게 서비스 2의 대역폭을 검출할 수 있게 된다.
도 4는 도 1의 FFT 모드 검출부를 좀더 상세하게 보여주는 블럭도이다.
도 4를 참조하면, 본 발명의 FFT 모드 검출부(200)는 4개의 기억장치(210a ~ 210d), 켤레 복소수 곱셈부(220a ~ 220d), 누산부(230a ~ 230d), 절대치 계산 부(240a ~ 240d) 및 최대값 검출부(250)를 포함한다.
4개의 기억장치(210a ~ 210d)는 서로 직렬로 연결되고 각각 2048비트의 메모리 크기를 갖는다. 따라서, 4개의 기억장치(210a ~ 210d)는 심벌크기가 0 ~ 8192비트까지인 FFT 출력 신호를 저장할 수 있다. 즉, 4개의 기억장치(210a ~ 210d)가 직렬 연결되어 있기 때문에, 1개에 2048비트씩 저장되어 최대 4개의 기억장치가 모두 이용되는 경우 8192비트까지 저장될 수 있다.
예컨대, 만약 FFT 출력신호가 2048비트 이하가 인가되는 경우, 4번째 기억장치(210d)만 이용되고, 2048보다 크고 4096비트 이하인 경우에는 3번째와 4번째가 함께 이용되는 식으로 저장된다.
이렇게 저장된 FFT 출력 신호들은 대응되는 각각의 켤레 복소수 곱셈부(220a ~ 220d)에서 켤레 복소수 곱셈 되고, 다시 각각의 누산부(230a ~ 230d)에서 누적된다. 누적된 신호들은 절대치 계산부(240a ~ 240d)에서 절대치가 계산된 후, 최대값 검출부(250)에서 최대값을 찾음으로써, FFT 모드를 검출하게 된다. 예를 들면, 수신된 신호가 4096비트의 심벌 사이즈를 갖는 경우, 2번째 누산부(230b)에서만 신호들이 누적되고 그에 따라, 절대치가 최대가 되어 해당 FFT 모드를 검출할 수 있게 된다.
본 실시예에서는 4개의 기억장치를 이용하였지만, 기억장치의 메모리 크기, 및 수신되어 서비스될 수 있는 신호의 심벌의 크기에 따라 다른 개수의 기억장치가 이용될 수 있음은 물론이다. 한편, 켤레 복소수 곱셈부(220a ~ 220d)의 출력들 및 최대값 검출부(250)의 출력은 가드 모드 검출부(300)로 입력된다.
도 5는 도 1의 가드 모드 검출기를 좀더 상세하게 보여주는 블럭도이다.
도 5를 참조하면, 가드 모드 검출부(300)는 MUX(310), 4개의 제1 기억장치(320a ~ 320d), 제1 합산기(330a ~ 330d), 절대치 계산부(340a ~ 340d), 제2 합산기(350a ~350d), 제2 기억장치(360a ~360d) 및 최대값 검출부(370)를 포함한다.
MUX(310)은 앞서 FFT 모드 검출부(200)의 켤레 복소수 곱셈부(220a ~ 220d)로부터 입력된 신호를 다중화하여 제1 기억장치(320a ~ 320d) 각각 및 제1 합산기(330a ~ 330d)로 입력한다. 이러한 MUX(310)부터의 출력신호는 제1 기억장치(320a ~ 320d) 및 제1 합산기(330a ~ 330d)를 통해 슬라이딩 평균 된다. 즉, 제1 기억장치(320a ~ 320d) 및 제1 합산기(330a ~ 330d)는 미끄럼 평균기를 형성한다. 다음, 절대치 계산부(340a ~ 340d)는 제1 합산기(330a ~ 330d), 즉 미끄럼 평균기의 출력신호에 대한 절대치를 구한다.
한편, 제2 합산기(350a ~350d)는 상기 절대치 및 2 기억장치(360a ~360d)의 출력값을 합산한다. 제2 기억장치(360a ~ 360d)는 제2 합산기(350a ~350d)의 출력값을 입력받아 저장한 후, 다시 제2 합산기(350a ~350d)에 입력한다. 즉, 제2 합산기에서 절대치를 소정 회수 누적하게 된다. 소정 회수 누적된 신호에 대하여 최대값 검출부(370)가 최대값을 찾아 해당 가드 모드를 검출하게 된다.
한편, 최대값 검출부(370)에서는 STO(Symbol Timing Offset)도 함께 추정한다. 이러한 가드 모드 검출부(300)는 처음 대충적인 STO를 추정한 후, 심볼 길이가 일정하다고 가정한 후, 제1 기억장치(310a ~ 310d)의 메모리의 크기를 가지고 심벌을 STO 부분에서 합산한다. 그에 따라, 추정된 STO 부분에 제1 기억장치의 메모리 크기에 맞는 해당 가드 심벌들만이 누적되게 되고 그에 따라 최대값을 찾게 되면, 해당하는 가드 심벌 사이즈 갖는 가드 모드를 검출할 수 있다.
가드 모드의 심벌 사이즈 검출을 위해서는 도시한 바와 같이 제1 기억장치(320a ~ 320d) 각각이 병렬로 연결되며, 또한, 각각 다른 메모리 사이즈를 갖는다. 즉, 1번째 기억장치(320a)는 256비트, 2 번째 기억장치(320b)는 512비트 3번째 기억장치(320c)는 1024비트, 그리고 4번째 기억장치(320d)는 2048비트를 갖는다. 이와 같이 다른 사이즈를 갖는 메모리에 저장된 심벌들은 가드 심벌 사이즈에 따라, 추정된 STO 부분에서 누적되게 된다. 한편, 샘플 카운터(380)는 STO를 검출한다. 도 6은 그러한 가드 모드 검출 방법을 도면으로 보여주고 있다. 한편, 이러한 제1 기억장치(320a ~ 320d)의 각각의 사이즈 및 개수는 서비스되는 신호에 따라, 변할 수 있음은 물론이다.
도 6은 도 5의 가드 모드 검출기가 가드 모드를 검출하는 방법을 보여주는 도면이다.
도 6을 참조하면, 최상단의 신호열이 도시되어 있는데, G로 표시된 부분이 가드 심볼 부분이고 그 이외는 FFT 심볼 부분이다. 한편 FFT 심볼 부분 중 해칭된 부분은 가드 심벌과 동일한 신호파형을 갖는 부분이다. 즉, 그 부분이 복사되어 가드 심벌로서 추가된 것이다.
만약 가드 심벌이 전체 심벌 크기의 1/4 인 경우, 그 사이즈에 맞는 기억장치를 통해, 추정된 STO(Detected Coarse STO), 즉 추정된 심벌의 시작지점 부분에 계속적으로 누적이 된다. 그러나, 만약 심벌 크기가 1/8인 경우, 동일 기억장치를 이용하는 경우 STO 부분에서 누적되지 못한다. 따라서, 누적되어 최대값을 갖는 저장장치의 출력을 검출함으로써, 해당하는 가드심벌 사이즈를 갖는 가드 모드를 검출할 수 있다.
도 7은 본 발명의 다른 실시예에 따른 통합 모드 검출기의 메모리 구조를 보여주는 블럭도이다.
도 7을 참조하면, 본 발명의 통합 모드 검출기는 최소 48640의 메모리 사이즈를 가지고 모든 검출부 또는 추정부의 기억장치로서 활용할 수 있음을 알 수 있다. 여기서, 각 검출부 또는 추정부 색인의 색들은 이용하는 메모리 부분의 색과 일치된다. 예컨대, BW 검출의 경우, 전체 메모리에서 각각 8704비트 및 1649비트의 메모리 크기를 갖는 부분을 기억장치로 이용한다.
한편, 앞서 설명한 FFT 모드 검출부의 경우 각각 2048비트를 갖는 4개의 기억장치를 이용할 수 있다. 한편, 가드 모드 검출부는 앞서 제1 기억장치 및 제2 기억 장치 그리고 가드 모드 검출부 내에 포함된 STO 검출을 위해 메모리 전체를 사용한다. 여기서 최소 ISI(Inter Symbol Interference) 지점 검출은 STO 검출에 해당한다. 한편, 아래에서 알 수 있듯이 STO 검출은 메모리 후반부의 각각 2048비트, 1024비트, 512비트, 및 256비트를 갖는 4개의 기억장치와 각각 2048비트의 4개의 기억장치를 이용할 수 있는데, 이러한 기억장치는 FFT 모드 검출기 및 가드 모드 검출기에 함께 공유될 수 있음을 알 수 있다. 여기서, 하부의 bitWidth의 용어는 해당부분의 기억장치들로 병렬 입력되는 신호들의 비트 폭을 의미한다.
본 실시예에서는 BW 검출부, FFT 모드 검출부, 가드 모드 및 최소 ISI 지점 검출부, Pre-FFT FCFO 추정부, Post-FFT FCFO 추정부, Post-FFT ICFO 추정부, 최소 ISI 지점 검출부, TPS 검출부, SP 검출부, SFO 추정부, 및 채널 추정부 등을 예를 들었지만, 새로운 서비스를 통해 다른 기능의 검출부나 추정부가 추가되는 경우에는 메모리 사이즈가 달라질 수 있음은 물론이다.
도 8은 본 발명의 또 다른 실시예에 따른 통합 통신 서비스 모드 검출방법의 과정을 보여주는 흐름도이다. 한편, 설명의 편의를 위해서 도 1 ~ 6을 인용한다.
도 8을 참조하면, 본 실시예의 통합 모드 검출방법은 먼저, RF 튜너(2000)에서 수신된 신호를 기저대역 주파수(IF) 신호로 변환한다(S100). 이때, RF 튜너(2000)는 호스트(5000)를 통해 중심 주파수가 거의 0GHz되도록 RF 튜너(2000) 내의 PLL 값이 조정된다. 다음, AGC부(3000)에서 RSSI을 확인하여, 통신 서비스 유무를 확인한다(S200). 상기 AGC부에서 통신 서비스의 존재가 확인된 경우, 통신 서비스 모드 검출부(1000)에서 어느 방식의 통신 서비스 모드 신호인지를 확인하여 해당 통신 서비스 모드 신호를 검출한다(S300).
해당 통신 서비스 모드 신호 검출 단계(S300)는 대역폭 검출부(100)에서 수신된 신호의 대역폭을 검출하고, 호스트(5000)에서 수신된 상기 신호가 DS-UWB 방식, CDMA 방식, 또는 OFDM 방식인지를 판단하며, FFT 모드 검출부(200) 및 가드 모드 검출부(300)에서 실제적인 신호에 대한 모드를 검출하는 식으로 이루어진다.
한편, 대역폭 검출방법이나 FFT 모드 및 가드 모드 검출 방법에 대해서는 도 2 ~ 6에서 상세히 설명하였으므로 여기에서는 생략한다.
다음, 채널 복호부에서 검출된 신호에 대하여 복호를 수행한다(S400). 이러 한 복호 수행으로는 비터비 복호 및 리드 솔로몬 복호 등을 들 수 있다.
지금까지, 본 발명을 도면에 표시된 실시예를 참고로 설명하였으나 이는 예시적인 것에 불과하며, 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다. 따라서 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의해 정해져야 할 것이다.
도 1은 본 발명의 일 실시예에 따른 통합 모드 검출기에 대한 블럭도이다.
도 2는 도 1의 대역폭 검출부를 좀더 상세하게 보여주는 블럭도이다.
도 3은 도 2의 대역폭 검출부가 대역폭을 검출하는 방법을 보여주는 도면이다.
도 4는 도 1의 FFT 모드 검출부를 좀더 상세하게 보여주는 블럭도이다.
도 5는 도 1의 가드 모드 검출부를 좀더 상세하게 보여주는 블럭도이다.
도 6은 도 5의 가드 모드 검출부가 가드 모드를 검출하는 방법을 보여주는 도면이다.
도 7은 본 발명의 통합 모드 검출기의 메모리 구조를 보여주는 블럭도이다.
도 8은 본 발명의 또 다른 실시예에 따른 통합 모드 검출방법의 과정을 보여주는 흐름도이다.

Claims (34)

  1. 수신된 신호를 기저대역 주파수(IF) 신호로 변환하는 RF 튜너;
    상기 RF 튜너에 연결되어 RSSI(Received Signal Strength Indication)을 확인하여, 통신 서비스 유무를 확인하는 AGC(Automatic Gain Control)부;
    상기 AGC부에서 통신 서비스의 존재가 확인된 경우 어느 방식의 통신 서비스 모드 신호인지를 확인하여 해당 통신 서비스 모드 신호를 검출하는 통신 서비스 모드 검출부; 및
    검출된 신호에 대하여 복호를 수행하는 채널 복호부;를 포함하는 통합 모드 검출기.
  2. 제1 항에 있어서,
    상기 통신 서비스 모드 검출부는,
    수신된 신호의 대역폭을 검출하는 대역폭 검출부;
    수신된 상기 신호에 대하여 FFT 모드를 검출하는 FFT 모드 검출부; 및
    상기 FFT 모드 검출부에 연결되어 가드 모드를 검출하는 가드 모드 검출부;를 포함하는 것을 특징으로 하는 통합 모드 검출기.
  3. 제2 항에 있어서,
    상기 대역폭 검출부는 FFT가 수행된 신호에 대하여 미끄럼 평균기(Sliding Mean)의 출력을 누적하여 대역폭을 검출하여 신호 방식을 판단하는 것을 특징으로 하는 통합 모드 검출기.
  4. 제2 항에 있어서,
    상기 대역폭 검출부는 FFT 출력 신호에 대한 절대치를 구하는 절대치 계산부; 상기 절대치 계산부의 출력신호의 세기(amplitude)를 평균하는 미끄럼 평균기(Sliding Mean), 상기 미끄럼 평균기의 출력을 누적하는 FFT 길이 누산부 및 상기 FFT 길이 누산부의 결과를 통해 대역폭을 검출하는 대역폭 모드 검출부를 포함하는 것을 특징으로 통합 모드 검출기.
  5. 제2 항에 있어서,
    상기 FFT 모드 검출부는 직렬 연결된 기억 장치들(메모리)을 통해서 심벌 크기에 따른 FFT 모드를 검출하는 것을 특징으로 하는 통합 모드 검출기.
  6. 제5 항에 있어서,
    상기 FFT 모드 검출부는 상기 기억장치들에 저장된 심벌들에 켤레 복소수 곱하여 누적한 후, 최대값을 검출하여 상기 심벌크기에 따른 FFT 모드를 검출하는 것을 특징으로 하는 통합 모드 검출기.
  7. 제2 항에 있어서,
    상기 가드 모드 검출부는 병렬 연결된 기억장치(메모리)를 통해서 가드 심벌크기에 따른 가드 모드를 검출하는 것을 특징으로 하는 통합 모드 검출기.
  8. 제7 항에 있어서,
    상기 가드 모드 검출부는 먼저 STO(Symbol Timing Offset)을 설정하고, 입력된 심벌들의 길이가 일정하다고 가정한 후, 상기 기억장치의 메모리 크기를 가지고 상기 STO 부분에서 합산한 후, 최대값을 검출하여 상기 심벌크기에 따른 가드 모드를 검출하는 것을 특징으로 하는 통합 모드 검출기.
  9. 제1 항에 있어서,
    상기 통합 모드 검출기는 송신 신호를 전송을 위한 송신부를 포함하는 것을 특징으로 하는 통합 모드 검출기.
  10. 제9 항에 있어서,
    상기 송신부는
    상기 송신 신호의 변조를 위한 채널 변조부; 및
    상기 채널 변조부에서 변조된 신호를 OFDM 방식으로 전송하기 위하여, OFDM 방식의 신호 변조를 위한 OFDM 생성부 및 클록 신호를 위한 펄스 생성부를 구비한 OFDM부;를 포함하는 것을 특징으로 하는 통합 모드 검출기.
  11. 제1 항에 있어서,
    상기 통합 모드 검출기는 수신된 신호들을 검출하기 하기 위한 다수의 검출부 및 추정부를 포함하며,
    다수의 상기 검출부 및 추정부는 하나의 메모리를 공유하고 각 검출부 또는 추정부는 상기 메모리의 일부를 요구되는 기억장치로 사용하는 것을 특징으로 하는 통합 모드 검출기.
  12. 제11 항에 있어서,
    다수의 상기 검출부 및 추정부는,
    BW 검출부, FFT 모드 검출부, 가드 모드 및 최소 ISI 지점 검출부, Pre-FFT FCFO 추정부, Post-FFT FCFO 추정부, Post-FFT ICFO 추정부, 최소 ISI 지점 검출부, TPS 검출부, SP 검출부, SFO 추정부, 및 채널 추정부 중에서 적어도 하나를 포함하는 것을 특징으로 하는 통합 모드 검출기.
  13. 직렬로 연결되고 FFT 출력 신호를 저장하는 적어도 2개 기억장치;
    상기 기억장치에 대응되는 개수를 가지고 상기 FFT 출력 신호와 상기 기억장치에 저장된 출력신호를 켤레 복소수 곱하는 켤레 복소수 곱셈부;
    상기 켤레 복소수 곱셈부 각각에 연결되어 상기 켤레 복소수 곱셈부의 출력을 각각 누적하는 누산부;
    상기 누산부의 출력의 최대값을 검출하는 최대값 검출부;를 포함하고,
    상기 FFT 출력 신호의 심벌 크기에 따라 FFT 모드를 검출하는 FFT 모드 검출기.
  14. 제13 항에 있어서,
    상기 기억장치의 메모리를 모두 합친 최대 메모리는 상기 FFT 신호로서 입력될 수 있는 최대 심벌 크기보다 크거나 같은 것을 특징으로 하는 FFT 모드 검출기.
  15. 제13 항에 있어서,
    상기 기억장치는 4개이고, 각각이 2048비트의 메모리 크기를 갖는 것을 특징으로 하는 FFT 모드 검출기.
  16. 제15 항에 있어서,
    상기 FFT 출력 신호는 심벌의 크기에 따라 대응되는 개수의 상기 기억장치에 저장되고,
    상기 켤레 복소수 곱셈부의 제1 곱셈부는 1개의 기억장치에 저장된 상기 FFT 출력 신호를, 제2 곱셈부는 2개의 기억장치에 저장된 상기 FFT 출력 신호를, 제3 곱셈부는 3개의 기억장치에 저장된 상기 FFT 출력 신호를, 그리고 제4 곱셈부는 4개의 기억장치에 저장된 상기 FFT 출력 신호를 켤레 복소수 곱셈하는 것을 특징으로 하는 FFT 모드 검출기.
  17. 제13 항에 있어서,
    상기 FFT 모드 검출기는 상기 누산부 각각에 연결되어 상기 누산부의 출력의 절대치를 각각 구하는 절대치 계산부를 포함하고,
    상기 최대값 검출부는 상기 절대치 계산부들의 결과들 중 최대치를 검출하여 상기 FFT 출력 신호의 심벌 크기에 따른 FFT 모드를 검출하는 것을 특징으로 하는 FFT 모드 검출기.
  18. 제13 항에 있어서,
    상기 켤레 복소수 곱셈부의 결과값은 가드 모드 검출을 위한 가드 모드 검출부에 입력되는 것을 특징으로 하는 FFT 모드 검출기.
  19. 병렬로 연결되고, 적어도 2개의 입력된 제1 신호를 각각 저장하는 적어도 2개의 제1 기억장치;
    상기 기억장치 각각에 연결되고, 다음 입력되는 제1 신호와 상기 기억장치 내의 저장된 제2 신호를 합산기를 통해 슬라이딩 평균하여 절대치를 구하는 절대치 계산부;
    상기 절대치 계산부 각각에 연결되고, 상기 절대치 값을 누적하기 위하여 상기 절대치 계산부의 출력을 저장하는 제2 기억장치; 및
    상기 제2 기억장치에 저장된 신호들이 누적되어 출력된 신호들에 대한 최대값을 검출하는 최대값 검출부;를 포함하고,
    FFT 출력 신호의 가드 심볼의 크기에 따른 가드 모드를 검출하는 가드 모드 검출기.
  20. 제19 항에 있어서,
    상기 제1 신호는 직렬연결된 기억장치를 이용하여 FFT 모드를 검출하는 FFT 모드 검출기 내에 포함된 적어도 2개의 켤레 복소수 곱셈부로부터 각각 출력된 신호인 것을 특징으로 하는 가드 모드 검출기.
  21. 제19 항에 있어서,
    상기 제1 기억장치와 상기 절대치 계산부 사이에는 상기 제1 및 제2 신호를 슬라이딩 평균하기 위한 제1 합산기가 연결되고,
    상기 절대치 계산부 및 제2 기억장치 사이에는 상기 제2 기억장치로 저장되는 신호를 누적하기 위한 제2 합산기가 연결된 것을 특징으로 하는 가드 모드 검출기.
  22. 제19 항에 있어서,
    상기 최대값 검출부는 상기 누적된 출력 신호들에 대한 STO(Symbol Timing Offset)을 추정하는 STO 추정장치를 포함하는 것을 특징으로 하는 가드 모드 검출기.
  23. 제19 항에 있어서,
    상기 제1 기억장치는 4개이고,
    상기 4개의 제1 기억장치 각각은 8k(k는 자연수)의 비트 길이에 대응하는 메모리 크기를 갖는 것을 특징으로 하는 가드 모드 검출기.
  24. 제23 항에 있어서,
    상기 제2 기억장치 각각은 제1 기억장치 각각에 대응하여 각각 제1 기억장치의 메모리 크기 + 8z 비트(z는 자연수)의 메모리 크기를 갖는 것을 특징으로 하는 가드 모드 검출기.
  25. 제19 항에 있어서,
    상기 가드 모드 검출기는 먼저 STO(Symbol Timing Offset)을 설정하고, 입력된 심벌들의 길이가 일정하다고 가정한 후, 상기 제1 기억장치의 메모리 크기를 가지고 상기 STO 부분에서 합산한 후, 최대값을 검출하여 상기 가드 심벌 크기에 따른 가드 모드를 검출하는 것을 특징으로 하는 가드 모드 검출기.
  26. 통합 모드 검출기 내에 포함된 각 추정부 및 검출부가 이용하는 메모리 구조에 있어서,
    다수의 상기 검출부 및 추정부가 하나의 상기 메모리를 공유하고, 각 검출부 또는 각 추정부가 각각 상기 메모리의 일부를 기억장치로 사용하는 것을 특징으로 하는 통합 모드 검출기의 메모리 공유 구조.
  27. 제26 항에 있어서,
    상기 추정부 및 검출부는,
    BW 검출부, FFT 모드 검출부, 가드 모드 및 최소 ISI 지점 검출부, Pre-FFT FCFO 추정부, Post-FFT FCFO 추정부, Post-FFT ICFO 추정부, 최소 ISI 지점 검출부, TPS 검출부, SP 검출부, SFO 추정부, 및 채널 추정부 중에서 적어도 하나를 포함하는 것을 특징으로 하는 통합 모드 검출기의 메모리 공유 구조.
  28. 제27 항에 있어서,
    상기 FFT 모드 검출부는 기억장치들을 이용하며,
    상기 가드 모드 및 최소 ISI 지점 검출부는 상기 FFT 모드 검출부의 상기 기억장치들과 가드 모드 및 ISI 지점 검출은 위한 각각의 기억장치들을 이용하는 것을 특징으로 하는 통합 모드 검출기의 메모리 공유 구조.
  29. RF 튜너에서 수신된 신호를 기저대역 주파수(IF) 신호로 변환하는 단계;
    RF 튜너에 연결된 AGC(Automatic Gain Control)부에서 RSSI(Received Signal Strength Indication)을 확인하여, 통신 서비스 유무를 확인하는 단계;
    통신 서비스 모드 검출부에서 상기 AGC부에서 통신 서비스의 존재가 확인된 경우 어느 방식의 통신 서비스 모드 신호인지를 확인하여 해당 통신 서비스 모드 신호를 검출하는 단계; 및
    채널 복호부에서 검출된 신호에 대하여 복호를 수행하는 단계;를 포함하는 통합 모드 검출방법.
  30. 제29 항에 있어서,
    상기 통신 서비스 모드 신호 검출 단계는,
    대역폭 검출부에서 수신된 신호의 대역폭을 검출하는 단계;
    호스트에서 수신된 상기 신호가 DS-UWB 방식, CDMA 방식, 또는 OFDM 방식인지를 판단하는 단계; 및
    FFT 및 가드 검출부에서 수신된 상기 신호에 대하여 FFT 모드 및 가드 모드를 검출하는 단계;를 포함하는 것을 특징으로 하는 통합 모드 검출방법.
  31. 제30 항에 있어서,
    상기 대역폭 검출부는 FFT가 수행된 신호에 대하여 미끄럼 평균기(Sliding Mean)의 출력을 누적하여 대역폭을 검출하는 것을 특징으로 하는 통합 모드 검출방법.
  32. 제30 항에 있어서,
    상기 FFT 및 가드 검출부의 FFT 모드 검출부는 직렬연결된 기억장치들(메모리)을 이용하여 심벌크기에 따른 FFT 모드를 검출하는 것을 특징으로 하는 통합 모 드 검출방법.
  33. 제30 항에 있어서,
    상기 FFT 및 가드 검출부의 모드 검출부는 병렬연결된 기억장치(메모리)를 이용하여 가드 심벌크기에 따른 가드 모드를 검출하는 것을 특징으로 하는 통합 모드 검출방법.
  34. 제33 항에 있어서,
    상기 가드 모드 검출부는 먼저 STO(Symbol Timing Offset)을 설정하고, 입력된 심벌들의 길이가 일정하다고 가정한 후, 상기 기억장치의 메모리 크기를 가지고 상기 STO 부분에서 합산한 후, 최대값을 검출하여 상기 심벌크기에 따른 가드 모드를 검출하는 것을 특징으로 하는 통합 모드 검출방법.
KR1020080036742A 2008-04-21 2008-04-21 통합 모드 검출 장치, 그 검출 장치의 fft-모드검출장치, 가드-모드 검출장치 및 메모리 공유 구조 및통합 모드 검출방법 KR101098759B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020080036742A KR101098759B1 (ko) 2008-04-21 2008-04-21 통합 모드 검출 장치, 그 검출 장치의 fft-모드검출장치, 가드-모드 검출장치 및 메모리 공유 구조 및통합 모드 검출방법
US12/427,678 US8320506B2 (en) 2008-04-21 2009-04-21 Universal blind mode detector, guard mode detector of the universal blind mode detector, and method of detecting universal blind mode

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080036742A KR101098759B1 (ko) 2008-04-21 2008-04-21 통합 모드 검출 장치, 그 검출 장치의 fft-모드검출장치, 가드-모드 검출장치 및 메모리 공유 구조 및통합 모드 검출방법

Publications (2)

Publication Number Publication Date
KR20090111132A true KR20090111132A (ko) 2009-10-26
KR101098759B1 KR101098759B1 (ko) 2011-12-26

Family

ID=41201073

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080036742A KR101098759B1 (ko) 2008-04-21 2008-04-21 통합 모드 검출 장치, 그 검출 장치의 fft-모드검출장치, 가드-모드 검출장치 및 메모리 공유 구조 및통합 모드 검출방법

Country Status (2)

Country Link
US (1) US8320506B2 (ko)
KR (1) KR101098759B1 (ko)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8189621B2 (en) 2006-05-12 2012-05-29 Microsoft Corporation Stack signaling to application with lack of requested bandwidth
US8144793B2 (en) 2006-12-12 2012-03-27 Microsoft Corporation Cognitive multi-user OFDMA
US7929623B2 (en) 2007-03-30 2011-04-19 Microsoft Corporation FEC in cognitive multi-user OFDMA
US7970085B2 (en) 2007-05-08 2011-06-28 Microsoft Corporation OFDM transmission and reception for non-OFDMA signals
US8374130B2 (en) 2008-01-25 2013-02-12 Microsoft Corporation Orthogonal frequency division multiple access with carrier sense
US8855087B2 (en) 2008-12-18 2014-10-07 Microsoft Corporation Wireless access point supporting control by multiple applications
KR101455841B1 (ko) * 2010-11-08 2014-11-03 한국전자통신연구원 Ofdm시스템 주파수 센싱 방법 및 장치
US9083596B1 (en) * 2013-11-26 2015-07-14 The United States Of America As Represented By The Secretary Of The Navy Non-data-aided joint time and frequency offset estimation method for OFDM systems using channel order based regression
US9954714B2 (en) * 2016-04-29 2018-04-24 The Boeing Company System and method for blindly acquiring frequency hopped spread spectrum signals
TWI605690B (zh) * 2016-09-06 2017-11-11 晨星半導體股份有限公司 處理符元率估測及干擾的裝置及方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7787572B2 (en) * 2005-04-07 2010-08-31 Rambus Inc. Advanced signal processors for interference cancellation in baseband receivers
US7386063B1 (en) * 2003-10-31 2008-06-10 Atheros Communications, Inc. Voting block for identifying WLAN signal modulation type
KR20060016053A (ko) * 2004-08-16 2006-02-21 삼성전자주식회사 무선 통신 시스템에서 프리앰블 송수신 장치 및 방법
US20070155344A1 (en) * 2005-12-29 2007-07-05 Motorola, Inc. Wireless multimode co-band receiver device and method employing receiver bypass control
JP4674190B2 (ja) * 2006-07-13 2011-04-20 Okiセミコンダクタ株式会社 マルチモード受信回路
JP4641021B2 (ja) * 2006-11-16 2011-03-02 株式会社日立メディアエレクトロニクス マルチバンド無線機及び半導体集積回路
ES2379625T3 (es) * 2007-09-28 2012-04-30 Lg Electronics Inc. Aparato y método para transmitir y recibir una señal

Also Published As

Publication number Publication date
KR101098759B1 (ko) 2011-12-26
US8320506B2 (en) 2012-11-27
US20090262849A1 (en) 2009-10-22

Similar Documents

Publication Publication Date Title
KR101098759B1 (ko) 통합 모드 검출 장치, 그 검출 장치의 fft-모드검출장치, 가드-모드 검출장치 및 메모리 공유 구조 및통합 모드 검출방법
JP4000057B2 (ja) Ofdm通信装置
JP4900447B2 (ja) 送信装置及び送信方法
US7236554B2 (en) Timing estimation in an OFDM receiver
US9077600B2 (en) OFDM-CDMA equipment and method
US20090190675A1 (en) Synchronization in a broadcast ofdm system using time division multiplexed pilots
US8625684B2 (en) Apparatus and method for estimating symbol timing offset in a wireless communication system
WO2007123340A2 (en) Method and apparatus for inserting guard interval in a mobile communication system
EP1661274A2 (en) Synchronization in a broadcast ofdm system using time division multiplexed pilots
US7319660B2 (en) Device and method for symbol frame synchronization of OFDM transmitter and receiver
US7286606B2 (en) System and method for channelization recognition in a wideband communication system
US8724447B2 (en) Timing estimation in an OFDM receiver
WO2009151846A2 (en) Methods and systems for initial fch processing
WO2009142962A1 (en) Methods and systems for effective channel estimation in ofdm systems
WO2009059250A2 (en) Synchronization in a broadcast ofdm system using time division multiplexed pilots
JP2003283441A (ja) 信号伝送システム、送信装置及び受信装置
KR101275693B1 (ko) 무선 통신 시스템에서 블라인드 기반 주파수 오프셋 추정 방법 및 장치
US8411800B2 (en) TPS decoder for DVB-T television system and receiver using the same
KR100871870B1 (ko) Ofdm 시스템을 위한 ola 장치 및 기법
KR101275692B1 (ko) 무선 통신 시스템에서 훈련 심볼 기반의 주파수 오프셋 추정 방법 및 장치
CN1946072B (zh) 具二位阶差分式振幅位移调制解调之通讯系统
TW201320665A (zh) 用於分散式多傳單收架構之載波間干擾自我消除之正交分頻多工系統
Lei Frequency synchronization methods for digital broadband receivers.
Lu et al. A layered modulation OFDM scheme using differential symbols as pilots

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee