KR20090007132A - 멀티 프로토콜 신호를 인터페이스하는 광트랜스폰더 및멀티 프로토콜 신호를 인터페이스하는 방법 - Google Patents

멀티 프로토콜 신호를 인터페이스하는 광트랜스폰더 및멀티 프로토콜 신호를 인터페이스하는 방법 Download PDF

Info

Publication number
KR20090007132A
KR20090007132A KR1020070070798A KR20070070798A KR20090007132A KR 20090007132 A KR20090007132 A KR 20090007132A KR 1020070070798 A KR1020070070798 A KR 1020070070798A KR 20070070798 A KR20070070798 A KR 20070070798A KR 20090007132 A KR20090007132 A KR 20090007132A
Authority
KR
South Korea
Prior art keywords
signal
clock
sdh
input signal
oth
Prior art date
Application number
KR1020070070798A
Other languages
English (en)
Other versions
KR100899815B1 (ko
Inventor
이준기
이정찬
김광준
Original Assignee
한국전자통신연구원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한국전자통신연구원 filed Critical 한국전자통신연구원
Priority to KR1020070070798A priority Critical patent/KR100899815B1/ko
Priority to US12/171,586 priority patent/US20090016719A1/en
Publication of KR20090007132A publication Critical patent/KR20090007132A/ko
Application granted granted Critical
Publication of KR100899815B1 publication Critical patent/KR100899815B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B10/00Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
    • H04B10/27Arrangements for networking
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0685Clock or time synchronisation in a node; Intranode synchronisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B10/00Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
    • H04B10/25Arrangements specific to fibre transmission
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B10/00Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
    • H04B10/25Arrangements specific to fibre transmission
    • H04B10/2581Multimode transmission
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/16Time-division multiplex systems in which the time allocation to individual channels within a transmission cycle is variable, e.g. to accommodate varying complexity of signals, to vary number of channels transmitted
    • H04J3/1605Fixed allocated frame structures
    • H04J3/1611Synchronous digital hierarchy [SDH] or SONET
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/16Time-division multiplex systems in which the time allocation to individual channels within a transmission cycle is variable, e.g. to accommodate varying complexity of signals, to vary number of channels transmitted
    • H04J3/1605Fixed allocated frame structures
    • H04J3/1652Optical Transport Network [OTN]

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Computing Systems (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Optical Communication System (AREA)

Abstract

멀티 프로토콜 신호를 인터페이스하는 광트랜스폰더 및 멀티 프로토콜 신호를 인터페이스하는 방법이 개시된다. 이 광트랜스폰더는 입력 신호를 광/전 및 다중화/역다중화하는 광트랜시버; 수신 경로 상의 클럭을 생성하는 수신 클럭 생성부; 송신 경로 상의 클럭을 생성하는 송신 클럭 생성부; 상기 입력 신호가 OTH 신호라면, 상기 OTH 신호를 처리하는 OTH 프레이머; 상기 입력 신호가 SDH/SONET 신호 또는 GbE 신호라면, 상기 SDH/SONET 신호 또는 상기 GbE 신호를 처리하는 SDH/SONET 프레이머; 및 상기 입력 신호의 종류에 따라, 상기 광트랜시버, 상기 수신 클럭 생성부, 상기 송신 클럭 생성부, 상기 OTH 프레이머 및 상기 SDH/SONET 프레이머의 동작을 제어하는 제어부를 포함하는 것을 특징으로 한다. 따라서, 본 발명에 따르면, 하나의 광트랜스폰더에서 여러 종류의 프로토콜 신호를 수용할 수 있게 함으로써, 한 장치에서 접속되는 신호의 종류에 따라 서로 다른 광트랜스폰더를 개별적으로 구비해야 하는 불편함을 방지하도록 한다.

Description

멀티 프로토콜 신호를 인터페이스하는 광트랜스폰더 및 멀티 프로토콜 신호를 인터페이스하는 방법{Optical transponder for interfacing a multi protocol signal, and method for interfacing the multi protocol signal}
본 발명은 WDM(Wavelength Division Multiplexing) 전송장치 및 SDH(Synchronous Digital Hierarchy)/SONET(Synchronous Optical Network) 장치 등에서 SDH/SONET 신호, GbE(Gigabit Ethernet) 신호, SAN(Storage Area Network) 신호 등의 종속 신호를 수용하는 광 트랜스폰더에 관한 것으로, 특히 SDH/SONET 신호, OTH 신호, GbE 신호 등의 다양한 프로토콜의 신호를 수용 가능한 광 트랜스폰더(optical transponder)에 관한 것이다.
본 발명은 정보통신부의 IT신성장동력핵심기술개발사업의 일환으로 수행한 연구로부터 도출된 것이다[과제관리번호:2006-S-059-01 과제명:ASON 기반의 메트로 광회선 분배 기술개발].
광 트랜스폰더(optical transponder)는 WDM 전송 장치 및 SDH/SONET 장치와 외부 종속망(client network)을 서로 연결시키는 역할을 수행한다. 이제까지 광 트랜스폰더는 주로 STM-16/OC-48, STM-64/OC-192 등의 SDH/SONET 신호를 수용하도록 개발되었으나, 근래에 들어 데이터 통신 트래픽의 폭발적인 증가로 인하여 GbE, FC(Fiber Channel), ESCON(Enterprise Systems CONnectivity) 등 다양한 다른 종속 신호의 접속 규격에 대한 요구 즉, 멀티 프로토콜 신호에 대한 처리 요구가 증가하게 되었다. 또한 WDM 전송장치의 광 채널의 속도가 2.5 Gb/s 에서 10 Gb/s로 증가함에 따라 4개의 STM-16/OC-48 신호를 다중화하거나, 다수의 GbE 신호를 10 Gb/s OTN(OTU2) 신호로 다중화하여 전송함으로써 WDM 전송장치의 광 채널 운용의 효율성을 제고하려는 방향으로 발전되고 있다. 따라서 이러한 방향에 부응하기 위한 광 트랜스폰더의 필요성이 요구되고 있다. 현재까지 상용화된 광 트랜스폰더는 GbE 신호를 8채널까지 수용하여 OTU2(Optical channel Transport Unit 2) 신호로 다중화하여 전송하는 방식이 그 주종을 이루고 있고 아울러 상용화 되었다.
도 1은 종래의 광트랜스폰더(100)의 블록도를 도시한 것이다. 도 1의 경우는 10 Gb/s SDH/SONET (STM-64/OC-192) 신호가 접속되는 경우로, STM-64/OC-192 광신호가 광트랜시버(110)의 광/전 변환부(112)에서 광/전 변환되고, 다중화/역다중화부(114)에서 16개의 622[Mb/s] 신호로 변환된 후, SDH/SONET 프레이머(120)로 입력된다. SDH/SONET 프레이머(120)에서는 STM-64/OC-192 프로토콜에 대한 신호 처리가 이루어지며, 4개의 2.5[Gb/s] 신호로 변환된 후, 출력된다. 반대 경로(path)의 경우에는 상기 과정의 역 과정을 통해 STM-64/OC-192 광신호가 출력된다. 이때 일반적인 경우, 송신(TX) 경로 과정에서는 622 [MHz]의 클럭이 필요하며, 이 클럭은 시스템 클럭 생성부(130)에서 생성되어 SDH/SONET 프레이머(120) 및 다중화/역다중화부(114)에 제공된다. 수신(RX) 경로 과정에서는 155.52[MHz]의 클럭이 필요하며, 이 클럭은 수정 발진기(crystal oscillator(X0), 140)에서 생성되어 다중화/역다중화부(114)에 제공된다.
과거의 광전송 망은 SDH/SONET 계위의 신호를 기반으로 이루어져 있었으나 현재의 광전송 망의 경우에는 OTH 계위 기반의 WDM (Wavelength Division Multiplexing) 또는 ROAD (Reconfigurable Optical Add Drop) 장치와 SDH/SONET 계위 기반의 SDH/SONET 장치가 상호 보완적으로 구성되어 있다. 또한, 근래에 들어 데이터 통신 트래픽의 폭발적인 증가로 인하여 기가비트 이더넷 (Gigabit Ethernet) 신호 수용이 필수적인 요소가 되었다. 이러한 다양한 신호들이 광전송 망을 통하여 전달되고 있기 때문에 광전송 장치들은 다양한 신호를 접속해야 할 필요성이 점점 커지고 있다.
그런데, 이러한 다양한 프로토콜 신호들에 대해 각각의 광트랜스폰더가 요구됨에 따라, 제조자 입장에서는 이들 신호에 대응하여 일일이 광트랜스폰더를 제작해야 하는 번거로움이 있고, 통신 사업자 측면에서도 다양한 광트랜스폰더를 관리해야 하는 문제점이 있다.
광전송 망에서 전달되는 신호의 종류가 다양화되고 있고, 망의 구성을 가능한 단순화 하려고 하기 때문에 여러 장비들 간에 기능이 통합될 가능성이 높아지고 있다. 따라서, 하나의 광트랜스폰더에서 여러 종류의 프로토콜 신호를 수용할 수 있다면, 장치의 구성이 단순화 될 수 있을 뿐만이 아니고 망의 요구에 따라 유연한 시스템이 될 수 있으며 생산관리 측면에서 비용을 감소시킬 수 있을 것이다. 이를 위해, 본 발명이 이루고자 하는 기술적 과제는 STM-64/OC-192 신호, OTU2 신호, 10GbE 신호 등을 모두 인퍼페이스할 수 있는 광트랜스폰더 및 프로토콜 신호의 종류를 인식하여 자동으로 하드웨어를 재구성하여 신호를 인터페이스 방법을 제공하는데 있다.
상기의 과제를 이루기 위해, 본 발명에 의한 멀티 프로토콜 신호를 인터페이스하는 광트랜스폰더는 입력 신호를 광/전 및 다중화/역다중화하는 광트랜시버; 수신 경로 상의 클럭을 생성하는 수신 클럭 생성부; 송신 경로 상의 클럭을 생성하는 송신 클럭 생성부; 상기 입력 신호가 OTH 신호라면, 상기 OTH 신호를 처리하는 OTH 프레이머; 상기 입력 신호가 SDH/SONET 신호 또는 GbE 신호라면, 상기 SDH/SONET 신호 또는 상기 GbE 신호를 처리하는 SDH/SONET 프레이머; 및 상기 입력 신호의 종류에 따라, 상기 광트랜시버, 상기 수신 클럭 생성부, 상기 송신 클럭 생성부, 상기 OTH 프레이머 및 상기 SDH/SONET 프레이머의 동작을 제어하는 제어부를 포함하는 것을 특징으로 한다.
바람직하게는, 수신 클럭 생성부는, 상기 입력 신호의 종류별로 대응하는 클럭 신호를 출력하는 제1 내지 제K(여기서, K는 1보다 큰 양의 정수) 수정 발진부; 상기 제어부의 제어에 따라, 상기 제1 내지 제K 수정 발진부 중 어느 하나를 선택하는 제1 선택부; 상기 입력 신호에서 재생된 클럭을 기준으로 상기 OTH 프레이머 및 상기 SDH/SONET 프레이머에 제공되는 클럭 신호의 주파수 조정을 제어하는 제1 주파수 조정 제어부; 상기 제1 주파수 조정 제어부의 제어에 따라, 상기 입력 신호의 종류별로 주파수가 조정된 클럭 신호를 출력하는 제1 내지 제K 주파수 조정 발진부; 및 상기 제어부의 제어에 따라, 상기 제1 내지 제K 주파수 조정 발진부 중 상기 입력 신호에 대응하는 클럭 신호를 출력하는 주파수 조정 발진부를 선택하는 제2 선택부를 포함하는 것을 특징으로 한다.
바람직하게는, 상기 광트랜시버는, 상기 입력 신호를 광/전 변환하는 광/전 변환부; 광/전 변환된 신호를 다중화/역다중화하는 다중화/역다중화부; 및 상기 제1 선택부에 의해 선택된 수정 발진부에서 출력되는 클럭 신호와 상기 입력 신호에서 재생되는 클럭신호가 일치하는지 비교하는 클럭 신호 비교부를 포함하고, 상기 클럭 신호 비교부는 상기 클럭 신호의 비교 결과를 상기 제어부로 출력하는 것을 특징으로 한다.
바람직하게는, 상기 제어부는, 상기 클럭 신호 비교부의 비교 결과에 따라, 상기 OTH 프레이머 및 상기 SDH/SONET 프레이머 중 어느 하나가 동작하도록 제어하는 것을 특징으로 한다.
바람직하게는, 상기 제어부는, 상기 입력 신호가 상기 SDH/SONET 신호 또는 GbE 신호라면, 상기 OTH 프레이머가 바이패스되도록 제어하는 것을 특징으로 한다.
바람직하게는, 상기 광트랜시버는, MSA 트랜시버, XFP 트랜시버 및 SERDES 트랜시버 중 어느 하나를 사용하는 것을 특징으로 한다.
바람직하게는, 상기 SDH/SONET 프레이머는, 상기 입력 신호가 상기 GbE 신호라면, 상기 GbE 신호를 상기 SDH/SONET 신호로 매핑하는 것을 특징으로 한다.
바람직하게는, 송신 클럭 생성부는, 상기 입력 신호의 종류별로 대응하는 클럭 신호를 출력하는 제K(여기서, K는 1보다 큰 양의 정수)+1 내지 제2K 수정 발진부; 상기 제어부의 제어에 따라, 상기 제K+1 내지 제2K 수정 발진부 중 어느 하나를 선택하는 제3 선택부; 시스템 클럭을 기준으로 상기 OTH 프레이머 및 상기 광트랜시버에 제공되는 클럭 신호의 주파수 조정을 제어하는 제2 주파수 조정 제어부; 상기 제2 주파수 조정 제어부의 제어에 따라, 상기 입력 신호의 종류별로 주파수가 조정된 클럭 신호를 출력하는 제K+1 내지 제2K 주파수 조정 발진부; 및 상기 제어부의 제어에 따라, 상기 제K+1 내지 제2K 주파수 조정 발진부 중 상기 입력 신호에 대응하는 클럭 신호를 출력하는 주파수 조정 발진부를 선택하는 제4 선택부를 포함하는 것을 특징으로 한다.
바람직하게는, 상기 멀티 프로토콜 신호를 인터페이스하는 광트랜스폰더는, 10 [Gb/s] 급의 멀티 프로토콜 신호, 2.5 [Gb/s] 급의 멀티 프로토콜 신호 및 40 [Gb/s] 급의 멀티 프로토콜 신호 중 어느 하나의 멀티 프로토콜 신호를 인터페이스 하는 것을 특징으로 한다.
상기의 다른 과제를 이루기 위해, 본 발명에 의한 멀티 프로토콜 신호를 인터페이스하는 방법은 입력 신호의 종류를 검출하는 단계, 상기 입력 신호를 광/전 및 다중화/역다중화하는 단계; 및 상기 검출된 종류에 대응하는 클럭 신호를 생성하여, OTH 신호, SDH/SONET 신호 또는 GbE 신호를 처리하는 단계를 포함하는 것을 특징으로 한다.
바람직하게는, 상기 입력 신호의 종류를 검출하는 단계는, 상기 입력 신호의 종류별로 대응하는 클럭 신호들 중 어느 하나의 클럭 신호를 출력하는 단계; 상기 출력된 클럭 신호와 상기 입력 신호에서 재생되는 클럭 신호가 일치하는지 비교하는 단계; 상기 출력된 클럭 신호와 상기 입력 신호에서 재생되는 클럭 신호가 일치한다면, 상기 출력된 클럭 신호에 대한 정보로부터 상기 입력 신호의 종류를 검출하는 단계를 포함하고, 상기 출력된 클럭 신호와 상기 입력 신호에서 재생되는 클럭 신호가 일치하지 않는다면, 상기 과정을 반복하는 것을 특징으로 한다.
바람직하게는, 상기 OTH 신호, SDH/SONET 신호 또는 GbE 신호를 처리하는 단계는, 상기 입력 신호가 상기 SDH/SONET 신호 또는 상기 GbE 신호라면, 상기 OTH 신호를 처리하는 동작을 바이패스하는 것을 특징으로 한다.
바람직하게는, 상기 OTH 신호, SDH/SONET 신호 또는 GbE 신호를 처리하는 단계는, 상기 입력 신호가 상기 GbE 신호라면, 상기 GbE 신호를 상기 SDH/SONET 신호로 매핑하는 것을 특징으로 한다.
바람직하게는, 상기 멀티 프로토콜 신호를 인터페이스하는 방법은, 10 [Gb/s] 급의 멀티 프로토콜 신호, 2.5 [Gb/s] 급의 멀티 프로토콜 신호 및 40 [Gb/s] 급의 멀티 프로토콜 신호 중 어느 하나의 멀티 프로토콜 신호를 인터페이스 하는 것을 특징으로 한다.
본 발명에 의한 멀티 프로토콜 신호를 인터페이스하는 광트랜스폰더 및 멀티 프로토콜 신호를 인터페이스하는 방법은 하나의 광트랜스폰더에서 여러 종류의 프로토콜 신호를 수용할 수 있게 함으로써, 한 장치에서 접속되는 신호의 종류에 따 라 서로 다른 광트랜스폰더를 개별적으로 구비해야 하는 단점을 방지할 수 있다.
즉, 트랜트폰더 제조자 측면에서는 장치의 구성이 단순화되고 망의 요구에 따라 유연한 시스템을 구성할 수 있으며, 여러 종류의 광트랜스폰더 PCB를 생산, 관리하는 비용을 감소시킬 수 있다.
또한, 통신사업자 측면에서는 신호 접속에 대한 요구가 변화되어 광트랜스폰더를 교체해야 하는 경우에 광트랜스폰더를 추가 구매하는 것이 아니라, 동일한 광트랜스폰더를 재 사용할 수 있으므로 구매 비용을 감소할 수 있다.
이하, 본 발명에 의한 멀티 프로토콜 신호를 인터페이스하는 광트랜스폰더를 첨부된 도면을 참조하여 상세히 설명한다.
도 2는 본 발명에 따른 멀티 프로토콜 신호를 인터페이스하는 광트랜스폰더(200)를 설명하기 위한 블록도로서, 수신 클럭 생성부(RX, 210), 광트랜시버(220), OTH 프레이머(230), SDH/SONET 프레이머(240), 송신 클럭 생성부(TX, 250), 시스템 클럭 생성부(260) 및 제어부(270)로 구성된다.
수신 클럭 생성부(210)는 수신 경로 상의 클럭을 생성한다.
도 3은 도 2에 도시된 수신 클럭 생성부(210)를 설명하기 위한 블록도로서, 제1 내지 제K(여기서, K는 정수 3이다) 수정 발진부(300, 302, 304), 제1 선택부(310), 제1 주파수 조정 제어부(320), 제1 내지 제K(여기서, K는 정수 3이다) 주파수 조정 발진부(330, 332, 334), 제2 선택부(340)로 구성된다.
제1 내지 제3 수정 발진부(300, 302, 304)는 입력 신호의 종류별로 대응하는 클럭 신호를 출력한다. 예를 들어, 제1 수정 발진부(300)는 SDH/SONET 신호의 식별을 위한 클럭 신호를 발진하고, 제2 수정 발진부(302)는 OTH 신호의 식별을 위한 클럭 신호를 발진하고, 제3 수정 발진부(304)는 GbE 신호의 식별을 위한 클럭 신호를 발진한다.
제1 선택부(310)는 제어부(270)의 제어에 따라, 제1 내지 제3 수정 발진부(300, 302, 304) 중 어느 하나를 선택한다. 미리 설정된 값에 따라, 제어부(270)는 제1 내지 제3 수정 발진부(300, 302, 304) 중 특정의 클럭 발진을 위한 제1 선택 제어신호를 제1 선택부(310)로 출력한다. 제1 선택부(310)는 제1 내지 제3 수정 발진부(300, 302, 304) 중 제어부(270)에서 제공된 제1 선택 제어신호에 대응하는 어느 하나의 수정 발진부를 선택한다. 제1 선택부(310)에 의해 선택된 수정 발진부에서 해당 클럭 신호를 광트랜시버(220)로 출력한다.
제1 주파수 조정 제어부(320)는 입력 신호에서 재생된 클럭을 기준으로 OTH 프레이머(230) 및 SDH/SONET 프레이머(240)에 제공되는 클럭 신호의 주파수 조정을 제어하기 위한 신호를 제1 내지 제3 주파수 조정 발진부(330, 332, 334)로 출력한다. 제1 주파수 조정 제어부(320)는 PLL(Phase Locking Loop)을 사용한다. PLL 회로는 위상 검출 및 주파수 발진을 제어하는 구조로서 종래의 일반적인 기술내용에 해당하므로, 상세한 설명은 생략한다.
제1 내지 제3 주파수 조정 발진부(330, 332, 334)는 제1 주파수 조정 제어부(320)의 제어에 따라, 입력 신호의 종류별로 주파수가 조정된 클럭 신호를 출력한다. 예를 들어, 제1 주파수 조정 발진부(330)는 SDH/SONET 신호의 수신을 위한 클럭 신호를 주파수를 조정하여 발진하고, 제2 주파수 조정 발진부(332)는 OTH 신호의 수신을 위한 클럭 신호를 주파수를 조정하여 발진하고, 제3 주파수 조정 발진부(334)는 GbE 신호의 수신을 위한 클럭 신호를 주파수를 조정하여 발진한다.
제2 선택부(340)는 제어부(270)의 제어에 따라, 제1 내지 제K 주파수 조정 발진부(330, 332, 334) 중 입력 신호에 대응하는 클럭 신호의 출력을 위한 주파수 조정 발진부를 선택한다. 제어부(270)는 제1 내지 제3 주파수 조정 발진부(330, 332, 334) 중 입력 신호에 대응하는 클럭 발진을 위한 제2 선택 제어신호를 제2 선택부(340)로 출력한다. 제2 선택부(340)는 제1 내지 제3 주파수 조정 발진부(330, 332, 334) 중 제어부(270)에서 제공된 제2 선택 제어신호에 대응하는 주파수 조정 발진부를 선택한다. 제2 선택부(340)에 의해 선택된 주파수 조정 발진부에서 해당 클럭 신호를 OTH 프레이머(230) 및 SDH/SONET 프레이머(240)로 출력한다.
광트랜시버(220)는 입력 신호를 광/전 및 다중화/역다중화한다. 이를 위해, 광트랜시버(220)는 클럭신호 비교부(222), 광/전 변환부(224), 다중화/역다중화부(226)를 포함한다.
클럭신호 비교부(222)는 제1 선택부(310)에 의해 선택된 수정 발진부에서 출력되는 클럭 신호와 입력 신호에서 재생되는 클럭 신호가 일치하는지 비교하고, 클럭 비교신호를 제어부(270)로 출력한다. 입력 신호에서 재생되는 클럭 신호와 선택된 수정 발진부에서 출력되는 클럭 신호가 일치한다는 것은 선택된 수정 발진부에서 출력되는 클럭신호에 대응하는 입력신호의 종류가 무엇인지를 판별할 수 있음을 의미한다. 이러한 클럭 신호 비교부(222)는 종래의 클럭/데이터 복원 회 로(CDR:Clock and Data Recovery)를 사용하여 구성된다. 클럭/데이터 복원 회로는 외부 클럭에 의해 원하는 주파수를 만들어 낸 후, 그것을 데이터와 비교하여 데이터의 중간에 클럭의 에지가 오도록 위상을 조절하여 데이터를 복원하는 것으로, 본원발명에서는 입력 신호에 대한 클럭 신호와 제1 선택부(310)에 의해 선택된 수정 발진부에서 발진되는 클럭 신호를 비교하는데 사용한다.
광/전 변환부(224)는 입력 신호를 광/전 변환하고, 변환된 결과를 다중화/역다중화부(226)로 출력한다. 입력 신호가 9.958 [Gbps]의 STM-64/OC-192 광신호, 10.709 [Gbps]의 OTU2 광신호 또는 10.3125 [Gbps]의 10GbE 광신호일 경우에는 이들 신호를 각각 전기신호로 변환한다. 또한, 광/전 변환부(224)는 전기 신호에 대해서는, 그에 대응하는 각각의 광신호로 변환한다.
다중화/역다중화부(226)는 9.958 [Gbps]의 직렬 전기신호를 16*622 [Mbps] 병렬 전기신호로 나누어 출력하고, 10.709 [Gbps]의 직렬 전기신호를 16*669 [Mbps]병렬 전기신호로 나누어 출력하고, 10.3125 [Gbps]의 직렬 전기신호를 16*644 [Mbps] 병렬 전기신호로 나누어 출력한다. 또한, 다중화/역다중화부(226)는 16*622 [Mbps] 병렬 신호를 입력받아서, 9.958 [Gbps]의 직렬 전기신호로 출력하고, 16*669 [Mbps]병렬 전기신호를 입력받아서, 10.709 [Gbps]의 직렬 전기신호로 출력하고, 16*644 [Mbps]병렬 전기신호를 입력받아서, 10.3125 [Gbps]의 직렬 전기신호로 출력한다. 다중화된 전기신호는 OTH 프레이머(230) 및 SDH/SONET 프레이머(240)로 출력되고, 역다중화된 전기신호는 광/전 변환부(224)로 출력된다.
이러한, 광트랜시버(220)는 MSA 트랜시버, XFP 트랜시버 및 SERDES 트랜시버 중 어느 하나를 사용하는 것을 특징으로 한다.
제어부(270)는 클럭 신호 비교부(222)의 클럭 비교신호에 따라, OTH 프레이머(230) 및 SDH/SONET 프레이머(240)의 동작 모드를 결정하도록 제어한다. 예를 들어, 수신 클럭 생성부(210)에서 OTH 신호에 대응하는 클럭신호가 발진되었고, 클럭 신호 비교부(222)에서 입력 신호의 클럭 신호와 발진된 비교신호를 비교한 결과, 일치하였다면, 입력 신호는 OTH 신호임을 확인할 수 있다. 즉, 클럭 신호 비교부(222)의 클럭 비교신호를 통해, 입력 신호가 OTH 신호라는 것을 확인하게 되면, 제어부(270)는 입력된 OTH 신호를 처리할 수 있도록 OTH 프레이머(230)의 동작 모드로 설정한다. 제어부(270)가 OTH 프레이머(230)의 동작을 인에이블시키기 위해, 제어부(270)는 제1 내지 제3 주파수 조정 발진부(330, 332, 334) 중 OTH 신호의 처리를 위한 클럭 발진을 위한 제2 선택 제어신호를 제2 선택부(340)로 출력한다. 제2 선택부(340)는 제2 선택 제어신호에 따라, OTH 신호 처리를 위한 클럭 발진을 하는 주파수 조정 발진부를 선택한다. 제2 선택부(340)에 의해 선택된 주파수 조정 발진부에서 OTH 신호 처리를 위한 클럭 신호를 OTH 프레이머(230)로 출력한다.
한편, 수신 클럭 생성부(210)에서 SDH/SONET 신호에 대응하는 클럭신호가 발진되었고, 클럭 신호 비교부(222)에서 입력 신호의 클럭 신호와 발진된 클럭신호를 비교한 결과, 일치하였다면, 입력 신호는 SDH/SONET 신호임을 확인할 수 있다. 즉, 클럭 신호 비교부(222)의 클럭 비교신호를 통해, 입력 신호가 SDH/SONET 신호라는 것을 확인하게 되면, 제어부(270)는 입력된 SDH/SONET 신호를 처리할 수 있도록 SDH/SONET 프레이머(240)의 동 모드를 설정한다. 제어부(270)는 제1 내지 제3 주파 수 조정 발진부(330, 332, 334) 중 SDH/SONET 신호의 처리를 위한 클럭 발진을 위한 제2 선택 제어신호를 제2 선택부(340)로 출력한다. 제2 선택부(340)는 제2 선택 제어신호에 따라, SDH/SONET 신호 처리를 위한 클럭 발진을 하는 주파수 조정 발진부를 선택한다. 제2 선택부(340)에 의해 선택된 주파수 조정 발진부에서 SDH/SONET 신호 처리를 위한 클럭 신호를 SDH/SONET 프레이머(240)로 출력한다.
또한, 수신 클럭 생성부(210)에서 GbE 신호에 대응하는 클럭신호가 발진되었고, 클럭 신호 비교부(222)에서 입력 신호의 클럭 신호와 발진된 클럭신호를 비교한 결과, 일치하였다면, 입력 신호는 GbE 신호임을 확인할 수 있다. 즉, 클럭 신호 비교부(222)의 클럭 비교신호를 통해, 입력 신호가 GbE 신호라는 것을 확인하게 되면, 제어부(270)는 입력된 GbE 신호를 처리할 수 있도록 SDH/SONET 프레이머(240)의 동작 모드를 설정한다. 제어부(270)는 제1 내지 제3 주파수 조정 발진부(330, 332, 334) 중 10GbE 신호의 처리를 위한 클럭 발진을 위한 제2 선택 제어신호를 제2 선택부(340)로 출력한다. 제2 선택부(340)는 제2 선택 제어신호에 따라, GbE 신호 처리를 위한 클럭 발진을 하는 주파수 조정 발진부를 선택한다. 제2 선택부(340)에 의해 선택된 주파수 조정 발진부에서 GbE 신호 처리를 위한 클럭 신호를 SDH/SONET 프레이머(240)로 출력한다.
이때, 클럭 신호 비교부(222)의 클럭 비교신호를 통해, 입력 신호가 SDH/SONET 신호 또는 GbE 신호라는 것을 확인하게 되면, 제어부(270)는 OTH 프레이머(230)가 바이패스되도록 설정한다. OTH 프레이머(230)의 동작이 바이패스됨으로써, 광트랜시버(220)으로부터 제공되는 SDH/SONET 신호 또는 GbE 신호가 OTH 프레 이머(230)를 거쳐서 SDH/SONET 프레이머(240)로 전송된다.
OTH 프레이머(230)는 광트랜시버(220)을 통해 입력된 전기 신호가 OTH 신호라면, OTH 신호를 처리한다. 제2 선택부(340)에 의해 선택된 주파수 조정 발진부에서 OTH 신호 처리를 위한 클럭 신호 예를 들어, 699 [MHz]의 클럭 신호를 OTH 프레이머(230)로 출력하면, OTH 프레이머(230)는 699 [MHz]의 클럭 신호에 따라, 입력된 16*699.33[MHz]의 병렬 전기신호의 프레임을 처리한다.
SDH/SONET 프레이머(240)는 입력 신호가 SDH/SONET 신호 또는 GbE 신호라면, SDH/SONET 신호 또는 GbE 신호를 처리한다. 제2 선택부(340)에 의해 선택된 주파수 조정 발진부에서 STM-64/OC-192 신호 처리를 위한 클럭 신호 예를 들어, 622 [MHz]의 클럭 신호를 SDH/SONET 프레이머(240)로 출력하면, SDH/SONET 프레이머(240)는 622 [MHz]의 클럭 신호에 따라, 입력된 16*622 [MHz]의 병렬 전기신호의 프레임을 처리한다. 또한, 제2 선택부(340)에 의해 선택된 주파수 조정 발진부에서 10 GbE 신호 처리를 위한 클럭 신호 예를 들어, 644 [MHz]의 클럭 신호를 SDH/SONET 프레이머(240)로 출력하면, SDH/SONET 프레이머(240)는 644 [MHz]의 클럭 신호에 따라, 입력된 16*644 [MHz]의 병렬 전기신호의 프레임을 처리한다. 이때, SDH/SONET 프레이머(340)는 입력 신호가 10 GbE 신호라면, 10 GbE 신호를 STM-64/OC-192 신호로 매핑한다. 매핑 기술은 종래의 일반적인 내용에 해당하므로, 상세한 설명은 생략한다.
송신 클럭 생성부(250)는 송신 경로 상의 클럭을 생성한다.
도 4는 도 2에 도시된 송신 클럭 생성부(250)를 설명하기 위한 블록도로서, 제4 내지 제6 수정 발진부(400, 402, 404), 제3 선택부(410), 제2 주파수 조정 제어부(420), 제4 내지 제6 주파수 조정 발진부(430, 432, 434), 제4 선택부(440)로 구성된다.
제4 내지 제6 수정 발진부(400, 402, 404)는 입력 신호의 종류별로 대응하는 클럭 신호를 출력한다. 예를 들어, 제4 수정 발진부(400)는 SDH/SONET 신호에 대응하는 클럭 신호를 발진하고, 제5 수정 발진부(402)는 OTH 신호에 대응하는 클럭 신호를 발진하고, 제6 수정 발진부(404)는 GbE 신호에 대응하는 클럭 신호를 발진한다.
제3 선택부(410)는 제어부(270)의 제어에 따라, 제4 내지 제6 수정 발진부(400, 402, 404) 중 어느 하나를 선택한다. 수신 과정에서 식별된 신호의 종류에 따라, 제어부(270)는 제4 내지 제6 수정 발진부(400, 402, 404) 중 특정의 클럭 발진을 위한 제3 선택 제어신호를 제3 선택부(410)로 출력한다. 제3 선택부(410)는 제4 내지 제6 수정 발진부(400, 402, 404) 중 제어부(270)에서 제공된 제3 선택 제어신호에 대응하는 수정 발진부를 선택한다. 제3 선택부(410)에 의해 선택된 수정 발진부에서 해당 클럭 신호를 SDH/SONET 프레이머(340)로 출력한다.
제2 주파수 조정 제어부(420)는 시스템 클럭 생성부(260)에서 생성되는 시스템 클럭을 기준으로 OTH 프레이머(230) 및 광트랜시버(220)에 제공되는 클럭 신호의 주파수 조정을 제어하기 위한 신호를 제4 내지 제6 주파수 조정 발진부(430, 432, 434)로 출력한다. 제2 주파수 조정 제어부(420)는 PLL(Phase Locking Loop)을 사용한다.
제4 내지 제6 주파수 조정 발진부(430, 432, 434)는 제2 주파수 조정 제어부(420)의 제어에 따라, 입력 신호의 종류별로 주파수가 조정된 클럭 신호를 출력한다. 예를 들어, 제4 주파수 조정 발진부(430)는 SDH/SONET 신호의 송신을 위한 클럭 신호에 대해 주파수를 조정하여 발진하고, 제5 주파수 조정 발진부(432)는 OTH 신호의 송신을 위한 클럭 신호에 대해 주파수를 조정하여 발진하고, 제6 주파수 조정 발진부(434)는 GbE 신호의 발신을 위한 클럭 신호에 대해 주파수를 조정하여 발진한다.
제4 선택부(440)는 제어부(270)의 제어에 따라, 제4 내지 제6 주파수 조정 발진부(430, 432, 434) 중 입력 신호에 대응하는 클럭 신호의 출력을 위한 주파수 조정 발진부를 선택한다. 제어부(270)는 제4 내지 제6 주파수 조정 발진부(430, 432, 434) 중 입력 신호에 대응하는 클럭 발진을 위한 제4 선택 제어신호를 제4 선택부(440)로 출력한다. 제4 선택부(440)는 제4 내지 제6 주파수 조정 발진부(430, 432, 434) 중 제어부(270)에서 제공된 제4 선택 제어신호에 대응하는 주파수 조정 발진부를 선택한다. 제4 선택부(440)에 의해 선택된 주파수 조정 발진부에서 해당 클럭 신호를 광트랜시버(220)로 출력한다.
시스템 클럭 생성부(260)은 시스템의 구동을 위한 시스템 클럭을 생성한다. 시스템 클럭 생성부(260)에서 생성되는 시스템 클럭은 제2 주파수 조정 제어부(420)로 제공되고, 제2 주파수 조정 제어부(420)는 시스템 클럭을 기준으로 OTH 프레이머(230) 및 광트랜시버(220)에 제공되는 클럭 신호의 주파수 조정을 제어하기 위한 신호를 출력한다. 시스템 클럭 생성부(260)은 일반적인 기술내용이므로 상 세한 설명은 생략한다.
한편, 본원발명에 의한 멀티 프로토콜 신호를 인터페이스하는 광트랜스폰더는, 10 [Gb/s] 급의 멀티 프로토콜 신호, 2.5 [Gb/s] 급의 멀티 프로토콜 신호 및 40 [Gb/s] 급의 멀티 프로토콜 신호 중 어느 하나의 멀티 프로토콜 신호를 인터페이스 하는 것을 특징으로 한다.
이하, 본 발명에 의한 멀티 프로토콜 신호를 인터페이스하는 방법를 첨부된 도면을 참조하여 상세히 설명한다.
도 5는 본 발명에 따른 멀티 프로토콜 신호를 인터페이스하는 방법을 설명하기 위한 플로차트이다.
먼저, 입력 신호의 종류를 검출한다(제500 단계).
도 6은 도 5의 제500 단계를 설명하기 위한 플로차트이다.
상기 입력 신호의 종류별로 대응하는 클럭 신호들 중 어느 하나의 클럭 신호를 출력한다(제600 단계). 예를 들어, 도 3의 제1 수정 발진부(300)를 사용해, SDH/SONET 신호의 식별을 위한 클럭 신호를 발진하고, 제2 수정 발진부(302)를 사용해, OTH 신호의 식별을 위한 클럭 신호를 발진하고, 제3 수정 발진부(304)를 사용해, GbE 신호의 식별을 위한 클럭 신호를 발진한다.
제600 단계 후에, 출력된 클럭 신호와 입력 신호에서 재생되는 클럭 신호가 일치하는지 비교한다(제602 단계). 만일, 출력된 클럭 신호와 입력 신호에서 재생되는 클럭 신호가 일치하지 않는다면, 제600 단계 및 제602 단계를 반복한다.
그러나, 출력된 클럭 신호와 입력 신호에서 재생되는 클럭 신호가 일치한다 면, 출력된 클럭 신호에 대응하는 입력 신호의 종류를 검출한다(제604 단계). 입력 신호에서 재생되는 클럭 신호와 선택된 수정 발진부에서 출력되는 클럭 신호가 일치한다는 것은 선택된 수정 발진부에서 출력되는 클럭신호에 대응하는 입력신호의 종류가 무엇인지를 판별할 수 있음을 의미한다. 예를 들어, 수신 클럭 생성부(210)에서 SDH/SONET 신호에 대응하는 클럭신호가 발진되었고, 클럭 신호 비교부(222)에서 입력 신호의 클럭 신호와 발진된 클럭신호를 비교한 결과, 일치하였다면, 입력 신호는 SDH/SONET 신호임을 확인할 수 있다. 또한, 수신 클럭 생성부(210)에서 OTH 신호에 대응하는 클럭신호가 발진되었고, 클럭 신호 비교부(222)에서 입력 신호의 클럭 신호와 발진된 비교신호를 비교한 결과, 일치하였다면, 입력 신호는 OTH 신호임을 확인할 수 있다. 또한, 수신 클럭 생성부(210)에서 GbE 신호에 대응하는 클럭신호가 발진되었고, 클럭 신호 비교부(222)에서 입력 신호의 클럭 신호와 발진된 클럭신호를 비교한 결과, 일치하였다면, 입력 신호는 GbE 신호임을 확인할 수 있다.
제500 단계 후에, 입력 신호를 광/전 및 다중화/역다중화한다(제502 단계). 입력 신호가 9.958 [Gbps]의 STM-64/OC-192 광신호, 10.709 [Gbps]의 OTU2 광신호 또는 10.3125 [Gbps]의 10GbE 광신호일 경우에는 이들 신호를 각각 전기신호로 변환한다. 9.958 [Gbps]의 직렬 전기신호는 16*622 [Mbps] 병렬 전기신호로 나누어 출력되고, 10.709 [Gbps]의 직렬 전기신호는 16*669 [Mbps]병렬 전기신호로 나누어 출력되고, 10.3125 [Gbps]의 직렬 전기신호는 16*644 [Mbps] 병렬 전기신호로 나누어 출력된다. 또한, 16*622 [Mbps] 병렬 신호를 입력받으면, 9.958 [Gbps]의 직렬 전기신호를 출력하고, 16*669 [Mbps]병렬 전기신호를 입력받으면, 10.709 [Gbps]의 직렬 전기신호를 출력하고, 16*644 [Mbps]병렬 전기신호를 입력받으면, 10.3125 [Gbps]의 직렬 전기신호를 출력한다. 이들 각각의 직렬 전기 신호들은 그에 대응하는 각각의 광신호로 변환된다.
제502 단계 후에, 검출된 종류에 대응하는 클럭 신호를 생성하여, OTH 신호, SDH/SONET 신호 또는 GbE 신호를 처리한다(제504 단계). 클럭 신호 비교부(222)의 클럭 비교신호를 통해, 입력 신호가 OTH 신호라는 것을 확인하게 되면, OTH 신호 처리를 위한 클럭 신호를 발진한다. 예를 들어, OTU2 신호 처리를 위한 699 [MHz]의 클럭 신호가 OTH 프레이머(230)로 출력되면, OTH 프레이머(230)는 699 [MHz]의 클럭 신호에 따라, 입력된 16*699.33[MHz]의 병렬 전기신호의 프레임을 처리한다.
한편, 클럭 신호 비교부(222)의 클럭 비교신호를 통해, 입력 신호가 SDH/SONET 신호라는 것을 확인하게 되면, SDH/SONET 신호 처리를 위한 클럭 신호를 발진한다. 예를 들어, STM-64/OC-192 신호 처리를 위한 622 [MHz]의 클럭 신호가 SDH/SONET 프레이머(240)로 출력되면, SDH/SONET 프레이머(240)는 622 [MHz]의 클럭 신호에 따라, 입력된 16*622 [MHz]의 병렬 전기신호의 프레임을 처리한다. 또한, 클럭 신호 비교부(222)의 클럭 비교신호를 통해, 입력 신호가 GbE 신호라는 것을 확인하게 되면, GbE 신호 처리를 위한 클럭 신호를 발진한다. 예를 들어, 10 GbE 신호 처리를 위한 644 [MHz]의 클럭 신호가 SDH/SONET 프레이머(240)로 출력되면, SDH/SONET 프레이머(240)는 644 [MHz]의 클럭 신호에 따라, 입력된 16*644 [MHz]의 병렬 전기신호의 프레임을 처리한다. 이때, SDH/SONET 프레이머(340)는 입 력 신호가 10 GbE 신호라면, 10 GbE 신호를 STM-64/OC-192 신호로 매핑한다. 클럭 신호 비교부(222)의 클럭 비교신호를 통해, 입력 신호가 SDH/SONET 신호 또는 GbE 신호라는 것을 확인하게 되면, OTH 프레이머(230)가 바이패스되도록 설정한다. OTH 프레이머(230)의 동작이 바이패스됨으로써, 광트랜시버(220)으로부터 제공되는 SDH/SONET 신호 또는 GbE 신호가 OTH 프레이머(230)를 거쳐서 SDH/SONET 프레이머(240)로 전송된다.
도 7은 본 발명에 따른 멀티 프로토콜 신호를 인터페이스하는 방법을 구체적으로 설명하기 위한 일 실시예의 플로차트이다.
우선, 광트랜스폰더(200)가 SDH/SONET 신호를 접속한다고 가정하면, 광트랜시버(220)를 SDH/SONET 신호를 접속하기 위한 모드로 설정하고, SDH/SONET 신호에 맞는 수정 발진부를 제1 선택부(310)를 통하여 선택하여 광트랜시버(220)에 클럭 신호를 입력한다. 광트랜시버(220)의 클럭 신호 비교부(222)는 수정 발진부의 클럭의 신호와 입력 신호의 클럭 신호를 비교하여 일치하면, 광트랜스폰더의 칩과 보드를 SDH/SONET 프로토콜을 처리할 수 있도록 모드 전환을 한다. 즉, OTH 프레이머(230)의 경우 내부 기능을 모두 By-pass 하고, 클럭 분주비를 동일하게 설정한다. SDH/SONET 신호에 맞는 클럭 신호를 선택하여 관련 칩과 광트랜시버에 입력한다. SDH/SONET 프레이머(240)는 SDH/SONET 신호를 처리한다. 그러나, 수정 발진부의 클럭의 신호와 입력 신호의 클럭 신호를 비교하여 일치하지 않으면, 광트랜스폰더로 입력된 광신호가 SDH/SONET 신호가 아니기 때문에, OTH 신호를 접속한다고 가정하고 광트랜시버를 OTH 신호를 접속하기 위한 모드로 설정하고, OTH 신호에 맞는 수정 발진부를 선택하여 광트랜시버에 클럭 신호를 입력한다. 광트랜시버(220)의 클럭 신호 비교부(222)는 수정 발진부의 클럭의 신호와 입력 신호의 클럭 신호를 비교하여 일치하면, 광트랜스폰더의 칩과 보드를 OTH 프로토콜을 처리할 수 있도록 모드 전환을 한다. OTH 신호에 맞는 클럭 신호를 선택하여 관련 칩과 광트랜시버에 입력한다. OTH 프레이머(230)는 OTH 신호를 처리한다. 그러나, 수정 발진부의 클럭의 신호와 입력 신호의 클럭 신호를 비교하여 일치하지 않으면, 광트랜스폰더로 입력된 광신호가 OTH 신호가 아니기 때문에, GbE 신호를 접속한다고 가정하고 광트랜시버를 GbE 신호를 접속하기 위한 모드로 설정하고, GbE 신호에 맞는 수정 발진부를 선택하여 광트랜시버에 클럭 신호를 입력한다. 광트랜시버(220)의 클럭 신호 비교부(222)는 수정 발진부의 클럭의 신호와 입력 신호의 클럭 신호를 비교하여 일치하면, 광트랜스폰더의 칩과 보드를 GbE 프로토콜을 처리할 수 있도록 모드 전환을 한다. GbE 신호에 맞는 클럭 신호를 선택하여 관련 칩과 광트랜시버에 입력한다. SDH/SONET 프레이머(240)는 GbE 신호를 SDH/SONET 신호로 매핑하여 처리한다.
전술한 멀티 프로토콜 신호를 인터페이스하는 방법은 10 [Gb/s] 급의 멀티 프로토콜 신호, 2.5 [Gb/s] 급의 멀티 프로토콜 신호 및 40 [Gb/s] 급의 멀티 프로토콜 신호 중 어느 하나의 멀티 프로토콜 신호를 인터페이스 하는 것을 특징으로 한다.
한편, 상술한 본 발명의 멀티 프로토콜 신호를 인터페이스하는 방법은 컴퓨터에서 읽을 수 있는 코드/명령들(instructions)/프로그램으로 구현될 수 있다. 즉, 입력 신호의 종류를 검출하는 단계, 상기 입력 신호를 광/전 및 다중화/역다중 화하는 단계; 및 상기 검출된 종류에 대응하는 클럭 신호를 생성하여, OTH 신호, SDH/SONET 신호 또는 GbE 신호를 처리하는 단계를 실행하기 위한 프로그램을 기록한 컴퓨터로 읽을 수 있는 기록매체가 본원발명의 또 다른 특징이 된다.
예를 들면, 컴퓨터로 읽을 수 있는 기록 매체를 이용하여 상기 코드/명령들/프로그램을 동작시키는 범용 디지털 컴퓨터에서 구현될 수 있다. 상기 컴퓨터로 읽을 수 있는 기록 매체는 마그네틱 저장 매체(예를 들어, 롬, 플로피 디스크, 하드디스크, 마그네틱 테이프 등), 광학적 판독 매체(예를 들면, 시디롬, 디브이디 등) 및 캐리어 웨이브(예를 들면, 인터넷을 통한 전송)와 같은 저장 매체를 포함한다. 또한, 본 발명의 실시예들은 컴퓨터로 읽을 수 있는 코드를 내장하는 매체(들)로서 구현되어, 네트워크를 통해 연결된 다수개의 컴퓨터 시스템들이 분배되어 처리 동작하도록 할 수 있다. 본 발명을 실현하는 기능적인 프로그램들, 코드들 및 코드 세그먼트(segment)들은 본 발명이 속하는 기술 분야의 프로그래머들에 의해 쉽게 추론될 수 있다.
이러한 본원 발명인 멀티 프로토콜 신호를 인터페이스하는 광트랜스폰더 및 멀티 프로토콜 신호를 인터페이스하는 방법은 이해를 돕기 위하여 도면에 도시된 실시예를 참고로 설명되었으나, 이는 예시적인 것에 불과하며, 당해 분야에서 통상적 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위에 의해 정해져야 할 것이다.
도 1은 종래의 광트랜스폰더의 블록도를 도시한 것이다.
도 2는 본 발명에 따른 멀티 프로토콜 신호를 인터페이스하는 광트랜스폰더를 설명하기 위한 블록도이다.
도 3은 도 2에 도시된 수신 클럭 생성부를 설명하기 위한 블록도이다.
도 4는 도 2에 도시된 송신 클럭 생성부를 설명하기 위한 블록도이다.
도 5는 본 발명에 따른 멀티 프로토콜 신호를 인터페이스하는 방법을 설명하기 위한 플로차트이다.
도 6은 도 5의 제500 단계를 설명하기 위한 플로차트이다.
도 7은 본 발명에 따른 멀티 프로토콜 신호를 인터페이스하는 방법을 구체적으로 설명하기 위한 일 실시예의 플로차트이다.

Claims (15)

  1. 입력 신호를 광/전 및 다중화/역다중화하는 광트랜시버;
    수신 경로 상의 클럭을 생성하는 수신 클럭 생성부;
    송신 경로 상의 클럭을 생성하는 송신 클럭 생성부;
    상기 입력 신호가 OTH 신호라면, 상기 OTH 신호를 처리하는 OTH 프레이머;
    상기 입력 신호가 SDH/SONET 신호 또는 GbE 신호라면, 상기 SDH/SONET 신호 또는 상기 GbE 신호를 처리하는 SDH/SONET 프레이머; 및
    상기 입력 신호의 종류에 따라, 상기 광트랜시버, 상기 수신 클럭 생성부, 상기 송신 클럭 생성부, 상기 OTH 프레이머 및 상기 SDH/SONET 프레이머의 동작을 제어하는 제어부를 포함하는 것을 특징으로 하는 멀티 프로토콜 신호를 인터페이스하는 광트랜스폰더.
  2. 제1항에 있어서, 수신 클럭 생성부는,
    상기 입력 신호의 종류별로 대응하는 클럭 신호를 출력하는 제1 내지 제K(여기서, K는 1보다 큰 양의 정수) 수정 발진부;
    상기 제어부의 제어에 따라, 상기 제1 내지 제K 수정 발진부 중 어느 하나를 선택하는 제1 선택부;
    상기 입력 신호에서 재생된 클럭을 기준으로 상기 OTH 프레이머 및 상기 SDH/SONET 프레이머에 제공되는 클럭 신호의 주파수 조정을 제어하는 제1 주파수 조정 제어부;
    상기 제1 주파수 조정 제어부의 제어에 따라, 상기 입력 신호의 종류별로 주파수가 조정된 클럭 신호를 출력하는 제1 내지 제K 주파수 조정 발진부; 및
    상기 제어부의 제어에 따라, 상기 제1 내지 제K 주파수 조정 발진부 중 상기 입력 신호에 대응하는 클럭 신호를 출력하는 주파수 조정 발진부를 선택하는 제2 선택부를 포함하는 것을 특징으로 하는 멀티 프로토콜 신호를 인터페이스하는 광트랜스폰더.
  3. 제2항에 있어서, 상기 광트랜시버는
    상기 입력 신호를 광/전 변환하는 광/전 변환부;
    광/전 변환된 신호를 다중화/역다중화하는 다중화/역다중화부; 및
    상기 제1 선택부에 의해 선택된 수정 발진부에서 출력되는 클럭 신호와 상기 입력 신호에서 재생되는 클럭신호가 일치하는지 비교하는 클럭 신호 비교부를 포함하고,
    상기 클럭 신호 비교부는 상기 클럭 신호의 비교 결과를 상기 제어부로 출력하는 것을 특징으로 하는 멀티 프로토콜 신호를 인터페이스하는 광트랜스폰더.
  4. 제3항에 있어서, 상기 제어부는
    상기 클럭 신호 비교부의 비교 결과에 따라, 상기 OTH 프레이머 및 상기 SDH/SONET 프레이머 중 어느 하나가 동작하도록 제어하는 것을 특징으로 하는 멀티 프로토콜 신호를 인터페이스하는 광트랜스폰더.
  5. 제4항에 있어서, 상기 제어부는
    상기 입력 신호가 상기 SDH/SONET 신호 또는 상기 GbE 신호라면, 상기 OTH 프레이머가 바이패스되도록 제어하는 것을 특징으로 하는 멀티 프로토콜 신호를 인터페이스하는 광트랜스폰더.
  6. 제1항에 있어서, 상기 광트랜시버는
    MSA 트랜시버, XFP 트랜시버 및 SERDES 트랜시버 중 어느 하나를 사용하는 것을 특징으로 하는 멀티 프로토콜 신호를 인터페이스하는 광트랜스폰더.
  7. 제1항에 있어서, 상기 SDH/SONET 프레이머는
    상기 입력 신호가 상기 GbE 신호라면, 상기 GbE 신호를 상기 SDH/SONET 신호로 매핑하는 것을 특징으로 하는 멀티 프로토콜 신호를 인터페이스하는 광트랜스폰더.
  8. 제1항에 있어서, 상기 송신 클럭 생성부는,
    상기 입력 신호의 종류별로 대응하는 클럭 신호를 출력하는 제K(여기서, K는 1보다 큰 양의 정수)+1 내지 제2K 수정 발진부;
    상기 제어부의 제어에 따라, 상기 제K+1 내지 제2K 수정 발진부 중 어느 하 나를 선택하는 제3 선택부;
    시스템 클럭을 기준으로 상기 OTH 프레이머 및 상기 광트랜시버에 제공되는 클럭 신호의 주파수 조정을 제어하는 제2 주파수 조정 제어부;
    상기 제2 주파수 조정 제어부의 제어에 따라, 상기 입력 신호의 종류별로 주파수가 조정된 클럭 신호를 출력하는 제K+1 내지 제2K 주파수 조정 발진부; 및
    상기 제어부의 제어에 따라, 상기 제K+1 내지 제2K 주파수 조정 발진부 중 상기 입력 신호에 대응하는 클럭 신호를 출력하는 주파수 조정 발진부를 선택하는 제4 선택부를 포함하는 것을 특징으로 하는 멀티 프로토콜 신호를 인터페이스하는 광트랜스폰더.
  9. 제1항에 있어서, 상기 멀티 프로토콜 신호를 인터페이스하는 광트랜스폰더는
    10 [Gb/s] 급의 멀티 프로토콜 신호, 2.5 [Gb/s] 급의 멀티 프로토콜 신호 및 40 [Gb/s] 급의 멀티 프로토콜 신호 중 어느 하나의 멀티 프로토콜 신호를 인터페이스 하는 것을 특징으로 하는 멀티 프로토콜 신호를 인터페이스하는 광트랜스폰더.
  10. 입력 신호의 종류를 검출하는 단계
    상기 입력 신호를 광/전 및 다중화/역다중화하는 단계; 및
    상기 검출된 종류에 대응하는 클럭 신호를 생성하여, OTH 신호, SDH/SONET 신호 또는 GbE 신호를 처리하는 단계를 포함하는 것을 특징으로 하는 멀티 프로토 콜 신호를 인터페이스하는 방법.
  11. 제10항에 있어서, 상기 입력 신호의 종류를 검출하는 단계는,
    상기 입력 신호의 종류별로 대응하는 클럭 신호들 중 어느 하나의 클럭 신호를 출력하는 단계;
    상기 출력된 클럭 신호와 상기 입력 신호에서 재생되는 클럭 신호가 일치하는지 비교하는 단계;
    상기 출력된 클럭 신호와 상기 입력 신호에서 재생되는 클럭 신호가 일치한다면, 상기 출력된 클럭 신호에 대응하는 입력 신호의 종류를 검출하는 단계를 포함하고,
    상기 출력된 클럭 신호와 상기 입력 신호에서 재생되는 클럭 신호가 일치하지 않는다면, 상기 과정을 반복하는 것을 특징으로 하는 멀티 프로토콜 신호를 인터페이스하는 방법.
  12. 제10항에 있어서, 상기 OTH 신호, SDH/SONET 신호 또는 GbE 신호를 처리하는 단계는
    상기 입력 신호가 상기 SDH/SONET 신호 또는 상기 GbE 신호라면, 상기 OTH 신호를 처리하는 동작을 바이패스하는 것을 특징으로 하는 멀티 프로토콜 신호를 인터페이스하는 방법.
  13. 제10항에 있어서, 상기 OTH 신호, SDH/SONET 신호 또는 GbE 신호를 처리하는 단계는
    상기 입력 신호가 상기 GbE 신호라면, 상기 GbE 신호를 상기 SDH/SONET 신호로 매핑하는 것을 특징으로 하는 멀티 프로토콜 신호를 인터페이스하는 방법.
  14. 제10항에 있어서, 상기 멀티 프로토콜 신호를 인터페이스하는 방법은
    10 [Gb/s] 급의 멀티 프로토콜 신호, 2.5 [Gb/s] 급의 멀티 프로토콜 신호 및 40 [Gb/s] 급의 멀티 프로토콜 신호 중 어느 하나의 멀티 프로토콜 신호를 인터페이스 하는 것을 특징으로 하는 멀티 프로토콜 신호를 인터페이스하는 방법.
  15. 입력 신호의 종류를 검출하는 단계;
    상기 입력 신호를 광/전 및 다중화/역다중화하는 단계; 및
    상기 검출된 종류에 대응하는 클럭 신호를 생성하여, OTH 신호, SDH/SONET 신호 또는 GbE 신호를 처리하는 단계를 실행하기 위한 프로그램을 기록한 컴퓨터로 읽을 수 있는 기록매체.
KR1020070070798A 2007-07-13 2007-07-13 멀티 프로토콜 신호를 인터페이스하는 광트랜스폰더 및멀티 프로토콜 신호를 인터페이스하는 방법 KR100899815B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020070070798A KR100899815B1 (ko) 2007-07-13 2007-07-13 멀티 프로토콜 신호를 인터페이스하는 광트랜스폰더 및멀티 프로토콜 신호를 인터페이스하는 방법
US12/171,586 US20090016719A1 (en) 2007-07-13 2008-07-11 Optical transponder interfacing multiprotocol signal and method of interfacing multiprotocol signal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070070798A KR100899815B1 (ko) 2007-07-13 2007-07-13 멀티 프로토콜 신호를 인터페이스하는 광트랜스폰더 및멀티 프로토콜 신호를 인터페이스하는 방법

Publications (2)

Publication Number Publication Date
KR20090007132A true KR20090007132A (ko) 2009-01-16
KR100899815B1 KR100899815B1 (ko) 2009-05-27

Family

ID=40253205

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070070798A KR100899815B1 (ko) 2007-07-13 2007-07-13 멀티 프로토콜 신호를 인터페이스하는 광트랜스폰더 및멀티 프로토콜 신호를 인터페이스하는 방법

Country Status (2)

Country Link
US (1) US20090016719A1 (ko)
KR (1) KR100899815B1 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8780933B2 (en) * 2010-02-04 2014-07-15 Hubbell Incorporated Method and apparatus for automated subscriber-based TDM-IP conversion
US10350879B2 (en) 2014-08-01 2019-07-16 Corning Incorporated Screen printing apparatus and methods
EP4120592B1 (en) * 2020-03-12 2024-04-03 Mitsubishi Electric Corporation Optical communication device

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7693976B2 (en) * 2000-07-11 2010-04-06 Ciena Corporation Granular management of network resources
JP4567231B2 (ja) * 2001-04-12 2010-10-20 株式会社日立製作所 波長変換器および波長多重光通信装置
US7106968B2 (en) * 2001-07-06 2006-09-12 Optix Networks Inc. Combined SONET/SDH and OTN architecture
JP2003188919A (ja) * 2001-12-19 2003-07-04 Nec Corp ネットワーク、スイッチ装置及びそれに用いるotnフレーム処理方法並びにその回路及び集積回路
US7164860B1 (en) * 2001-12-21 2007-01-16 Raza Microelectronics, Inc. Advanced multi-protocol optical transport network
WO2003063516A2 (en) * 2002-01-16 2003-07-31 Optix Networks Inc. An apparatus for processing otn frames utilizing an efficient forward error correction
US7251296B2 (en) * 2002-05-31 2007-07-31 Ciena Corporation System for clock and data recovery
ATE281033T1 (de) * 2002-07-22 2004-11-15 Cit Alcatel Routing von verwaltungsinformationsnachrichten in einem ubertragungsnetzwerk
US7466720B2 (en) * 2002-10-18 2008-12-16 Ole Bentz Flexible architecture for SONET and OTN frame processing
KR100537904B1 (ko) * 2003-11-27 2005-12-20 한국전자통신연구원 종속망에 따라 재구성이 가능한 광트랜스폰더
KR100628330B1 (ko) * 2004-11-02 2006-09-27 한국전자통신연구원 스위칭 기능을 가진 광 트랜스폰더
US7639677B2 (en) * 2004-11-02 2009-12-29 Electronics And Telecommunications Research Institute Optical transponder having switching function
KR100646746B1 (ko) * 2004-11-17 2006-11-23 한국전자통신연구원 차세대-동기 디지털 계위 트랜스폰더의 멀티 프로토콜신호 처리 장치 및 그 방법
US7689133B2 (en) * 2005-02-28 2010-03-30 Fujitsu Limited Optical signal reception device and method of controlling optical signal reception
JP5061667B2 (ja) * 2007-03-14 2012-10-31 株式会社日立製作所 マルチレート信号を収容する光伝送装置

Also Published As

Publication number Publication date
US20090016719A1 (en) 2009-01-15
KR100899815B1 (ko) 2009-05-27

Similar Documents

Publication Publication Date Title
US7860400B2 (en) Serializer/deserializers for use in optoelectronic devices
US7873073B2 (en) Method and system for synchronous high speed Ethernet GFP mapping over an optical transport network
US7466922B2 (en) Flexible control and status architecture for optical modules
US11177931B2 (en) Clock transmission method and related device
US7095758B2 (en) Multiplexing and transmission apparatus
US9048967B2 (en) Asymmetric OTN network traffic support
US20060228115A1 (en) Add/drop multiplexer for OTN/DWDM rings utilizing a pair of muxponders
JP2002314509A (ja) 波長変換器および波長多重光通信装置
US20070230966A1 (en) Single interface with automatic rate detection and selection for multiple optical communication standards
CN101447833A (zh) 双功能串行/解串器及其方法
US20090245292A1 (en) Clock recovery apparatus and method
US8296630B2 (en) Multi-mode forward error correction
US8139947B2 (en) Optical transmission apparatus with clock selector
US6832046B1 (en) Method and apparatus for multirate transmission in a passive optical network
KR100537904B1 (ko) 종속망에 따라 재구성이 가능한 광트랜스폰더
KR100899815B1 (ko) 멀티 프로토콜 신호를 인터페이스하는 광트랜스폰더 및멀티 프로토콜 신호를 인터페이스하는 방법
US7440700B2 (en) Apparatus for testing performance of optical transceiver
US7639677B2 (en) Optical transponder having switching function
US9450693B2 (en) Transmission apparatus and data transmission method
US7542483B1 (en) Recoverable reference clock architecture for SONET/SDH and ethernet mixed bidirectional applications
RU2743413C2 (ru) Прозрачная синхронизация в системе кросс-коммутации
US20230198622A1 (en) Providing Access To Client Overhead While Transparently Transmitting The Client Signal Over Multiple Optical Subcarriers
KR100922736B1 (ko) 10GbE/STM-64 신호와0DU2/0TU2신호와의 정합 장치 및 그 정합 방법
US7982545B2 (en) Transmission apparatus and method of switching phase lock reference frequency signal thereof
KR100616576B1 (ko) 더블유디엠-피오엔 망에서 오엔티의 루프 타이밍 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120509

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee