KR20090004424A - 액정 표시 장치 및 그의 구동 방법 - Google Patents

액정 표시 장치 및 그의 구동 방법 Download PDF

Info

Publication number
KR20090004424A
KR20090004424A KR1020080014399A KR20080014399A KR20090004424A KR 20090004424 A KR20090004424 A KR 20090004424A KR 1020080014399 A KR1020080014399 A KR 1020080014399A KR 20080014399 A KR20080014399 A KR 20080014399A KR 20090004424 A KR20090004424 A KR 20090004424A
Authority
KR
South Korea
Prior art keywords
gate
gate voltage
integrated circuit
liquid crystal
line
Prior art date
Application number
KR1020080014399A
Other languages
English (en)
Inventor
카츠요시 히라키
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Publication of KR20090004424A publication Critical patent/KR20090004424A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3622Control of matrices with row and column drivers using a passive matrix
    • G09G3/3625Control of matrices with row and column drivers using a passive matrix using active addressing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3659Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0828Several active elements per pixel in active matrix panels forming a digital to analog [D/A] conversion circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명은 액정 표시 패널 내에 게이트 전압 배선 저항에 의한 게이트 전압의 강하를 방지하여 표시 품질을 향상하기 위한 액정 표시 장치 및 그의 구동 방법에 관한 것이다.
본 발명에 따른 액정 표시 장치는 기판 상에서 서로 교차해서 화소 영역을 정의하는 다수의 게이트 라인 및 데이터 라인과, 상기 게이트 라인에 접속되어, 상기 게이트 라인을 구동하는 다수의 게이트 집적회로와, 상기 다수의 게이트 집적회로 각각에 게이트 전압을 순차적으로 공급하는 게이트 전압 배선과, 상기 게이트 전압 배선에 상기 게이트 전압을 공급하는 타이밍을 제어하는 타이밍 컨트롤러를 구비하며, 상기 타이밍 컨트롤러의 제어에 의해 상기 게이트 집적회로가 스캔되는 시점의 상기 각 게이트 집적회로로 공급되는 게이트 전압 값을 동일한 레벨로 되게하며, 상기 게이트 전압 배선에 공급되는 게이트 전압을 상기 각 게이트 집적회로의 스캔의 타이밍에 맞춰서 단계적으로 증가 또는 감소시키는 것을 특징으로 한다.
게이트 전압 배선, 게이트 집적회로, 전압 강하

Description

액정 표시 장치 및 그의 구동 방법{LIQUID CRYSTAL DISPLAY AND DRIVING METHOD THEREOF}
본 발명은 액정 표시 패널 내에 게이트 전압 배선 저항에 의한 게이트 전압의 강하를 방지하여 표시 품질을 향상하기 위한 액정 표시 장치 및 그의 구동 방법을 제공하는 것이다.
종래의 액정 표시 장치는 게이트 집적회로와 가까운 게이트 라인의 입력측과 게이트 집적회로와 먼 게이트 라인의 종단측과의 사이의 공통 전압의 전압값의 차이를 보상하는 것이 제안되고 있다.(예로 들어, 일본특허문헌 1 : 특개 2002-303882호 공보)
또한, 게이트 펄스가 공급될 때 박막 트랜지스터(TFT)의 게이트 전극과 채널 영역 사이의 기생 캐패시터 또는 커플링에 의한 전압 강하에 의해 각 화소에 충전된 데이터 전압 전위와 데이터 라인에 공급되는 데이터 전압의 전위 사이에 전위차가 발생된다.(예로 들어, 일본특허문헌 2 : 특개 평6-19429호 공보)
하지만, 게이트 전압 배선과 가까운 게이트 집적회로와 접속된 게이트 라인에 공급되는 게이트 전압 값과, 게이트 전압 배선과 먼 게이트 집적회로와 접속된 게이트 라인 사이에 공급되는 게이트 전압 값의 차이를 보상하는 것은 일본 특허 문헌 1 및 2에 제안되고 있지 않아 게이트 전압 배선 저항이 클 경우에 게이트 전압의 전압 강하가 발생하고 이에 따른 화면 표시 품질에 문제점이 발생하게 된다.
본 발명이 이루고자하는 기술적 과제는 액정 표시 패널 내에 게이트 전압 배선 저항에 의한 게이트 전압의 강하가 발생하는 것을 방지하여 표시 품질을 향상하기 위한 액정 표시 장치 및 그의 구동 방법을 제공하는 것이다.
상기 기술적 과제를 달성하기 위하여, 본 발명에 따른 액정 표시 장치는 기판 상에서 서로 교차해서 화소 영역을 정의하는 다수의 게이트 라인 및 데이터 라인과, 상기 게이트 라인에 접속되어, 상기 게이트 라인을 구동하는 다수의 게이트 집적회로와; 상기 다수의 게이트 집적회로 각각에 게이트 전압을 순차적으로 공급하는 게이트 전압 배선과; 상기 게이트 전압 배선에 상기 게이트 전압을 공급하는 타이밍을 제어하는 타이밍 컨트롤러를 구비하며, 상기 타이밍 컨트롤러의 제어에 의해 상기 게이트 집적회로가 스캔되는 시점의 상기 각 게이트 집적회로로 공급되는 게이트 전압 값을 동일한 레벨로 되게하며, 상기 각 게이트 전압 배선에 공급되는 게이트 전압을 상기 각 게이트 집적회로의 스캔의 타이밍에 맞춰서 단계적으로 증가 또는 감소시키는 것을 특징으로 한다.
상기 기술적 과제를 달성하기 위하여, 기판 상에서 서로 교차해서 화소 영역을 정의하는 다수의 게이트 라인 및 데이터 라인을 구비한 액정 표시 장치의 구동 방법에 있어서, 타이밍 컨트롤러가 제어하는 타이밍에 따라 게이트 전압 배선에 게이트 전압을 공급하는 단계와; 상기 게이트 전압 배선에 상기 게이트 전압이 공급 된 것에 따라 각 게이트 집적회로에 대하여 게이트 전압이 순차적으로 공급되는 단계와; 상기 게이트 집적회로가 상기 게이트 라인을 구동하는 단계를 포함하며, 상기 게이트 전압 배선에 공급되는 상기 게이트 전압은 상기 각 게이트 집적회로가 스캔되는 시점의 상기 각 게이트 집적회로가 스캔하는 타이밍에 맞춰서 단계적으로 증가 또는 감소하는 것을 특징으로 한다.
본 발명은 각 게이트 집적회로로 공급되는 게이트 전압 값을 동일한 레벨로 되게하며, 게이트 전압 배선에 공급되는 게이트 전압 값을 단계적으로 증가 또는 감소시켜 게이트 집적회로에 공급한다. 따라서, 게이트 배선 저항이 클 경우에도, 그것에 의해 발생되는 게이트 전압의 강하를 방지할 수 있어, 화면의 품질향상시킬 수 있다.
이하, 본 발명의 바람직한 실시 예를 도 1 내지 도 6를 참조하여 상세히 설명하기로 한다.
도 1은 본 발명의 실시 예에 액정 표시 장치를 나타내는 평면도이고, 도 2는 본 발명의 실시 예에 따른 액정 표시 장치를 나타낸 블록도이다.
도 1를 참조하면, 액정 표시 장치는 화상을 표시하는 액정 표시 패널(1)과, 액정 표시 패널(1)과 접속된 인쇄 회로 기판(Printed Circuit Board; PCB)(2)과, 인쇄 회로 기판(2)에 마련되어 액정 표시 패널(1)을 구동시키기 위한 게이트 구동부(8) 및 데이터 구동부(9)를 포함한다.
게이트 구동부(8)에는 게이트 라인(6)을 구동시키기 위한 게이트 집적회로(IC)가 COF(Chip 0n Film; COF 또는 Tape Automated Bonding; TAB)(3)라 불리는 플렉시블 배선 기판 상에 접속 및 실장된다. 또한, 데이터 구동부(9)는 데이터 라인(7)을 구동시키기 위한 데이터 집적회로(IC)가 COF(3) 상에 접속 및 실장된다. 게이트 구동부(8) 및 데이터 구동부(9)는 타이밍 컨트롤러(11)와 접속된다.
액정 표시 패널(1)의 단측은 게이트 측이고, 액정 표시 패널(1)의 장측은 데이터 측이다. 또한, 도 2 및 도 3에 도시된 바와 같이 액정 표시 패널(1)의 상측(단측)은 게이트측이고, 액정 표시 패널(1)의 좌측(장측)은 데이터측이다. 또한, 게이트측에는 게이트 COF(3a)가 형성되며, 데이터측에는 데이터 COF(3b)가 형성된다.
한편, 액정 표시 패널(1) 후면에는 액정 표시 패널(1)에 광을 제공하기 위한 백라이트 유닛이 형성된다.
액정 표시 패널(1)은 도 2에 도시된 바와 같이 액정을 사이에 두고 서로 대향하여 합착된 박막 트랜지스터 기판(4) 및 칼라 필터 기판(5)을 구비한다.
칼라 필터 기판(5)에는 빛샘 방지를 위한 블랙 매트릭스와, 칼라 구현을 위한 칼라 필터, 화소 전극과 수직 전계를 이루는 공통 전극과, 그들 위에 액정 배향을 위해 상부 배향막을 포함하는 칼라 필터 어레이가 상부 기판 상에 형성된다.
박막 트랜지스터 기판(4)에는 서로 교차되게 형성된 게이트 라인(G1 내지 G3) 및 데이터 라인(D1 내지 D3)과, 그들의 교차부에 형성된 박막 트랜지스터(TFT)와, 그 교차 구조로 마련된 화소 영역에 형성된 화소 전극을 포함하는 박막 트랜지 스터 어레이가 하부 기판 상에 형성된다.
게이트 라인(6)에 의해 한 라인(예로 들어, 제1 게이트 라인(G1) 모두의 TFT)의 화소가 선택되어 데이터 라인(7)에 의해 데이터 전압이 공급된다. 화소는 제1 게이트 라인(G1), 다음 게이트 라인인 제2 게이트 라인(G2), 그 다음 게이트 라인인 제3 게이트 라인(G3)과 같이 순차적으로 게이트 전압 배선(14)과 가까운 순서대로 선택되어 화면에 표시된다.
각 게이트 라인(6)이 선택하고 있는 시간 동안 데이터 전압이 다수의 데이터 라인에 순차적으로 공급되어 필요한 데이터가 박막 트랜지스터(TFT)를 통해 화소 내의 액정 셀에 축적되어 데이터를 표시한다.
또한, 박막 트랜지스터(TFT)는 게이트 전극, 소스 전극 및 드레인 전극을 포함한다. 게이트 전극은 게이트 라인(6)으로부터의 스캔 신호가 공급되도록 게이트 라인(6)과 접속된다. 소스 전극은 데이터 라인(7)으로부터의 화소 신호가 공급되도록 데이터 라인(7)과 접속된다. 드레인 전극은 데이터 라인(7)으로부터의 데이터 전압을 화소 전극에 공급한다.
타이밍 컨트롤러(11)는 전원부(미도시)와 접속하며 게이트 전압 배선(14)으로 게이트 전압을 공급하는 타이밍을 제어한다.
또한, 타이밍 컨트롤러(11)는 영상 신호원(12)과 접속되어 영상 신호원(12)으로부터 입력된 수직 동기 신호, 수평 동기 신호, 도트 클럭, 데이터 이네이블 신호 등을 이용하여 게이트 집적회로(13)의 구동 타이밍을 제어하는 게이트 제어 신호와, 데이터 집적회로의 구동 타이밍을 제어하는 데이터 제어 신호를 생성한다.
이와 같이 타이밍 컨트롤러(11)부터 생성된 게이트 제어 신호는 게이트 집적회로(13)에 공급되며, 데이터 제어 신호는 데이터 집적회로에 공급된다.
그리고, 타이밍 컨트롤러(11)는 게이트 집적회로(13)와 접속된 게이트 라인(6)을 통해 중 스캔 신호를 박막 트랜지스터(TFT)의 게이트 전극에 공급하며, 데이터 집적회로와 접속된 데이터 라인(7)을 통해 데이터 전압을 박막 트랜지스터(TFT)의 드레인 전극에 공급한다.
한편, 타이밍 컨트롤러(11), 영상 신호원(12), 게이트 집적회로(13) 및 데이터 집적회로는 도 1에 도시된 바와 같이 인쇄 회로 기판(2)에 실장된다.
도 3을 참조하면, 게이트 라인은 소정의 개수씩 군 단위로 각 게이트 집적회로(13)에 접속된다. 이러한, 각 게이트 집적회로(13)는 각 COF(3)에 실장되어 군 단위로 형성된 게이트 라인을 구동시킨다. 각 게이트 집적회로(13)는 일렬로 접속되고, 각 게이트 집적회로(13) 중 액정 표시 패널(1)의 일측 또는 타측 단에 형성된 게이트 집적회로(13)는 게이트 전압 배선(14)에 접속된다.
게이트 전압 배선(14)은 데이터 집적회로가 실장된 COF(13)를 경유하고 각 게이트 집적회로(13)에 접속되어 게이트 전압을 순차적으로 공급한다.
여기서, 게이트 전압 배선(14)으로 일정한 값의 게이트 전압을 공급하면, 도 6에 도시된 바와 같이 전압 강하가 발생된다. 이에 따라, 본 발명은 게이트 전압 배선(14)에 공급하는 게이트 전압 값을 각 게이트 집적회로(13)가 스캔하는 타이밍에 맞게 계단 형태로 증가시킨다.
도 4는 도 3에 도시된 제1 포인트(1) 내지 제4 포인트(4)의 게이트 전압 값 을 나타내는 그래프이다.
제1 포인트(1)는 게이트 전압이 공급되는 게이트 전압 배선(14)의 위치이며, 제2 포인트(2)는 각 게이트 집적회로(13) 중 게이트 전압 배선(14)과 가장 인접한 게이트 집적회로(13)의 위치이며, 제3 포인트(3)는 게이트 전압 배선(14)과 가장 인접한 게이트 집적회로(13)와 가장 멀게 떨어진 게이트 집적회로(13) 사이에 위치한 게이트 집적회로(13)의 위치이며, 제4 포인트(4)는 게이트 전압 배선(14)과 가장 멀리 떨어진 게이트 집적회로(13)의 위치이다.
이때, 실선은 제1 포인트(1)의 게이트 전압 값이 계단 형태로 변하고 있는 것을 나타내며, 점선은 제2 포인트(2)의 게이트 전압 값이 계단 형태로 변하고 있는 것을 나타내며, 일점 쇄선은 제3 포인트(3)의 게이트 전압 값이 계단 형태로 변하고 있는 것을 나타내며, 이점 쇄선은 제4 포인트(4)의 게이트 전압 값이 계단 형태로 변하고 있는 것을 나타내고 있다.
다시 말하여, 도 3에 도시된 바와 같이 제1 내지 제4 포인트(1 내지 4)의 각 전압 값은 모두 거의 일정한 값이지만, 제1 포인트(1)가 제일 높고, 제2 내지 제4 포인트(2 내지 4) 순으로 서서히 낮은 값이 되고 있다. 즉, 게이트 전압 배선(14)으로부터 멀어지면 액정 표시 패널(1) 내에 게이트 배선 저항으로 인해 전압강하가 발생되기 때문이다.
도 4를 참조하면, 시간 축에 있는 제2 내지 제4 포인트(2 내지 4)는 게이트 전압이 입력되는 각 게이트 집적회로(13)가 실제로 스캔하고 있는 타이밍을 나타내고 있다. 각 게이트 집적회로(13)가 스캔하는 타이밍에 있어서, A 영역 내에 제2 내지 제4 포인트(2 내지 4)는 전압 강하의 영향을 받지 않고 동일한 전압 레벨을 가지고 있다.
다시 말하여, 시간축의 제2 포인트(2)과 대응되는 게이트 전압 값과, 시간축의 제3 포인트(3)과 대응되는 게이트 전압 값과, 시간축의 제4 포인트(4)와 대응되는 게이트 전압 값이 모두 같은 레벨로 동일한 게이트 전압 값을 나타내고 있다.
이때, A 영역에 나타내고 있는 제2 내지 제4 포인트(2 내지 4)의 게이트 전압 값은 동일한 값인 것으로 한다.
또한, A 영역에 나타내고 있는 제2 내지 제4 포인트(2 내지 4)의 게이트 전압 값은 실제로 같은 값이 아니여도 전압 강하의 영향이 화면에 표시되지 않는 범위로, 사용자가 느껴지지 않는 범위이므로 다소의 편차를 포함하고 있어도 문제가 없다.
도 5는 본 발명의 실시 예를 나타내는 회로 블록도이다.
도 5를 참조하면, 본 발명의 실시 예를 나타내고 있는 회로 블록도는 각 게이트 집적회로(13)를 제어하는 타이밍 컨트롤러(11)와, 타이밍 컨트롤러(11)에 접속된 디지털-아날로그 변환기(이하, DAC)(15)와, DAC(15)의 출력을 증폭하기 위한 증폭기(이하, AMP)이다.
타이밍 컨트롤러(11)는 도 3에 도시된 제2 내지 제4 포인트(2 내지 4)와 대응되는 각 게이트 집적회로(13)의 스캔의 타이밍에 맞춰서 단계적으로 증가시킬 수 있는 디지털 제어 신호를 생성한다.
DAC(15)는 타이밍 컨트롤러(11)로부터 공급된 디지털 제어 신호를 아날로그 신호로 변환하여 출력한다.
AMP(16)는 DAC(15)로부터 변환된 제어 신호를 증폭시켜, 게이트 전압 배선(4)으로 게이트 전압이 공급된다.
본 발명의 실시 예인 계단 형태의 게이트 전압을 생성하기 위한 타이밍 컨트롤러(11)의 구동 방법에 대해 설명하기로 한다.
각 게이트 집적회로(13)에는 소정의 개수씩 군 단위로 게이트 라인이 접속된다. 이때, 한 개의 게이트 라인에 게이트 전압을 공급하기 위한 소요시간은 설계 값을 통해 정확하게 알 수 있다. 따라서, 각 게이트 집적회로(13)에 접속된 군 단위의 게이트 라인의 수를 알게 되면, 첫번째 게이트 집적회로(13)로부터 다음 게이트 집적회로(13)에 게이트 전압이 공급되는 소요시간을 정확하게 알 수 있다. 이와 같은 방법으로 추정된 소요시간을 전압 증가의 타이밍으로서 미리 타이밍 컨트롤러(11)에 기억시켜 놓고, 각 게이트 집적회로(13)의 스캔의 타이밍에 맞춰서 게이트 전압 배선(14)에 공급하는 게이트 전압 값을 단계적으로 증가된 형태로 공급할 수 있다.
한편, 계단 형태의 게이트 전압 값은 도 6에 도시된 그래프와 같이 설계 및 제조 단계에서 명확하게 통계적으로 산출할 수 있으므로, 이를 근거로 해서 설정하면, 과부족 없고, 적절하게 전압을 단계적으로 증가시킬 수 있다. 이에 따라, 각 게이트 집적회로가 스캔되는 시점에서 각 게이트 집적회로의 게이트 전압 값(제2 내지 제4 포인트의 게이트 전압 값)이 거의 동일한 값이 될 수 있다.
이와 같이, 본 발명은 각 게이트 집적회로(13)가 스캔하는 타이밍에 순차적 으로 맞춰서 계단 형태의 게이트 전압을 게이트 배선(14)에 공급함으로써 각 게이트 집적회로(13)가 스캔하는 타이밍에 있어서의 제2 내지 제4 포인트(2 내지 4) 각 게이트 전압 값이 모두 동일한 레벨을 가지게 할 수 있어 전압 강하를 방지할 수 있다.
이에 따라, 각 게이트 집적회로(13)의 배선 저항에 의해 발생되는 게이트 전압 강하를 방지할 수 있어 화면의 품질 향상을 시킬 수 있다.
한편, 본 발명의 실시 예로 도 3에 도시된 바와 같이 각 게이트 집적회로(13)의 스캔 방향을 게이트 전압 배선(14)과 인접한 게이트 집적회로에서 게이트 전압 배선과 먼 게이트 집적회로의 경우를 예로 들어 설명했지만, 그 반대로 각 게이트 집적회로(13)의 스캔 방향을 게이트 전압 배선(14)과 먼 게이트 집적회로에서 게이트 전압 배선과 인접한 게이트 집적회로일 수 있다. 각 게이트 집적회로(13)의 스캔 방향이 게이트 전압 배선과 먼 게이트 집적회로에서 게이트 전압 배선과 먼 게이트 집적회로일 경우에는 게이트 전압을 각 게이트 집적회로(13)의 스캔의 타이밍에 맞춰서 단계적으로 감소하는 형태로 게이트 전압 배선(14)에 공급한다.
또한, 본 발명의 실시 예에 있어서, 게이트 라인 간의 전압 강하를 방지하기 위해 설명했지만, 게이트 라인의 입력측과 종단측 사이의 전압 강하도 방지하기 위해 필요에 따라 일본 특허 문헌 1 및 2 등에 기재되어 있는 것과 같은 공지된 기술에 의해 추가할 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발 명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.
도 1은 본 발명의 실시 예에 따른 액정 표시 장치를 나타낸 평면도이다.
도 2는 본 발명의 실시 예에 따른 액정 표시 장치를 나타낸 블록도이다.
도 3은 본 발명의 실시 예에 따른 액정 표시 장치에 있어서의 게이트 전압 배선과 각 게이트 집적회로를 설명하기 위한 평면도이다.
도 4는 도 3에 도시된 각 포인트에서의 전압 값의 변화를 나타낸 그래프이다.
도 5는 본 발명의 실시 예에 따른 액정 표시 장치에 있어서의 타이밍 컨트롤러로부터 게이트 전압 배선까지의 구성을 나타낸 블록도이다.
도 6은 종래의 액정 표시 장치에 있어서의 도 3에 도시된 각 포인트에서의 전압값의 변화를 나타낸 그래프이다.
<도면의 주요 부분에 대한 부호의 설명>
1 : 액정 표시 패널 2 : 인쇄 회로 기판
3 : COF 3a : 게이트 COF
3b : 소스 COF 4 : 박막 트랜지스터 기판
5 : 칼라 필터 기판 6 : 게이트 라인
7 : 데이터 라인 8 : 게이트 구동부
9 : 데이터 구동부 10 : 화소
11 : 타이밍 컨트롤러 12 : 영상 신호원
13 : 게이트 집적회로 14 : 게이트 전압 배선
15 : DAC 16 : AMP

Claims (6)

  1. 기판 상에서 서로 교차해서 화소 영역을 정의하는 다수의 게이트 라인 및 데이터 라인과;
    상기 게이트 라인에 접속되어, 상기 게이트 라인을 구동하는 다수의 게이트 집적회로와;
    상기 다수의 게이트 집적회로 각각에 게이트 전압을 순차적으로 공급하는 게이트 전압 배선과;
    상기 게이트 전압 배선에 상기 게이트 전압을 공급하는 타이밍을 제어하는 타이밍 컨트롤러를 구비하며,
    상기 타이밍 컨트롤러의 제어에 의해 상기 게이트 집적회로가 스캔되는 시점의 상기 각 게이트 집적회로로 공급되는 게이트 전압 값을 동일한 레벨로 되게하며, 상기 게이트 전압 배선에 공급되는 게이트 전압을 상기 각 게이트 집적회로의 스캔의 타이밍에 맞춰서 단계적으로 증가 또는 감소시키는 것을 특징으로 하는 액정 표시 장치.
  2. 제1항에 있어서,
    상기 게이트 전압은 상기 각 게이트 집적회로의 스캔 방향이 상기 게이트 전압 배선과 인접한 게이트 집적회로에서 상기 게이트 전압 배선과 먼 게이트 집적회로일 경우에 단계적으로 증가시키는 것을 특징으로 하는 액정 표시 장치.
  3. 제1항에 있어서,
    상기 게이트 전압은 상기 각 게이트 집적회로의 스캔 방향이 상기 게이트 전압 배선과 먼 게이트 집적회로에서 상기 게이트 전압 배선과 인접한 게이트 집적회로일 경우에 단계적으로 감소시키는 것을 특징으로 하는 액정 표시 장치.
  4. 기판 상에서 서로 교차해서 화소 영역을 정의하는 다수의 게이트 라인 및 데이터 라인을 구비한 액정 표시 장치의 구동 방법에 있어서,
    타이밍 컨트롤러가 제어하는 타이밍에 따라 게이트 전압 배선에 게이트 전압을 공급하는 단계와;
    상기 게이트 전압 배선에 상기 게이트 전압이 공급된 것에 따라 각 게이트 집적회로에 대하여 게이트 전압이 순차적으로 공급되는 단계와;
    상기 게이트 집적회로가 상기 게이트 라인을 구동하는 단계를 포함하며,
    상기 게이트 전압 배선에 공급되는 상기 게이트 전압은 상기 각 게이트 집적회로가 스캔되는 시점의 상기 각 게이트 집적회로가 스캔하는 타이밍에 맞춰서 단계적으로 증가 또는 감소하는 것을 특징으로 하는 액정 표시 장치의 구동 방법.
  5. 제4항에 있어서,
    상기 게이트 전압은 상기 각 게이트 집적회로의 스캔 방향이 상기 게이트 전압 배선과 인접한 게이트 집적회로에서 상기 게이트 전압 배선과 먼 게이트 집적회 로일 경우에 단계적으로 증가시키는 것을 특징으로 하는 액정 표시 장치의 구동 방법.
  6. 제4항에 있어서,
    상기 게이트 전압은 상기 각 게이트 집적회로의 스캔 방향이 상기 게이트 전압 배선과 먼 게이트 집적회로에서 상기 게이트 전압 배선과 인접한 게이트 집적회로일 경우에 단계적으로 감소시키는 것을 특징으로 하는 액정 표시 장치의 구동 방법.
KR1020080014399A 2007-06-28 2008-02-18 액정 표시 장치 및 그의 구동 방법 KR20090004424A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2007-00171043 2007-06-28
JP2007171043A JP2009008942A (ja) 2007-06-28 2007-06-28 液晶表示装置およびその駆動方法

Publications (1)

Publication Number Publication Date
KR20090004424A true KR20090004424A (ko) 2009-01-12

Family

ID=40324069

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080014399A KR20090004424A (ko) 2007-06-28 2008-02-18 액정 표시 장치 및 그의 구동 방법

Country Status (2)

Country Link
JP (1) JP2009008942A (ko)
KR (1) KR20090004424A (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20140076062A (ko) * 2012-12-12 2014-06-20 엘지디스플레이 주식회사 표시장치 및 그 구동방법
KR20170035703A (ko) * 2015-09-23 2017-03-31 엘지디스플레이 주식회사 표시장치
KR20170080900A (ko) * 2015-12-31 2017-07-11 엘지디스플레이 주식회사 Gip 구동 장치 및 이를 구비하는 유기발광 표시 장치

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015045726A (ja) * 2013-08-28 2015-03-12 シナプティクス・ディスプレイ・デバイス株式会社 表示駆動装置及び表示装置
CN109166502B (zh) * 2018-09-12 2020-10-16 惠科股份有限公司 一种检测方法和显示面板

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20140076062A (ko) * 2012-12-12 2014-06-20 엘지디스플레이 주식회사 표시장치 및 그 구동방법
KR20170035703A (ko) * 2015-09-23 2017-03-31 엘지디스플레이 주식회사 표시장치
KR20170080900A (ko) * 2015-12-31 2017-07-11 엘지디스플레이 주식회사 Gip 구동 장치 및 이를 구비하는 유기발광 표시 장치

Also Published As

Publication number Publication date
JP2009008942A (ja) 2009-01-15

Similar Documents

Publication Publication Date Title
US6621547B2 (en) Module for determining the driving signal timing and a method for driving a liquid crystal display panel
US8228287B2 (en) Liquid crystal display device for removing ripple voltage and method of driving the same
KR101513271B1 (ko) 표시장치
KR101623593B1 (ko) 액정표시장치
KR100977218B1 (ko) 라인 온 글래스형 액정 표시 장치 및 그 구동방법
US20070085800A1 (en) Liquid crystal display driving device that reduces crosstalk
US8619014B2 (en) Liquid crystal display device
EP2413181A1 (en) Tft substrate and liquid crystal display apparatus using the same
US7375718B2 (en) Gate driving method and apparatus for liquid crystal display panel
KR20090004424A (ko) 액정 표시 장치 및 그의 구동 방법
KR20100023560A (ko) 표시장치
EP2299317A1 (en) Display device
KR20070116408A (ko) 액정 표시 장치 및 그의 구동 방법
US10249257B2 (en) Display device and drive method of the display device
KR100942837B1 (ko) 액정표시장치
KR101146459B1 (ko) 라인 온 글래스형 액정표시장치
KR20060127504A (ko) 공통 전압 피드백 회로를 포함한 소스 드라이버를 가지는액정 표시 장치
US20090174625A1 (en) Display device and driving method thereof
JP2011164236A (ja) 表示装置
KR20080026860A (ko) 액정 표시 장치 및 그의 구동 방법
KR101107676B1 (ko) 액정표시장치의 화소 충전량 보상 회로 및 방법
KR20070075804A (ko) 라인 온 글래스형 액정표시장치
KR101192747B1 (ko) 듀얼 라인 온 글래스 방식의 액정 표시 장치
KR101007687B1 (ko) 액정 표시 장치
KR100631113B1 (ko) 액정표시장치 및 그 구동 방법

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination