KR20080114040A - Method for forming storage node of semiconductor device - Google Patents
Method for forming storage node of semiconductor device Download PDFInfo
- Publication number
- KR20080114040A KR20080114040A KR1020070063198A KR20070063198A KR20080114040A KR 20080114040 A KR20080114040 A KR 20080114040A KR 1020070063198 A KR1020070063198 A KR 1020070063198A KR 20070063198 A KR20070063198 A KR 20070063198A KR 20080114040 A KR20080114040 A KR 20080114040A
- Authority
- KR
- South Korea
- Prior art keywords
- film
- storage node
- hard mask
- forming
- semiconductor device
- Prior art date
Links
- 238000003860 storage Methods 0.000 title claims abstract description 49
- 239000004065 semiconductor Substances 0.000 title claims abstract description 30
- 238000000034 method Methods 0.000 title claims abstract description 27
- 229910003481 amorphous carbon Inorganic materials 0.000 claims abstract description 27
- 238000005530 etching Methods 0.000 claims abstract description 9
- 239000000758 substrate Substances 0.000 claims abstract description 7
- 238000005452 bending Methods 0.000 abstract description 4
- 239000010410 layer Substances 0.000 description 33
- 239000011229 interlayer Substances 0.000 description 9
- 239000003990 capacitor Substances 0.000 description 8
- 238000004519 manufacturing process Methods 0.000 description 8
- 229920002120 photoresistant polymer Polymers 0.000 description 8
- 239000006117 anti-reflective coating Substances 0.000 description 6
- 239000007789 gas Substances 0.000 description 6
- 229910052814 silicon oxide Inorganic materials 0.000 description 6
- 230000007547 defect Effects 0.000 description 4
- 238000000059 patterning Methods 0.000 description 3
- 230000004888 barrier function Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000010354 integration Effects 0.000 description 2
- 230000003247 decreasing effect Effects 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 238000001459 lithography Methods 0.000 description 1
- 150000004767 nitrides Chemical class 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 239000012495 reaction gas Substances 0.000 description 1
- 239000005368 silicate glass Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76841—Barrier, adhesion or liner layers
- H01L21/76843—Barrier, adhesion or liner layers formed in openings in a dielectric
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02109—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
- H01L21/02112—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
- H01L21/02115—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material being carbon, e.g. alpha-C, diamond or hydrogen doped carbon
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3105—After-treatment
- H01L21/311—Etching the insulating layers by chemical or physical means
- H01L21/31144—Etching the insulating layers by chemical or physical means using masks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76802—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/02—Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
- H10B12/03—Making the capacitor or connections thereto
- H10B12/033—Making the capacitor or connections thereto the capacitor extending over the transistor
- H10B12/0335—Making a connection between the transistor and the capacitor, e.g. plug
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Exposure Of Semiconductors, Excluding Electron Or Ion Beam Exposure (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
Description
도 1은 종래 기술의 문제점을 보여주는 반도체 소자의 사진.1 is a photograph of a semiconductor device showing the problems of the prior art.
도 2a 내지 도 2f는 본 발명의 실시예에 따른 반도체 소자의 스토리지 노드 형성방법을 설명하기 위한 공정별 단면도.2A to 2F are cross-sectional views illustrating processes for forming a storage node of a semiconductor device according to an embodiment of the present invention.
도 3은 본 발명의 효과를 보여주는 반도체 소자의 사진.Figure 3 is a photograph of a semiconductor device showing the effect of the present invention.
* 도면의 주요 부분에 대한 부호의 설명 *Explanation of symbols on the main parts of the drawings
200 : 반도체 기판 202 : 층간절연막200
204 : 스토리지 노드 콘택 플러그 206 : 식각정지막204: Storage node contact plug 206: Etch stop layer
208 : PSG막 210 : PE-TEOS막208: PSG film 210: PE-TEOS film
212 : 절연막 214 : 비정질탄소막212
216 : SiON막 H : 홀216 SiON film H: hole
218 : 도전막 SN : 스토리지 노드218: conductive film SN: storage node
본 발명은 반도체 소자의 스토리지 노드 형성방법에 관한 것으로, 보다 상세 하게는, 오버레이(Overlay) 불량을 방지하여 제조 수율을 향상시킬 수 있는 반도체 소자의 스토리지 노드 형성방법에 관한 것이다.The present invention relates to a method for forming a storage node of a semiconductor device, and more particularly, to a method for forming a storage node of a semiconductor device capable of improving a manufacturing yield by preventing an overlay failure.
반도체 소자의 고집적화가 진행됨에 따라 소자 크기도 점점 작아지고 있고, 이에 따라, 디램과 같은 메모리 소자에서 데이터를 저장하는 기억 장소로서 기능하는 캐패시터의 폭(Width) 또한 작아지고 있다. As the integration of semiconductor devices proceeds, the device size is also getting smaller. Accordingly, the width of the capacitor, which serves as a storage location for storing data in a memory device such as a DRAM, is also decreasing.
상기 캐패시터는 스토리지 노드(Storage Node)와 플레이트 노드(Plate Node) 사이에 유전막(Dielectric)이 개재된 구조로서, 이러한 구조를 갖는 캐패시터의 캐패시턴스(Capacitance)는 전극의 표면적과 유전막의 유전율에 비례하고, 전극들 간의 간격, 즉, 유전막의 두께에 반비례한다. The capacitor is a structure in which a dielectric film is interposed between a storage node and a plate node. The capacitance of a capacitor having such a structure is proportional to the surface area of the electrode and the dielectric constant of the dielectric film. It is inversely proportional to the spacing between the electrodes, that is, the thickness of the dielectric film.
따라서, 고용량의 캐패시터를 얻기 위해서는 유전율이 큰 유전막을 사용하거나, 전극 표면적을 확대시키거나, 또는, 전극들 간의 거리를 줄이는 것이 요구된다. 그런데, 전극들 간의 거리, 즉, 유전막의 두께를 줄이는 것은 한계가 있기 때문에, 고용량의 캐패시터를 형성하기 위한 연구는 유전율이 큰 유전막을 사용하거나, 전극 표면적을 넓히는 방식으로 진행되고 있다.Therefore, in order to obtain a high capacity capacitor, it is required to use a dielectric film having a high dielectric constant, to enlarge the electrode surface area, or to reduce the distance between the electrodes. However, since there is a limit to reducing the distance between the electrodes, that is, the thickness of the dielectric film, research to form a high capacity capacitor is being conducted by using a dielectric film having a high dielectric constant or increasing the electrode surface area.
여기서, 상기 전극 표면적을 증가시키기 위한 방법으로는 스토리지 노드의 형태를 오목(Concave) 또는 실린더(Cylinder) 형태의 3차원 구조로 형성하는 방법이 대표적이며, 상기와 같은 구조를 갖는 캐패시터의 높이를 증가시키면 더 큰 저장 용량을 얻을 수 있다. 그러므로, 고집적화에 따른 폭 감소에 기인하는 캐패시터의 용량 감소를 보상하고 큰 캐패시턴스를 갖는 캐패시터를 구현하기 위해 전하 저장 전극, 즉, 스토리지 노드의 높이는 높아지고 있는 추세이다. In this case, a method of increasing the electrode surface area is typically a method of forming a storage node into a three-dimensional structure of a concave or cylinder shape, and increases the height of the capacitor having the above structure. This will give you a larger storage capacity. Therefore, the height of the charge storage electrode, that is, the storage node, is increasing in order to compensate for the capacity reduction of the capacitor due to the width reduction due to the high integration and to implement a capacitor having a large capacitance.
이하에서는, 종래 기술에 따른 스토리지 노드의 형성방법을 간략하게 설명하도록 한다.Hereinafter, a method of forming a storage node according to the prior art will be briefly described.
먼저, 소정의 하부 구조물과 층간절연막 및 상기 층간절연막 내에 스토리지 노드 콘택 플러그가 형성된 반도체 기판을 마련한 후, 상기 층간절연막 및 스토리지 노드 콘택 플러그 상에 식각정지막과 절연막을 차례로 증착한다. 여기서, 상기 식각정지막은 이후 절연막 식각시 층간절연막을 포함하는 하부 구조물의 식각 어택(Attack)을 방지해 주는 역할을 한다. First, a semiconductor substrate on which a storage node contact plug is formed is formed in a predetermined lower structure, an interlayer insulating layer, and the interlayer insulating layer, and then an etch stop layer and an insulating layer are sequentially deposited on the interlayer insulating layer and the storage node contact plug. Here, the etch stop layer serves to prevent an etch attack of the lower structure including the interlayer insulating layer during the subsequent etching of the insulating layer.
다음으로, 상기 절연막 상에 하드마스크막을 형성하고, 상기 하드마스크막 상에 ARC(Anti-Reflective Coating)막과 감광막을 차례로 형성한 후, 공지의 리소그라피(Lithography) 공정에 따라, 상기 감광막을 식각하여 스토리지 노드 영역을 정의하는 감광막 패턴을 형성한다. 이때, 상기 하드마스크막으로는 비정질탄소막을 형성하며, 상기 ARC막으로는 SiON막을 형성한다.Next, a hard mask film is formed on the insulating film, an ARC (Anti-Reflective Coating) film and a photoresist film are sequentially formed on the hard mask film, and the photoresist film is etched according to a known lithography process. A photoresist pattern defining a storage node region is formed. In this case, an amorphous carbon film is formed as the hard mask film, and a SiON film is formed as the ARC film.
계속해서, 상기 감광막 패턴을 식각장벽으로 이용해서 ARC막과 하드마스크막을 식각하여 절연막의 스토리지 노드 영역을 노출시키는 하드마스크막 패턴을 형성한 후, 상기 감광막 패턴을 제거한 상태에서, 상기 하드마스크막 패턴을 식각장벽으로 이용해서 노출된 절연막 및 식각정지막 부분을 식각하여 스토리지 노드 콘택 플러그를 노출시키는 스토리지 노드용 홀을 형성한다. Subsequently, an ARC film and a hard mask film are etched using the photoresist pattern as an etch barrier to form a hard mask pattern that exposes a storage node region of the insulating film, and then the hard mask pattern is removed while the photoresist pattern is removed. Using the as an etch barrier to expose the insulating layer and the etch stop layer to form a hole for the storage node to expose the storage node contact plug.
그런 다음, 상기 노출된 스토리지 노드 콘택 플러그의 표면을 포함한 스토리지 노드용 홀의 표면 및 절연막 상에 스토리지 노드용 도전막을 증착한 후, 상기 절연막 상에 형성된 스토리지 노드용 도전막 부분을 제거하여 스토리지 노드를 형 성한다. Then, after depositing a conductive film for the storage node on the surface and the insulating film of the hole for the storage node including the exposed surface of the storage node contact plug, and removing the conductive film portion for the storage node formed on the insulating film to form a storage node. Sung.
그러나, 전술한 종래 기술의 경우에는 상기 하드마스크막으로 사용되는 비정질탄소막이 강한 압축성(compressive)을 갖기 때문에, 웨이퍼에 대해 -370MPa 정도의 압축성 스트레스를 유발하게 된다. 그 결과, 상기 웨이퍼의 표면에 굴곡이 발생되며, 이로 인해, 후속 하드마스크막을 패터닝하기 위한 포토(Photo) 공정시 오버레이 불량이 야기된다.However, in the prior art described above, since the amorphous carbon film used as the hard mask film has a strong compressive property, a compressive stress of about -370 MPa is induced on the wafer. As a result, bending occurs on the surface of the wafer, which causes an overlay failure during a photo process for patterning a subsequent hard mask film.
도 1은 종래 기술의 문제점을 보여주는 반도체 소자의 사진이다.1 is a photograph of a semiconductor device showing a problem of the prior art.
도시된 바와 같이, 상기 하드마스크로 인한 압축성 스트레스에 의해 상기 웨이퍼에 오버레이 불량이 다량으로 발생된다. (X축 : 45.4, Y축 : 25.6) 이러한 오버레이 불량은 300nm급 반도체 소자의 제조시 더욱 심화되며, 이 때문에, 반도체 소자의 제조 수율이 저하된다.As shown, a large amount of overlay failure occurs on the wafer due to compressive stress due to the hard mask. (X-axis: 45.4, Y-axis: 25.6) These overlay defects are further intensified in manufacturing a 300 nm class semiconductor device, and therefore, the yield of manufacturing a semiconductor device is lowered.
본 발명은 오버레이(Overlay) 불량을 방지할 수 있는 반도체 소자의 스토리지 노드 형성방법을 제공한다.The present invention provides a method for forming a storage node of a semiconductor device capable of preventing an overlay failure.
또한, 본 발명은 제조 수율을 향상시킬 수 있는 반도체 소자의 스토리지 노드 형성방법을 제공한다.In addition, the present invention provides a method for forming a storage node of a semiconductor device capable of improving the manufacturing yield.
본 발명의 실시예에 따른 반도체 소자의 스토리지 노드 형성방법은, 반도체 기판 상에 절연막을 형성하는 단계; 상기 절연막 상에 400∼500℃의 온도에서 비정질탄소막으로 하드마스크막을 형성하는 단계; 상기 하드마스크막 및 절연막을 식각 하여 스토리지 노드용 홀을 형성하는 단계; 상기 하드마스크막을 제거하는 단계; 및 상기 홀 표면 상에 도전막을 형성하는 단계;를 포함하는 것을 특징으로 한다.A method of forming a storage node of a semiconductor device according to an embodiment of the present invention includes forming an insulating film on a semiconductor substrate; Forming a hard mask film on the insulating film using an amorphous carbon film at a temperature of 400 to 500 ° C .; Etching the hard mask layer and the insulating layer to form holes for storage nodes; Removing the hard mask layer; And forming a conductive film on the hole surface.
상기 하드마스크막은 비정질탄소막으로 형성한다.The hard mask film is formed of an amorphous carbon film.
상기 하드마스크막은 5∼6Torr의 압력에서 형성한다.The hard mask film is formed at a pressure of 5 to 6 Torr.
상기 하드마스크막은 1200∼1600W의 RF(Radio Frequency) 파워 조건으로 형성한다.The hard mask film is formed under a RF (Radio Frequency) power condition of 1200 to 1600W.
상기 하드마스크막은 2000∼3000sccm의 C3H6 가스를 사용하여 형성한다.The hard mask film is formed using a C 3 H 6 gas of 2000 to 3000 sccm.
상기 하드마스크막은 2000∼3000sccm의 C3H6 가스와 700∼1000sccm의 He 가스를 사용하여 형성한다.The hard mask film is formed using C 3 H 6 gas of 2000-3000 sccm and He gas of 700-1000 sccm.
(실시예)(Example)
이하, 첨부된 도면을 참조하여 본 발명의 실시예를 상세하게 설명하도록 한다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings.
본 발명은, 스토리지 노드용 홀을 형성하기 위한 식각 공정시 하드마스크막으로서 비정질탄소막을 형성한다. 이때, 상기 비정질탄소막은 종래의 300℃ 정도의 온도 대신 400℃ 정도의 온도에서 형성한다.The present invention forms an amorphous carbon film as a hard mask film during an etching process for forming a hole for a storage node. In this case, the amorphous carbon film is formed at a temperature of about 400 ° C instead of about 300 ° C.
이렇게 하면, 상기 비정질탄소막이 -80MPa 정도의 약한 압축성(compressive)을 갖기 때문에, 웨이퍼에 대해 압축성 스트레스를 유발하지 않으며, 이를 통해, 후속 하드마스크막을 패터닝하기 위한 포토(Photo) 공정시 오버레이 불량을 감소시켜 반도체 소자의 제조 수율을 향상시킬 수 있다.In this case, since the amorphous carbon film has a weak compressibility of about -80 MPa, it does not cause compressive stress on the wafer, thereby reducing overlay defects during a photo process for patterning a subsequent hard mask film. The production yield of the semiconductor device can be improved.
도 2a 내지 도 2f는 본 발명의 실시예에 따른 반도체 소자의 스토리지 노드 형성방법을 설명하기 위한 공정별 단면도이다.2A through 2F are cross-sectional views illustrating processes for forming a storage node of a semiconductor device according to an exemplary embodiment of the present invention.
도 2a를 참조하면, 게이트와 비트라인 등의 하부 구조물(도시안됨)이 형성된 반도체 기판(200) 상에 상기 하부 구조물을 덮도록 층간절연막(202)을 증착한다. 그런 다음, 상기 층간절연막을 식각하여 콘택홀을 형성한 후, 상기 콘택홀 내에 스토리지 노드 콘택 플러그(204)를 형성한다.Referring to FIG. 2A, an
도 2b를 참조하면, 상기 스토리지 노드 콘택 플러그(204)를 포함한 층간절연막(202) 상에 식각정지막(206)과 절연막(212)을 차례로 형성한다. 여기서, 상기 식각정지막(206)은 후속으로 수행되는 절연막(212)의 식각 공정시 상기 층간절연막(202)을 포함하는 하부 구조물의 식각 어택(Attack)을 방지해 주는 역할을 한다.Referring to FIG. 2B, an
상기 식각정지막(206)은 질화막으로 형성하고, 상기 절연막(212)은 PSG(Phosphours Silicate Glass)막(208)과 PE-TEOS(Plasma Enhanced-Tetra Ethyl Ortho Silicate)막(210)의 적층막 구조로 형성함이 바람직하다.The
도 2c를 참조하면, 상기 절연막(212)상에 하드마스크막으로서 비정질탄소막(214)을 형성한다. 상기 비정질탄소막(214)은 5000Å 정도의 두께로 형성한다. 계속해서, 상기 비정질탄소막(214) 상에 ARC(Anti-Reflective Coating)막으로서 SiON막(216)을 형성한 후, 상기 SiON막(216) 상에 스토리지 노드 영역을 식각하기 위한 마스크 패턴(도시안됨)을 형성한다. 상기 마스크 패턴은 감광막으로 형성한다.Referring to FIG. 2C, an
이때, 상기 비정질탄소막(214)은 400∼500℃의 온도, 바람직하게는, 400℃ 정도의 온도 및 5∼6Torr 정도의 압력 조건에서 1200∼1600W 정도의 RF 파워를 사용하여 형성한다. 이때, 상기 비정질탄소막(214)은 소오스 가스로서 2000∼3000sccm 정도의 C3H6 가스를 사용하고 반응 가스로서 700∼1000sccm 정도의 He 가스를 사용하여 형성한다.In this case, the
여기서, 본 발명의 실시예에 따른 비정질탄소막(214)은 압축성이 -80MPa 정도로 감소되거나, 또는, +20MPa 정도의 인장성(tensile)을 가지므로, 상기 비정질탄소막(214)이 웨이퍼에 가하는 압축성 스트레스를 줄일 수 있으며, 이를 통해, 상기 압축성 스트레스로 인해 웨이퍼 표면에 굴곡이 생기는 현상을 억제할 수 있다.Here, since the
따라서, 본 발명은 후속 하드마스크막을 패터닝하기 위한 포토(Photo) 공정시 발생되는 오버레이 불량을 감소시켜 반도체 소자의 제조 수율을 향상시킬 수 있다.Therefore, the present invention can improve the manufacturing yield of the semiconductor device by reducing the overlay defects generated during the photo process for patterning the subsequent hard mask film.
또한, 본 발명은 상기 비정질탄소막(214)의 불투명도를 좌우하는 인자인 k 값을 종래와 비슷하게 유지할 수 있으므로, 상기 오버레이 이미지(image)를 확인하기 위한 대비(contrast) 특성이 우수함을 알 수 있다. In addition, the present invention can maintain the k value which is a factor that determines the opacity of the
도 2d를 참조하면, 공지의 포토 리소그라피(Lithography) 공정에 따라, 상기 마스크 패턴을 식각하여 스토리지 노드 영역을 정의하는 감광막 패턴을 형성한다. 계속해서, 상기 감광막 패턴을 식각 마스크로 이용해서 상기 SiON막(216)과 비정질탄소막(214)을 식각하여 절연막(212)의 스토리지 노드 영역을 노출시킨다.Referring to FIG. 2D, according to a known photolithography process, the mask pattern is etched to form a photoresist pattern defining a storage node region. Subsequently, the
그런 다음, 상기 감광막 패턴을 제거하고, 그리고 나서, 상기 노출된 절연 막(212) 및 식각정지막(206) 부분을 식각하여 상기 스토리지 노드 콘택 플러그(204)를 노출시키는 스토리지 노드용 홀(H)을 형성한다. Then, the photoresist pattern is removed, and then, the exposed
도 2e를 참조하면, 상기 홀(H)이 형성된 반도체 기판(200)으로부터 상기 SiON막과 비정질탄소막을 제거한다.Referring to FIG. 2E, the SiON film and the amorphous carbon film are removed from the
도 2f를 참조하면, 상기 노출된 스토리지 노드 콘택 플러그(204)의 표면을 포함한 홀(H)의 표면 및 절연막(212) 상에 스토리지 노드용 도전막(218)을 증착한다. 이어서, 스토리지 노드(SN) 간 분리를 위해 상기 절연막(212) 상에 형성된 스토리지 노드용 도전막(218) 부분을 제거하여 스토리지 노드(SN)를 형성한다. Referring to FIG. 2F, the
전술한 본 발명은, 상기 스토리지 노드용 홀(H)을 형성하기 위한 식각 공정시 하드마스크막 역할을 하는 비정질탄소막(214)을 종래보다 상대적으로 높은 400℃ 정도의 온도에서 형성함으로써, 상기 비정질탄소막(214)의 강한 압축성을 완화시킬 수 있다.According to the present invention, the amorphous carbon film is formed by forming an
도 3은 본 발명의 효과를 보여주는 반도체 소자의 사진이다.Figure 3 is a photograph of a semiconductor device showing the effect of the present invention.
도시된 바와 같이, 상기 비정질탄소막의 압축성에 의한 압축성 스트레스가 감소되어 웨이퍼 표면에 굴곡이 생기는 페일을 개선할 수 있으며, 이를 통해, 본 발명은 오버레이 불량을 종래보다 2배 정도 감소시킬 수 있다. (X축 : 22.6, Y축 : 15.4) 따라서, 본 발명은 반도체 소자의 제조 수율을 향상시킬 수 있다.As shown, the compressive stress due to the compressibility of the amorphous carbon film can be reduced to improve the failing of the bent surface on the wafer surface, and through this, the present invention can reduce the overlay defect by about twice as much as before. (X-axis: 22.6, Y-axis: 15.4) Therefore, the present invention can improve the production yield of semiconductor devices.
이상, 여기에서는 본 발명을 특정 실시예에 관련하여 도시하고 설명하였지만, 본 발명이 그에 한정되는 것은 아니며, 이하의 특허청구의 범위는 본 발명의 정신과 분야를 이탈하지 않는 한도 내에서 본 발명이 다양하게 개조 및 변형될 수 있다는 것을 당업계에서 통상의 지식을 가진 자가 용이하게 알 수 있다.As mentioned above, although the present invention has been illustrated and described with reference to specific embodiments, the present invention is not limited thereto, and the following claims are not limited to the scope of the present invention without departing from the spirit and scope of the present invention. It can be easily understood by those skilled in the art that can be modified and modified.
이상에서와 같이, 본 발명은 하드마스크막 역할을 하는 비정질탄소막을 종래보다 상대적으로 높은 400℃ 정도의 온도에서 형성함으로써, 상기 비정질탄소막의 강한 압축성을 완화시킬 수 있다.As described above, according to the present invention, by forming the amorphous carbon film serving as a hard mask film at a temperature of about 400 ° C., which is relatively higher than that of the related art, the strong compressibility of the amorphous carbon film can be relaxed.
또한, 본 발명은 상기 비정질탄소막이 웨이퍼에 가하는 압축성 스트레스를 감소시켜, 상기 웨이퍼의 표면에 굴곡이 발생되는 페일을 개선할 수 있다.In addition, the present invention can reduce the compressive stress applied to the wafer by the amorphous carbon film, it is possible to improve the fail that the bending occurs on the surface of the wafer.
따라서, 본 발명은 오버레이 불량을 개선할 수 있으며, 이를 통해, 반도체 소자의 제조 수율을 향상시킬 수 있다.Therefore, the present invention can improve the overlay failure, thereby improving the manufacturing yield of the semiconductor device.
Claims (5)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020070063198A KR100945505B1 (en) | 2007-06-26 | 2007-06-26 | Method for forming storage node of semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020070063198A KR100945505B1 (en) | 2007-06-26 | 2007-06-26 | Method for forming storage node of semiconductor device |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20080114040A true KR20080114040A (en) | 2008-12-31 |
KR100945505B1 KR100945505B1 (en) | 2010-03-09 |
Family
ID=40371201
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020070063198A KR100945505B1 (en) | 2007-06-26 | 2007-06-26 | Method for forming storage node of semiconductor device |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100945505B1 (en) |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6573030B1 (en) * | 2000-02-17 | 2003-06-03 | Applied Materials, Inc. | Method for depositing an amorphous carbon layer |
KR100704470B1 (en) * | 2004-07-29 | 2007-04-10 | 주식회사 하이닉스반도체 | Method for fabrication of semiconductor device using amorphous carbon layer to sacrificial hard mask |
-
2007
- 2007-06-26 KR KR1020070063198A patent/KR100945505B1/en not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR100945505B1 (en) | 2010-03-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8114733B2 (en) | Semiconductor device for preventing the leaning of storage nodes and method for manufacturing the same | |
KR100744672B1 (en) | Method for fabricating contact hole in semiconductor device | |
JP2005340814A (en) | Method of forming semiconductor device | |
KR100772777B1 (en) | Semiconductor device and method for forming the same | |
KR100945505B1 (en) | Method for forming storage node of semiconductor device | |
KR20080060017A (en) | Method for manufacturing of semiconductor device | |
JP2006148052A (en) | Method for forming storage electrode of semiconductor element | |
KR100668508B1 (en) | Method for manufacturing semiconductor device with deep contact hole | |
KR20100036006A (en) | Method of manufacturing semiconductor device | |
US7651907B2 (en) | Method for fabricating semiconductor device | |
KR100721548B1 (en) | Method for forming storage node of capacitor in semiconductor device | |
KR20090070691A (en) | The method for manufacturing semiconductor device | |
KR100520176B1 (en) | A method for forming a semiconductor device | |
KR101046758B1 (en) | Semiconductor device manufacturing method | |
KR100670681B1 (en) | Method for manufacturing semiconductor device | |
KR100819674B1 (en) | Method for forming semiconductor devices | |
KR100887052B1 (en) | Method for fabricating capacitor of semiconductor device | |
KR20100107782A (en) | Method for forming capacitor having cylinder type storage electrode and mask for the same | |
KR20080088921A (en) | Method for manufacturing capacitor | |
KR20010096349A (en) | Method for fabricating a semiconductor memory device having Self-Aligned Contact | |
KR20040057583A (en) | Method of forming contact hole in semiconductor device | |
KR20080084068A (en) | Method for forming storage node of semiconductor device | |
KR20080058864A (en) | Method of manufacturing semiconductor device | |
KR20050023931A (en) | Method for forming storage node contact of semiconductor device | |
KR20100073097A (en) | Method for fabricating capacitor of semiconductor device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
LAPS | Lapse due to unpaid annual fee |