KR20080072372A - 표시 패널의 구동 장치 및 이를 구비한 표시 장치 - Google Patents

표시 패널의 구동 장치 및 이를 구비한 표시 장치 Download PDF

Info

Publication number
KR20080072372A
KR20080072372A KR1020070011053A KR20070011053A KR20080072372A KR 20080072372 A KR20080072372 A KR 20080072372A KR 1020070011053 A KR1020070011053 A KR 1020070011053A KR 20070011053 A KR20070011053 A KR 20070011053A KR 20080072372 A KR20080072372 A KR 20080072372A
Authority
KR
South Korea
Prior art keywords
signal
display panel
interface
system board
driving circuit
Prior art date
Application number
KR1020070011053A
Other languages
English (en)
Inventor
임상민
박용주
명재훈
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020070011053A priority Critical patent/KR20080072372A/ko
Publication of KR20080072372A publication Critical patent/KR20080072372A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G3/2096Details of the interface to the display terminal specific for a flat panel
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136209Light shielding layers, e.g. black matrix, incorporated in the active matrix substrate, e.g. structurally associated with the switching element
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/76Architectures of general purpose stored program computers
    • G06F15/78Architectures of general purpose stored program computers comprising a single central processing unit
    • G06F15/7803System on board, i.e. computer system on one or more PCB, e.g. motherboards, daughterboards or blades
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/173Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
    • H03K19/1731Optimisation thereof
    • H03K19/1732Optimisation thereof by limitation or reduction of the pin/gate ratio
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/12Frame memory handling

Abstract

본 발명은 표시 패널을 구동하기 위한 구동 회로와, 화상 데이터를 생성하기 위한 시스템 보드 및 상기 구동 회로와 상기 시스템 보드를 연결하는 인터페이스를 포함하고, 상기 인터페이스는 RS 신호가 업된 상태에서 업/다운 상태로 토글되는 CS 신호의 상승 에지에서 상기 시스템 보드로부터의 화상 데이터를 상기 구동 회로로 전송하는 것을 특징으로 하는 표시 패널의 구동 장치 및 이를 구비한 표시 장치를 제공한다.
이와 같은, 본 발명은 CPU 인터페이스를 통해 전달할 제어 신호 중 WR 신호를 CS 신호에 함께 실어 전달함으로써 CPU 인테페이스 구조를 간략화할 수 있다. 따라서, WR 신호의 송출 및 수신을 위한 입출력핀이 불필요하여 칩 설계의 자유도를 높일 수 있다. 또한, 휴대용 단말기에 적용될 경우 WR 신호의 간섭으로 인한 인테나의 수신 감도 저하를 방지할 수 있으므로, 인테나의 배치 자유도를 높일 수 있다.
RGB 인터페이스, CPU 인터페이스, 휴대용 단말기, 액정 표시 장치.

Description

표시 패널의 구동 장치 및 이를 구비한 표시 장치{ DRIVING DEVICE FOR DISPLAY AND DISPLAY HAVING THE SAME}
도 1은 본 발명의 실시예에 따른 액정 표시 장치를 나타낸 블록도.
도 2는 본 발명의 비교예에 따른 신호 제어부의 입력 신호들에 대한 논리 회로도.
도 3은 본 발명의 비교예에 따른 신호 제어부의 입력 신호들에 대한 동작 타이밍도.
도 4는 본 발명의 실시예에 따른 신호 제어부의 입력 신호들에 대한 논리 회로도.
도 5는 본 발명의 실시예에 따른 신호 제어부의 입력 신호들에 대한 동작 타이밍도.
도 6은 본 발명의 변형예에 따른 신호 제어부의 입력 신호들에 대한 동작 타이밍도.
<도면의 주요 부분에 대한 부호의 설명>
100: 액정 표시 패널 200: 게이트 구동부
300: 데이터 구동부 400: 구동 전압 생성부
500: 신호 제어부 600: 액정 구동 회로
본 발명은 표시 패널의 구동 장치 및 이를 구비한 표시 장치에 관한 것으로, 보다 상세하게는 CPU 인터페이스를 통해 전달할 제어 신호 중 일부 신호를 다른 신호에 함께 실어 전달함으로써 CPU 인터페이스 구조를 간략화할 수 있는 표시 패널의 구동 회로 및 이를 구비한 표시 장치에 관한 것이다.
일반적으로 휴대 단말기용 표시 장치로는 경량박형, 고해상도, 대화면화를 실현할 수 있고, 소비전력이 작은 액정 표시 장치가 주로 사용된다. 이러한 액정 표시 장치는 블랙 매트릭스, 컬러 필터 및 공통 전극이 형성된 상부 기판과, 박막 트랜지스터 및 화소 전극이 형성된 하부 기판 및 두 기판 사이에 충진된 액정층으로 구성된 액정 표시 패널을 포함하며, 상기 액정 표시 패널의 양쪽면에 부착된 편광판을 더 포함한다. 또한, 상기 액정 표시 패널은 스스로 광을 발하지 못하므로, 그 표시 내용을 시각적으로 인식할 수 있도록 액정 표시 패널의 배면에는 광을 제공하는 백라이트(Backlight)가 배치된다. 또한, 상기 액정 표시 패널 및 상기 백라이트의 동작을 제어하기 위한 구동 회로를 필요로 한다.
이러한 액정 표시 장치는 시스템 보드(system board)와 RGB 인터페이스(interface) 또는 CPU 인터페이스를 통해 연결된다. 즉, 액정 표시 장치는 RGB 모드 또는 CPU 모드로 제어되어 화상을 표시한다. 이때, RGB 모드의 경우 수직 동기 신호(Vsync), 수평 동기 신호(Hsync), 메인 클럭(MCLK) 및 데이터 인에이블 신 호(DE) 등에 동기화되어 제 1 데이터 버스를 통해 전달되는 화상 데이터를 입력받아 화상을 표시하며, CPU 모드의 경우 CS 신호(Chip Select Signal;CS), RS 신호(Register Select Signal;RS), WR 신호(Write Strobe Signal;WR) 등에 동기화되어 제 2 데이터 버스를 통해 전달되는 화상 데이터를 입력받아 화상을 표시한다.
이처럼 종래의 액정 표시 장치는 RGB 모드 및 CPU 모드의 제어를 위한 두 가지 인터페이스를 하므로 여러 문제점이 있었다. 먼저, 입출력 핀(Input/Output Pin;I/O PIN)의 개수가 증가하여 제품 설계시 상당한 제약이 따른다. 또한, 최근 휴대용 단말기는 외관상 안테나 형태가 들어나지 않도록 내장형 안테나 즉, 인테나(intenna)를 사용하고, 더욱 박형화되는 추세에 있다. 이로 인해 인터페이스용 배선과 인테나 배선이 공간적으로 근접하게 설치되어 서로 간섭을 일으킴에 따라 통화 수신 감도가 저하되는 문제점이 있었다. 특히, 실험 결과 CPU 인터페이스용 신호 중 WR 신호는 통화 수신 감도를 대략 25% 까지 저하시키는 것으로 측정되었다.
본 발명은 상기의 문제점을 해결하기 위해 도출된 것으로, CPU 인터페이스를 통해 전달할 제어 신호 중 일부 신호를 다른 신호에 함께 실어 전달함으로써 CPU 인테페이스 구조를 간략화할 수 있는 표시 패널의 구동 장치 및 이를 구비한 표시 장치를 제공하는데 그 목적이 있다.
상기의 목적을 달성하기 위한 본 발명에 따른 표시 패널의 구동 장치는, 표 시 패널을 구동하기 위한 구동 회로와, 화상 데이터를 생성하기 위한 시스템 보드 및 상기 구동 회로와 상기 시스템 보드를 연결하는 인터페이스를 포함하고, 상기 인터페이스는 RS 신호가 업된 상태에서 업/다운 상태로 토글되는 CS 신호의 상승 에지에서 상기 시스템 보드로부터의 화상 데이터를 상기 구동 회로로 전송하는 것을 특징으로 한다.
상기 인터페이스는 RS 신호가 업되고, WR 신호가 다운된 상태에서 업/다운 상태로 토글되는 CS 신호의 상승 에지에서 상기 시스템 보드로부터의 화상 데이터를 상기 구동 회로로 전송하는 것이 바람직하다.
상기 구동 회로는 표시 패널의 단위 화소를 행 방향으로 구동하는 게이트 구동부와 표시 패널의 단위 화소를 열 방향으로 구동하는 데이터 구동부 및 상기 게이트 구동부 및 상기 데이터 구동부를 제어하는 신호 제어부를 포함하고, 상기 RS 신호는 신호 제어부에서 자체적으로 생성되는 것이 바람직하다.
상기 신호 제어부는 상기 데이터 구동부와 일체로 형성되는 것이 바람직하며, 상기 인터페이스는 CPU 모드 또는 RGB 모드로 구성되는 것이 바람직하다.
상기의 목적을 달성하기 위한 본 발명에 따른 표시 장치는, 화상을 표시하기 위한 표시 패널과, 상기 표시 패널을 구동하기 위한 구동 회로와, 화상 데이터를 생성하기 위한 시스템 보드 및 상기 구동 회로와 상기 시스템 보드를 연결하는 인터페이스를 포함하고, 상기 인터페이스는 RS 신호가 업된 상태에서 업/다운 상태로 토글되는 CS 신호의 상승 에지에서 상기 시스템 보드로부터의 화상 데이터를 상기 구동 회로로 전송하는 것을 특징으로 한다.
상기 인터페이스는 RS 신호가 업되고, WR 신호가 다운된 상태에서 업/다운 상태로 토글되는 CS 신호의 상승 에지에서 상기 시스템 보드로부터의 화상 데이터를 상기 구동 회로로 전송하는 것이 바람직하다.
상기 표시 패널은 액정 표시 패널을 포함하는 것이 바람직하다.
상기 신호 제어부는 상기 데이터 구동부와 일체로 형성되는 것이 바람직하며, 상기 인터페이스는 CPU 모드 또는 RGB 모드로 구성되는 것이 바람직하다.
이하, 첨부된 도면을 참조하여 본 발명에 따른 실시예를 상세히 설명한다.
그러나, 본 발명은 이하에서 개시되는 실시예에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이다. 도면상의 동일 부호는 동일한 요소를 지칭한다.
도 1은 본 발명의 실시예에 따른 액정 표시 장치를 나타낸 블록도이다.
도 1을 참조하면, 본 실시예에 따른 액정 표시 장치는 화상을 표시하는 액정 표시 패널(100) 및 이를 제어하는 액정 구동 회로(200,300,400,500;600)를 포함한다.
액정 표시 패널(100)은 일 방향으로 연장된 복수의 게이트 라인(G1 내지 Gn) 및 이와 교차하는 타 방향으로 연장된 복수의 데이터 라인(D1 내지 Dm)을 포함하고, 이들의 교차 영역에 마련된 복수의 단위 화소를 포함한다. 상기 단위 화소에는 박막 트랜지스터(TFT), 액정 커패시터(liquid crystal capacitor; Clc) 및 유지 커패시터(liquid crystal capacitor; Clc) 등이 형성된다.
여기서, 박막 트랜지스터(TFT) 각각의 게이트 단자는 게이트 라인(G1 내지 Gn)에 접속되고, 소오스 단자는 데이터 라인(D1 내지 Dm)에 접속되고, 드레인 단자는 액정 커패시터(Clc)의 화소 전극(미도시)에 접속된다. 이러한 박막 트랜지스터(TFT)는 게이트 라인(G1 내지 Gn)에 인가되는 게이트 턴온 전압(Von)에 따라 동작하여 데이터 라인(D1 내지 Dm)의 데이터 신호를 액정 커패시터(Clc) 및 유지 커패시터(Cst)에 공급한다. 상기 액정 커패시터(Clc)는 대향하는 화소 전극과 공통 전극 사이에 유전체로 액정층이 위치되어 구성되며, 박막 트랜지스터(TFT)의 턴온시 데이터 신호가 충전되어 액정층의 분자 배열을 제어하는 역할을 수행한다. 상기 유지 커패시터(Cst)는 대향하는 화소 전극과 유지 전극 사이에 유전체로 보호층이 형성되어 구성되며, 액정 커패시터(Clc)에 충전된 데이터 신호를 다음 데이터 신호가 충전될 때까지 안정적으로 유지하는 역할을 수행한다. 물론, 상기 액정 커패시터(Clc)의 보조적인 역할을 수행하는 유지 커패시터(Cst)는 생략될 수도 있다. 한편, 본 실시예의 각 단위 화소는 삼원색(적색, 녹색, 청색) 중 하나를 고유하게 표시하는 것이 바람직하다. 이를 위해 각 단위 화소에는 컬러 필터가 마련되며, 각 단위 화소 영역 간에는 빛샘을 방지하기 위한 블랙 매트릭스가 마련된다.
상기의 액정 표시 패널(100)의 외측에는 신호 제어부(500), 구동 전압 생성부(400), 게이트 구동부(200) 및 데이터 구동부(300)를 포함하는 액정 구동 회로(600)가 마련된다. 이러한 액정 구동 회로는 액정 표시 패널(100)의 동작을 위한 각종 제어 신호들을 제공하며, RGB 인터페이스 또는 CPU 인터페이스를 통해 외부의 시스템 보드(System Board,미도시)와 연결되어 화상 데이터(R,G,B) 및 이의 제어 신호를 전달받는다.
여기서, 게이트 구동부(200) 및 데이터 구동부(300)는 액정 표시 패널(100)의 하부 기판 상에 직접 형성될 수 있고(ASG 방식), 별도로 제작되어 COB(Chip On Board), TAB(Tape Automated Bonding), COG(Chip On Glass) 등과 같은 방식으로 하부 기판 상에 실장될 수 있다. 본 실시예의 게이트 구동부(200)와 데이터 구동부(300)는 적어도 하나의 칩(chip) 형태로 제작되어, 하부 기판 상에 실장되는 것이 바람직하다. 그리고, 신호 제어부(500) 및 구동 전압 생성부(400)는 인쇄 회로 기판(Printed Circuit Board; PCB) 상에 실장되어 연성 인쇄 회로(Flexible Printed Circuit; FPC)을 통해 게이트 구동부(200) 및 데이터 구동부(300)에 연결되어, 액정 표시 패널(100)과 전기적으로 접속되는 것이 바람직하다.
신호 제어부(500)는 CPU 모드 또는 RGB 모드 중 어느 하나로 구동된다. 여기서, RGB 모드는 시스템 보드의 그래픽 제어기로부터 생성된 화상 데이터(R,G,B)를 이용하여 새로운 화상을 표시하는 방식으로, 상기 그래픽 제어기로부터의 화상 데이터(R,G,B)는 수직 동기 신호(Vsync), 수평 동기 신호(Hsync), 메인 클럭(MCLK) 및 데이터 인에이블 신호(DE) 등에 동기화되어 제 1 데이터 버스(DB1)를 통해 신호 제어부(500)로 전송된다. 그리고, CPU 모드는 시스템 보드의 프레임 메모리(frame memory)에 저장된 화상 데이터(R,G,B)를 이용하여 기존의 화상을 표시하는 방식으로, 상기 프레임 메모리로부터의 화상 데이터(R,G,B)는 CS 신호(Chip Select Signal;CS), RS 신호(Register Select Signal;RS) 등에 동기화되어 제 2 데이터 버스(DB2)를 통해 신호 제어부(500)로 전송된다. 이러한 신호 제어부(500)는 화상의 특징에 따라 RGB 모드 또는 CPU 모드로 동작하며, 화상의 변함이 없는 경우에는 RGB 모드로 동작하여 새로운 화상 데이터(R,G,B)를 생성하지 않고 프레임 메모리에 저장된 화상 데이터(R,G,B)를 이용하게 되므로, 시스템 전체의 전력 소모 및 동적 부하를 줄일 수 있다.
한편, 상기 신호 제어부(500)가 CPU 모드로 동작하는 경우에 있어서 입력 신호의 동작 타이밍을 보다 상세히 설명하면 다음과 같다.
도 2 및 도 3은 본 발명의 비교예에 따른 신호 제어부의 입력 신호들에 대한 논리 회로 및 동작 타이밍을 각각 나타낸 것이고, 도 4 및 도 5는 본 발명의 실시예에 따른 신호 제어부의 입력 신호들에 대한 논리 회로 및 동작 타이밍을 각각 나타낸 것이며, 도 6은 본 발명의 변형예에 따른 신호 제어부의 입력 신호들에 대한 동작 타이밍을 나타낸 것이다. 그리고, 도 3, 도 5, 도 6은 R,G,B 화상 데이터 중 어느 하나의 화상 데이터에 대한 입력 신호들의 동작 타이밍을 나타낸 것이다.
도 2 및 도 3을 참조하면, 본 발명의 비교예에 따른 종래의 신호 제어부(50)는 시스템 보드로부터 CS 신호, RS 신호 및 WR 신호를 수신하고, 제 2 데이터 버스(DB2)를 통해 화상 데이터(D1 내지 Dn)를 수신한다. 이때, WR 신호는 업(up)/다운(down) 상태로 토클(toggle)되는 클럭 신호이고, 신호 제어부(50)의 입장에서 CS 신호와 WR 신호는 논리적으로 OR 게이트와 같다. 따라서, CS 신호가 다운(down)되고, RS 신호가 업(up)된 상태에서 WR 신호가 상승 에지일 때 신호 제어부(50)에서 내부 클럭이 생성되면서 화상 데이터(D1 내지 Dn)가 처리된다.
반면, 도 4 및 도 5를 참조하면, 본 발명의 실시예에 따른 신호 제어부(500)는 시스템 보드로부터 CS 신호 및 RS 신호를 수신하고, 제 2 데이터 버스(DB2)를 통해 화상 데이터(D1 내지 Dn)를 수신한다. 이때, CS 신호는 원래의 CS 신호의 제어 정보에 종래의 WR 신호의 제어 정보가 부가되어 업/다운 상태로 토글되는 신호이고, WR 신호는 신호 제어부(500)에서 자체적으로 생성되어 다운 상태로 고정되는 신호이다. 이 경우, RS 신호가 업(up)된 상태에서 CS 신호가 상승 에지일 때 신호 제어부(500)에서 내부 클럭이 생성되면서 화상 데이터(D1 내지 Dn)가 처리된다. 또한, 도 6을 참조하면, 상기 신호 제어부(500)에서 자체적으로 생성되어 다운 상태로 고정되는 WR 신호는 생략 가능하며, 이 경우, CS 신호와 RS 신호의 조합만으로 신호 제어부(500)에서 내부 클럭이 생성되면서 화상 데이터(D1 내지 Dn)가 처리된다. 상기의 도 3, 도 5 및 도 6을 비교해보면, 본 발명의 실시예 및 변형예는 CS 신호 및 WR 신호의 구성이 종래와 다름에도 불구하고, 신호 제어부(500)에 같은 화상 데이터(D1 내지 Dn)가 정상적으로 입력되는 것을 확인할 수 있다. 이처럼, 본 실시예의 신호 제어부(500)는 외부로부터 WR 신호를 수신하지 않더라도 업/다운 상태로 토글되는 CS 신호를 입력받아 WR 신호와 무관하게 화상 데이터를 정상적으로 처리할 수 있다. 따라서, WR 신호의 송출 및 수신을 위한 입출력 핀이 불필요하여 칩 설계의 자유도를 높일 수 있다. 또한, 휴대용 단말기에 적용될 경우 WR 신호의 간섭으로 인한 인테나의 수신 감도 저하를 방지할 수 있으므로, 인테나의 배치 자유도를 높일 수 있다.
한편, 상기 신호 제어부(500)는 입력 화상 신호를 액정 표시 패널(100)의 동작 조건에 적합하게 처리하여 내부적인 화상 데이터(R,G,B)를 생성하고, 게이트 제어 신호 및 데이터 제어 신호를 생성한 후, 상기 게이트 제어 신호를 게이트 구동부(200)로 전송하고, 상기 화상 데이터(R,G,B) 및 데이터 제어 신호를 데이터 구동부(300)로 전송한다. 여기서, 화상 데이터(R,G,B)는 액정 표시 패널(100)의 화소 배열에 따라 재배열되며, 화상 보정 회로를 통해 보정될 수 있다. 그리고, 게이트 제어 신호는 게이트 턴온 전압(Von)의 출력 시작을 지시하는 수직 동기 시작 신호(STV), 게이트 클럭 신호(CPV) 및 출력 인에이블 신호(OE)등을 포함하고, 데이터 제어 신호는 화상 데이터의 전송 시작을 알려주는 수평 동기 시작 신호(STH), 해당 데이터 라인에 데이터 신호를 인가하라는 로드 신호(LOAD) 및 공통 전압에 대한 계조 전압의 극성을 반전시키는 반전 신호(RVS) 및 데이터 클럭 신호(DCLK)등을 포함한다.
구동 전압 생성부(400)는 외부 전원 장치(미도시)로부터 입력되는 외부 전원을 이용하여 액정 표시 패널(100)의 구동에 필요한 각종 구동 전압을 생성 및 출력한다. 예를 들어, 박막 트랜지스터(TFT)를 턴온시키는 게이트 턴온 전압(Von), 스위칭 소자(TFT)를 턴오프시키는 게이트 오프 전압(Voff) 등을 생성하여 이를 게이트 구동부(200)로 출력하고, 감마 기준 전압(GVDD)을 생성하여 이를 데이터 구동부(300)로 출력하며, 공통 전압(Vcom)을 생성하여 이를 액정 커패시터(Clc) 및 유지 커패시터(Cst)에 인가한다. 여기서, 감마 기준 전압(GVDD)은 액정을 구동시키는 계조 전압 생성을 위한 기준 전압으로 사용되는데, 본 실시예의 구동 전압 생성 부(400)는 전압 레벨이 서로 다른 복수의 감마 기준 전압(GVDD)를 제공할 수 있다.
게이트 구동부(200)는 수직 동기 시작 신호(STV)에 따라 동작을 개시하며, 게이트 클럭 신호(CPV)에 동기화되어 구동 전압 생성부(400)로부터 입력된 게이트 온 전압(Von) 및 게이트 오프 전압(Voff) 등을 포함하는 아날로그 형태의 게이트 신호를 액정 표시 패널(100)에 형성된 복수의 게이트 라인(G1 내지 Gm)에 순차적으로 출력한다. 이때, 게이트 클럭 신호(CPV)의 하이(high) 구간에서는 게이트 온 전압(Von)이 출력되고, 게이트 클럭 신호(CPV)의 로우(low) 구간에서는 게이트 오프 전압(Voff)이 출력되는 것이 바람직하다.
데이터 구동부(300)는 구동 전압 생성부(400)의 감마 기준 전압(GVDD)을 이용하여 계조 전압을 생성하고, 입력된 디지털 형태의 화상 데이터를 상기 계조 전압을 이용하여 아날로그 형태의 데이터 신호로 변환하여 각 데이터 라인(D1 내지 Dm)에 인가한다. 한편, 본 실시예는 데이터 구동부(300)와 신호 제어부(500)가 별도로 마련되었으나, 신호 제어부(500)의 전체 또는 일부는 원하는 목적에 따라 상기 데이터 구동부(300)와 일체로 형성될 수도 있다.
이와 같은 구성의 액정 표시 장치는 특정 데이터 라인(D1 내지 Dm)에 데이터 신호를 인가하고, 특정 게이트 라인(G1 내지 Gn)에 게이트 신호를 인가하면 그 교차 영역에 해당하는 특정 화소가 선택된다. 이때, 선택된 화소의 스위칭 소자(TFT)가 턴온(turn-on)되어 단위 화소 내에는 소정의 전계가 형성되고, 이로 인해 액정층의 분자 배열이 변화되어 하부에서 입사된 광의 투과율이 변경된다. 이후, 액정층을 투과한 빛은 적색(R), 녹색(G), 청색(B) 컬러 필터에 의해 채색되어 전면으 로 출사되고, 각 화소에서 출사된 빛이 혼색 되어 컬러 화상을 구현한다.
한편, 본 실시예에서는 액정 표시 장치를 예시하여 설명하였으나, 이에 한정되지 않고, 단위 화소들이 행렬 방식으로 구성되어 행렬 구동이 가능한 다양한 표시 장치에 적용될 수 있다. 예를 들어, 플라즈마 디스플레이 패널(Plasma Display Pannel;PDP), 유기 EL(Electro Luminescence) 등의 다양한 표시 장치에도 적용될 수 있다.
이상, 본 발명에 대하여 전술한 실시예 및 첨부된 도면을 참조하여 설명하였으나, 본 발명은 이에 한정되지 않으며, 후술되는 특허청구범위에 의해 한정된다. 따라서, 본 기술분야의 통상의 지식을 가진 자라면 후술되는 특허청구범위의 기술적 사상에서 벗어나지 않는 범위 내에서 본 발명이 다양하게 변형 및 수정될 수 있음을 알 수 있을 것이다.
상술한 바와 같이, 본 발명은 CPU 인터페이스를 통해 전달할 제어 신호 중 WR 신호를 CS 신호에 함께 실어 전달함으로써 CPU 인테페이스 구조를 간략화할 수 있다. 따라서, WR 신호의 송출 및 수신을 위한 입출력핀이 불필요하여 칩 설계의 자유도를 높일 수 있다. 또한, 휴대용 단말기에 적용될 경우 WR 신호의 간섭으로 인한 인테나의 수신 감도 저하를 방지할 수 있으므로, 인테나의 배치 자유도를 높일 수 있다.

Claims (11)

  1. 표시 패널을 구동하기 위한 구동 회로와,
    화상 데이터를 생성하기 위한 시스템 보드 및
    상기 구동 회로와 상기 시스템 보드를 연결하는 인터페이스를 포함하고,
    상기 인터페이스는,
    RS 신호가 업된 상태에서 업/다운 상태로 토글되는 CS 신호의 상승 에지에서 상기 시스템 보드로부터의 화상 데이터를 상기 구동 회로로 전송하는 표시 패널의 구동 장치.
  2. 청구항 1에 있어서,
    상기 인터페이스는,
    RS 신호가 업되고, WR 신호가 다운된 상태에서 업/다운 상태로 토글되는 CS 신호의 상승 에지에서 상기 시스템 보드로부터의 화상 데이터를 상기 구동 회로로 전송하는 표시 패널의 구동 장치.
  3. 청구항 1에 있어서,
    상기 구동 회로는,
    표시 패널의 단위 화소를 행 방향으로 구동하는 게이트 구동부와
    표시 패널의 단위 화소를 열 방향으로 구동하는 데이터 구동부 및
    상기 게이트 구동부 및 상기 데이터 구동부를 제어하는 신호 제어부를 포함하고,
    상기 RS 신호는 신호 제어부에서 자체적으로 생성되는 표시 패널의 구동 장치.
  4. 청구항 3에 있어서,
    상기 신호 제어부는 상기 데이터 구동부와 일체로 형성된 표시 패널의 구동 장치.
  5. 청구항 1 내지 청구항 4 중 어느 한 항에 있어서,
    상기 인터페이스는 CPU 모드 또는 RGB 모드로 구성되는 표시 패널의 구동 장치.
  6. 청구항 5에 있어서,
    상기 인터페이스는 CPU 모드로 구성되는 표시 패널의 구동 장치.
  7. 화상을 표시하기 위한 표시 패널과,
    상기 표시 패널을 구동하기 위한 구동 회로와,
    화상 데이터를 생성하기 위한 시스템 보드 및
    상기 구동 회로와 상기 시스템 보드를 연결하는 인터페이스를 포함하고,
    상기 인터페이스는,
    RS 신호가 업된 상태에서 업/다운 상태로 토글되는 CS 신호의 상승 에지에서 상기 시스템 보드로부터의 화상 데이터를 상기 구동 회로로 전송하는 표시 장치.
  8. 청구항 7에 있어서,
    상기 인터페이스는,
    RS 신호가 업되고, WR 신호가 다운된 상태에서 업/다운 상태로 토글되는 CS 신호의 상승 에지에서 상기 시스템 보드로부터의 화상 데이터를 상기 구동 회로로 전송하는 표시 장치.
  9. 청구항 7에 있어서,
    상기 표시 패널은 액정 표시 패널을 포함하는 표시 장치.
  10. 청구항 7 내지 청구항 9 중 어느 한 항에 있어서,
    상기 인터페이스는 CPU 모드 또는 RGB 모드로 구성되는 표시 장치.
  11. 청구항 10에 있어서,
    상기 인터페이스는 CPU 모드로 구성되는 표시 장치.
KR1020070011053A 2007-02-02 2007-02-02 표시 패널의 구동 장치 및 이를 구비한 표시 장치 KR20080072372A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020070011053A KR20080072372A (ko) 2007-02-02 2007-02-02 표시 패널의 구동 장치 및 이를 구비한 표시 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070011053A KR20080072372A (ko) 2007-02-02 2007-02-02 표시 패널의 구동 장치 및 이를 구비한 표시 장치

Publications (1)

Publication Number Publication Date
KR20080072372A true KR20080072372A (ko) 2008-08-06

Family

ID=39882718

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070011053A KR20080072372A (ko) 2007-02-02 2007-02-02 표시 패널의 구동 장치 및 이를 구비한 표시 장치

Country Status (1)

Country Link
KR (1) KR20080072372A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111045236A (zh) * 2018-07-10 2020-04-21 友达光电股份有限公司 显示面板

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111045236A (zh) * 2018-07-10 2020-04-21 友达光电股份有限公司 显示面板
CN111045236B (zh) * 2018-07-10 2022-03-08 友达光电股份有限公司 显示面板

Similar Documents

Publication Publication Date Title
KR101152129B1 (ko) 표시 장치용 시프트 레지스터 및 이를 포함하는 표시 장치
KR102170556B1 (ko) 표시장치 및 그 구동방법
KR20060129697A (ko) 시프트 레지스터 및 이를 포함하는 표시 장치
KR20060112155A (ko) 표시 패널과, 이를 구비한 표시 장치 및 이의 구동 방법
GB2571606A (en) Display device
US20140375627A1 (en) Display device and driving method thereof
KR101420472B1 (ko) 유기발광다이오드 표시장치와 그 구동방법
US20120139895A1 (en) Timing controller and liquid crystal display using the same
US20110254882A1 (en) Display device
JP2006011441A (ja) 表示装置
KR20070041829A (ko) 평판표시장치 및 이의 구동방법
US8928702B2 (en) Display device having a reduced number of signal lines
US8887180B2 (en) Display device, electronic device having the same, and method thereof
KR20170028000A (ko) 표시장치 및 이의 구동방법
KR20060085289A (ko) 듀얼 표시 장치
KR20160089648A (ko) 제어회로장치 및 이를 포함한 표시장치
US20120026137A1 (en) Driving apparatus and driving method of display device
KR102283377B1 (ko) 표시장치와 그 게이트 구동 회로
US20080192037A1 (en) Display device
KR20080072372A (ko) 표시 패널의 구동 장치 및 이를 구비한 표시 장치
KR102420492B1 (ko) 시리얼 인터페이스를 이용한 레벨 쉬프터부를 갖는 디스플레이 장치
KR20130143335A (ko) 액정표시장치
KR101885930B1 (ko) 액정표시장치 및 이의 구동방법
US20230215376A1 (en) Level shifter and display device including the same
US20200335055A1 (en) Display device including data drivers

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid