KR20080071715A - 메모리 시스템, 이 시스템을 위한 메모리 제어기와 메모리,이 시스템의 신호 구성 방법 - Google Patents
메모리 시스템, 이 시스템을 위한 메모리 제어기와 메모리,이 시스템의 신호 구성 방법 Download PDFInfo
- Publication number
- KR20080071715A KR20080071715A KR1020070009954A KR20070009954A KR20080071715A KR 20080071715 A KR20080071715 A KR 20080071715A KR 1020070009954 A KR1020070009954 A KR 1020070009954A KR 20070009954 A KR20070009954 A KR 20070009954A KR 20080071715 A KR20080071715 A KR 20080071715A
- Authority
- KR
- South Korea
- Prior art keywords
- command
- write
- signal
- signals
- memory
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/08—Error detection or correction by redundancy in data representation, e.g. by using checking codes
- G06F11/10—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
- G06F11/1008—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/08—Error detection or correction by redundancy in data representation, e.g. by using checking codes
- G06F11/10—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
- G06F11/1076—Parity data used in redundant arrays of independent storages, e.g. in RAID systems
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Quality & Reliability (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
- Dram (AREA)
Abstract
본 발명은 메모리 시스템, 이 시스템을 위한 메모리 제어기와 메모리, 및 이 시스템의 신호 구성 방법을 공개한다. 이 시스템은 패킷 형태의 신호를 전송하되, 신호에 포함되는 명령 신호들에 응답하여 설정되는 라이트 명령과 다른 명령들사이의 최소 해밍 거리가 적어도 2이상이 되도록 하는 메모리 제어부, 및 패킷 형태의 신호를 수신하는 메모리로 구성되어 있다.
Description
도1은 종래의 메모리 시스템의 일예의 블록도를 나타내는 것이다.
도2는 종래의 메모리 시스템의 다른 예의 블록도를 나타내는 것이다.
도3은 패킷 형태의 명령/어드레스 신호의 일예를 나타내는 것이다.
도4는 본 발명의 메모리 시스템의 일실시예의 블록도이다.
도5는 도4에 나타낸 메모리 시스템의 명령/어드레스 신호(C/A')의 포맷을 나타내는 것이다.
도6은 본 발명의 메모리 시스템의 다른 실시예의 블록도이다.
도7a, b는 도6에 나타낸 메모리 시스템의 명령/어드레스/라이트 데이터(C/A/WD)의 신호 포맷들을 나타내는 것이다.
도8은 도4 및 도6에 나타낸 명령어 디코더의 실시예의 구성을 나타내는 것이다.
본 발명은 메모리 시스템에 관한 것으로, 특히 패킷 형태로 신호를 전송하는 메모리 시스템, 이 시스템을 위한 메모리 제어기와 메모리, 이 시스템의 신호 구성 방법에 관한 것이다.
종래의 메모리 시스템은 메모리 제어기와 메모리(또는 메모리 모듈)를 구비하며, 메모리 제어기는 메모리로 명령 신호, 어드레스 신호 및 라이트 데이터를 전송하고, 메모리는 메모리 제어기로 리드 데이터를 전송한다.
도1은 종래의 메모리 시스템의 일예의 블록도를 나타내는 것으로, 메모리 제어부(10) 및 메모리(20)를 구비하여 구성되어 있다.
도1에 나타낸 블록들 각각의 기능을 설명하면 다음과 같다.
메모리(20)는 명령 신호들(COM), 예를 들면, 칩 선택 신호(CSB), 로우 어드레스 스트로우브 신호(RASB), 컬럼 어드레스 스트로우브 신호(CASB), 및 라이트 인에이블 신호(WEB)가 라이트 동작을 지정하면 어드레스 신호(ADD)에 대응하는 메모리 셀들(미도시)에 데이터(DATA)를 저장하고, 리드 동작을 지정하면 어드레스 신호(ADD)에 대응하는 메모리 셀들(미도시)에 저장된 데이터를 데이터(DATA)를 출력한다. 메모리 제어부(10)는 명령 신호들(COM) 및 어드레스 신호(ADD)를 전송하고, 라이트 동작시에는 데이터(DATA)를 출력하고, 리드 동작시에는 데이터(DATA)를 수신한다.
도1의 메모리(20)는 표1에 나타낸 것처럼 메모리 제어부(10)로부터 전송되는 명령 신호들(외부 명령)(CSB, RASB, CASB, WEB)을 디코딩하여 아래의 표1에 나타낸 바와 같은 내부 명령들(MRS, ACT, PRE, WR, RE, REF)을 발생한다.
표1
표1로부터 알 수 있듯이, 라이트 명령(WR)과 리드 명령(RE)을 지정하기 위한 외부 명령 신호들(CSB, RASB, CASB)은 동일하며, 1비트의 라이트 인에이블 신호(WEB)를 사용하여 라이트 명령(WR)과 리드 명령(RE)을 구분하게 된다. 라이트 명령(WR)과 다른 명령들(MRS, ACT, PRE, RE, REF)사이의 최소 해밍 거리(minimum Hamming distance)는 1이고, 여기에서 해밍 거리라 함은 서로 다른 내부 명령들을 발생하기 위한 외부 명령 신호들(CSB, RASB, CASB, WEB)의 서로 다른 비트의 수를 말한다. 이에 따라, 라이트 명령(WR)과 리드 명령(RE)사이의 해밍 거리는 1이고, 라이트 명령(WR)과 액티브 명령(ACT)사이의 해밍 거리는 3이 된다.
도2는 종래의 메모리 시스템의 다른 예의 블록도를 나타내는 것으로, 메모리 제어부(100) 및 메모리(200)를 구비하여 구성되어 있다.
도2에 나타낸 블록들 각각의 기능을 설명하면 다음과 같다.
메모리(200)는 클럭신호(CLK)에 응답하여 명령/어드레스 신호(C/A)를 입력하여 명령 신호들과 어드레스 신호를 분리하고, 명령 신호들에 응답하여 라이트 동작 시에는 어드레스 신호에 대응하는 메모리 셀들(미도시)에 라이트 데이터(WD)를 저장하고, 리드 동작시에는 어드레스 신호에 대응하는 메모리 셀들(미도시)에 저장된 데이터를 리드 데이터(RD)로 출력한다. 메모리 제어부(100)는 클럭신호(CLK)와 함께 패킷 형태의 명령/어드레스 신호(C/A)을 통하여 전송하고, 라이트 동작시에는 클럭신호(CLK)와 함께 라이트 데이터(WD)를 전송하고, 리드 동작시에는 리드 데이터(RD)를 수신한다.
도3은 패킷 형태의 명령/어드레스 신호의 일예를 나타내는 것으로, 명령 신호들(CSB, RASB, CASB, WEB)가 4비트로 이루어지고, 로우 어드레스(r1 ~ r12)가 12비트로 이루어지고, 컬럼 어드레스(c1 ~ c10)가 10비트로 이루지는 경우의 명령/어드레스 신호(C/A)를 나타내는 것이다. 도3에서, "X"는 돈 케어(don't care)를 나타낸다.
첫 번째 발생되는 클럭신호(CLK)에 응답하여 명령 신호들(CSB, RASB, CASB, WEB)과 로우 어드레스(r1, r2)가 전송되고, 두 번째 발생되는 클럭신호(CLK)에 응답하여 로우 어드레스(r3 ~ r8)이, 세 번째 발생되는 클럭신호(CLK)에 응답하여 로우 어드레스(r9 ~ r12)와 컬럼 어드레스(c1, c2)가, 네 번째 발생되는 클럭신호(CLK)에 응답하여 컬럼 어드레스(c3 ~ c8)이, 다섯 번째 발생되는 클럭신호(CLK)에 응답하여 컬럼 어드레스(c9, c10)가 전송된다.
도2의 메모리 제어부(100)는 도3에 나타낸 바와 같은 패킷 형태의 명령 신호 및 어드레스 신호(C/A)를 전송하기 때문에 명령 신호 및 어드레스 신호(C/A)를 전송하기 위한 신호 라인들의 수를 줄일 수가 있다. 예를 들면, 4비트의 명령 신호와 12비트 또는 10비트의 어드레스 신호가 존재하는 경우에, 도1의 메모리 시스템은 4비트 명령 신호와 12비트 또는 10비트의 어드레스 신호를 전송하기 위한 16개의 라인들이 배치되어 한꺼번에 16비트 또는 14비트의 데이터를 전송하나, 도2의 메모리 시스템은 패킷 형태로 전송하기 때문에 6개의 라인들이 배치된다면 5번에 걸쳐서 6비트씩의 데이터를 직렬로 전송하면 된다. 따라서, 패킷 형태로 신호를 전송하게 되면, 많은 양의 신호를 적은 수의 신호 라인들을 통하여 전송하는 것이 가능하다.
그런데, 도2에 나타낸 메모리 시스템은 도3에 나타낸 것과 같은 패킷 형태의 명령/어드레스 신호를 전송하는 경우에 신호 전송 에러로 인하여 명령 신호 및 어드레스 신호에 에러가 발생될 수 있다. 특히, 외부로부터 인가되는 명령 신호는 리드 명령(RE)이 내부적으로 라이트 명령(WR)으로 해석되면 외부로부터 인가되는 어드레스 신호에 대응하는 메모리 셀로부터 데이터가 리드되는 것이 아니라 라이트되게 됨으로 인해서 메모리 셀에 쓰여진 데이터가 원하지 않게 변경되게 된다. 즉, 라이트 명령(WR)이 다른 명령들로 해석되는 경우는 메모리(200)의 데이터가 변경되지 않기 때문에 치명적인 오류가 되지는 않으나, 리드 명령(RE)을 포함한 다른 명령들이 라이트 명령(WR)으로 해석되는 경우에 메모리(200)의 데이터가 변경되기 때문에 치명적인 오류가 된다.
이는 1비트의 라이트 인에이블 신호(WEB)를 사용하여 라이트 명령(WR)과 리드 명령(RE)을 구분하기 때문에 라이트 인에이블 신호(WEB)에 에러가 발생되면 메모리(200)가 리드 명령(RE)을 발생하여야 하는데 라이트 명령(WR)을 발생할 확률이 높아지게 된다. 또한, 메모리(200)가 다른 명령들을 발생하여야 하는데 라이트 명 령(WR)을 발생할 확률도 높아지게 된다.
즉, 종래의 메모리 시스템은 라이트 명령(WR)과 다른 명령들사이의 최소 해밍 거리가 1이상이고, 특히 라이트 명령(WR)과 리드 명령(RE)을 1비트의 라이트 인에이블 신호(WEB)를 이용하여 구분하도록 되어 있었기 때문에 신호 전송 에러가 발생되면 리드 명령(RE)이 라이트 명령(WR)으로 해석되어 메모리(200)에 치명적인 오류를 유발하게 된다.
그리고, 패킷 형태의 신호를 전송하는 경우에는 신호 전송 에러가 발생할 확률이 높고, 이에 따라 라이트 명령(WR)과 다른 명령들사이의 구분을 좀 더 정확하게 하여야 할 필요가 생기게 되었다.
도시하지는 않았지만, 명령/어드레스/라이트 데이터를 패킷 형태로 전송하는 메모리 시스템의 경우에도 도3에 나타낸 바와 같은 명령 신호들(CSB, RASB, CASB, WEB)을 전송하게 되면 도2의 메모리 시스템에서와 동일한 문제가 발생된다.
본 발명의 목적은 신호 전송 에러로 인하여 라이트 명령이 아닌 다른 명령들이 라이트 명령으로 해석되는 것을 방지할 수 있는 메모리 시스템을 제공하는데 있다.
본 발명의 다른 목적은 상기 목적을 달성하기 위한 메모리 시스템의 메모리 제어기를 제공하는데 있다.
본 발명의 또 다른 목적은 상기 목적을 달성하기 위한 메모리 시스템의 메모리를 제공하는데 있다.
본 발명의 또 다른 목적은 상기 목적을 달성하기 위한 메모리 시스템의 신호 구성 방법을 제공하는데 있다.
상기 목적을 달성하기 위한 본 발명의 메모리 시스템은 패킷 형태의 신호를 전송하되, 상기 신호에 포함되는 명령 신호들에 응답하여 설정되는 라이트 명령과 다른 명령들사이의 최소 해밍 거리가 적어도 2이상이 되도록 하는 메모리 제어부, 및 상기 패킷 형태의 신호를 수신하는 메모리를 구비하는 것을 특징으로 한다. 상기 명령 신호들은 상기 라이트 명령과 상기 다른 명령들중 리드 명령을 구분하기 위한 라이트 인에이블 신호를 포함하고, 상기 라이트 인에이블 신호가 적어도 2비트이상인 것을 특징으로 한다.
일실시예로서, 상기 메모리 제어부는 상기 명령 신호들이 상기 라이트 명령을 지정하면 라이트 데이터를 전송하고, 상기 메모리는 상기 명령 신호들이 상기 라이트 명령을 지정하면 상기 라이트 데이터를 수신하는 것을 특징으로 한다. 상기 메모리 제어부는 상기 명령 신호들이 액티브 명령을 지정하는 경우에는 상기 명령 신호들과 로우 어드레스를 포함하는 상기 패킷 형태의 신호를 전송하고, 상기 명령 신호들이 상기 라이트 명령 또는 리드 명령을 지정하는 경우에는 상기 명령 신호들과 컬럼 어드레스를 포함하는 상기 패킷 형태의 신호를 전송하는 것을 특징으로 한다. 상기 메모리는 상기 패킷 형태의 신호를 수신하여 내부 명령 신호들 및 상기 로우 어드레스 또는 상기 컬럼 어드레스를 발생하는 명령/어드레스 입력부, 상기 내부 명령 신호들을 디코딩하여 상기 라이트 명령, 상기 리드 명령, 및 상기 액티브 명령을 발생하는 명령어 디코더, 상기 라이트 명령에 응답하여 라이트 데이터를 입력하여 출력하는 데이터 입력부, 상기 리드 명령에 응답하여 리드 데이터를 입력하여 출력하는 데이터 출력부, 상기 액티브 명령에 응답하여 상기 로우 어드레스를 디코딩하여 워드 라인 선택신호들을 발생하고, 상기 라이트 명령 또는 상기 리드 명령에 응답하여 상기 컬럼 어드레스로 디코딩하여 컬럼 선택신호들을 발생하는 어드레스 디코더, 및 상기 워드 라인 선택신호들 및 상기 컬럼 선택신호들에 응답하여 메모리 셀들이 선택되고, 선택된 메모리 셀들로 상기 데이터 입력부로부터 출력되는 데이터를 저장하고, 선택된 메모리 셀들로부터 출력되는 데이터를 상기 데이터 출력부로 출력하는 메모리 셀 어레이를 구비하는 것을 특징으로 한다.
다른 실시예로서, 상기 메모리 제어부는 상기 패킷 형태의 신호가 명령이면, 상기 명령 신호와 어드레스를 포함하는 상기 패킷 형태의 신호를 전송하고, 상기 패킷 형태의 신호가 데이터이면, 상기 라이트 데이터를 포함하는 상기 패킷 형태의 신호를 전송하는 것을 특징으로 한다. 상기 메모리는 상기 패킷 형태의 신호를 수신하여 내부 명령 신호들 및 상기 로우 어드레스 또는 상기 컬럼 어드레스를 발생하거나, 상기 내부 명령 신호들 및 상기 라이트 데이터를 발생하는 명령/어드레스/라이트 데이터 입력부, 상기 내부 명령 신호들을 디코딩하여 상기 라이트 명령, 상기 리드 명령, 및 상기 액티브 명령을 발생하는 명령어 디코더, 상기 라이트 명령에 응답하여 상기 라이트 데이터를 입력하여 출력하는 데이터 입력부, 상기 리드 명령에 응답하여 리드 데이터를 입력하여 출력하는 데이터 출력부, 상기 액티브 명령에 응답하여 상기 로우 어드레스를 디코딩하여 워드 라인 선택신호들을 발생하고, 상기 라이트 명령 또는 상기 리드 명령에 응답하여 상기 컬럼 어드레스로 디 코딩하여 컬럼 선택신호들을 발생하는 어드레스 디코더, 및 상기 워드 라인 선택신호들 및 상기 컬럼 선택신호들에 응답하여 메모리 셀들이 선택되고, 선택된 메모리 셀들로 상기 라이트 데이터를 저장하고, 상기 선택된 메모리 셀들로부터 출력되는 데이터를 상기 데이터 출력부로 출력하는 메모리 셀 어레이를 구비하는 것을 특징으로 한다.
상기 다른 목적을 달성하기 위한 본 발명의 메모리 제어기는 패킷 형태의 신호를 전송하되, 상기 신호에 포함되는 명령 신호들에 응답하여 설정되는 라이트 명령과 다른 명령들사이의 최소 해밍 거리가 적어도 2이상이 되도록 하는 것을 특징으로 한다. 상기 명령 신호들은 상기 라이트 명령과 상기 다른 명령들중 리드 명령을 구분하기 위한 라이트 인에이블 신호를 포함하고, 상기 라이트 인에이블 신호가 적어도 2비트이상인 것을 특징으로 한다.
상기 패킷 형태의 신호가 명령이면, 상기 명령 신호들과 어드레스 신호를 패킷 형태로 전송하고, 상기 패킷 형태의 신호가 데이터이면, 상기 명령 신호들과 라이트 데이터를 패킷 형태로 전송하는 것을 특징으로 한다.
상기 다른 목적을 달성하기 위한 본 발명의 메모리는 명령 신호들 및 어드레스 신호를 포함하고, 상기 명령 신호들이 지정하는 라이트 명령과 상기 명령 신호들이 지정하는 다른 명령들사이의 최소 해밍 거리가 적어도 2이상인 패킷 형태의 신호를 수신하여 내부 명령 신호들 및 내부 어드레스 어드레스 신호를 발생하는 명령/어드레스 입력부, 및 상기 내부 명령 신호들을 디코딩하여 상기 라이트 명령과 상기 다른 명령들을 발생하는 명령어 디코더를 구비하는 것을 특징으로 한다.
상기 명령 신호들은 상기 라이트 명령과 상기 다른 명령들중 리드 명령을 구분하기 위한 라이트 인에이블 신호를 포함하고, 상기 라이트 인에이블 신호가 적어도 2비트이상인 것을 특징으로 한다.
상기 또 다른 목적을 달성하기 위한 본 발명의 메모리 시스템의 신호 구성 방법은 패킷 형태의 신호를 전송하되, 상기 신호에 포함되는 명령 신호들에 응답하여 설정되는 라이트 명령과 다른 명령들사이의 최소 해밍 거리가 적어도 2이상이 되도록 하는 것을 특징으로 한다. 상기 명령 신호들은 상기 라이트 명령과 상기 다른 명령들중 리드 명령을 구분하기 위한 라이트 인에이블 신호를 포함하고, 상기 라이트 인에이블 신호를 적어도 2비트이상으로 구성하는 것을 특징으로 한다.
이하, 첨부한 도면을 참고로 하여 본 발명의 메모리 시스템, 이 시스템을 위한 메모리 제어기와 메모리, 및 이 시스템의 신호 포맷을 설명하면 다음과 같다.
도4는 본 발명의 메모리 시스템의 일실시예의 블록도로서, 메모리 제어부(110) 및 메모리(210)를 구비하고, 메모리(210)는 명령/어드레스 입력부(22), 명령어 디코더(24), 어드레스 디코더(26), 데이터 입력부(28), 데이터 출력부(30), 및 메모리 셀 어레이(32)를 구비하여 구성되어 있다.
도4에 나타낸 블록들 각각의 기능을 설명하면 다음과 같다.
메모리 제어부(110)는 패킷 형태의 명령/어드레스 신호(C/A')를 전송하되, 도2에 나타낸 명령/어드레스 신호(C/A)에 적어도 1비트이상의 명령 신호를 추가하여 전송한다. 예를 들면, 도2에 나타낸 메모리 시스템의 패킷 형태의 명령/어드레 스 신호(C/A)에 포함된 명령 신호가 4비트라면 도4의 메모리 시스템은 적어도 1비트이상의 명령 신호를 추가하여 전송하며, 이때 추가되는 1비트의 명령 신호는 라이트 명령(WR)과 다른 명령들을 추가적으로 구분하기 위한 것이며, 이에 따라, 라이트 명령(WR)과 다른 명령들사이의 최소 해밍 거리가 2가 된다. 즉, 라이트 명령(WR)을 지정하기 위하여 추가되는 1비트의 명령 신호를 "1"로 설정한다면 다른 명령들을 지정하기 위하여는 추가되는 1비트의 명령 신호를 "0"으로 설정한다. 명령/어드레스 입력부(22)는 클럭신호(CLK)에 응답하여 패킷 형태의 명령/어드레스 신호(C/A')를 수신하여 명령 신호(com)와 어드레스 신호(add)를 분리하여 출력한다. 명령어 디코더(24)는 명령 신호(com)를 디코딩하여 내부 명령 신호들(ACT, WR, RE, PRE, MRS, REF)을 발생한다. 어드레스 디코더(26)는 어드레스 신호(add)를 디코딩하여 워드 라인 선택신호들(WLi)와 컬럼 선택신호들(Yj)를 발생한다. 예를 들면, 어드레스 디코더(26)는 액티브 명령(ACT)에 응답하여 어드레스 신호(add)를 디코딩하여 워드 라인 선택신호들(WLi)를 발생하고, 리드 명령(READ) 또는 라이트 명령(WR)에 응답하여 어드레스(add)를 디코딩하여 컬럼 선택신호들(Yj)을 발생하고, 리프레쉬 명령(REF)에 응답하여 어드레스(add)를 디코딩하여 워드 라인 선택신호들(WLi)을 발생한다. 데이터 입력부(28)는 라이트 명령(WR)에 응답하여 라이트 데이터(WD)를 입력하여 메모리 셀 어레이(32)로 전송하고, 데이터 출력부(30)는 리드 명령(RE)에 응답하여 메모리 셀 어레이(32)로부터 출력되는 데이터를 리드 데이터(RD)로 출력한다. 메모리 셀 어레이(32)는 워드 라인 선택신호들(WLi)중의 적어도 하나의 워드 라인 선택신호와 컬럼 선택신호들(Yj)중의 적어도 하나의 컬럼 선 택신호에 응답하여 선택되는 워드 라인(WL)과 비트 라인(BL)에 연결된 메모리 셀들로/로부터 데이터를 입/출력한다.
도5는 도4에 나타낸 메모리 시스템의 명령/어드레스 신호(C/A')의 포맷을 나타내는 것으로, 도3에 나타낸 신호 포맷에 1비트의 명령 신호(AWEB)를 추가하여 구성되어 있다. 도3에 나타낸 신호 포맷에 추가되는 명령 신호(AWEB)의 위치는 "X"(don't care)로 표시된 위치들중의 하나의 위치로 정하거나, 신호 포맷의 어느 위치더라도 상관없다.
도5의 신호 포맷은 명령 신호들, 로우 어드레스 신호들, 및 컬럼 어드레스 신호들의 위치를 나타내는 것이며, 만일 명령 신호들이 액티브 명령(ACT)을 지정하면 로우 어드레스(r1 ~ r12)가 함께 입력되고, 만일 명령 신호들이 라이트 명령(WR) 또는 리드 명령(RE)을 지정하면 컬럼 어드레스(c1 ~ c10)가 함께 입력된다.
도4의 메모리 제어부(110)는 5번째 발생되는 클럭신호(CLK)에 응답하여 컬럼 어드레스(c9, c10) 및 명령 신호(AWEB)을 전송하고, 메모리(210)는 5번째 발생되는 클럭신호(CLK)에 응답하여 컬럼 어드레스(c9, c10) 및 명령 신호(AWEB)을 수신한다.
도4의 명령어 디코더(24)는 명령 신호(com)를 디코딩하여 아래의 표2에 나타낸 바와 같은 내부 명령들(MRS, ACT, WR, RE, PRE, REF)을 발생한다.
표2
표2로부터 알 수 있듯이, 라이트 명령(WR)과 리드 명령(RE)을 구분하기 위하여 2비트의 라이트 인에이블 신호(WEB, AWEB)를 사용하고, 라이트 명령(WR)과 다른 명령들(MRS, ACT, PRE, RE, REF)사이의 최소 해밍 거리(Hamming distance)가 2가 된다. 표2에서, 라이트 명령(WR)과 리드 명령(RE)사이의 해밍 거리는 2이고, 라이트 명령(WR)과 액티브 명령(ACT)사이의 해밍 거리는 4이다.
나타내지는 않았지만, 라이트 명령(WR)을 지정하기 위한 명령 신호(AWEB)를 "H"로 설정하고, 다른 명령들(MRS, ACT, PRE, RE, REF)을 지정하기 위한 명령 신호(AWEB)를 "L"로 설정하더라도 상관없다. 단지, 라이트 명령(WR)과 다른 명령들(MRS, ACT, PRE, RE, REF)사이의 최소 해밍 거리가 적어도 2이상이 되도록 신호 포맷을 설정하면 된다.
또한, 도시하지는 않았지만, 명령 신호(AWEB)외에 1비트의 명령 신호를 추가하여 라이트 명령(WR)과 리드 명령(RE)을 구분하기 위하여 3비트의 라이트 인에이블 신호를 사용하고, 라이트 명령(WR)과 다른 명령들(MRS, ACT, PRE, RE, REF)사이 의 최소 해밍 거리를 3이상이 되도록 신호 포맷을 설정하더라도 상관없다. 라이트 명령(WR)과 다른 명령들(MRS, ACT, PRE, RE, REF)사이의 최소 해밍 거리가 클수록 다른 명령들(MRS, ACT, PRE, RE, REF)이 라이트 명령(WR)으로 해석되는 확률이 줄어들기 때문에 메모리(210)의 메모리 셀 어레이(32)에 원하지 않는 데이터가 저장되는 것과 같은 치명적인 오류가 발생될 확률이 줄어들게 된다.
도6은 본 발명의 메모리 시스템의 다른 실시예의 블록도로서, 메모리 제어부(110') 및 메모리(210')를 구비하고, 메모리(210')는 도4의 명령/어드레스 입력부(22) 및 데이터 입력부(28)를 명령/어드레스/라이트 데이터 입력부(22') 및 데이터 입력부(28')로 대체하여 구성되는 것을 제외하면 도4의 메모리(210)와 동일한 구성을 가진다.
도6에 나타낸 블록들 각각의 기능을 설명하면 다음과 같다.
메모리 제어부(110')는 패킷 형태의 명령/어드레스/라이트 데이터(C/A/WD)를 전송하나, 도4의 메모리 제어부(110)와 마찬가지로 도2에 나타낸 명령 신호에 적어도 1비트이상의 명령 신호를 추가하여 전송한다. 즉, 도2에 나타낸 메모리 시스템의 패킷 형태의 명령/어드레스/라이트 데이터에 포함된 명령 신호가 4비트라면 도6의 메모리 시스템은 적어도 1비트이상의 명령 신호를 추가하여 전송하며, 이때 추가되는 1비트의 명령 신호는 라이트 명령(WR)과 다른 명령들을 추가적으로 구분하기 위한 것이며, 이에 따라, 라이트 명령(WR)과 다른 명령들사이의 최소 해밍 거리가 2가 된다. 즉, 라이트 명령(WR)을 지정하기 위하여 추가되는 1비트의 명령 신호를 "1"로 설정한다면 다른 명령들을 지정하기 위하여는 추가되는 1비트의 명령 신 호를 "0"으로 설정한다. 명령/어드레스/라이트 데이터 입력부(22')는 클럭신호(CLK)에 응답하여 명령/어드레스/라이트 데이터(C/A/WD)를 수신하여 명령 신호(com), 어드레스 신호(add) 및 라이트 데이터(wd)를 분리하여 출력한다. 명령어 디코더(24), 어드레스 디코더(26), 메모리 셀 어레이(32), 및 데이터 출력부(30)는 도4의 블록들의 기능과 동일한 기능을 수행한다. 데이터 입력부(28')는 라이트 명령(WR)에 응답하여 명령/어드레스/라이트 데이터 입력부(22')로부터 출력되는 라이트 데이터(wd)를 입력하여 메모리 셀 어레이(32)로 전송하고, 데이터 출력부(30)는 리드 명령(RE)에 응답하여 메모리 셀 어레이(32)로부터 출력되는 데이터를 리드 데이터(RD)로 출력한다.
도7a, b는 도6에 나타낸 메모리 시스템의 명령/어드레스/라이트 데이터(C/A/WD)의 신호 포맷들을 나타내는 것으로, 도7a는 명령/어드레스 신호 포맷을, 도7b는 라이트 데이터 포맷을 나타내는 것이다.
도7a, b에서, CD는 신호 포맷이 명령/어드레스 신호인지, 라이트 데이터인지를 구분하기 위한 명령/데이터 구분 신호를 나타내는 것으로, "0"이면 신호 포맷이 명령/어드레스 신호임을 나타내고, "1"이면 신호 포맷이 라이트 데이터임을 나타낸다. CSB, RASB, CASB, WEB, AWEB은 명령 신호들을, r1 ~ r12는 로우 어드레스를, c1 ~ c10은 컬럼 어드레스를 각각 나타내고, d1 ~ d32는 라이트 데이터를 나타낸다. "X"는 돈 케어(don't care)를 나타낸다.
도6의 메모리 제어부(110')는 액티브 명령 전송시에 명령/데이터 구분 신호(CD)를 "0"으로 지정하고, 액티브 명령(ACT)을 지정하기 위하여 표2의 명령 신호 들(CSB, RASB, CASB, WEB, AWEB)을 설정하고, 명령/데이터 구분 신호(CD) 및 명령 신호들과 함께 로우 어드레스(r1 ~ r12)를 전송한다. 또한, 메모리 제어부(110')는 라이트 명령 또는 리드 명령 전송시에 명령/데이터 구분 신호(CD)를 "0"로 지정하고, 표2의 라이트 명령(WR) 또는 리드 명령(RE)을 지정하기 위하여 표2의 명령 신호들(CSB, RASB, CASB, WEB, AWEB)을 설정하고, 명령/데이터 구분 신호(CD) 및 명령 신호들과 함께 컬럼 어드레스(c1 ~ c10)를 전송한다. 그리고, 메모리 제어부(110')는 데이터 전송시에 명령/데이터 구분 신호(CD)를 "1"로 지정하고, 명령/데이터 구분 신호(CD)와 함께 라이트 데이터(d1 ~ d32)를 전송한다.
도6에 나타낸 메모리 시스템 또한 도4에 나타낸 메모리 시스템과 마찬가지로 라이트 명령(WR)과 리드 명령(RE)을 구분하기 위하여 2비트의 라이트 인에이블 신호(WEB)를 사용하고, 라이트 명령(WR)과 다른 명령들(MRS, ACT, PRE, RE, REF)사이의 최소 해밍 거리가 적어도 2이상이 되도록 설정한다.
또한, 도시하지는 않았지만, 명령 신호(AWEB)외에 1비트의 명령 신호를 추가하여 라이트 명령(WR)과 리드 명령(RE)을 구분하기 위하여 3비트의 라이트 인에이블 신호를 사용하고, 라이트 명령(WR)과 다른 명령들(MRS, ACT, PRE, RE, REF)사이의 최소 해밍 거리가 3이상이 되도록 신호 포맷을 설정하더라도 상관없다.
도8은 도4 및 도6에 나타낸 명령어 디코더의 실시예의 구성을 나타내는 것으로, 인버터들(I1 ~ I4) 및 NAND게이트들(NA1 ~ NA6)로 구성되어 있다. 도8은 상기 표2에 나타낸 바와 같은 명령 신호들(CSB, RASB, CASB, WEB, AWEB)을 디코딩하여 명령들(MRS, ACT, PRE, WR, RE, REF)을 발생하는 구성을 나타내는 것이다.
도8에서, 인버터들(I1 ~ I4) 각각은 명령 신호들(RASB, CASB, WEB, AWEB) 각각을 반전한다. NAND게이트(NA1)는 "로우"레벨의 명령 신호들(CSB, RASB, CASB, WEB, AWEB)을 비논리곱하여 모드 설정 명령(MRS)를 발생하고, NAND게이트(NA2)는 "로우"레벨의 명령 신호들(CSB, RASB)과 "하이"레벨의 명령 신호들(CASB, WEB, AWEB)을 비논리곱하여 액티브 명령(ACT)를 발생하고, NAND게이트(NA3)는 "로우"레벨의 명령 신호들(CSB, RASB, WEB)와 "하이"레벨의 명령 신호들(CASB, AWEB)을 비논리곱하여 프리차지 명령(PRE)를 발생한다. 그리고, NAND게이트(NA4)는 "로우"레벨의 명령 신호들(CSB, CASB, WEB, AWEB)와 "하이"레벨의 명령 신호(RASB)를 비논리곱하여 라이트 명령(WR)을 발생하고, NAND게이트(NA5)는 "로우"레벨의 명령 신호들(CSB, CASB)와 "하이"레벨의 명령 신호들(RASB, WEB, AWEB)를 비논리곱하여 리드 명령(RE)을 발생하고, "로우"레벨의 명령 신호들(CSB, RASB, CASB)와 "하이"레벨의 명령 신호들(WEB, AWEB)을 비논리곱하여 리프레쉬 명령(REF)을 발생한다. 모드 설정 명령(MRS), 프리차지 명령(PRE), 및 리프레쉬 명령(REF)은 일반적인 메모리의 모드 설정 동작, 프리차지 동작, 및 리프레쉬 동작을 위하여 필요한 명령들이다.
도8에서, 도시하지는 않았지만 NAND게이트들(NA1 ~ NA6) 각각은 메모리의 내부에서 발생되는 내부 클럭신호에 응답하여 명령들(MRS, ACT, PRE, WR, RE, REF)을 발생하도록 구성하는 것이 바람직하다.
상술한 바와 같이 본 발명의 메모리 시스템은 라이트 명령과 리드 명령을 구분하기 위하여 최소 2비트이상의 라이트 인에이블 신호를 사용하여, 라이트 명령과 다른 명령들을 구분하기 위한 명령 신호들의 최소 해밍 거리를 적어도 2이상이 되 도록 설정함으로써 다른 명령들이 라이트 명령으로 잘못 해석되는 것을 방지할 수 있다.
상기에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
본 발명의 메모리 시스템, 이 시스템의 메모리 제어기와 메모리, 및 이 시스템의 신호 구성 방법은 다른 명령들이 라이트 명령으로 잘못 해석됨에 의해서 발생될 수 있는 치명적인 에러를 방지할 수 있다.
Claims (16)
- 패킷 형태의 신호를 전송하되, 상기 신호에 포함되는 명령 신호들에 응답하여 설정되는 라이트 명령과 다른 명령들사이의 최소 해밍 거리가 적어도 2이상이 되도록 하는 메모리 제어부; 및상기 패킷 형태의 신호를 수신하는 메모리를 구비하는 것을 특징으로 하는 메모리 시스템.
- 제1항에 있어서, 상기 메모리 제어부는상기 명령 신호들이 상기 라이트 명령을 지정하면 라이트 데이터를 전송하고,상기 메모리는상기 명령 신호들이 상기 라이트 명령을 지정하면 상기 라이트 데이터를 수신하는 것을 특징으로 하는 메모리 시스템.
- 제1항에 있어서, 상기 명령 신호들은상기 라이트 명령과 상기 다른 명령들중 리드 명령을 구분하기 위한 라이트 인에이블 신호를 포함하고,상기 라이트 인에이블 신호가 적어도 2비트이상인 것을 특징으로 하는 메모리 시스템.
- 제1항에 있어서, 상기 메모리 제어부는상기 명령 신호들이 액티브 명령을 지정하는 경우에는 상기 명령 신호들과 로우 어드레스를 포함하는 상기 패킷 형태의 신호를 전송하고, 상기 명령 신호들이 상기 라이트 명령 또는 리드 명령을 지정하는 경우에는 상기 명령 신호들과 컬럼 어드레스를 포함하는 상기 패킷 형태의 신호를 전송하는 것을 특징으로 하는 메모리 시스템.
- 제4항에 있어서, 상기 메모리는상기 패킷 형태의 신호를 수신하여 내부 명령 신호들 및 상기 로우 어드레스 또는 상기 컬럼 어드레스를 발생하는 명령/어드레스 입력부;상기 내부 명령 신호들을 디코딩하여 상기 라이트 명령, 상기 리드 명령, 및 상기 액티브 명령을 발생하는 명령어 디코더;상기 라이트 명령에 응답하여 라이트 데이터를 입력하여 출력하는 데이터 입력부;상기 리드 명령에 응답하여 리드 데이터를 입력하여 출력하는 데이터 출력부;상기 액티브 명령에 응답하여 상기 로우 어드레스를 디코딩하여 워드 라인 선택신호들을 발생하고, 상기 라이트 명령 또는 상기 리드 명령에 응답하여 상기 컬럼 어드레스로 디코딩하여 컬럼 선택신호들을 발생하는 어드레스 디코더; 및상기 워드 라인 선택신호들 및 상기 컬럼 선택신호들에 응답하여 메모리 셀들이 선택되고, 선택된 메모리 셀들로 상기 데이터 입력부로부터 출력되는 데이터를 저장하고, 선택된 메모리 셀들로부터 출력되는 데이터를 상기 데이터 출력부로 출력하는 메모리 셀 어레이를 구비하는 것을 특징으로 하는 메모리 시스템.
- 제1항에 있어서, 상기 메모리 제어부는상기 패킷 형태의 신호가 명령이면, 상기 명령 신호와 어드레스를 포함하는 상기 패킷 형태의 신호를 전송하고, 상기 패킷 형태의 신호가 데이터이면, 상기 라이트 데이터를 포함하는 상기 패킷 형태의 신호를 전송하는 것을 특징으로 하는 메모리 시스템.
- 제6항에 있어서, 상기 메모리 제어부는상기 명령 신호들이 액티브 명령을 지정하면 상기 명령 신호들과 로우 어드레스를 패킷 형태로 전송하고, 상기 명령 신호들이 상기 라이트 명령 또는 리드 명령을 지정하면 상기 명령 신호들과 컬럼 어드레스를 패킷 형태로 전송하는 것을 특징으로 하는 메모리 시스템.
- 제7항에 있어서, 상기 메모리는상기 패킷 형태의 신호를 수신하여 내부 명령 신호들 및 상기 로우 어드레스 또는 상기 컬럼 어드레스를 발생하거나, 상기 내부 명령 신호들 및 상기 라이트 데 이터를 발생하는 명령/어드레스/라이트 데이터 입력부;상기 내부 명령 신호들을 디코딩하여 상기 라이트 명령, 상기 리드 명령, 및 상기 액티브 명령을 발생하는 명령어 디코더;상기 라이트 명령에 응답하여 상기 라이트 데이터를 입력하여 출력하는 데이터 입력부;상기 리드 명령에 응답하여 리드 데이터를 입력하여 출력하는 데이터 출력부;상기 액티브 명령에 응답하여 상기 로우 어드레스를 디코딩하여 워드 라인 선택신호들을 발생하고, 상기 라이트 명령 또는 상기 리드 명령에 응답하여 상기 컬럼 어드레스로 디코딩하여 컬럼 선택신호들을 발생하는 어드레스 디코더; 및상기 워드 라인 선택신호들 및 상기 컬럼 선택신호들에 응답하여 메모리 셀들이 선택되고, 선택된 메모리 셀들로 상기 라이트 데이터를 저장하고, 상기 선택된 메모리 셀들로부터 출력되는 데이터를 상기 데이터 출력부로 출력하는 메모리 셀 어레이를 구비하는 것을 특징으로 하는 메모리 시스템.
- 패킷 형태의 신호를 전송하되, 상기 신호에 포함되는 명령 신호들에 응답하여 설정되는 라이트 명령과 다른 명령들사이의 최소 해밍 거리가 적어도 2이상이 되도록 하는 것을 특징으로 하는 메모리 제어기.
- 제9항에 있어서, 상기 명령 신호들은상기 라이트 명령과 상기 다른 명령들중 리드 명령을 구분하기 위한 라이트 인에이블 신호를 포함하고,상기 라이트 인에이블 신호가 적어도 2비트이상인 것을 특징으로 하는 메모리 제어기.
- 제9항에 있어서, 상기 패킷 형태의 신호가 명령이면, 상기 명령 신호들과 어드레스 신호를 패킷 형태로 전송하고, 상기 패킷 형태의 신호가 데이터이면, 상기 명령 신호들과 라이트 데이터를 패킷 형태로 전송하는 것을 특징으로 하는 메모리 제어기.
- 명령 신호들 및 어드레스 신호를 포함하고, 상기 명령 신호들이 지정하는 라이트 명령과 상기 명령 신호들이 지정하는 다른 명령들사이의 최소 해밍 거리가 적어도 2이상인 패킷 형태의 신호를 수신하여 내부 명령 신호들 및 내부 어드레스 어드레스 신호를 발생하는 명령/어드레스 입력부; 및상기 내부 명령 신호들을 디코딩하여 상기 라이트 명령과 상기 다른 명령들을 발생하는 명령어 디코더를 구비하는 것을 특징으로 하는 메모리.
- 제12항에 있어서, 상기 명령 신호들은상기 라이트 명령과 상기 다른 명령들중 리드 명령을 구분하기 위한 라이트 인에이블 신호를 포함하고,상기 라이트 인에이블 신호가 적어도 2비트이상인 것을 특징으로 하는 메모리.
- 패킷 형태의 신호를 전송하되, 상기 신호에 포함되는 명령 신호들에 응답하여 설정되는 라이트 명령과 다른 명령들사이의 최소 해밍 거리가 적어도 2이상이 되도록 하는 것을 특징으로 하는 메모리 시스템의 신호 구성 방법.
- 제14항에 있어서, 상기 명령 신호들은상기 라이트 명령과 상기 다른 명령들중 리드 명령을 구분하기 위한 라이트 인에이블 신호를 포함하고,상기 라이트 인에이블 신호를 적어도 2비트이상으로 구성하는 것을 특징으로 하는 메모리 시스템의 신호 구성 방법.
- 제14항에 있어서, 상기 패킷 형태의 신호는상기 신호가 명령인지 데이터인지를 구분하기 위한 식별 비트를 포함하고, 상기 식별 비트가 명령을 지정하면, 상기 명령 신호들과 어드레스를 포함하고,상기 신호가 데이터이면, 라이트 데이터를 포함하는 것을 특징으로 하는 메모리 시스템의 신호 구성 방법.
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020070009954A KR101364443B1 (ko) | 2007-01-31 | 2007-01-31 | 메모리 시스템, 이 시스템을 위한 메모리 제어기와 메모리,이 시스템의 신호 구성 방법 |
US11/779,349 US8045405B2 (en) | 2007-01-31 | 2007-07-18 | Memory system, memory device and command protocol |
US11/862,412 US20080181030A1 (en) | 2007-01-31 | 2007-09-27 | Memory system, memory device and command protocol |
TW096141039A TW200832434A (en) | 2007-01-31 | 2007-10-31 | Memory system, memory device and command protocol |
CNA2008100038234A CN101236516A (zh) | 2007-01-31 | 2008-01-24 | 存储系统、存储设备和命令协议 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020070009954A KR101364443B1 (ko) | 2007-01-31 | 2007-01-31 | 메모리 시스템, 이 시스템을 위한 메모리 제어기와 메모리,이 시스템의 신호 구성 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20080071715A true KR20080071715A (ko) | 2008-08-05 |
KR101364443B1 KR101364443B1 (ko) | 2014-02-17 |
Family
ID=39669282
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020070009954A KR101364443B1 (ko) | 2007-01-31 | 2007-01-31 | 메모리 시스템, 이 시스템을 위한 메모리 제어기와 메모리,이 시스템의 신호 구성 방법 |
Country Status (4)
Country | Link |
---|---|
US (2) | US8045405B2 (ko) |
KR (1) | KR101364443B1 (ko) |
CN (1) | CN101236516A (ko) |
TW (1) | TW200832434A (ko) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101364443B1 (ko) * | 2007-01-31 | 2014-02-17 | 삼성전자주식회사 | 메모리 시스템, 이 시스템을 위한 메모리 제어기와 메모리,이 시스템의 신호 구성 방법 |
US20100250828A1 (en) * | 2009-03-27 | 2010-09-30 | Brent Ahlquist | Control signal output pin to indicate memory interface control flow |
US9747048B2 (en) | 2014-06-02 | 2017-08-29 | Micron Technology, Inc. | Systems and methods for packing data in a scalable memory system protocol |
CN111883192B (zh) * | 2020-07-20 | 2023-02-03 | 安徽大学 | 基于9t sram单元在内存实现汉明距离计算的电路及9t sram单元 |
US11669274B2 (en) * | 2021-03-31 | 2023-06-06 | Advanced Micro Devices, Inc. | Write bank group mask during arbitration |
CN113539327B (zh) * | 2021-07-09 | 2024-08-13 | 中国科学院上海微系统与信息技术研究所 | 一种相变存储单元实现快速逻辑计算装置及数据检索方法 |
Family Cites Families (43)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4309754A (en) * | 1979-07-30 | 1982-01-05 | International Business Machines Corp. | Data interface mechanism for interfacing bit-parallel data buses of different bit width |
US4896262A (en) * | 1984-02-24 | 1990-01-23 | Kabushiki Kaisha Meidensha | Emulation device for converting magnetic disc memory mode signal from computer into semiconductor memory access mode signal for semiconductor memory |
US5053990A (en) * | 1988-02-17 | 1991-10-01 | Intel Corporation | Program/erase selection for flash memory |
US5006980A (en) * | 1988-07-20 | 1991-04-09 | Digital Equipment Corporation | Pipelined digital CPU with deadlock resolution |
US5134616A (en) | 1990-02-13 | 1992-07-28 | International Business Machines Corporation | Dynamic ram with on-chip ecc and optimized bit and word redundancy |
US5663901A (en) * | 1991-04-11 | 1997-09-02 | Sandisk Corporation | Computer memory cards using flash EEPROM integrated circuit chips and memory-controller systems |
US5361228A (en) * | 1992-04-30 | 1994-11-01 | Fuji Photo Film Co., Ltd. | IC memory card system having a common data and address bus |
JP3244340B2 (ja) * | 1993-05-24 | 2002-01-07 | 三菱電機株式会社 | 同期型半導体記憶装置 |
US5438535A (en) * | 1994-03-29 | 1995-08-01 | Panasonic Technologies, Inc. | Content addressable memory system |
US5564020A (en) * | 1994-06-30 | 1996-10-08 | Compaq Computer Corporation | Apparatus for reducing interference between a computer device and a radio transceiver utilizing separated units with an infrared link |
JP3487690B2 (ja) * | 1995-06-20 | 2004-01-19 | シャープ株式会社 | 不揮発性半導体記憶装置 |
US5790813A (en) * | 1996-01-05 | 1998-08-04 | Unisys Corporation | Pre-arbitration system allowing look-around and bypass for significant operations |
JP3976839B2 (ja) * | 1996-07-09 | 2007-09-19 | 株式会社ルネサステクノロジ | 不揮発性メモリシステムおよび不揮発性半導体メモリ |
JP3489708B2 (ja) * | 1996-10-23 | 2004-01-26 | シャープ株式会社 | 不揮発性半導体記憶装置 |
JP4090570B2 (ja) * | 1998-06-02 | 2008-05-28 | 株式会社ルネサステクノロジ | 半導体装置、データ処理システム及び不揮発性メモリセルの閾値変更方法 |
US6314049B1 (en) * | 2000-03-30 | 2001-11-06 | Micron Technology, Inc. | Elimination of precharge operation in synchronous flash memory |
US6728161B1 (en) * | 2000-06-30 | 2004-04-27 | Micron Technology, Inc. | Zero latency-zero bus turnaround synchronous flash memory |
US6785764B1 (en) * | 2000-05-11 | 2004-08-31 | Micron Technology, Inc. | Synchronous flash memory with non-volatile mode register |
US7073014B1 (en) * | 2000-07-28 | 2006-07-04 | Micron Technology, Inc. | Synchronous non-volatile memory system |
US6629184B1 (en) * | 2000-05-18 | 2003-09-30 | Igt | Method and apparatus for inhibiting a selected IDE command |
US6278654B1 (en) * | 2000-06-30 | 2001-08-21 | Micron Technology, Inc. | Active terminate command in synchronous flash memory |
US6442076B1 (en) * | 2000-06-30 | 2002-08-27 | Micron Technology, Inc. | Flash memory with multiple status reading capability |
US6728798B1 (en) * | 2000-07-28 | 2004-04-27 | Micron Technology, Inc. | Synchronous flash memory with status burst output |
US6307779B1 (en) * | 2000-07-28 | 2001-10-23 | Micron Technology, Inc. | Method and circuitry for bank tracking in write command sequence |
US6246626B1 (en) * | 2000-07-28 | 2001-06-12 | Micron Technology, Inc. | Protection after brown out in a synchronous memory |
US6580659B1 (en) * | 2000-08-25 | 2003-06-17 | Micron Technology, Inc. | Burst read addressing in a non-volatile memory device |
US6691204B1 (en) * | 2000-08-25 | 2004-02-10 | Micron Technology, Inc. | Burst write in a non-volatile memory device |
JP2002342091A (ja) | 2001-05-18 | 2002-11-29 | Mitsubishi Electric Corp | プログラム作成装置 |
KR100630726B1 (ko) | 2004-05-08 | 2006-10-02 | 삼성전자주식회사 | 동작 모드가 별도로 설정되는 메모리 장치들을 구비하는메모리 시스템 및 동작 모드 설정 방법 |
US6560161B1 (en) * | 2001-08-30 | 2003-05-06 | Micron Technology, Inc. | Synchronous flash memory command sequence |
JP4136359B2 (ja) * | 2001-11-15 | 2008-08-20 | 株式会社ルネサステクノロジ | マイクロコンピュータ |
US6731011B2 (en) * | 2002-02-19 | 2004-05-04 | Matrix Semiconductor, Inc. | Memory module having interconnected and stacked integrated circuits |
US7251711B2 (en) * | 2002-05-28 | 2007-07-31 | Micron Technology, Inc. | Apparatus and methods having a command sequence |
JP4205396B2 (ja) | 2002-10-30 | 2009-01-07 | エルピーダメモリ株式会社 | 半導体集積回路装置 |
US6870774B2 (en) * | 2002-12-10 | 2005-03-22 | Micron, Technology, Inc. | Flash memory architecture for optimizing performance of memory having multi-level memory cells |
US7043611B2 (en) * | 2002-12-11 | 2006-05-09 | Lsi Logic Corporation | Reconfigurable memory controller |
US7480774B2 (en) | 2003-04-01 | 2009-01-20 | International Business Machines Corporation | Method for performing a command cancel function in a DRAM |
TWI224798B (en) * | 2003-04-04 | 2004-12-01 | Via Tech Inc | Transformer formed between two layout layers |
US7680966B1 (en) * | 2004-06-29 | 2010-03-16 | National Semiconductor Corporation | Memory interface including generation of timing signals for memory operation |
FR2875026A1 (fr) * | 2004-09-03 | 2006-03-10 | St Microelectronics Sa | Dispositif programmable d'interface de commande |
JP5142478B2 (ja) * | 2006-04-13 | 2013-02-13 | 株式会社東芝 | 半導体記憶装置 |
US7533191B2 (en) * | 2006-06-30 | 2009-05-12 | Intel Corporation | Methods and arrangements for devices to share a common address on a bus |
KR101364443B1 (ko) * | 2007-01-31 | 2014-02-17 | 삼성전자주식회사 | 메모리 시스템, 이 시스템을 위한 메모리 제어기와 메모리,이 시스템의 신호 구성 방법 |
-
2007
- 2007-01-31 KR KR1020070009954A patent/KR101364443B1/ko not_active IP Right Cessation
- 2007-07-18 US US11/779,349 patent/US8045405B2/en not_active Expired - Fee Related
- 2007-09-27 US US11/862,412 patent/US20080181030A1/en not_active Abandoned
- 2007-10-31 TW TW096141039A patent/TW200832434A/zh unknown
-
2008
- 2008-01-24 CN CNA2008100038234A patent/CN101236516A/zh active Pending
Also Published As
Publication number | Publication date |
---|---|
US20080184002A1 (en) | 2008-07-31 |
US20080181030A1 (en) | 2008-07-31 |
KR101364443B1 (ko) | 2014-02-17 |
US8045405B2 (en) | 2011-10-25 |
TW200832434A (en) | 2008-08-01 |
CN101236516A (zh) | 2008-08-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101308047B1 (ko) | 메모리 시스템, 이 시스템을 위한 메모리, 및 이 메모리를위한 명령 디코딩 방법 | |
KR101364443B1 (ko) | 메모리 시스템, 이 시스템을 위한 메모리 제어기와 메모리,이 시스템의 신호 구성 방법 | |
US5220518A (en) | Integrated circuit memory with non-binary array configuration | |
CN110007850B (zh) | 存储器控制器以及用于对存储模块进行访问的方法 | |
US20140003183A1 (en) | Memory device and method for operating the same | |
KR20200100951A (ko) | 메모리 장치 및 이를 포함하는 데이터 처리 시스템 | |
JP2019087298A (ja) | 半導体メモリー装置及びデータ経路設定方法 | |
KR20190082515A (ko) | 반도체 메모리 장치, 및 이 장치를 구비하는 메모리 시스템 및 전자 장치 | |
CN110415755B (zh) | 动态随机存取存储器器件和存储器系统 | |
JP4868351B2 (ja) | 半導体メモリ装置 | |
KR20210071469A (ko) | 기능 안전 수준을 향상시키는 오류 검출 기능을 갖는 메모리 장치 및 이를 포함하는 제어 시스템 | |
KR100827658B1 (ko) | 반도체 메모리 장치, 이 장치를 구비하는 메모리 시스템,및 이 시스템의 테스트 방법 | |
CN112017703B (zh) | 半导体器件 | |
US20140181456A1 (en) | Memory, memory controller, memory system including the memory and the memory controller, and operating method of the memory system | |
US9672890B2 (en) | Semiconductor memory apparatus | |
US7898883B2 (en) | Method for controlling access of a memory | |
US20200333984A1 (en) | Apparatus and method for controlling access to memory module | |
JP2014041673A (ja) | 半導体記憶装置 | |
JP2001118400A (ja) | メモリロジック複合半導体装置 | |
KR100499636B1 (ko) | 플래쉬 메모리의 리던던시 장치 | |
US9111586B2 (en) | Storage medium and transmittal system utilizing the same | |
JP2005149575A (ja) | 半導体記憶装置 | |
US20230297521A1 (en) | Memory and an operating method thereof, a memory system | |
US7415554B2 (en) | System and method for parallel data transmission | |
WO2021131234A1 (ja) | 記憶装置、記憶制御装置、および、記憶装置の制御方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
LAPS | Lapse due to unpaid annual fee |