KR20080067515A - 액정표시장치용 구동 회로 및 이를 구비한 액정표시장치 - Google Patents

액정표시장치용 구동 회로 및 이를 구비한 액정표시장치 Download PDF

Info

Publication number
KR20080067515A
KR20080067515A KR1020070004904A KR20070004904A KR20080067515A KR 20080067515 A KR20080067515 A KR 20080067515A KR 1020070004904 A KR1020070004904 A KR 1020070004904A KR 20070004904 A KR20070004904 A KR 20070004904A KR 20080067515 A KR20080067515 A KR 20080067515A
Authority
KR
South Korea
Prior art keywords
ground
liquid crystal
crystal display
driving circuit
ypyrom
Prior art date
Application number
KR1020070004904A
Other languages
English (en)
Inventor
전명하
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020070004904A priority Critical patent/KR20080067515A/ko
Publication of KR20080067515A publication Critical patent/KR20080067515A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G3/2096Details of the interface to the display terminal specific for a flat panel
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/01Modifications for accelerating switching
    • H03K19/017Modifications for accelerating switching in field-effect transistor circuits
    • H03K19/01728Modifications for accelerating switching in field-effect transistor circuits in synchronous circuits, i.e. by using clock signals
    • H03K19/01742Modifications for accelerating switching in field-effect transistor circuits in synchronous circuits, i.e. by using clock signals by means of a pull-up or down element
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/14Use of low voltage differential signaling [LVDS] for display data communication
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/143Digital devices
    • H01L2924/1434Memory
    • H01L2924/145Read-only memory [ROM]
    • H01L2924/1451EPROM
    • H01L2924/14511EEPROM

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • General Engineering & Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Computing Systems (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 액정표시장치용 구동회로 및 이를 구비한 액정표시장치에 관한 것이다. 본 발명에 따른 액정표시장치용 구동회로는, 타이밍 컨트롤러, 이이피롬 및 이이피롬 라이터를 포함하는 액정표시장치용 구동 회로에 있어서, 상기 타이밍 컨트롤러와 상기 이이피롬의 시리얼 클럭 입력단자를 연결하는 시리얼 클럭 라인과; 상기 타이밍 컨트롤러와 상기 이이피롬의 시리얼 데이터 입력 단자를 연결하는 시리얼 데이터 라인과; 상기 액정표시장치용 구동 회로에 공통으로 접지 전원을 공급하는 제 1 접지부와; 상기 이이피롬의 접지 단자에 접지 전원을 공급하는 제 2 접지부와; 상기 제 1 접지부와 상기 제 2 접지부사이에 형성되며 상기 제 1 접지부와 상기 제 2 접지부를 분리하는 제 1 비드를 포함하는 점에 그 특징이 있다.
이에 의해 이이피롬의 접지를 분리시킴으로써 보다 안정적으로 구동할 수 있는 액정표시장치용 구동 회로 및 이를 구비한 액정표시장치가 제공된다.

Description

액정표시장치용 구동 회로 및 이를 구비한 액정표시장치{DRIVING CIRCUIT FOR LIQUID CRYSTAL DISPLAY DEVICE AND LIQUID CRYSTAL DISPLAY DEVICE HAVING THE SAME}
도 1은 본 발명의 일 실시예에 따른 액정표시장치의 구성을 도시한 블록 구성도이고,
도 2는 도 1에서 액정패널을 개략적으로 도시한 레이 아웃도이고,
도 3은 본 발명의 일 실시예에 따른 이이피롬의 접지 분리에 대한 개념도이고,
도 4는 본 발명의 일 실시예에 따른 이이피롬의 접지 분리 회로를 개략적으로 도시한 도면이다.
* 도면의 주요 부분에 대한 부호의 설명 *
2 : 액정 패널 4 : 구동회로부
10 : 인터페이스 12 : 타이밍 컨트롤러
13 : 이이피롬 14 : 전원전압 생성부
15 : 이이피롬 라이터 40 : 제 1 구동 전원부
41 : 제 2 구동 전원부 43 : 제 2 비드
44 : 제 3 비드 45 : 제 1 비드
46 : 제 2 접지부 47 : 제 1 접지부
본 발명은 액정표시장치용 구동 회로 및 이를 구비한 액정표시장치에 관한 것으로서, 보다 상세하게는 이이피롬의 접지를 분리시킴으로써 보다 안정적으로 구동할 수 있는 액정표시장치용 구동 회로 및 이를 구비한 액정표시장치에 관한 것이다.
최근 정보화 사회로 시대가 급발전함에 따라 박형화, 경량화, 저 소비전력화 등의 우수한 특성을 가지는 평판 표시장치(flat panel display)의 필요성이 대두되었는데, 이 중 액정 표시 장치(liquid crystal display)가 해상도, 컬러표시, 화질 등에서 우수하여 노트북이나 데스크탑 모니터에 활발하게 적용되고 있다.
액정표시장치는 액정표시패널과 백라이트 유닛을 포함한다. 액정표시패널은 박막트랜지스터가 형성되어 있는 제1 기판, 제1기판에 대향하는 제2기판, 그리고 양 기판 사이에 위치하는 액정층을 포함한다. 액정표시패널은 비발광소자이며 제1기판 후방에 위치한 백라이트 유닛으로부터 빛을 공급받는다.
이와 같은 액정표시장치를 구동하는 구동 회로부의 이이피롬(EEPROM) 인터페이스 회로는 실제로 사용할 경우, 데이터의 기입시 타이밍컨트롤러 내부에 구성된 정전기보호회로에 의한 또는 기타 요인에 의해 입력 클럭신호와 데이터가 왜곡되는 현상이 발생한다.
이러한 현상은 액정표시장치의 비정상적 구동을 초래하는 문제점이 있다.
따라서, 본 발명의 목적은 이이피롬의 접지를 분리시킴으로써 보다 안정적으로 구동할 수 있는 액정표시장치용 구동 회로 및 이를 구비한 액정표시장치를 제공함에 있다.
상기 목적은, 본 발명에 따라, 타이밍 컨트롤러, 이이피롬 및 이이피롬 라이터를 포함하는 액정표시장치용 구동 회로에 있어서, 상기 타이밍 컨트롤러와 상기 이이피롬의 시리얼 클럭 입력단자를 연결하는 시리얼 클럭 라인과; 상기 타이밍 컨트롤러와 상기 이이피롬의 시리얼 데이터 입력 단자를 연결하는 시리얼 데이터 라인과; 상기 액정표시장치용 구동 회로에 공통으로 접지 전원을 공급하는 제 1 접지부와; 상기 이이피롬의 접지 단자에 접지 전원을 공급하는 제 2 접지부와; 상기 제 1 접지부와 상기 제 2 접지부사이에 형성되며 상기 제 1 접지부와 상기 제 2 접지부를 분리하는 제 1 비드를 포함하는 점에 그 특징이 있다.
또한, 상기 액정표시장치용 구동 회로에 공통으로 구동 전원을 공급하는 제 1 구동 전원부와, 상기 이이피롬의 전원 단자에 구동 전원을 공급하는 제 구동 전원부를 더 포함하는 점에 그 특징이 있다.
또한, 상기 제 1 구동 전원부와 상기 이이피롬 라이터 사이에 형성되는 제 2 비드와, 상기 제 2 구동 전원부와 상기 이이피롬의 전원 단자 사이에 형성되는 제 3 비드를 더 포함하는 점에 그 특징이 있다.
또한, 상기 제 1 접지부 및 상기 제 2 접지부사이에 형성된 제 1 비드는 복수 개로 마련되는 점에 그 특징이 있다.
또한, 상기 복수 개의 제 1 비드는 병렬 배치되는 점에 그 특징이 있다.
이하에서는 첨부도면을 참조하여 본 발명에 대하여 설명한다.
여러 실시예에 있어서 동일한 구성요소에 대하여는 동일한 참조번호를 부여하였으며, 동일한 구성요소에 대하여는 제1실시예에서 대표적으로 설명하고 다른 실시예에서는 생략될 수 있다.
도 1은 본 발명의 일 실시예에 따른 액정표시장치의 구성을 도시한 블록 구성도이고, 도 2는 도 1의 액정패널을 개략적으로 도시한 레이 아웃도이다.
도 1에 도시된 바와 같이, 액정표시장치(1)는 크게 액정패널(2)과 구동 회로부(4)로 구분된다.
각 구성을 보면, 인터페이스(10)는 퍼스널 컴퓨터등과 같은 구동시스템으로부터 구동 회로부(4)로 입력되는 데이터(RGB Data) 및 제어신호(입력 클럭, 동기신호, 수직동기신호, 데이터 인에이블 신호 등)들을 입력받아 타이밍 컨트롤러(12)로 공급한다. 주로 구동 시스템으로부터 데이터 및 제어 신호전송을 위해서 LVDS(Low Voltage Differential Signal) 인터페이스와 TTL 인터페이스 등이 사용되고 있다.
또한, 이러한 인터페이스 기능을 모아서 타이밍컨트롤러(12)와 함께 단일 칩(Chip)으로 집적시켜 사용하기도 한다.
액정패널(2)은 도 2와 같이, 글라스를 이용한 기판(G) 상에 다수의 데이터라인(DL1~DLm)과 다수의 게이트라인(GL1~GLn)이 교차되어 다수의 화소영역을 형성하 며, 각각의 화소영역에는 박막트랜지스터(TFT)와 액정(LC)이 구성되어 화면을 표시한다.
타이밍 컨트롤러(12)는 인터페이스(10)를 통해 입력되는 제어신호를 이용하여 복수개의 드라이브 집적회로들로 구성된 데이터 드라이버(18)와 복수개의 게이트 드라이버 집적회로들로 구성된 게이트 드라이버(20)를 구동하기 위한 제어신호를 생성한다. 또한, 인터페이스(10)를 통해 입력되는 데이터들을 데이터 드라이버(18)로 전송한다.
기준전압생성부(16)는 데이터 드라이버(18)에서 사용되는 DAC(Digital To Analog Converter)의 기준전압들을 생성한다. 기준전압들은 패널의 투과율-전압특성을 기준으로 생산자에 의해서 설정된다.
데이터 드라이버(18)는 타이밍 컨트롤러(12)로부터 입력되는 제어신호들에 응답하여 입력 디지털 데이터의 아날로그 변환을 위한 기준전압들을 선택하고, 선택된 기준전압에 의해 생성된 아날로그 비디오 데이터를 액정패널(2)에 공급하여 액정 분자의 회전 각도를 제어한다.
게이트 드라이버(20)는 타이밍 컨트롤러(12)로부터 입력되는 제어신호들에 응답하여 액정패널(2)상에 배열된 박막트랜지스터(TFT)들의 온/오프 제어를 수행하는데, 액정 패널(2) 상의 게이트 라인(GL1~GLn)을 1 수평동기 시간씩 순차적으로 인에이블 시킴으로써 액정 패널(2)상의 박막 트랜지스터들(TFT)을 1 라인 분씩 순차적으로 구동시켜 데이터드라이버(18)로부터 공급되는 아날로그 영상신호들이 각 박막트랜지스터(TFT)들에 접속된 픽셀들로 인가되도록 한다.
전원전압생성부(14)는 각 구성부들의 동작전원을 공급하고 액정패널(2)의 공통전극 전압을 생성하여 공급한다.
상기와 같은 구성을 구비하여 구동되는 액정표시장치는, 데이터드라이버(18)를 구비하여 계조레벨 정보를 포함한 디지털 비디오신호를 입력받아 다시 아날로그 계조레벨신호로 변환한 후 액정패널(2)로 입력하여 공통전압과의 전압차에 의한 액정의 회전각 제어를 통해 화상을 표시하는 방식을 취하고 있다.
이러한 구성을 통해 화상을 표시하는 액정표시장치는, 상기 인터페이스(10)를 통해 외부 장치로부터 입력 받은 비디오 데이터를 변환하거나 또는 별도의 데이터를 저장하여 이용하기 위한 수단으로, 상기 타이밍컨트롤러(12)에 부속되는 메모리 소자를 더욱 구비하고 있다. 이때, 사용되는 메모리 소자로는 롬(ROM), 특히 이이피롬 (Electrically erasable programmable ROM : EEPROM)이 사용된다.
도 3은 본 발명의 일 실시예에 따른 이이피롬의 접지 분리에 대한 개념도이고, 도 4는 본 발명의 일 실시예에 따른 이이피롬의 접지 분리 회로를 개략적으로 도시한 도면이다.
도 4는 타이밍 컨트롤러(12), 이이피롬(13) 및 이이피롬 라이터(15)들간의 신호 전송을 위한 인터페이스를 나타내고 있다.
액정표시장치용 구동 회로에 공통으로 구동 전원을 공급하는 제 1 구동 전원부(Vcc)(40)와, 이이피롬(13)의 전원 단자에 구동 전원을 공급하는 제 2 구동 전원부(EVDD)(41)와, 타이밍 컨트롤러(12)와 이이피롬(13)의 시리얼 클럭 입력단자를 연결하는 시리얼 클럭 라인(SCL)과, 타이밍 컨트롤러(12)와 이이피롬(13)의 시리얼 데이터 입력 단자를 연결하는 시리얼 데이터 라인(SDA)과, 액정표시장치용 구동 회로에 공통으로 접지 전원을 공급하는 제 1 접지부(30)와, 이이피롬(13)의 접지 단자에 접지 전원을 공급하는 제 2 접지부(31)와, 제 1 접지부(30)와 제 2 접지부(31)사이에 형성되며 상기 제 1 접지부(30)와 상기 제 2 접지부(31)를 분리하는 제 1 비드(43)를 포함하여 구성된다.
여기서, 제 1 구동 전원부(40)와 이이피롬 라이터(15) 사이에 형성되는 제 2 비드(44)와, 제 2 구동 전원부(41)와 이이피롬(13)의 전원 단자 사이에 형성되는 제 3 비드(45)를 더 포함하여 구성된다.
또한, 구동 전원(Vcc)과 시리얼 데이터 라인(SDA) 사이에 시리얼 데이터 라인(SDA)의 하이 레벨 유지를 위한 풀-업 저항(R1), 구동전원(Vcc)과 시리얼 클럭 라인(SCL) 사이에 이이피롬(13)의 오픈 드레인 방식 구동에 따라 시리얼 클럭 라인(SCL)의 하이 레벨 유지를 위한 풀-업 저항(R2), 이이피롬 라이터의 기록제어단자(W/P)의 구동을 위한 기록제어저항(R3)을 구비한 풀-업 저항부를 더 포함하여 구성된다.
이이피롬(13)은 전원이 꺼져도 데이터가 기억되는 메모리 소자이며, 상기 타이밍 컨트롤러(12)와 I2C버스(Bus)와 같은 시리얼 통신 수단을 통해 데이터를 송수신하는 방식을 사용하고 있다. 여기서, 상기 I2C는 필립스사(社)에 의해 개발된 2 와이어(wire) 직렬 통신 인터페이스로서, 시리얼 데이터 라인(SDA)과 시리얼 클럭 라인(SCL)으로 구성된 집적회로(IC)간 데이터 통신 방법이다.
이러한 이이피롬(13)은 저장된 데이터의 변경을 위해 이이피롬 라이 터(EEPROM writer)(15)를 연결하여 사용한다. 타이밍 컨트롤러(12)와 I2C 버스(SCL, SDA)를 통해 전기적으로 연결되는 이이피롬(13)은 인쇄회로기판(PCB) 상에 구성되며, 이이피롬(13)에 데이터를 기록하기 위한 이이피롬 라이터(EEPROM Writer)(15)는 별도의 연결모듈(미도시)에 의해 인쇄회로기판(PCB)의 I2C 버스와 연결된다. 이때, 이이피롬(13)과 연결된 I2C버스(SCL, SDA)는 타이밍 컨트롤러(12) 내부의 정전방지회로(ESD)(12a)에 연결된다.
이이피롬 라이터(15)는 이이피롬(13)에 데이터의 기록(writing)을 수행할 때에만 인쇄회로기판(PCB)의 I2C버스와 연결되고, 이이피롬 라이터(30)와 인쇄회로기판(PCB)이 분리된 후에는 타이밍컨트롤러(12)를 통해 이이피롬(13)에 저장된 데이터 읽기(reading)가 수행된다.
제 1 비드(43), 제 2 비드(44) 및 제 3 비드(45)는 인덕터와 비슷한 원리를 갖는 소자로서 필터의 역할을 하게 되며, 입력되는 구동 전원 및 접지 전원의 고주파 신호를 차단하게 된다. 즉, 불필요한 노이즈를 흡수하는 역할을 하게 된다.
여기서, 제 1 비드(43)는 이이피롬(13)의 접지와 공통 구동 접지를 분리하는 역할을 한다. 분리된 이이피롬(13) 구동 접지는 액정 패널에 인가된 서지(Surge)가 공통 구동 접지를 통해 유입되는 것을 방지한다. 따라서, 이이피롬에 왜곡된 신호가 타이밍 컨트롤러에 전달되는 것이 방지된다.
이때, 제 1 비드(43)는 복수 개로 마련될 수 있으며 병렬로 배치되는 것이 바람직하다.
또한, 제 2 비드(44) 및 제 3 비드(45)는 입력되는 구동 전원의 고전압에 의 한 신호의 급격한 변동을 방지하는 역할을 하게 된다. 여기서, 제 2 비드(44) 및 제 3 비드(45)의 개수 및 배치 형태는 실시 예에 따라 적용될 수 있다.
이이피롬(13)의 인터페이스 동작을 살펴보면, 먼저 데이터를 이이피롬(13)에 기록하기 위해서는 이이피롬 라이터(15)를 인쇄회로기판(PCB)에 연결하여야 한다. 이때 상기 타이밍컨트롤러(12)는 전원이 오프(off)된 상태이다.
상기 연결 구성이 수행되면 I2C버스(SCL, SDA)를 통해 이이피롬(13)으로 클럭과 데이터를 전송하며, 이에 상기 이이피롬(13)은 입력 클럭에 응답되어 데이터를 저장하게 된다.
이후, 데이터의 기록이 완료되면 상기 이이피롬 라이터(15)는 상기 인쇄회로기판(PCB)에서 분리되고 전원이 공급된 타이밍컨트롤러(12)에 의해 이이피롬(13)에 저장된 데이터가 읽혀진다. 즉, 기록제어단자(W/P)가 하이 레벨일 경우 이이피롬의 데이터 기록이 금지되어 읽기만 가능하며 로우 레벨일 경우 기록이 가능하게 된다.
한편, 제 1 구동 전원부(40) 및 제 2 구동 전원부(41)로부터 동작을 수행하기 위해 구동 전원이 제공될 때 제 2 비드(44) 및 제 3 비드(45)에서는 유입되는 고주파 신호를 차단하게 된다.
또한, 제 1 비드(43)에서는 제 1 접지부(30) 및 제 2 접지부(31)를 통해 유입되는 고주파 신호를 차단하게 되어 보다 안정된 신호를 전송할 수 있게 된다.
비록 본 발명의 몇몇 실시예들이 도시되고 설명되었지만, 본 발명이 속하는 기술분야의 통상의 지식을 가진 당업자라면 본 발명의 원칙이나 정신에서 벗어나지 않으면서 본 실시예를 변형할 수 있음을 알 수 있을 것이다. 발명의 범위는 첨부된 청구항과 그 균등물에 의해 정해질 것이다.
이상 설명한 바와 같이, 본 발명에 따르면, 이이피롬의 접지를 분리시킴으로써 보다 안정적으로 구동할 수 있는 액정표시장치용 구동 회로 및 이를 구비한 액정표시장치가 제공된다.

Claims (10)

  1. 타이밍 컨트롤러, 이이피롬 및 이이피롬 라이터를 포함하는 액정표시장치용 구동 회로에 있어서,
    상기 타이밍 컨트롤러와 상기 이이피롬의 시리얼 클럭 입력단자를 연결하는 시리얼 클럭 라인과;
    상기 타이밍 컨트롤러와 상기 이이피롬의 시리얼 데이터 입력 단자를 연결하는 시리얼 데이터 라인과;
    상기 액정표시장치용 구동 회로에 공통으로 접지 전원을 공급하는 제 1 접지부와;
    상기 이이피롬의 접지 단자에 접지 전원을 공급하는 제 2 접지부와;
    상기 제 1 접지부와 상기 제 2 접지부사이에 형성되며 상기 제 1 접지부와 상기 제 2 접지부를 분리하는 제 1 비드를 포함하는 액정표시장치용 구동 회로.
  2. 제1항에 있어서,
    상기 액정표시장치용 구동 회로에 공통으로 구동 전원을 공급하는 제 1 구동 전원부와;
    상기 이이피롬의 전원 단자에 구동 전원을 공급하는 제 2 구동 전원부를 더 포함하는 것을 특징으로 하는 액정표시장치용 구동 회로.
  3. 제1항 또는 제2항에 있어서,
    상기 제 1 구동 전원부와 상기 이이피롬 라이터 사이에 형성되는 제 2 비드와, 상기 제 2 구동 전원부와 상기 이이피롬의 전원 단자 사이에 형성되는 제 3 비드를 더 포함하는 것을 특징으로 하는 액정표시장치용 구동 회로.
  4. 제1항에 있어서,
    상기 제 1 접지부 및 상기 제 2 접지부사이에 형성된 제 1 비드는 복수 개로 마련되는 것을 특징으로 하는 액정표시장치의 구동 회로.
  5. 제4항에 있어서,
    상기 복수 개의 제 1 비드는 병렬 배치되는 것을 특징으로 하는 액정표시장치용 구동 회로.
  6. 액정패널과 상기 액정패널을 구동하는 구동 회로부를 포함하며, 상기 구동 회로부는 타이밍 컨트롤러, 이이피롬 및 이이피롬 라이터를 포함하는 액정표시장치에 있어서,
    상기 타이밍 컨트롤러와 상기 이이피롬의 시리얼 클럭 입력단자를 연결하는 시리얼 클럭 라인과;
    상기 타이밍 컨트롤러와 상기 이이피롬의 시리얼 데이터 입력 단자를 연결하는 시리얼 데이터 라인과;
    상기 구동 회로부에 공통으로 접지 전원을 공급하는 제 1 접지부와;
    상기 이이피롬의 접지 단자에 접지 전원을 공급하는 제 2 접지부와;
    상기 제 1 접지부와 상기 제 2 접지부사이에 형성되며 상기 제 1 접지부와 상기 제 2 접지부를 분리하는 제 1 비드를 포함하는 것을 특징으로 하는 접지 분리 구동 회로를 구비한 액정표시장치.
  7. 제6항에 있어서,
    상기 구동 회로부에 공통으로 구동 전원을 공급하는 제 1 구동 전원부와;
    상기 이이피롬의 전원 단자에 구동 전원을 공급하는 제 2 구동 전원부를 더 포함하는 것을 특징으로 하는 접지 분리 구동 회로를 구비한 액정표시장치.
  8. 제6항 또는 제7항에 있어서,
    상기 제 1 구동 전원부와 상기 이이피롬 라이터 사이에 형성되는 제 2 비드와, 상기 제 2 구동 전원부와 상기 이이피롬의 전원 단자 사이에 형성되는 제 3 비드를 더 포함하는 것을 특징으로 하는 접지 분리 구동 회로를 구비한 액정표시장치.
  9. 제6항에 있어서,
    상기 제 1 접지부 및 상기 제 2 접지부사이에 형성된 제 1 비드는 복수 개로 마련되는 것을 특징으로 하는 접지 분리 구동 회로를 구비한 액정표시장치.
  10. 제9항에 있어서,
    상기 복수 개의 제 1 비드는 병렬 배치되는 것을 특징으로 하는 접지 분리 구동 회로를 구비한 액정표시장치.
KR1020070004904A 2007-01-16 2007-01-16 액정표시장치용 구동 회로 및 이를 구비한 액정표시장치 KR20080067515A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020070004904A KR20080067515A (ko) 2007-01-16 2007-01-16 액정표시장치용 구동 회로 및 이를 구비한 액정표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070004904A KR20080067515A (ko) 2007-01-16 2007-01-16 액정표시장치용 구동 회로 및 이를 구비한 액정표시장치

Publications (1)

Publication Number Publication Date
KR20080067515A true KR20080067515A (ko) 2008-07-21

Family

ID=39821758

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070004904A KR20080067515A (ko) 2007-01-16 2007-01-16 액정표시장치용 구동 회로 및 이를 구비한 액정표시장치

Country Status (1)

Country Link
KR (1) KR20080067515A (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150071288A (ko) * 2013-12-18 2015-06-26 엘지디스플레이 주식회사 액정표시장치
CN109166539A (zh) * 2013-12-31 2019-01-08 乐金显示有限公司 存储器保护电路及包括该存储器保护电路的液晶显示器

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150071288A (ko) * 2013-12-18 2015-06-26 엘지디스플레이 주식회사 액정표시장치
CN109166539A (zh) * 2013-12-31 2019-01-08 乐金显示有限公司 存储器保护电路及包括该存储器保护电路的液晶显示器

Similar Documents

Publication Publication Date Title
KR100874639B1 (ko) 액정표시장치
KR101250787B1 (ko) 데이터 구동 ic 내에 레지스터 방식의 감마전압발생기를구비한 액정표시장치
US7928752B2 (en) Display device, display device testing system and method for testing a display device using the same
KR100864926B1 (ko) 액정표시장치
JPH10340070A (ja) 液晶表示装置
KR20170062573A (ko) 표시 장치
KR101696458B1 (ko) 액정표시장치
US8085231B2 (en) Display device
KR101244773B1 (ko) 표시장치
KR101237789B1 (ko) 액정표시장치 구동회로 및 그 구동방법
KR101654323B1 (ko) 액정표시장치 및 그의 보상 방법
KR101615765B1 (ko) 액정표시장치와 그 구동 방법
KR20080067515A (ko) 액정표시장치용 구동 회로 및 이를 구비한 액정표시장치
KR20160082729A (ko) 표시장치
KR100870499B1 (ko) 액정표시장치와 그 구동방법
KR101771254B1 (ko) 액정표시장치
KR100864976B1 (ko) 액정표시장치
KR20090060042A (ko) 액정표시장치 및 그 구동방법
KR100855502B1 (ko) 액정표시장치와 그 구동방법
KR100555302B1 (ko) 제어신호발생회로와 구동회로가 일체화된 액정표시장치
KR20080088021A (ko) 액정표시장치
KR101957296B1 (ko) 전원공급장치와 이를 구비한 액정표시장치, 및 전원공급방법
KR101140166B1 (ko) 구동 드라이버와 이를 포함하는 액정표시장치
KR20060089410A (ko) 디스플레이 장치
KR100961962B1 (ko) 액정 표시 장치용 구동 장치 및 방법

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid