KR20060089410A - 디스플레이 장치 - Google Patents

디스플레이 장치 Download PDF

Info

Publication number
KR20060089410A
KR20060089410A KR1020050010449A KR20050010449A KR20060089410A KR 20060089410 A KR20060089410 A KR 20060089410A KR 1020050010449 A KR1020050010449 A KR 1020050010449A KR 20050010449 A KR20050010449 A KR 20050010449A KR 20060089410 A KR20060089410 A KR 20060089410A
Authority
KR
South Korea
Prior art keywords
tcp
pad portion
patterned
driving circuit
display panel
Prior art date
Application number
KR1020050010449A
Other languages
English (en)
Inventor
윤상창
장세혁
Original Assignee
엘지.필립스 엘시디 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지.필립스 엘시디 주식회사 filed Critical 엘지.필립스 엘시디 주식회사
Priority to KR1020050010449A priority Critical patent/KR20060089410A/ko
Publication of KR20060089410A publication Critical patent/KR20060089410A/ko

Links

Images

Classifications

    • EFIXED CONSTRUCTIONS
    • E02HYDRAULIC ENGINEERING; FOUNDATIONS; SOIL SHIFTING
    • E02BHYDRAULIC ENGINEERING
    • E02B3/00Engineering works in connection with control or use of streams, rivers, coasts, or other marine sites; Sealings or joints for engineering works in general
    • E02B3/04Structures or apparatus for, or methods of, protecting banks, coasts, or harbours
    • E02B3/12Revetment of banks, dams, watercourses, or the like, e.g. the sea-floor
    • E02B3/129Polyhedrons, tetrapods or similar bodies, whether or not threaded on strings
    • EFIXED CONSTRUCTIONS
    • E02HYDRAULIC ENGINEERING; FOUNDATIONS; SOIL SHIFTING
    • E02BHYDRAULIC ENGINEERING
    • E02B3/00Engineering works in connection with control or use of streams, rivers, coasts, or other marine sites; Sealings or joints for engineering works in general
    • E02B3/04Structures or apparatus for, or methods of, protecting banks, coasts, or harbours
    • E02B3/06Moles; Piers; Quays; Quay walls; Groynes; Breakwaters ; Wave dissipating walls; Quay equipment

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Environmental & Geological Engineering (AREA)
  • Ocean & Marine Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Civil Engineering (AREA)
  • Structural Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Inorganic Chemistry (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

본 발명은 디스플레이 패널과, 마주보는 양단에 패드부가 구성되고 일단의 패드부가 상기 디스플레이 패널에 연결된 하나 이상의 TCP와, 상기 TCP의 타단 패드부와 연결되고 다수의 신호라인이 패턴된 구동회로PCB를 구비한 디스플레이 장치에 있어서, 상기 다수의 신호라인 중 일부는 상기 TCP 구성영역과 중첩되지 않으며 상기 TCP의 중앙 영역 패드부와 연결되도록 상기 구동회로PCB 상에 패턴되고, 상기 다수의 신호라인 중 다른 일부는 상기 TCP 구성영역과 중첩되지 않으며 인접한 TCP의 가장자리 영역 패드부와 연결되도록 패턴되는 것을 특징으로 하며, TCP 사이즈 및 PCB 사이즈의 절감을 통한 제품의 경쟁력 제고의 장점이 있다.

Description

디스플레이 장치{Apparatus for video display}
도 1은 일반적인 액정표시장치의 기본 구성을 도시한 블록구성도
도 2는 도 1의 구성 중 액정패널의 구성을 간략히 도시한 도면
도 3은 통상의 디스플레이 장치에서 디스플레이 패널과 구동회로PCB 사이에 채용한 TCP본딩 구조를 설명하기 위한 부분상세도
도 4는 본 발명에 따른 디스플레이 장치를 부분상세 도시한 부분상세도
도 5는 본 발명에 따른 디스플레이 장치의 TCP 패드 부분을 상세 도시한 부분상세도
<도면의 주요부분에 대한 간단한 설명>
110 : 디스플레이 패널 120 : 구동회로PCB
130 : TCP 132 : 집적회로(IC)
DL : 데이터라인 CLK : 클럭라인
GMA : 감마라인
본 발명은 디스플레이 장치에 관한 것으로서, 보다 상세하게는 PCB 신호라인 패턴을 개선하여 TCP 사이즈의 최소화를 통한 제조비용 절감 효과를 가지는 디스플레이 장치에 관한 것이다.
디스플레이 장치 중 특히 액정표시장치는 소형 및 박형화와 저전력 소모의 장점을 가지며, 노트북 컴퓨터, 사무자동화 기기, 오디오/비디오 기기 등으로 이용되고 있다. 특히, 스위치 소자로서 박막 트랜지스터(Thin Film Transistor : 이하 "TFT"라 함)가 이용되는 액티브 매트릭스 타입의 액정표시장치는 동적인 이미지를 표시하기에 적합하다.
도 1은 일반적인 액정표시장치의 기본 구성을 도시한 블록구성도로서, 크게 액정패널(2)과 LCM구동회로부(26)로 구분된다. 이때 상기 LCM구동회로부(26)는 통상 인쇄회로기판(Printed circuit board:PCB) 상에 구성된다.
각 구성을 보면, 인터페이스(10)는 퍼스널 컴퓨터등과 같은 구동시스템으로부터 LCM구동회로부(26)로 입력되는 데이터(RGB Data) 및 제어신호(입력 클럭, 수평동기신호, 수직동기신호, 데이터 인에이블 신호 등)들을 입력받아 타이밍 컨트롤러(12)로 공급한다. 주로 구동 시스템으로부터 데이터 및 제어 신호전송을 위해서 LVDS(Low Voltage Differential Signal) 인터페이스와 TTL 인터페이스 등이 사용되고 있다. 또한, 이러한 인터페이스 기능을 모아서 타이밍컨트롤러(12)와 함께 단일 칩(Chip)으로 집적시켜 사용하기도 한다.
액정패널(2)은 도 2와 같이, 글라스를 이용한 기판 상에 다수의 데이터라인(DL1~DLm)과 다수의 게이트라인(GL1~GLn)이 교차되어 다수의 화소영역을 형성하며, 각각의 화소영역에는 박막트랜지스터(TFT)와 액정(LC)이 구성되어 화면을 표시한다.
타이밍 컨트롤러(12)는 인터페이스(10)를 통해 입력되는 제어신호를 이용하여 복수개의 드라이브 집적회로들로 구성된 데이터 드라이버(18)와 복수개의 게이트 드라이버 집적회로들로 구성된 게이트 드라이버(20)를 구동하기 위한 제어신호를 생성한다. 또한, 인터페이스(10)를 통해 입력되는 데이터들을 데이터 드라이버(18)로 전송한다.
기준전압생성부(16)는 데이터 드라이버(18)에서 사용되는 DAC(Digital To Analog Converter)의 기준전압들을 생성한다. 기준전압들은 패널의 투과율-전압특성을 기준으로 생산자에 의해서 설정된다.
데이터드라이버(18)는 타이밍 컨트롤러(12)로부터 입력되는 제어신호들에 응답하여 입력 데이터의 기준전압들을 선택하고, 선택된 기준전압을 액정패널(2)에 공급하여 액정 분자의 회전 각도를 제어한다.
게이트드라이버(20)는 타이밍 컨트롤러(12)로부터 입력되는 제어신호들에 응답하여 액정패널(2)상에 배열된 박막트랜지스터(TFT)들의 온/오프 제어를 수행하는데, 액정 패널(2) 상의 게이트 라인(GL1~GLn)을 1 수평동기 시간씩 순차적으로 인에이블 시킴으로써 액정 패널(2) 상의 박막 트랜지스터들(TFT)을 1 라인 분씩 순차 적으로 구동시켜 데이터드라이버(18)로부터 공급되는 아날로그 영상신호들이 각 박막트랜지스터(TFT)들에 접속된 픽셀들로 인가되도록 한다.
전원전압생성부(14)는 각 구성부들의 동작전원을 공급하고 액정패널(2)의 공통전극 전압을 생성하여 공급한다.
상기와 같은 구성을 가지는 LCM구동회로부(26)에서, 상기 데이터드라이버(18) 및 게이트드라이버(20)는 다수의 전기배선을 구비한 연성의 필름(이하, TCP(tape carrier package)에 실장되어 상기 LCM구동회로부(26)가 구성된 인쇄회로기판(이하, 구동회로PCB)과 상기 액정패널(20)을 전기적으로 연결함과 동시에 상기 구동회로PCB가 상기 액정패널(20) 후면에 위치할 수 있도록 하여 공간의 효율적인 사용이 가능하도록 한다.
도 3은 통상의 디스플레이 장치에서 디스플레이 패널(50)과 구동회로PCB(60) 사이에 채용한 TCP 본딩 구조를 설명하기 위한 부분상세도이다.
패널(50)과 구동회로PCB(60)은 드라이버 칩(Driving chip)(72)이 내장된 하나 이상의 TCP(70)를 통해 전기적인 연결이 수행되며, 이때 상기 구동회로PCB(60) 상에 패턴된 복수개의 데이터라인(DL)과 클럭라인(CLK) 및 감마 라인(GMA) 등의 신호라인은 상기 각 TCP(70)에 형성된 복수개의 패드(74)와 전기적으로 연결된다.
보다 상세히 살펴보면, 상기 각 TCP(70)는 복수개의 패드(74)를 통해 구동회로PCB(60)에 패턴된 각 신호라인과 전기적으로 연결되는데, 이때 복수개의 신호라인 중 일부(예를 들어 도 3에 도시된 바와 같이 클럭라인(CLK) 및 감마 라인(GMA))는 상기 복수개의 패드와 연결하기 위해 구동회로PCB(60)의 끝단과 상기 각 패드 (74) 사이에, 즉 상기 TCP(70) 하부에 그 신호라인 패턴이 형성되고, 복수개의 신호라인 중 다른 일부(예를 들어 도 3에 도시된 바와 같이 데이터라인(DL))는 상기 TCP(70)와 중첩되지 않는 구동회로PCB(60) 공간에 그 신호라인 패턴이 형성된다.
그런데, 상기와 같이 다수의 신호라인을 형성하게 되면, 상기 클럭라인(CLK) 및 감마라인(GMA)과 같이 TCP(70) 하부에 형성되는 신호라인 패턴에 의해 상기 TCP(70)의 길이(D)가 길어지는 단점, 다시 말해 TCP(70)의 패드와 구동회로PCB(60)의 가장자리가 어느 정도 공간을 가지도록 이격되어야 하므로 TCP(70)의 길이가 길어지는 단점이 있다.
본 발명은 상기와 같은 문제점을 해결하기 위해 안출된 것으로서, 디스플레이 패널과 구동회로PCB 사이에 구성되는 TCP의 사이즈를 줄이는데 목적이 있다.
또한 디스플레이 장치의 구동회로PCB의 회로 설계의 변경을 통해 TCP 및 인쇄회로기판의 크기를 감소시켜 제조비용을 절감하는데 목적이 있다.
상기와 같은 목적을 달성하기 위해 본 발명은, 디스플레이 패널과, 마주보는 양단에 패드부가 구성되고 일단의 패드부가 상기 디스플레이 패널에 연결된 하나 이상의 TCP와, 상기 TCP의 타단 패드부와 연결되고 다수의 신호라인이 패턴된 구동회로PCB를 구비한 디스플레이 장치에 있어서, 상기 다수의 신호라인 중 일부는 상 기 TCP 구성영역과 중첩되지 않으며 상기 TCP의 중앙 영역 패드부와 연결되도록 상기 구동회로PCB 상에 패턴되고, 상기 다수의 신호라인 중 다른 일부는 상기 TCP 구성영역과 중첩되지 않으며 인접한 TCP의 가장자리 영역 패드부와 연결되도록 패턴되는 것을 특징으로 하는 디스플레이 장치를 제안한다.
상기 디스플레이 패널은 액정, 플라즈마, 유기EL 디스플레이 패널 중 하나인 것을 특징으로 한다.
상기 TCP는 하나 이상의 IC를 실장하고 있는 것을 특징으로 한다.
상기 다수의 신호라인은 데이터라인, 감마신호라인, 클럭신호라인 중 하나 이상을 포함하는 것을 특징으로 한다.
상기 TCP의 중앙 영역 패드부와 연결되도록 패턴되는 신호라인은 데이터라인이고, 상기 TCP의 가장자리 영역 패드부와 연결되도록 패턴되는 신호라인은 감마신호라인과 클럭신호라인인 것을 특징으로 한다.
이하 첨부된 도면을 참조하여 본 발명에 대해 상세하게 설명한다.
도 4는 본 발명에 따른 디스플레이 장치를 부분상세 도시한 부분상세도이다.
구성을 보면, 화상이 표시되는 디스플레이 패널(110)과, 상기 디스플레이 패널(110)의 화상표시구동을 수행하기 위한 다수의 회로부가 구성되며 또한 다수의 신호라인(signal line)이 패턴되는 구동회로PCB(120)와, 상기 디스플레이 패널(110)과 구동회로PCB(120)를 사이에 구성되고 하나 이상의 집적회로(IC)를 실장한 TCP(130)를 포함한다.
상기 디스플레이 패널(110)은 액정 디스플레이 패널, 플라즈마 디스플레이 패널, 유기EL 디스플레이 패널 중 하나이며, 상기 TCP(130)를 통해 상기 구동회로PCB(120)와 전기적으로 연결되어 다수의 제어신호 및 비디오 데이터를 입력받아 화상표시를 수행한다.
상기 구동회로PCB(120)는 상기 디스플레이 패널(110)의 화상표시를 위한 다수의 제어신호, 비디오 데이터 등을 생성하고 상기 TCP(130)를 통해 디스플레이 패널(110)로 전송한다. 이를 위해 구동회로PCB(120) 상에는 복수개의 신호전송용 신호라인이 패턴된다.
상기 TCP(130)는 다수의 신호전송용 배선이 구성되어 있으며, 하나 이상의 칩(chip) 형태의 집적회로(IC)(132)(예를 들어, 게이트 구동IC, 데이터구동IC)를 실장하고 있다. 상기 TCP(130)를 통해 상기 디스플레이 패널(110)과 구동회로PCB(130)는 전기회로적으로 연결될 뿐만 아니라, 물리적으로도 연결된다.
상기한 구성에 있어서, 상기 구동회로PCB(120) 상에 패턴되는 다수의 신호라인은 상기 TCP(130)가 본딩되는 영역과 중첩되지 않도록 구동회로PCB(120)에 패턴되는데, 도시된 바와 같이, 구동회로PCB(120)상의 TCP(130) 구성영역 외부에 데이터라인(DL)을 포함한 기타 모든 신호라인을 구성한다. 이때 상기한 신호라인에는 클럭라인(CLK) 및 감마라인(GMA)이 포함되며, 상기 TCP(130)에 구비된 다수의 패드(134)와 집적회로(132)를 이용하여 구동회로PCB(120)에 패턴되는 신호라인을 최소화하는 것이 바람직하다.
예를 들어, 구동회로PCB(120)상에 패턴되는 클럭라인(CLK) 및 감마라인(GMA)은 각 TCP(120)의 가장자리 영역의 패드(134)를 할당하여 인접한 TCP(120)의 가장 자리영역 패드간 연결되는 클럭라인(CLK) 및 감마라인(GMA)을 패턴하는데, 이때 도 5와 같이, TCP(120) 내부에 실장된 집적회로(132)를 이용하여 TCP(120)간 패턴된 클럭라인(CLK) 및 감마라인(GMA)이 TCP(120) 내부에서 단선되지 않도록 전기적 연결을 유지한다.
상기 전술한 방법으로 구동회로PCB(120) 상에 신호라인을 패턴할 경우, 상기 TCP(130)는 상기 구동회로PCB(20)와의 연결을 수행함에 (D')만큼의 사이즈를 가지게 되어 도 3에 도시된 종래의 TCP사이즈 (D)에 비해 (D-D')만큼의 사이즈 절감 효과가 발생하게 된다.
상기와 같이 설명한 본 발명에 따른 디스플레이 장치는 구동회로PCB에 결합되는 TCP영역에 신호라인을 형성하지 않음으로서 TCP 사이즈를 줄여 제조비용을 절감할 수 있는 장점이 있다. 또한 구동회로PCB의 영역을 최대한 활용하여 PCB 사이즈의 절감에도 효과가 있으며 이러한 장점으로 인해 제품의 경쟁력을 제고시킬 수 있게 된다.

Claims (5)

  1. 디스플레이 패널과, 마주보는 양단에 패드부가 구성되고 일단의 패드부가 상기 디스플레이 패널에 연결된 하나 이상의 TCP와, 상기 TCP의 타단 패드부와 연결되고 다수의 신호라인이 패턴된 구동회로PCB를 구비한 디스플레이 장치에 있어서,
    상기 다수의 신호라인 중 일부는 상기 TCP 구성영역과 중첩되지 않으며 상기 TCP의 중앙 영역 패드부와 연결되도록 상기 구동회로PCB 상에 패턴되고, 상기 다수의 신호라인 중 다른 일부는 상기 TCP 구성영역과 중첩되지 않으며 인접한 TCP의 가장자리 영역 패드부와 연결되도록 패턴되는 것을 특징으로 하는 디스플레이 장치
  2. 청구항 제 1 항에 있어서,
    상기 디스플레이 패널은 액정, 플라즈마, 유기EL 디스플레이 패널 중 하나인 것을 특징으로 하는 디스플레이 장치
  3. 청구항 제 1 항에 있어서,
    상기 TCP는 하나 이상의 IC를 실장하고 있는 것을 특징으로 하는 디스플레이 장치
  4. 청구항 제 1 항에 있어서,
    상기 다수의 신호라인은 데이터라인, 감마신호라인, 클럭신호라인 중 하나 이상을 포함하는 것을 특징으로 하는 디스플레이 장치
  5. 청구항 제 1 항에 있어서,
    상기 TCP의 중앙 영역 패드부와 연결되도록 패턴되는 신호라인은 데이터라인이고, 상기 TCP의 가장자리 영역 패드부와 연결되도록 패턴되는 신호라인은 감마신호라인과 클럭신호라인인 것을 특징으로 하는 디스플레이 장치
KR1020050010449A 2005-02-04 2005-02-04 디스플레이 장치 KR20060089410A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050010449A KR20060089410A (ko) 2005-02-04 2005-02-04 디스플레이 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050010449A KR20060089410A (ko) 2005-02-04 2005-02-04 디스플레이 장치

Publications (1)

Publication Number Publication Date
KR20060089410A true KR20060089410A (ko) 2006-08-09

Family

ID=37177496

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050010449A KR20060089410A (ko) 2005-02-04 2005-02-04 디스플레이 장치

Country Status (1)

Country Link
KR (1) KR20060089410A (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101489968B1 (ko) * 2008-04-18 2015-02-04 삼성디스플레이 주식회사 유기전계발광 표시장치
US9502319B2 (en) 2015-02-13 2016-11-22 Samsung Display Co., Ltd. Driver integrated circuit chip and display device having the same
CN110738956A (zh) * 2018-07-20 2020-01-31 硅工厂股份有限公司 源极驱动集成电路和包括其的显示设备

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101489968B1 (ko) * 2008-04-18 2015-02-04 삼성디스플레이 주식회사 유기전계발광 표시장치
US9502319B2 (en) 2015-02-13 2016-11-22 Samsung Display Co., Ltd. Driver integrated circuit chip and display device having the same
CN110738956A (zh) * 2018-07-20 2020-01-31 硅工厂股份有限公司 源极驱动集成电路和包括其的显示设备
CN110738956B (zh) * 2018-07-20 2023-11-24 硅工厂股份有限公司 源极驱动集成电路和包括其的显示设备

Similar Documents

Publication Publication Date Title
EP3477626B1 (en) Oled display panel and oled display device
JP4982028B2 (ja) 液晶表示装置及びその駆動方法
US7782282B2 (en) Display device and driving method thereof
KR101191445B1 (ko) 액정 표시 장치 및 그의 제조 방법
US20030043100A1 (en) Liquid crystal display and driving method thereof
US7847759B2 (en) Semiconductor circuit, driving circuit of electro-optical device, and electronic apparatus
KR102020938B1 (ko) 액정표시장치
KR20150015639A (ko) 네로우 베젤을 갖는 표시장치
JP2002132180A (ja) 表示モジュール
US8085231B2 (en) Display device
KR20150015638A (ko) 네로우 베젤을 갖는 표시장치
KR101244773B1 (ko) 표시장치
KR101604492B1 (ko) 액정표시장치
KR101329705B1 (ko) 액정패널과 액정표시장치 및 그 구동방법
KR20060089410A (ko) 디스플레이 장치
US8704746B2 (en) Liquid crystal display having a voltage stabilization circuit and driving method thereof
KR20070041878A (ko) 액정표시장치
KR100555302B1 (ko) 제어신호발생회로와 구동회로가 일체화된 액정표시장치
KR101140166B1 (ko) 구동 드라이버와 이를 포함하는 액정표시장치
KR101174630B1 (ko) 액정패널과 이를 구비한 액정표시장치
KR100899628B1 (ko) 게이트 고전압 배선 및 게이트 저전압 배선을 구비한액정표시패널
JP2007178474A (ja) 表示装置
KR20050032279A (ko) 라인 온 글래스형 액정표시소자
KR20070115021A (ko) 액정표시장치
KR20060104710A (ko) 액정표시장치

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination