KR20080064261A - Pre-emphasis output circuit with adjustable tapped delay line - Google Patents

Pre-emphasis output circuit with adjustable tapped delay line Download PDF

Info

Publication number
KR20080064261A
KR20080064261A KR1020070000970A KR20070000970A KR20080064261A KR 20080064261 A KR20080064261 A KR 20080064261A KR 1020070000970 A KR1020070000970 A KR 1020070000970A KR 20070000970 A KR20070000970 A KR 20070000970A KR 20080064261 A KR20080064261 A KR 20080064261A
Authority
KR
South Korea
Prior art keywords
delay
output
signals
signal
control voltage
Prior art date
Application number
KR1020070000970A
Other languages
Korean (ko)
Other versions
KR100862233B1 (en
Inventor
김정호
이지왕
김진국
송익환
조정현
Original Assignee
한국과학기술원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한국과학기술원 filed Critical 한국과학기술원
Priority to KR1020070000970A priority Critical patent/KR100862233B1/en
Publication of KR20080064261A publication Critical patent/KR20080064261A/en
Application granted granted Critical
Publication of KR100862233B1 publication Critical patent/KR100862233B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • H03K19/0185Coupling arrangements; Interface arrangements using field effect transistors only
    • H03K19/018507Interface arrangements
    • H03K19/018521Interface arrangements of complementary type, e.g. CMOS
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
    • H03K5/133Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals using a chain of active delay devices
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0272Arrangements for coupling to multiple lines, e.g. for differential transmission

Abstract

A pre-emphasis output circuit is provided to perform a pre-emphasis operation without inputting an additional clock signal and recovering a clock of data because a plurality of delayers does not have the same delay time. In a pre-emphasis output circuit, a main driver(11) receives and amplifies a data signal, and outputs the data signal at an output terminal. A shared load(14) is connected to the output terminal of the main driver. A delay line(13) includes a plurality of delayers which are connected in series and control delay time according to a control voltage respectively, receives the data signals and outputs the delay signals to delay the data signals as much as the delay time, to each delayer. A plurality of tap drivers(121,122,123,124) amplify the delay signals and includes the pre-emphasis output circuit connected to add the delay signals at an output terminal of the main driver.

Description

지연 시간을 가변할 수 있는 탭 지연선을 구비하는 프리 엠퍼시스 출력 회로{PRE-EMPHASIS OUTPUT CIRCUIT WITH ADJUSTABLE TAPPED DELAY LINE}PRE-EMPHASIS OUTPUT CIRCUIT WITH ADJUSTABLE TAPPED DELAY LINE}

도 1은 본 발명의 일 실시예에 따른 탭 지연선을 갖는 프리엠퍼시스 출력 회로를 예시한 블록도이다.1 is a block diagram illustrating a pre-emphasis output circuit having a tap delay line according to an embodiment of the present invention.

도 2는 본 발명의 일 실시예에 따른 프리엠퍼시스 출력 회로의 전압 제어 지연기를 예시한 회로도이다.2 is a circuit diagram illustrating a voltage controlled delay device of a pre-emphasis output circuit according to an embodiment of the present invention.

도 3은 도 2의 전압 제어 지연기의 제어 전압에 따른 지연 시간의 변화를 실측한 그래프이다.3 is a graph illustrating a change in delay time according to a control voltage of the voltage controlled delay device of FIG. 2.

도 4는 도 1의 프리엠퍼시스 출력 회로의 프리엠퍼시스 출력 신호를 제어 전압을 조절해가며 실측한 그래프이다.FIG. 4 is a graph of measuring a pre-emphasis output signal of the pre-emphasis output circuit of FIG. 1 by adjusting a control voltage.

도 5는 도 1의 프리엠퍼시스 출력 회로의 버퍼를 예시한 회로도이다.FIG. 5 is a circuit diagram illustrating a buffer of the pre-emphasis output circuit of FIG. 1.

도 6은 본 발명의 일 실시예에 따른 프리엠퍼시스 출력 방법을 예시한 순서도이다. 6 is a flowchart illustrating a preemphasis output method according to an embodiment of the present invention.

<도면의 주요 부분에 대한 부호의 설명><Explanation of symbols for the main parts of the drawings>

11 : 메인 드라이버 11: main driver

121, 122, 123, 124 : 탭 드라이버121, 122, 123, 124: Tab Driver

13 : 지연선13: delay line

131, 132, 133, 134 : 전압 제어 지연기131, 132, 133, 134: voltage controlled delay

14 : 공유 부하14: shared load

151, 152, 153, 154, 155 : 버퍼151, 152, 153, 154, 155: buffer

본 발명은 출력 회로에 관한 것으로, 더욱 상세하게는 프리엠퍼시스 출력 회로에 관한 것이다. The present invention relates to an output circuit, and more particularly to a pre-emphasis output circuit.

송신단에서 손실이 있는 채널을 통해 디지털 신호를 전송할 때에, 수신단에서는 전송된 신호가 채널의 주파수 특성에 따라 왜곡된 상태로 수신된다. 일반적으로, 손실이 있는 채널은 고주파영역에서 더 많은 손실을 가지기 때문에, 이러한 채널을 통해 전송되는 신호의 고주파 성분이 저주파 성분보다 더 많이 감쇄된다. 디지털 신호에서 고주파 성분은 주로 신호의 전압 레벨이 빠르게 바뀌는 부분, 즉 상승 에지나 하강 에지에 해당한다. 따라서, 손실이 있는 채널을 통과한 신호는 원래의 파형보다 찌그러진 파형을 갖게 되며 주파수 별로 전송되는 신호가 도착하는 시간이 달라질 수 있고, 그 결과 많은 지터가 발생할 수 있으며 전체적으로 타이밍 마진도 크게 줄어들 수 있다. 한편, 데이터간 간섭 현상(inter-symbol interference, ISI)도 문제된다. 채널 내의 손실로 인해 신호가 주파수 성분별로 도착하는 시간이 달라지므로 채널이 길거나 고속 통신의 경우 연속하는 데이터가 겹쳐 잘못 전달될 수 있다.When the transmitting end transmits a digital signal through a lossy channel, the receiving end receives the transmitted signal in a distorted state according to the frequency characteristics of the channel. In general, since a lossy channel has more loss in the high frequency region, the high frequency component of the signal transmitted through the channel is attenuated more than the low frequency component. The high frequency components of a digital signal mainly correspond to the part where the voltage level of the signal changes rapidly, that is, the rising edge or the falling edge. Therefore, the signal passing through the lost channel will have a distorted waveform than the original waveform, and the time of arrival of the transmitted signal for each frequency may vary, resulting in a lot of jitter and overall reduction in timing margin. . On the other hand, inter-symbol interference (ISI) is also a problem. Loss in the channel results in a different time the signal arrives by frequency component, which can lead to incorrect transmission of overlapping data over long channels or high-speed communications.

이러한 문제점들을 해결하기 위해, 주파수 대역별로 신호를 강조하거나 억제함으로써 채널을 통과하는 동안에 왜곡되는 만큼을 보상하고 최종적으로 수신단에서는 원래의 신호를 수신할 수 있도록 신호의 파형을 조절하는 기법을 등화(Equalization)이라고 하며, 등화의 대표적인 기법중의 하나가 프리엠퍼시스(pre-emphasis) 기법이다. 프리엠퍼시스 기법은 송신단에서 신호를 송신하기 전에 신호의 고주파 대역을 일정한 양만큼 미리 보강하고, 보강된 신호를 송신하는 방법이다. 위에서 설명하였듯이, 신호의 고주파 성분은 주로 에지에 나타나는데 프리엠퍼시스 기법은 에지 부분에서 신호의 크기를 채널에서 감쇄되는 만큼 늘리는 것이라고 할 수 있다.To solve these problems, the equalization technique is used to compensate for the distortion during the passage of the channel by highlighting or suppressing the signal by frequency band, and finally adjusting the waveform of the signal so that the receiver can receive the original signal. ), And one of the representative techniques of equalization is the pre-emphasis technique. The pre-emphasis technique is a method of reinforcing a high frequency band of a signal by a predetermined amount before transmitting a signal at a transmitter, and transmitting the enhanced signal. As explained above, the high-frequency components of the signal appear mainly at the edges. The preemphasis technique is to increase the magnitude of the signal at the edges as much as the channel attenuates.

종래의 탭 지연선(tapped delay line)을 가지는 출력 회로(output buffer)는 하나 이상의 탭을 가지는 지연선을 이용하여 신호 손실을 보상하는데, 이러한 탭들은 똑같은 지연 시간을 가진다. 그럼으로써 소정의 구간 동안에만 신호 손실이 적절하게 보상될 수 있다. 그런데, 탭들이 똑같은 지연시간을 갖도록 하기 위해서는 탭을 하나의 클럭 신호에 동기시켜야 한다. 즉, 출력 회로에 데이터 신호 외에도 클럭 신호를 별도로 공급하거나, 데이터 신호로부터 클럭 신호를 복구하여야 한다. 따라서 클럭 신호를 위한 전송 경로를 갖거나 클럭 및 데이터 복원 회로(clock and data recovery circuit)를 구비하여야 하는데, 두 경우 모두 회로의 면적이나 소비 전력을 많이 차지하는 요인이 된다.Conventional output buffers with tapped delay lines use delay lines with one or more taps to compensate for signal losses, which have the same delay time. As a result, signal loss can be properly compensated for only during a predetermined period. However, in order for the taps to have the same delay time, the taps must be synchronized to one clock signal. That is, in addition to the data signal to the output circuit, the clock signal must be supplied separately or the clock signal must be recovered from the data signal. Therefore, it is necessary to have a transmission path for the clock signal or to have a clock and data recovery circuit. In both cases, the area of the circuit or the power consumption are large.

또한, 지연 시간이 고정되어 있어 프리엠퍼시스되는 정도를 조절할 수 없기 때문에, 데이터간 간섭 현상을 효과적으로 개선할 수 없다.In addition, since the delay time is fixed and the degree of pre-emphasis cannot be adjusted, the inter-data interference phenomenon cannot be effectively improved.

본 발명의 목적은 지연 시간을 조절할 수 있는 탭 지연선을 가지는 출력 회로를 제공하는 것이다. An object of the present invention is to provide an output circuit having a tap delay line that can adjust the delay time.

본 발명의 또다른 목적은 지연 시간을 조절할 수 있는 탭 지연선을 이용한 프리엠퍼시스 방법을 제공하는 것이다. Another object of the present invention is to provide a preemphasis method using a tap delay line that can adjust a delay time.

본 발명의 일 실시예에 따른 프리엠퍼시스 출력 회로는 데이터 신호를 제공받아 증폭하고 출력 단자에서 출력하는 메인 드라이버, 상기 메인 드라이버의 출력 단자에 연결된 공유 부하, 지연선 및 상기 지연 신호들을 각각 제공받아 증폭하고, 지연 출력 신호들이 상기 메인 드라이버의 출력 단자에서 합산되도록 연결된 복수의 탭 드라이버들을 포함한다. 상기 지연선은 제어 전압에 따라 각각 지연 시간을 조절할 수 있는 복수의 직렬 연결된 지연기들을 포함하며, 상기 데이터 신호를 제공받아 상기 지연 시간만큼 상기 데이터 신호를 각각 지연한 지연 신호들을 상기 지연기들마다 각각 출력한다. The pre-emphasis output circuit according to an embodiment of the present invention is provided with a main driver for receiving and amplifying a data signal and outputting it at an output terminal, a shared load connected to an output terminal of the main driver, a delay line, and the delay signals, respectively. And a plurality of tap drivers coupled to amplify and add delayed output signals at the output terminal of the main driver. The delay line includes a plurality of serially connected delayers each of which can adjust a delay time according to a control voltage, and receive delay signals for delaying the data signal by the delay time for each of the delayers. Output

실시예에 따라, 상기 메인 드라이버 및 상기 탭 드라이버들은 전류 증폭기이고, 상기 공유 부하에 상기 메인 드라이버 및 탭 드라이버들의 합산된 출력 전류가 흘러 프리엠퍼시스된 출력 신호가 생성될 수 있다.In some embodiments, the main driver and the tap drivers are current amplifiers, and the sum of the output currents of the main driver and the tap drivers flows through the shared load to generate a pre-emphasized output signal.

실시예에 따라, 상기 지연기들의 출력과 상기 탭 드라이버의 입력 사이에서 신호의 레벨을 소정의 논리 규격에 맞게 조절할 수 있는 버퍼를 더 포함할 수 있다.According to an embodiment, the electronic device may further include a buffer configured to adjust a level of a signal according to a predetermined logic standard between an output of the delayers and an input of the tap driver.

실시예에 따라, 상기 제어 전압은 지연기마다 독립적으로 인가될 수도 있고, 모든 지연기에 동일하게 인가될 수도 있다.According to an embodiment, the control voltage may be applied independently for each delay, or may be applied equally to all the delays.

실시예에 따라, 상기 지연기는 상기 제어 전압에 의해 부하 크기가 조절되는 능동 부하를 가진 전류 모드 논리 회로일 수 있다. 이때, 상기 능동 부하는 피모스(PMOS) 트랜지스터로 구현될 수 있다.According to an embodiment, the retarder may be a current mode logic circuit having an active load whose load magnitude is adjusted by the control voltage. In this case, the active load may be implemented as a PMOS transistor.

본 발명의 다른 실시예에 따른 프리엠퍼시스 출력 방법은 데이터 신호를 증폭하여 메인 출력 신호를 생성하는 단계, 제어 전압에 따라 각각 지연 시간을 조절할 수 있는 복수의 직렬 연결된 지연기들을 이용하여, 상기 지연기들마다 상기 데이터 신호를 상기 지연 시간만큼 각각 지연한 지연 신호들을 각각 출력하는 단계, 상기 지연 신호들을 각각 증폭하여 지연 출력 신호들을 생성하는 단계 및 상기 메인 출력 신호와 상기 지연 출력 신호들을 합산하여 프리엠퍼시스 출력 신호를 생성하는 단계를 포함한다.The pre-emphasis output method according to another embodiment of the present invention includes amplifying a data signal to generate a main output signal, and using the plurality of serially connected delayers each of which can adjust a delay time according to a control voltage. Outputting the delayed signals respectively delaying the data signal by the delay time for each period, amplifying the delayed signals to generate delayed output signals, and adding the main output signal and the delayed output signals to the pre-em; Generating a persis output signal.

실시예에 따라, 상기 메인 출력 신호는 상기 데이터 신호를 전류 증폭한 것이고, 지연 출력 신호들은 상기 지연 신호들을 각각 전류 증폭한 것일 수 있다.In some embodiments, the main output signal may be current amplified by the data signal, and the delay output signals may be current amplified by the delay signals, respectively.

실시예에 따라, 상기 데이터 신호 또는 상기 지연 신호들의 레벨을 소정의 논리 규격에 맞게 조절하는 단계를 더 포함할 수 있다.According to an embodiment, the method may further include adjusting the level of the data signal or the delay signals according to a predetermined logic standard.

실시예에 따라, 상기 제어 전압은 지연기마다 독립적으로 인가될 수도 있고, 모든 지연기에 동일하게 인가될 수도 있다.According to an embodiment, the control voltage may be applied independently for each delay, or may be applied equally to all the delays.

본문에 개시되어 있는 본 발명의 실시예들에 대해서, 특정한 구조적 내지 기능적 설명들은 단지 본 발명의 실시예를 설명하기 위한 목적으로 예시된 것으로, 본 발명의 실시예들은 다양한 형태로 실시될 수 있으며 본문에 설명된 실시예들에 한정되는 것으로 해석되어서는 아니 된다.With respect to the embodiments of the present invention disclosed in the text, specific structural to functional descriptions are merely illustrated for the purpose of describing embodiments of the present invention, embodiments of the present invention may be implemented in various forms and It should not be construed as limited to the embodiments described in.

본 발명은 다양한 변경을 가할 수 있고 여러 가지 형태를 가질 수 있는 바, 특정 실시예들을 도면에 예시하고 본문에 상세하게 설명하고자 한다. 그러나, 이는 본 발명을 특정한 개시 형태에 대해 한정하려는 것이 아니며, 본 발명의 사상 및 기술 범위에 포함되는 모든 변경, 균등물 내지 대체물을 포함하는 것으로 이해되어야 한다. 각 도면을 설명하면서 유사한 참조부호를 구성요소에 대해 사용하였다.As the inventive concept allows for various changes and numerous embodiments, particular embodiments will be illustrated in the drawings and described in detail in the text. However, this is not intended to limit the present invention to the specific disclosed form, it should be understood to include all modifications, equivalents, and substitutes included in the spirit and scope of the present invention. In describing the drawings, similar reference numerals are used for the components.

제1, 제2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되어서는 안된다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다. 예를 들어, 본 발명의 권리 범위로부터 이탈되지 않은 채 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소도 제1 구성요소로 명명될 수 있다. Terms such as first and second may be used to describe various components, but the components should not be limited by the terms. The terms are used only for the purpose of distinguishing one component from another. For example, without departing from the scope of the present invention, the first component may be referred to as the second component, and similarly, the second component may also be referred to as the first component.

어떤 구성요소가 다른 구성요소에 "연결되어" 있다거나 "접속되어" 있다고 언급된 때에는, 그 다른 구성요소에 직접적으로 연결되어 있거나 또는 접속되어 있을 수도 있지만, 중간에 다른 구성요소가 존재할 수도 있다고 이해되어야 할 것이다. 반면에, 어떤 구성요소가 다른 구성요소에 "직접 연결되어" 있다거나 "직접 접속되어" 있다고 언급된 때에는, 중간에 다른 구성요소가 존재하지 않는 것으로 이해되어야 할 것이다. 구성요소들 간의 관계를 설명하는 다른 표현들, 즉 "~사이에"와 "바로 ~사이에" 또는 "~에 이웃하는"과 "~에 직접 이웃하는" 등도 마찬가지로 해석되어야 한다.When a component is referred to as being "connected" or "connected" to another component, it may be directly connected to or connected to that other component, but it may be understood that other components may be present in between. Should be. On the other hand, when a component is said to be "directly connected" or "directly connected" to another component, it should be understood that there is no other component in between. Other expressions describing the relationship between components, such as "between" and "immediately between," or "neighboring to," and "directly neighboring to" should be interpreted as well.

본 출원에서 사용한 용어는 단지 특정한 실시예를 설명하기 위해 사용된 것으로, 본 발명을 한정하려는 의도가 아니다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다. 본 출원에서, "포함하다" 또는 "가지다" 등의 용어는 설시된 특징, 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.The terminology used herein is for the purpose of describing particular example embodiments only and is not intended to be limiting of the present invention. Singular expressions include plural expressions unless the context clearly indicates otherwise. In this application, the terms "comprise" or "having" are intended to indicate that there is a feature, number, step, action, component, part, or combination thereof that is described, and that one or more other features or numbers are present. It should be understood that it does not exclude in advance the possibility of the presence or addition of steps, actions, components, parts or combinations thereof.

다르게 정의되지 않는 한, 기술적이거나 과학적인 용어를 포함해서 여기서 사용되는 모든 용어들은 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에 의해 일반적으로 이해되는 것과 동일한 의미를 가지고 있다. 일반적으로 사용되는 사전에 정의되어 있는 것과 같은 용어들은 관련 기술의 문맥 상 가지는 의미와 일치하는 의미를 가지는 것으로 해석되어야 하며, 본 출원에서 명백하게 정의하지 않는 한, 이상적이거나 과도하게 형식적인 의미로 해석되지 않는다. Unless defined otherwise, all terms used herein, including technical or scientific terms, have the same meaning as commonly understood by one of ordinary skill in the art. Terms such as those defined in the commonly used dictionaries should be construed as having meanings consistent with the meanings in the context of the related art and shall not be construed in ideal or excessively formal meanings unless expressly defined in this application. Do not.

이하, 첨부한 도면들을 참조하여, 본 발명의 바람직한 실시예를 보다 상세하게 설명하고자 한다. 도면상의 동일한 구성요소에 대해서는 동일한 참조부호를 사용하고 동일한 구성요소에 대해서 중복된 설명은 생략한다. Hereinafter, with reference to the accompanying drawings, it will be described in detail a preferred embodiment of the present invention. The same reference numerals are used for the same elements in the drawings, and duplicate descriptions of the same elements are omitted.

도 1은 본 발명의 일 실시예에 따른 탭 지연선을 갖는 프리엠퍼시스 출력 회로를 예시한 블록도이다. 도 1을 참조하면, 프리엠퍼시스 출력 회로(10)는 메인 드라이버(11), 복수의 탭 드라이버들(121, 122, 123, 124), 지연선(13), 공유 부하(14) 및 복수의 버퍼들(151, 152, 153, 154, 155)을 포함한다. 도 1에서 모든 신 호는 차동 신호를 기준으로 예시되나, 싱글 엔디드 신호인 경우에도 그대로 적용할 수 있다.1 is a block diagram illustrating a pre-emphasis output circuit having a tap delay line according to an embodiment of the present invention. Referring to FIG. 1, the pre-emphasis output circuit 10 includes a main driver 11, a plurality of tap drivers 121, 122, 123, and 124, a delay line 13, a shared load 14, and a plurality of. Buffers 151, 152, 153, 154, 155. In FIG. 1, all signals are illustrated based on a differential signal, but may be applied to a single-ended signal as it is.

상기 프리엠퍼시스 출력 회로(10)의 동작을 간단히 설명하면, 출력될 데이터 신호(DATA, DATAB)가 메인 드라이버(11)와 지연선(13)으로 각각 인가된다. 메인 드라이버(11)에 인가된 데이터 신호(DATA, DATAB)는 소정의 증폭율로 증폭된다. 지연선(13)은 직렬 연결된 복수의 전압 제어 지연기(131, 132, 133, 134)들을 포함하는데, 각 지연기들(131, 132, 133, 134)을 통과하면서 신호가 지연되는 시간 즉 지연 시간은 제어 전압(Vc1, Vc2, Vc3, Vc4)에 따라 결정된다. 데이터 신호(DATA, DATAB)는 각각의 지연기(131, 132, 133, 134)를 통과하면서 소정의 지연 시간만큼 지연되며, 각각의 지연기(131, 132, 133, 134)는 앞의 지연기에서 출력된 지연 신호를 입력받아 각각의 지연 시간만큼 더 지연된 지연 신호들을 출력한다. 탭 드라이버들(121, 122, 123, 124)은 상기 지연 신호들을 소정의 증폭율로 각각 증폭한다. 이때 탭 드라이버들(121, 122, 123, 124)의 증폭율은 모두 동일할 수 있다. 탭 드라이버들(121, 122, 123, 124)에서 출력된 신호들은 메인 드라이버(11)의 출력과 합산 노드(NA, NB)에서 합산되고, 공유 부하(14)에 의해 프리엠퍼시스 출력 신호(OUT, OUTB)가 생성된다.The operation of the pre-emphasis output circuit 10 will be described briefly. The data signals DATA and DATAB to be output are applied to the main driver 11 and the delay line 13, respectively. The data signals DATA and DATAB applied to the main driver 11 are amplified at a predetermined amplification rate. The delay line 13 includes a plurality of voltage controlled delayers 131, 132, 133, and 134 connected in series. The delay line 13 includes a time delay, ie, a delay, through the delayers 131, 132, 133, and 134. The time is determined according to the control voltages Vc1, Vc2, Vc3 and Vc4. The data signals DATA and DATAB are delayed by a predetermined delay while passing through the respective delayers 131, 132, 133, and 134, and the respective delayers 131, 132, 133, and 134 are the preceding delayers. Receives the delayed signal output from the output delay signals further delayed by each delay time. The tap drivers 121, 122, 123, and 124 amplify the delay signals at predetermined amplification rates, respectively. In this case, the amplification ratios of the tap drivers 121, 122, 123, and 124 may be the same. The signals output from the tap drivers 121, 122, 123, and 124 are summed with the output of the main driver 11 at the summing nodes NA and NB, and the preemphasis output signal OUT by the shared load 14. , OUTB) is generated.

상기 프리엠퍼시스 출력 회로(10)의 각각의 구성요소들을 상세하게 설명하면, 먼저 상기 메인 드라이버(11)는 데이터 신호(DATA, DATAB)를 소정의 출력 인터페이스 규격에 적합하게 증폭한다. 메인 드라이버(11)는 간단한 차동 전류 증폭기일 수 있다.The components of the pre-emphasis output circuit 10 will be described in detail. First, the main driver 11 amplifies the data signals DATA and DATAB in accordance with a predetermined output interface standard. The main driver 11 may be a simple differential current amplifier.

상기 지연선(13)은 복수의 직렬 연결된 지연기들(131, 132, 133, 134)을 포함한다. 상기 각 지연기들(131, 132, 133, 134)은 전압 제어 지연기로서 각각의 제어 전압들(Vc1, Vc2, Vc3, Vc4)을 인가받는데, 상기 제어 전압(Vc1, Vc2, Vc3, Vc4)에 따라 상기 각 지연기(131, 132, 133, 134)의 지연 시간이 각각 결정된다. 상기 제어 전압들(Vc1, Vc2, Vc3, Vc4)은 모두 동일할 수도 있고, 각각 다르게 제공될 수도 있다. 각 지연기들(131, 132, 133, 134)의 출력은 각각 탭 드라이버들(121, 122, 123, 124)로 제공된다. 지연선(13)의 전체 지연 시간은 프리엠퍼시스 출력 신호(OUT, OUTB)의 프리엠퍼시스 구간과 밀접하게 관계되어 있다. 따라서, 상기 제어 전압(Vc1, Vc2, Vc3, Vc4)을 조절함으로써 데이터 신호(DATA, DATAB)가 얼마나 프리엠퍼시스될 것인지를 조절할 수 있다.The delay line 13 includes a plurality of serially connected delayers 131, 132, 133, and 134. Each of the delayers 131, 132, 133, and 134 receives the control voltages Vc1, Vc2, Vc3, and Vc4 as voltage control delayers, and the control voltages Vc1, Vc2, Vc3, and Vc4. The delay times of the respective delayers 131, 132, 133, and 134 are respectively determined. The control voltages Vc1, Vc2, Vc3, and Vc4 may all be the same or may be provided differently. The outputs of the respective delayers 131, 132, 133, 134 are provided to the tap drivers 121, 122, 123, 124, respectively. The total delay time of the delay line 13 is closely related to the preemphasis period of the preemphasis output signals OUT and OUTB. Therefore, by controlling the control voltages Vc1, Vc2, Vc3, and Vc4, it is possible to control how much the data signals DATA and DATAB will be pre-emphasized.

탭 드라이버들(121, 122, 123, 124)은 각 지연기들(131, 132, 133, 134)의 출력을 인가받아 소정의 증폭율로 증폭한다. 탭 드라이버(121, 122, 123, 124)는 차동 전류 증폭기일 수 있다. 상기 탭 드라이버들(121, 122, 123, 124)은 가변 바이어스됨으로써 증폭율을 조절할 수 있다. 탭 드라이버들(121, 122, 123, 124)의 출력 전류들은 합산 노드(NA, NB)에서 상기 메인 드라이버(11)의 출력 전류와 합산된다. 탭 드라이버(121, 122, 123, 124)는 공유 부하(14)를 합산 노드(NA, NB)에서 메인 드라이버(11)와 공유하므로 각각의 출력 전류들의 합에 따라 프리엠퍼시스된 출력 신호가 전압의 형태로 합산 노드(NA, NB)에서 나타난다. 데이터 신호(DATA, DATAB)가 논리 하이인 경우에는 프리엠퍼시스 출력 신호(OUT, OUTB)는 메인 드라이버(11)의 출력에서 탭 드라이버(121, 122, 123, 124)의 출력들만큼 낮아져 상승 에 지 부분이 강조되며, 데이터 신호(DATA, DATAB)가 논리 로우인 경우에는 프리엠퍼시스 출력 신호(OUT, OUTB)는 메인 드라이버(11)의 출력에서 탭 드라이버(121, 122, 123, 124)의 출력들만큼 증가하여 하강 에지 부분이 강조된다.The tap drivers 121, 122, 123, and 124 receive the outputs of the respective delayers 131, 132, 133, and 134 and amplify them at a predetermined amplification rate. The tap drivers 121, 122, 123, 124 may be differential current amplifiers. The tap drivers 121, 122, 123, and 124 may be variable biased to adjust amplification rate. The output currents of the tap drivers 121, 122, 123, and 124 are summed with the output current of the main driver 11 at the summation nodes NA and NB. Since the tap drivers 121, 122, 123, and 124 share the shared load 14 with the main driver 11 at the summing nodes NA and NB, the output signal pre-emphasized according to the sum of the respective output currents is a voltage. It appears at the summing node (NA, NB) in the form of. When the data signals DATA and DATAB are logic high, the pre-emphasis output signals OUT and OUTB are lowered by the outputs of the tap drivers 121, 122, 123, and 124 at the output of the main driver 11 to rise. When the data signals DATA and DATAB are logic low, the pre-emphasis output signals OUT and OUTB are outputted from the output of the main driver 11 of the tap drivers 121, 122, 123, and 124. Incremented by the outputs, the falling edge portion is highlighted.

상기 프리엠퍼시스 출력 회로(10)는 메인 드라이버(11)의 앞에 버퍼(151)를 추가하거나, 또 지연선(13)의 각 출력과 탭 드라이버들(121, 122, 123, 124) 사이에 각각 버퍼(152, 153, 154, 155)를 더 포함할 수 있다. 상기 버퍼들(151 내지 155)은 메인 드라이버(11)에 인가되는 데이터 신호 또는 탭 드라이버(121, 122, 123, 124)에 인가되는 지연 신호들이 소정의 출력 인터페이스 규격에서 벗어나지 않도록 조정할 수 있어 메인 드라이버(11)와 탭 드라이버(121, 122, 123, 124)의 동작을 보장할 수 있다.The pre-emphasis output circuit 10 adds a buffer 151 in front of the main driver 11 or between each output of the delay line 13 and the tap drivers 121, 122, 123, and 124, respectively. It may further include a buffer (152, 153, 154, 155). The buffers 151 to 155 may be adjusted so that data signals applied to the main driver 11 or delay signals applied to the tap drivers 121, 122, 123, and 124 do not deviate from a predetermined output interface standard. The operation of the 11 and the tap drivers 121, 122, 123, and 124 can be guaranteed.

도 2는 본 발명의 일 실시예에 따른 프리엠퍼시스 출력 회로의 전압 제어 지연기를 예시한 회로도이다. 2 is a circuit diagram illustrating a voltage controlled delay device of a pre-emphasis output circuit according to an embodiment of the present invention.

도 2를 참조하면, 상기 전압 제어 지연기(131)는 능동 부하(1311, 1312)를 가지는 전류 모드 로직(current mode logic, CML) 형태의 차동쌍이다. 능동 부하(1311, 1312)는 피모스(PMOS) 트랜지스터로 구현되며, 제어 전압(Vc)에 따라 능동 부하(1311, 1312)의 크기가 조절된다. 제어 전압(Vc)이 낮으면 능동 부하(1311, 1312)의 크기가 작아 지연기(131)의 차동쌍에 큰 전류가 흐를 수 있으므로 출력 단자의 전압(DELAY, DELAYB)은 입력 단자의 전압(IN, INB)을 곧바로 따라가게 되고 따라서 지연 시간이 짧다. 반대로, 제어 전압(Vc)이 높으면 능동 부하(1311, 1312)의 크기가 크고 지연기(131)의 차동쌍에 흐를 수 있는 전류가 작아지므로 출력 단 자의 전압(DELAY, DELAYB)은 입력 단자의 전압(IN, INB)을 바로 따랄 수 없게 되고 따라서 지연 시간이 커진다. Referring to FIG. 2, the voltage controlled delay unit 131 is a differential pair in the form of current mode logic (CML) having active loads 1311 and 1312. The active loads 1311 and 1312 are implemented with PMOS transistors, and the sizes of the active loads 1311 and 1312 are adjusted according to the control voltage Vc. When the control voltage Vc is low, the active loads 1311 and 1312 have a small size, so that a large current can flow in the differential pair of the retarder 131, so that the voltages DELAY and DELAYB of the output terminal are the voltage IN of the input terminal. , INB) is immediately followed and the delay time is short. On the contrary, when the control voltage Vc is high, the active loads 1311 and 1312 have a large size and a current that can flow through the differential pair of the retarder 131 is small, so that the voltages of the output terminals DELAY and DELAYB are the voltages of the input terminals. (IN, INB) cannot be immediately followed, resulting in a large delay time.

도 3은 도 2의 전압 제어 지연기의 제어 전압에 따른 지연 시간의 변화를 실측한 그래프이다. 도 3을 참조하면, 피모스 능동 부하에 인가되는 제어 전압이 낮을 때에는 지연 시간이 짧지만, 제어 전압이 높아질수록 지연 시간도 길어짐을 알 수 있다. 따라서, 도 2의 전압 제어 지연기는 단순한 구조를 가지고도 제어 전압을 조절할 수 있으므로, 도 1의 프리엠퍼시스 출력 회로에 사용할 경우 프리엠퍼시스를 위한 지연 시간을 효과적으로 조절할 수 있다.3 is a graph illustrating a change in delay time according to a control voltage of the voltage controlled delay device of FIG. 2. Referring to FIG. 3, it can be seen that the delay time is short when the control voltage applied to the PMOS active load is low, but the delay time is longer as the control voltage is increased. Therefore, the voltage control delay of FIG. 2 can adjust the control voltage even with a simple structure, and thus, when used in the preemphasis output circuit of FIG. 1, the delay time for the preemphasis can be effectively adjusted.

도 4는 도 1의 프리엠퍼시스 출력 회로의 프리엠퍼시스 출력 신호를 제어 전압을 조절해가며 실측한 그래프이다. 도 4를 참조하면, 프리엠퍼시스 출력 신호는 논리 로우일 때에는 하강 에지에서 프리엠퍼시스되지 않은 전압 레벨인 1.6V보다 더 낮아진 1.4V를 나타내며 제어 전압이 커질수록 프리엠퍼시스 구간이 길어진다. 논리 하이일 때, 프리엠퍼시스 출력 신호는 상승 에지에서 프리엠퍼시스되지 않은 전압 레벨인 2V보다 더 높아진 2.2V를 나타내며, 제어 전압이 커질수록 더 긴 프리엠퍼시스 구간을 갖는다.FIG. 4 is a graph of measuring a pre-emphasis output signal of the pre-emphasis output circuit of FIG. 1 by adjusting a control voltage. Referring to FIG. 4, when the pre-emphasis output signal is at a logic low, the pre-emphasis output signal represents 1.4 V, which is lower than 1.6 V, which is a non-pre-emphasized voltage level on the falling edge. When logic high, the preemphasis output signal exhibits 2.2V, which is higher than the non-preemphasized voltage level of 2V on the rising edge, with longer preemphasis intervals as the control voltage increases.

도 5는 도 1의 프리엠퍼시스 출력 회로의 버퍼를 예시한 회로도이다. 도 5를 참조하면 입력되는 신호를 두 번 인버팅(inverting)하여 입력되는 신호와 동일한 논리 레벨의 신호를 출력한다. FIG. 5 is a circuit diagram illustrating a buffer of the pre-emphasis output circuit of FIG. 1. Referring to FIG. 5, a signal having the same logic level as the input signal is output by inverting the input signal twice.

상술한 본 발명의 프리엠퍼시스 출력 회로에서, 지연기는 반드시 도 2의 구조를 가질 필요는 없으며, 제어 전압으로 지연 시간을 가변할 수 있는 지연기라면 간단히 상기 프리엠퍼시스 출력 회로에 적용할 수 있다. 마찬가지로, 버퍼는 반드시 도 5의 구조를 가질 필요는 없으며, 입력되는 신호가 소정의 논리 규격을 따르도록 조절할 수 있는 버퍼라면 상기 프리엠퍼시스 출력 회로에 적용할 수 있다.In the pre-emphasis output circuit of the present invention described above, the retarder does not necessarily have to have the structure of FIG. 2 and can be simply applied to the pre-emphasis output circuit as long as it can vary the delay time with a control voltage. . Similarly, the buffer does not necessarily have the structure of FIG. 5, and may be applied to the preemphasis output circuit as long as the input signal is a buffer that can be adjusted to conform to a predetermined logic standard.

도 6은 본 발명의 일 실시예에 따른 프리엠퍼시스 출력 방법을 예시한 순서도이다. 도 6을 참조하면, 프리엠퍼시스 출력 방법은 먼저 데이터 신호를 소정의 출력 인터페이스 규격에 맞게 증폭하여 메인 출력 신호를 생성하는 단계(S61)를 포함한다. 상기 데이터 신호는 제어 전압에 따라 지연 시간이 조절되는 복수의 직렬로 연결되어 있는 지연기에 인가되며, 상기 복수의 지연기는 데이터 신호를 지연 시간만큼 지연시킨 복수의 지연 신호들을 생성한다(S62). 상기 복수의 지연 신호들은 소정의 증폭율로 각각 증폭되어 지연 출력 신호로 생성된다(S63). 상기 지연 출력 신호들은 상기 메인 출력 신호와 합산되어, 최종적으로 프리엠퍼시스된 출력 신호가 생성된다(S64).6 is a flowchart illustrating a preemphasis output method according to an embodiment of the present invention. Referring to FIG. 6, the pre-emphasis output method first includes amplifying a data signal according to a predetermined output interface standard to generate a main output signal (S61). The data signal is applied to a plurality of series connected delayers whose delay time is adjusted according to a control voltage, and the plurality of delayers generate a plurality of delay signals for delaying the data signal by a delay time (S62). The plurality of delay signals are each amplified at a predetermined amplification rate and generated as a delayed output signal (S63). The delayed output signals are summed with the main output signal to generate a final pre-emphasized output signal (S64).

실시예에 따라 상기 메인 출력 신호와 지연 출력 신호들은 데이터 신호를 전류 증폭한 것일 수 있다. In some embodiments, the main output signal and the delayed output signals may be current amplified data signals.

본 발명의 일 실시예에 따른 프리엠퍼시스 출력 회로와 프리엠퍼시스 출력 방법은 복수의 지연기들이 모두 동일한 지연 시간을 가져야하지 않기 때문에, 별도의 클럭 신호을 따로 입력받거나 데이터로부터 클럭을 복구할 필요 없이 프리엠퍼시스를 수행할 수 있다. 또한, 제어 전압으로 지연기의 지연 시간을 조절할 수 있으며, 조절된 지연 시간으로 프리엠퍼시스되는 정도를 조절할 수 있어 데이터간 신 호 간섭(ISI)에 효과적으로 대처할 수 있다.The pre-emphasis output circuit and the pre-emphasis output method according to an embodiment of the present invention do not have to have the same delay time because the plurality of delays do not all have to receive separate clock signals or recover clocks from data. Pre-emphasis can be performed. In addition, the delay time of the delay unit can be adjusted by the control voltage, and the degree of pre-emphasis by the adjusted delay time can be adjusted to effectively cope with the inter-data signal interference (ISI).

이상 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.Although described with reference to the embodiments above, those skilled in the art will understand that the present invention can be variously modified and changed without departing from the spirit and scope of the invention as set forth in the claims below. Could be.

Claims (12)

데이터 신호를 제공받아 증폭하고 출력 단자에서 출력하는 메인 드라이버;A main driver for receiving and amplifying a data signal and outputting the same at an output terminal; 상기 메인 드라이버의 출력 단자에 연결된 공유 부하;A shared load connected to the output terminal of the main driver; 제어 전압에 따라 각각 지연 시간을 조절할 수 있는 복수의 직렬 연결된 지연기들을 포함하며, 상기 데이터 신호를 제공받아 상기 지연 시간만큼 상기 데이터 신호를 각각 지연한 지연 신호들을 상기 지연기들마다 각각 출력하는 지연선; 및A delay line which includes a plurality of serially connected delayers each of which can adjust a delay time according to a control voltage, and outputs, for each of the delayers, delay signals that receive the data signal and delay the data signal by the delay time. ; And 상기 지연 신호들을 각각 제공받아 증폭하고, 지연 출력 신호들이 상기 메인 드라이버의 출력 단자에서 합산되도록 연결된 복수의 탭 드라이버들을 포함하는 프리엠퍼시스 출력 회로.And a plurality of tap drivers coupled to receive and amplify the delay signals, respectively, and to add delay output signals at the output terminal of the main driver. 제1항에 있어서, 상기 메인 드라이버 및 상기 탭 드라이버들은 전류 증폭기이고, 상기 공유 부하에 상기 메인 드라이버 및 탭 드라이버들의 합산된 출력 전류가 흘러 프리엠퍼시스된 출력 신호가 생성되는 것을 특징으로 하는 프리엠퍼시스 출력 회로.2. The pre-emulator of claim 1, wherein the main driver and the tap drivers are current amplifiers, and a summated output current of the main driver and the tap drivers flows through the shared load to generate a pre-emphasized output signal. Persis output circuit. 제1항에 있어서, 상기 지연기들의 출력과 상기 탭 드라이버의 입력 사이에서 신호의 레벨을 소정의 논리 규격에 맞게 조절할 수 있는 버퍼를 더 포함하는 것을 특징으로 하는 프리엠퍼시스 출력 회로.The preemphasis output circuit according to claim 1, further comprising a buffer for adjusting a level of a signal according to a predetermined logic standard between the outputs of the delayers and the input of the tap driver. 제1항에 있어서, 상기 제어 전압은 지연기마다 독립적으로 인가되는 것을 특징으로 하는 프리엠퍼시스 출력 회로.The preemphasis output circuit of claim 1, wherein the control voltage is independently applied to each delay unit. 제1항에 있어서, 상기 제어 전압은 모든 지연기에 동일하게 인가되는 것을 특징으로 하는 프리엠퍼시스 출력 회로.2. The pre-emphasis output circuit of claim 1 wherein the control voltage is equally applied to all retarders. 제1항에 있어서, 상기 지연기는 상기 제어 전압에 의해 부하 크기가 조절되는 능동 부하를 가진 전류 모드 논리 회로인 것을 특징으로 하는 프리엠퍼시스 출력 회로.2. The preemphasis output circuit of claim 1 wherein the retarder is a current mode logic circuit having an active load whose load magnitude is adjusted by the control voltage. 제6항에 있어서, 상기 능동 부하는 피모스(PMOS) 트랜지스터로 구현된 것을 특징으로 하는 프리엠퍼시스 출력 회로.The preemphasis output circuit of claim 6, wherein the active load is implemented by a PMOS transistor. 데이터 신호를 증폭하여 메인 출력 신호를 생성하는 단계;Amplifying the data signal to generate a main output signal; 제어 전압에 따라 각각 지연 시간을 조절할 수 있는 복수의 직렬 연결된 지연기들을 이용하여, 상기 지연기들마다 상기 데이터 신호를 상기 지연 시간만큼 각각 지연한 지연 신호들을 각각 출력하는 단계;Outputting delay signals each of which delays the data signal by the delay time for each of the delayers, using a plurality of series-connected delayers each of which can adjust a delay time according to a control voltage; 상기 지연 신호들을 각각 증폭하여 지연 출력 신호들을 생성하는 단계; 및Amplifying each of the delay signals to produce delayed output signals; And 상기 메인 출력 신호와 상기 지연 출력 신호들을 합산하여 프리엠퍼시스 출력 신호를 생성하는 단계를 포함하는 프리엠퍼시스 출력 방법.Generating a preemphasis output signal by summing the main output signal and the delayed output signals. 제8항에 있어서, 상기 메인 출력 신호는 상기 데이터 신호를 전류 증폭한 것이고, 지연 출력 신호들은 상기 지연 신호들을 각각 전류 증폭한 것임을 특징으로 하는 프리엠퍼시스 출력 방법.The method of claim 8, wherein the main output signal is current amplified by the data signal, and the delay output signals are current amplified by the delay signals, respectively. 제8항에 있어서, 상기 데이터 신호 또는 상기 지연 신호들의 레벨을 소정의 논리 규격에 맞게 조절하는 단계를 더 포함하는 것을 특징으로 하는 프리엠퍼시스 출력 방법.9. The method of claim 8, further comprising adjusting the level of the data signal or the delay signals to a predetermined logic standard. 제8항에 있어서, 상기 제어 전압은 지연기마다 독립적으로 인가되는 것을 특징으로 하는 프리엠퍼시스 출력 방법.The method of claim 8, wherein the control voltage is independently applied to each delay unit. 제8항에 있어서, 상기 제어 전압은 모든 지연기에 동일하게 인가되는 것을 특징으로 하는 프리엠퍼시스 출력 방법.9. The method of claim 8 wherein the control voltage is equally applied to all retarders.
KR1020070000970A 2007-01-04 2007-01-04 Pre-emphasis output circuit with adjustable tapped delay line KR100862233B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020070000970A KR100862233B1 (en) 2007-01-04 2007-01-04 Pre-emphasis output circuit with adjustable tapped delay line

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070000970A KR100862233B1 (en) 2007-01-04 2007-01-04 Pre-emphasis output circuit with adjustable tapped delay line

Publications (2)

Publication Number Publication Date
KR20080064261A true KR20080064261A (en) 2008-07-09
KR100862233B1 KR100862233B1 (en) 2008-10-09

Family

ID=39815595

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070000970A KR100862233B1 (en) 2007-01-04 2007-01-04 Pre-emphasis output circuit with adjustable tapped delay line

Country Status (1)

Country Link
KR (1) KR100862233B1 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014108742A1 (en) * 2013-01-09 2014-07-17 Freescale Semiconductor, Inc. Method and apparatus for sampling a signal
KR101427517B1 (en) * 2013-03-18 2014-08-07 고려대학교 산학협력단 Method and apparatus for transmitting data

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101315852B1 (en) * 2011-12-14 2013-10-08 고려대학교 산학협력단 Transmitter for data communication
KR101281985B1 (en) * 2012-02-29 2013-07-03 고려대학교 산학협력단 Output driver performing pre-emphasis and method for compensating skew of the output driver
KR20220128126A (en) 2021-03-12 2022-09-20 에스케이하이닉스 주식회사 Data Storage Apparatus and Interface Circuit Therefor

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3730607B2 (en) * 2002-08-29 2006-01-05 株式会社東芝 Differential data driver circuit
KR100734301B1 (en) * 2005-05-12 2007-07-02 삼성전자주식회사 Semiconductor memory device having pre-emphasis signal generator
KR20070073300A (en) * 2006-01-04 2007-07-10 삼성전자주식회사 Pre emphasis device
KR100832021B1 (en) * 2006-06-29 2008-05-26 주식회사 하이닉스반도체 Semiconductor memory device and driving method thereof

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014108742A1 (en) * 2013-01-09 2014-07-17 Freescale Semiconductor, Inc. Method and apparatus for sampling a signal
US9906355B2 (en) 2013-01-09 2018-02-27 Nxp Usa, Inc. On-die signal measurement circuit and method
KR101427517B1 (en) * 2013-03-18 2014-08-07 고려대학교 산학협력단 Method and apparatus for transmitting data

Also Published As

Publication number Publication date
KR100862233B1 (en) 2008-10-09

Similar Documents

Publication Publication Date Title
KR102003926B1 (en) de-emphasis buffer circuit
US6570406B2 (en) Method and circuit for pre-emphasis equalization in high speed data communications
US7983333B2 (en) Non-linear analog decision feedback equalizer
EP2101455A2 (en) Apparatus and Method for Decision Feedback Equalization
US20070057702A1 (en) Output buffer circuit
US7848404B2 (en) Current mode logic multi-tap feed-forward equalizer
WO2016134606A1 (en) Transmitter apparatus and method
KR100862233B1 (en) Pre-emphasis output circuit with adjustable tapped delay line
US9628302B2 (en) Decision feedback equalizer
US8248135B2 (en) Circuit including current-mode logic driver with multi-rate programmable pre-emphasis delay element
US20040124891A1 (en) Method and amplification circuit with pre-emphasis
KR20180027591A (en) CIRCUITS AND METHODS FOR GENERATING A MODULATED SIGNAL IN A TRANSMITTER
US8674725B2 (en) Transmitter circuit
US9148316B2 (en) Decision feedback equalizer
US7327814B1 (en) Amplitude and bandwidth pre-emphasis of a data signal
CN109831257B (en) PAM-N CDR circuit and control method thereof
JP7049826B2 (en) Transmission circuit and control method of the transmission circuit
US8933743B1 (en) System and method for pre-skewing timing of differential signals
US10715359B1 (en) Decision feedback equalizer
Hwang et al. A 32 Gb/s Rx only equalization transceiver with 1-tap speculative FIR and 2-tap direct IIR DFE
JP2015023475A (en) Phase compensation circuit and phase compensation method
US6933763B2 (en) Device and high speed receiver including such a device
Kim et al. A 0.25-um BiCMOS feed foward equalizer using active delay line for backplane communication
KR20220019347A (en) Current mode logic driver and transport driver including the same
US11476848B2 (en) Semiconductor integrated circuit device and reception device

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120928

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20130930

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee