KR20080048238A - 액정표시장치 및 그의 구동방법 - Google Patents

액정표시장치 및 그의 구동방법 Download PDF

Info

Publication number
KR20080048238A
KR20080048238A KR1020060118369A KR20060118369A KR20080048238A KR 20080048238 A KR20080048238 A KR 20080048238A KR 1020060118369 A KR1020060118369 A KR 1020060118369A KR 20060118369 A KR20060118369 A KR 20060118369A KR 20080048238 A KR20080048238 A KR 20080048238A
Authority
KR
South Korea
Prior art keywords
sub
pixel
pixels
data
gate line
Prior art date
Application number
KR1020060118369A
Other languages
English (en)
Other versions
KR101264707B1 (ko
Inventor
한상수
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020060118369A priority Critical patent/KR101264707B1/ko
Publication of KR20080048238A publication Critical patent/KR20080048238A/ko
Application granted granted Critical
Publication of KR101264707B1 publication Critical patent/KR101264707B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • G02F1/13629Multilayer wirings
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • G02F1/136295Materials; Compositions; Manufacture processes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/123Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode pixel

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명은 액정표시장치에 관한 것으로, 특히 데이터 드라이버 IC의 출력 채널수를 줄임으로써 가격 경쟁력을 얻을 수 있는 액정표시장치와 그의 구동방법에 관한 것이다.
본 발명에 따른 액정표시장치는 다수의 게이트 라인과; 상기 게이트 라인과 교차하여 화소 영역을 마련하는 다수의 데이터 라인과; 상기 게이트 라인과 동일한 방향으로 교번되게 배열되며 각각 적어도 3개의 서브 화소를 포함하는 다수의 제 1 및 제 2 화소를 구비하며, 상기 적어도 3개의 서브 화소 중 어느 하나는 나머지 서브 화소와 다른 게이트 라인과 접속됨과 아울러 상기 나머지 서브 화소보다 크기가 크며, 상기 제 1 및 제 2 화소는 적어도 하나의 데이터 라인을 공유하는 것을 특징으로 한다.
서브화소, 데이터 드라이버 IC, 출력 채널수

Description

액정표시장치 및 그의 구동방법{liquid crystal display device and method for driving the same}
도 1은 본 발명에 따른 액정표시장치의 화소를 구성하는 서브화소의 구조를 나타낸 평면도.
도 2는 도 1에 도시된 액정표시패널의 화소를 구성하는 서브화소의 구조를 나타낸 평면도.
도 3a 및 3b는 본 발명에 따른 액정표시장치에서 각 서브화소에 화상 데이터를 인가하는 순서를 나타내는 도면.
< 도면의 주요부분에 대한 부호 설명 >
100: 액정표시장치 102: 액정표시패널
108: 데이터 드라이버 110: 게이트 드라이버
112: 타이밍 컨트롤러 134: 데이터 라인
140: 게이트 라인 142: 화소
본 발명은 액정표시장치에 관한 것으로, 특히 데이터 드라이버 IC의 출력 채 널수를 줄임으로써 가격 경쟁력을 얻을 수 있는 액정표시장치와 그의 구동방법에 관한 것이다.
초박형의 평판표시소자(Flat Panel Display), 그 중에서도 액정표시장치는 동작 전압이 낮아 소비 전력이 적고 휴대용으로 쓰일 수 있는 등의 이점으로 노트북 컴퓨터, 모니터, 우주선, 항공기 등에 이르기까지 응용분야가 넓고 다양하다.
일반적으로 액정표시장치는 주사 신호를 전달하는 다수의 게이트 라인과 이 게이트 라인에 교차하여 형성되며 화상 데이터를 전달하는 데이터 라인을 포함하며, 이들 게이트 라인과 데이터 라인에 의해 둘러싸인 영역에 형성되며 상기 게이트 라인 및 데이터 라인과 박막트랜지스터(Thin Film Transistor : 이하, "TFT"라 한다)를 통해 연결되는 행렬 형태의 다수의 화소를 포함한다.
이와 같은 종래의 액정표시장치의 화소 구조는 R, G, B 서브화소를 구동시키기 위해서는 데이터 드라이버 IC의 출력 채널수가 한 화소당 세 개 정도 필요하다. 즉, 데이터 드라이버 IC의 출력 채널수는 한 서브화소당 하나씩 필요하기 때문에 이로 인하여, 서브화소마다 데이터 전압을 공급하는 데이터 라인들을 구동시키는 데이터 드라이버 IC는 많은 수의 데이터 라인들을 구동시키므로 전력의 소비량이 크다. 또한 데이터 드라이버 IC는 고가의 소자로 액정표시장치의 생산비용에 많은 부분을 차지하고 있다. 특히 액정표시장치가 고정세 및 대화면화 되어갈수록 화소수가 증가하게 되고 화소 수가 증가하게 되면 각각의 화소를 구성하는 서브화소에 데이터 전압을 공급하는 데이터 라인의 수가 증가하게 된다.
결국은 데이터 라인을 구동하는 데이터 드라이브 IC의 수가 증가하게 되어 액정표시장치의 제조 단가가 증가되는 문제가 있다.
따라서, 상기와 같은 문제점을 해결하기 위하여, 본 발명은 데이터 드라이버 IC의 출력 채널수를 줄임으로써 가격 경쟁력을 얻을 수 있는 액정표시장치와 그의 구동방법을 제공하는 데 그 목적이 있다.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 액정표시장치는 다수의 게이트 라인과; 상기 게이트 라인과 교차하여 화소 영역을 마련하는 다수의 데이터 라인과; 상기 게이트 라인과 동일한 방향으로 교번되게 배열되며 각각 적어도 3개의 서브 화소를 포함하는 다수의 제 1 및 제 2 화소를 구비하며, 상기 적어도 3개의 서브 화소 중 어느 하나는 나머지 서브 화소와 다른 게이트 라인과 접속됨과 아울러 상기 나머지 서브 화소보다 크기가 크며, 상기 제 1 및 제 2 화소는 적어도 하나의 데이터 라인을 공유하여 구성 됨에 그 특징이 있다.
한 상기와 같은 목적을 달성하기 위한 본 발명에 따른 액정표시장치의 구동방법은 다수의 게이트 라인과, 상기 게이트 라인과 교차하여 화소 영역을 마련하는 다수의 데이터 라인과, 상기 게이트 라인과 동일한 방향으로 교번되게 배열되며 각각 적어도 3개의 서브 화소를 포함하는 다수의 제 1 및 제 2 화소를 구비하며, 상기 적어도 3개의 서브 화소 중 어느 하나는 나머지 서브 화소와 다른 게이트 라인과 접속됨과 아울러 상기 나머지 서브 화소보다 크기가 크며, 상기 제 1 및 제 2 화소가 적어도 하나의 데이터 라인을 공유하는 액정 표시 장치의 구동 방법에 있어 서, 상기 게이트 라인에 주사 신호를 공급하는 단계와; 상기 데이터 라인으로부터의 데이터 신호를 상기 제1 및 제2 화소의 적어도 3개의 서브 화소에 공급하는 단계를 포함하는 것을 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시 예를 상세히 설명하면 다음과 같다.
도 1은 본 발명의 실시 예에 따른 액정표시장치를 나타내는 평면도이다.
도 1을 참조하면, 본 발명의 실시 예에 따른 액정표시장치(100)는 액정표시패널(102)과, 액정표시패널(102)의 데이터 라인들(DL)에 데이터 신호를 입력하기 위한 데이터 드라이버(108)와, 액정표시패널(102)의 게이트 라인들(GL)에 주사 신호를 입력하기 위한 게이트 드라이버(110)와, 액정표시패널(102)의 데이터 드라이버(108) 및 게이트 드라이버(110)를 제어하기 위한 타이밍 컨트롤러(112)를 구비한다.
액정표시패널(102)은 두 장의 기판 사이에 액정이 주입된다. 액정표시패널(102)의 데이터 라인(DL)들과 게이트 라인(GL)들의 교차부에 형성된 박막트랜지스터(TFT)는 게이트 드라이버(110)로부터의 주사 신호에 응답하여 데이터 라인들 상의 데이터를 액정셀(Clc)에 입력하게 된다. 이 박막트랜지스터(TFT)의 소스전극은 데이터 라인(DL)에 접속되며, 드레인전극은 액정셀(Clc)의 화소전극에 접속된다. 그리고 박막트랜지스터(TFT)의 게이트전극은 게이트 라인(GL)에 접속된다. 그리고 전원 발생부(미도시)로부터 공통전극전압(Vcom)을 공급받는다.
타이밍 컨트롤러(112)는 도시하지 않은 외부시스템으로부터 입력되는 디지털 비디오 데이터를 재정렬하고 데이터별로 저장하여 데이터 드라이버(108)에 입력한다. 또한, 타이밍 컨트롤러(112)는 자신에게 입력되는 수평 및 수직 동기신호(H,V)와 메인 클럭신호(MCLK)를 이용하여 데이터 제어신호(DCS)와 게이트 제어신호(GCS)를 발생시켜 데이터 드라이버(108)와 게이트 드라이버(110)에 공급한다. 데이터 제어신호(DCS)는 도트클럭(Dclk), 소스쉬프트클럭(SSC), 소스인에이블신호(SOE), 극성반전신호(POL) 등을 포함하여 데이터 드라이버(108)에 입력된다. 게이트 제어신호(GCS)는 게이트 쉬프트클럭(GSC), 게이트출력 인에이블(GOE) 등을 포함하여 게이트 드라이버(110)에 입력된다.
데이터 드라이버(108)는 타이밍 컨트롤러(112)로부터의 데이터 제어신호(DCS)에 따라 데이터를 샘플링한 후에, 샘플링된 데이터를 수평기간(Horizontal Time : 1H, 2H, ···)마다 1 라인분식 래치하고 래치된 데이터를 데이터 라인들에 공급한다. 또한, 타이밍 컨트롤러(112)로부터의 디지털 화소 데이터(R, G, B)를 전원 발생부(미도시)로부터 입력되는 감마전압(GMA1∼6)을 이용하여 아날로그 화소 신호로 변환하여 데이터 라인(DL)들에 공급한다.
게이트 드라이버(110)는 타이밍 컨트롤러(112)로부터의 게이트 제어신호(GCS)에 응답하여 주사신호를 순차적으로 발생하는 쉬프트 레지스터와, 주사신호의 전압을 액정셀의 구동에 적합한 전압레벨로 쉬프트 시키기 위한 레벨쉬프터를 포함한다. 게이트 드라이버(110)는 게이트 제어신호(GCS)에 응답하여 게이트 라인(GL)들에 순차적으로 게이트 하이전압을 공급한다.
도 2는 도 1에 도시된 액정표시패널의 화소를 구성하는 서브화소의 구조를 나타낸 평면도이다.
도 2는 도 1에 도시된 액정표시패널의 화소를 구성하는 서브화소의 구조를 나타낸 평면도로써, 도 2에 도시된 바와 같이 본 발명에 따른 액정표시장치는 데이터 라인(DL)의 수를 감소시키기 위해 액정표시패널(102)의 화소(142)를 구성하는 서브화소 중 짝수번째 게이트 라인(GL)의 서브화소들은 2개의 서브화소영역에 걸쳐 형성된다.
이를 보다 자세히 설명하면, 홀수번째 게이트 라인(GL)에 의해 마련된 화소영역에는 적색(R)의 서브화소, 녹색(G)의 서브화소 및 청색(B)의 서브화소가 순차적으로 배열된다. 짝수번째 게이트 라인(GL)에 의해 마련된 영역에는 청색(B)의 서브화소, 녹색(G)의 서브화소 및 적색(G)의 서브화소가 홀수번째 게이트 라인(GL)에 의해 마련된 영역에 배열된 2개의 서브화소를 합친 크기 이상으로 형성되어 순차적으로 배열된다. 그리고 각 서브화소들에는 TFT가 형성되어 있다.
각 화소들을 자세히 살펴보면, 제 1 화소(142a)는 제 1, 제 2, 제 3 서브화소(S1,S2,S3)로 형성된다. 제 1 서브화소(S1)는 홀수번째 게이트 라인(GL1, GL3,...,GLj-1)과 제1 데이터 라인군(DL11,DL21,...DLi1)이 교차하여 생기는 화소 영역에 형성된다. 이러한 제1 서브 화소는 홀수번째 게이트 라인(GL1, GL3,...,GLj-1)과 제1 데이터 라인군(DL11,DL21,...DLi1)과 접속되며 제1 데이터 라인군을 기준으로 좌측에 위치하는 박막트랜지스터에 의해 구동된다. 즉, 제1 서브 화소는 홀수번째 게이트 라인을 통해 공급되는 주사 신호에 의해 턴온된 박막트랜지스터를 통해 제1 데이터 라인군(DL11,DL21,...DLi1)으로부터의 해당 데이터 신 호가 공급된다.
제 2 서브화소(S2)는 짝수번째 게이트 라인(GL2, GL4,...GLj)과 제1 데이터 라인군(DL11,DL21,...,DLi1)이 교차하여 생기는 화소 영역에 형성된다. 이러한 제2 서브 화소는 짝수번째 게이트 라인(GL1, GL3,...,GLj-1)과 제1 데이터 라인군(DL11,DL21,...DLi1)과 접속되며 제1 데이터 라인군을 기준으로 우측에 위치하는 박막트랜지스터에 의해 구동된다. 즉, 제2 서브 화소는 짝수번째 게이트 라인을 통해 공급되는 주사 신호에 의해 턴온된 박막트랜지스터를 통해 제1 데이터 라인군(DL11,DL21,...DLi1)으로부터의 해당 데이터 신호가 공급된다.
제 3 서브화소(S3)는 짝수번째 게이트 라인(GL2,GL4,...,GLi)과 제1 및 제2 데이터 라인군(DL11,DL21,...,DLi1,DL12,DL22,...,DLi2)이 교차하여 생기는 화소 영역에 형성된다. 제3 서브 화소는 짝수번째 게이트 라인(GL1, GL3,...,GLj-1)과 제2 데이터 라인군(DL12,DL22,...DLi2)과 접속되며 제2 데이터 라인군을 기준으로 좌측에 위치하는 박막트랜지스터에 의해 구동된다. 즉, 제3 서브 화소는 짝수번째 게이트 라인을 통해 공급되는 주사 신호에 의해 턴온된 박막트랜지스터를 통해 제2 데이터 라인군(DL12,DL22,...DLi2)으로부터의 해당 데이터 신호가 공급된다.
제 2 화소(142b)는 제 1 내지 제 3 서브화소(S1,S2,S3)로 형성된다. 제 1 서브화소는 첫번째 게이트 라인(GL1)과 두번째 데이터 라인(DL2)이 교차하여 생기는 화소 영역에 형성된다.
제 1 서브화소(S1)는 홀수번째 게이트 라인(GL1, GL3,...,GLj-1)과 제2 데이터 라인군(DL12,DL22,...DLi2)이 교차하여 생기는 화소 영역에 형성된다. 이러한 제1 서브 화소는 홀수번째 게이트 라인(GL1, GL3,...,GLj-1)과 제2 데이터 라인군(DL12,DL22,...DLi2)과 접속되며 제2 데이터 라인군을 기준으로 좌측에 위치하는 박막트랜지스터에 의해 구동된다. 즉, 제1 서브 화소는 홀수번째 게이트 라인을 통해 공급되는 주사 신호에 의해 턴온된 박막트랜지스터를 통해 제2 데이터 라인군(DL12,DL22,...DLi2)으로부터의 해당 데이터 신호가 공급된다.
제 2 서브화소(S2)는 홀수번째 게이트 라인(GL1, GL3,...GLj-1)과 제3 데이터 라인군(DL13,DL23,...,DLi3)이 교차하여 생기는 화소 영역에 형성된다. 이러한 제2 서브 화소는 홀수번째 게이트 라인(GL1, GL3,...,GLj-1)과 제3 데이터 라인군(DL13,DL23,...DLi3)과 접속되며 제3 데이터 라인군을 기준으로 좌측에 위치하는 박막트랜지스터에 의해 구동된다. 즉, 제2 서브 화소는 홀수번째 게이트 라인을 통해 공급되는 주사 신호에 의해 턴온된 박막트랜지스터를 통해 제3 데이터 라인군(DL13,DL23,...DLi3)으로부터의 해당 데이터 신호가 공급된다.
제 3 서브화소(S3)는 짝수번째 게이트 라인(GL2,GL4,...,GLi)과 제3 데이터 라인군(DL13,DL23,...,DLi3)이 교차하여 생기는 화소 영역에 형성된다. 제3 서브 화소는 짝수번째 게이트 라인(GL1, GL3,...,GLj-1)과 제3 데이터 라인군(DL13,DL23,...DLi3)과 접속되며 제3 데이터 라인군을 기준으로 좌측에 위치하는 박막트랜지스터에 의해 구동된다. 즉, 제3 서브 화소는 짝수번째 게이트 라인을 통해 공급되는 주사 신호에 의해 턴온된 박막트랜지스터를 통해 제3 데이터 라인군(DL13,DL23,...DLi3)으로부터의 해당 데이터 신호가 공급된다.
이와 같이, 본 발명에 따른 액정 표시 장치는 제1 및 제2 화소 각각의 제3 서브 화소를 제1 및 제2 서브 화소를 합친 면적보다 크게 형성된다. 그리고, 본 발명에 따른 액정 표시 장치는 제1 및 제2 화소가 제2 데이터 라인군을 서로 공유한다. 이에 따라, 본 발명에 따른 액정 표시 장치는 기존의 액정표시장치에 대비하여 데이터 라인(DL)이 4개당 1개씩 빠지게 되어 데이터 라인(DL)을 감소시킬 수 있다. 데이터 라인(DL)의 감소는 데이터 드라이버 IC의 출력채널의 감소와 같다.
예를 들면 종래의 액정표시장치의 경우 1024×768의 해상도라면 데이터 드라이버 IC의 출력채널의 수는 1024×3=3072개, 게이트 드라이버 IC의 출력채널의 수는 768개가 된다. 이에 반해 본 발명의 액정표시장치의 경우 1024×768 해상도라면 데이터 드라이버 IC의 출력채널의 수는 데이터 드라이버 IC의 출력채널이 4개당 1개씩 빠지게 되므로 (1024×3)-(1024×3)/4=2304개, 게이트 드라이버 IC의 출력채널의 수는 768개가 된다. 따라서 본 발명의 액정표시장치는 데이터 드라이버 IC의 출력채널의 수를 종래 대비 3/4으로 감소시킬 수 있다.
본 발명에 따른 액정표시패널의 서브화소들의 전압충전을 상세히 설명하면 다음과 같다.
도 3a 및 3b는 본 발명에 따른 액정표시장치에서 각 서브화소에 화상 데이터를 인가하는 순서를 나타내는 도면이다.
도 3a에 도시된 바와 같이, 첫번째 게이트 라인(GL1)에 제 1 주사신호(GP1)가 공급될 때 첫번째 게이트 라인(GL1)과 접속된 박막트랜지스터가 턴온된다. 구체적으로, 제1 화소의 제1 서브 화소와 제2 화소의 제1 및 제2 서브 화소 각각과 접속된 박막트랜지스터가 턴온된다.
이에 따라, 제1 화소의 제1 서브 화소들에는 박막트랜지스터를 통해 제1 데이터 라인군으로부터의 해당 색의 데이터 신호가 공급된다. 제2 화소의 제1 서브 화소들에는 박막트랜지스터를 통해 제2 데이터 라인군으로부터의 해당색의 데이터 신호가 공급된다. 제2 화소의 제2 서브 화소들에는 박막트랜지스터를 통해 제3 데이터 라인군으로부터의 해당색의 데이터 신호가 공급된다.
도 3b에 도시된 바와 같이, 두번째 게이트 라인(GL2)에 제 2 주사신호(GP2)가 공급될때 첫번째 게이트 라인(GL0)과 접속된 박막트랜지스터는 턴오프되고 두번째 게이트 라인과 접속된 박막트랜지스터는 턴온된다. 구체적으로, 제1 화소의 제2 및 제3 서브 화소와 제2 화소의 제3 서브 화소 각각과 접속된 박막트랜지스터가 턴온된다.
이에 따라, 제1 화소의 제2 서브 화소들에는 박막트랜지스터를 통해 제1 데이터 라인군으로부터의 해당 색의 데이터 신호가 공급된다. 제1 화소의 제3 서브 화소들에는 박막트랜지스터를 통해 제2 데이터 라인군으로부터의 해당 색의 데이터 신호가 공급된다. 제2 화소의 제3 서브 화소들에는 박막트랜지스터를 통해 제3 데이터 라인군으로부터의 해당색의 데이터 신호가 공급된다.
이와 같은 과정을 반복하여 액정표시패널의 모든 서브화소들이 전압충전을 하여 화상을 표시하게 된다.
한편, 본 발명에 따른 액정 표시 장치는 짝수번째 게이트 라인과 접속된 제3 서브 화소를 홀수번째 게이트 라인과 접속된 제1 및 제2 서브 화소보다 크게 형성되는 것을 예로 들어 설명하였지만 이외에도 짝수번째 게이트 라인과 두 개의 서브 화소가 접속되도록 하고 홀수번째 게이트 라인에 접속된 하나의 서브 화소가 나머지 서브 화소의 크기보다 크게 형성될 수도 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여 져야만 할 것이다.
상술한 바와 같이, 본 발명에 따른 액정표시장치는 짝수번째 게이트 라인의 서브화소의 크기를 홀수번째 게이트 라인의 두개의 서브화소를 하나로 합친 크기 이상으로 설계한다. 따라서, 전체적인 서브화소에 연결 돼있는 데이터 라인의 수를 종래 대비 3/4으로 줄일 수 있어 데이터 라인을 구동시키는 고가의 데이터 드라이버 IC의 출력 채널수를 줄임으로써 가격 경쟁력을 얻을 수 있다.

Claims (11)

  1. 다수의 게이트 라인과;
    상기 게이트 라인과 교차하여 화소 영역을 마련하는 다수의 데이터 라인과;
    상기 게이트 라인과 동일한 방향으로 교번되게 배열되며 각각 적어도 3개의 서브 화소를 포함하는 다수의 제 1 및 제 2 화소를 구비하며,
    상기 적어도 3개의 서브 화소 중 어느 하나는 나머지 서브 화소와 다른 게이트 라인과 접속됨과 아울러 상기 나머지 서브 화소보다 크기가 크며, 상기 제 1 및 제 2 화소는 적어도 하나의 데이터 라인을 공유하는 것을 특징으로 하는 액정 표시 장치.
  2. 제 1항에 있어서,
    상기 다수의 데이터 라인은 제1 내지 제3 데이터 라인군을 포함하는 것을 특징으로 하는 액정 표시 장치.
  3. 제 1항에 있어서,
    상기 제1 화소는
    상기 홀수번째 게이트 라인과 상기 제1 데이터 라인군과 접속된 제1 서브 화소와;
    상기 짝수번째 게이트 라인과 상기 제1 데이터 라인군과 접속된 제2 서브 화 소와;
    상기 짝수번째 게이트 라인과 상기 제2 데이터 라인군과 접속된 제3 서브 화소를 포함하는 것을 특징으로 하는 액정 표시 장치.
  4. 제 1항에 있어서,
    상기 제2 화소는
    상기 홀수번째 게이트 라인과 상기 제2 데이터 라인군과 접속된 제1 서브 화소와;
    상기 홀수번째 게이트 라인과 상기 제3 데이터 라인군과 접속된 제2 서브 화소와;
    상기 짝수번째 게이트 라인과 상기 제3 데이터 라인군과 접속된 제3 서브 화소를 포함하는 것을 특징으로 하는 액정 표시 장치.
  5. 제 3항 및 제4 항 중 어느 한 항에 있어서,
    상기 제3 서브 화소는 상기 제1 및 제2 화소보다 크기가 큰 것을 특징으로 하는 액정 표시 장치.
  6. 제 5항에 있어서,
    상기 홀수번째 게이트 라인과 접속된 제1 화소의 제1 및 제2 서브 화소와 제2 화소의 제1 및 제2 서브 화소는 적색, 녹색 및 청색 서브 화소 순으로 배열되는 것을 특징으로 하는 액정 표시 장치.
  7. 제 6항에 있어서,
    상기 짝수번째 게이트 라인과 접속된 제1 화소의 제3 서브 화소와 제2 화소의 제3 서브 화소는 청색, 녹색 및 적색 서브 화소 순으로 배열되는 것을 특징으로 하는 액정 표시 장치.
  8. 다수의 게이트 라인과, 상기 게이트 라인과 교차하여 화소 영역을 마련하는 다수의 데이터 라인과, 상기 게이트 라인과 동일한 방향으로 교번되게 배열되며 각각 적어도 3개의 서브 화소를 포함하는 다수의 제 1 및 제 2 화소를 구비하며, 상기 적어도 3개의 서브 화소 중 어느 하나는 나머지 서브 화소와 다른 게이트 라인과 접속됨과 아울러 상기 나머지 서브 화소보다 크기가 크며, 상기 제 1 및 제 2 화소가 적어도 하나의 데이터 라인을 공유하는 액정 표시 장치의 구동 방법에 있어서,
    상기 게이트 라인에 주사 신호를 공급하는 단계와;
    상기 데이터 라인으로부터의 데이터 신호를 상기 제1 및 제2 화소의 적어도 3개의 서브 화소에 공급하는 단계를 포함하는 것을 특징으로 하는 액정 표시 장치의 구동 방법.
  9. 제 8 항에 있어서,
    상기 데이터 라인은 제1 내지 제3 데이터 라인군을 포함하는 것을 특징으로 하는 액정 표시 장치의 구동 방법.
  10. 제 9 항에 있어서,
    상기 데이터 신호를 상기 제1 및 제2 화소의 적어도 3개의 서브 화소에 공급하는 단계는
    상기 홀수번째 게이트 라인과 상기 제1 데이터 라인군과 접속된 상기 제1 화소의 제1 서브 화소, 상기 홀수번째 게이트 라인과 상기 제2 데이터 라인군과 접속된 상기 제2 화소의 제1 서브 화소, 상기 홀수번째 게이트 라인과 상기 제3 데이터 라인군과 접속된 상기 제2 화소의 제2 서브 화소에 상기 데이터 신호를 공급하는 단계와;
    상기 짝수번째 게이트 라인과 상기 제1 데이터 라인군과 접속된 상기 제1 화소의 제2 서브 화소, 상기 짝수번째 게이트 라인과 상기 제2 데이터 라인군과 접속된 상기 제1 화소의 제3 서브 화소, 상기 상기 짝수번째 게이트 라인과 상기 제3 데이터 라인군과 접속된 제2 화소의 제3 서브 화소에 상기 데이터 신호를 공급하는 단계를 포함하는 것을 특징으로 하는 액정 표시 장치의 구동 방법.
  11. 제 10 항에 있어서,
    상기 제3 서브 화소는 상기 제1 및 제2 화소보다 크기가 큰 것을 특징으로 하는 액정 표시 장치의 구동 방법.
KR1020060118369A 2006-11-28 2006-11-28 액정표시장치 및 그의 구동방법 KR101264707B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060118369A KR101264707B1 (ko) 2006-11-28 2006-11-28 액정표시장치 및 그의 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060118369A KR101264707B1 (ko) 2006-11-28 2006-11-28 액정표시장치 및 그의 구동방법

Publications (2)

Publication Number Publication Date
KR20080048238A true KR20080048238A (ko) 2008-06-02
KR101264707B1 KR101264707B1 (ko) 2013-05-20

Family

ID=39804491

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060118369A KR101264707B1 (ko) 2006-11-28 2006-11-28 액정표시장치 및 그의 구동방법

Country Status (1)

Country Link
KR (1) KR101264707B1 (ko)

Also Published As

Publication number Publication date
KR101264707B1 (ko) 2013-05-20

Similar Documents

Publication Publication Date Title
EP3327716B1 (en) Display device
EP3089150B1 (en) Display device
US9741299B2 (en) Display panel including a plurality of sub-pixel
KR100945581B1 (ko) 액정 표시 장치 및 그 구동 방법
KR101341906B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
EP3327715B1 (en) Display device
KR101319345B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
US20060193002A1 (en) Drive circuit chip and display device
KR100884993B1 (ko) 액정표시장치 및 그 구동방법
KR20080057501A (ko) 액정표시장치 및 이의 구동방법
JP2008116964A (ja) 液晶表示装置及びその駆動方法
KR20070106896A (ko) 액정표시장치와 그 구동방법
US20200081309A1 (en) Display device
KR20170015726A (ko) 액정표시장치
KR20100118356A (ko) 액정 표시 장치 및 그 구동 방법
KR20090004234A (ko) 액정표시장치 및 그 구동방법
KR20090065110A (ko) 액정표시장치
KR102027170B1 (ko) 액정표시장치 및 그 구동방법
KR100962502B1 (ko) 액정표시장치의 구동장치
JP2011180548A (ja) 表示装置および電子機器
KR101264707B1 (ko) 액정표시장치 및 그의 구동방법
KR20060084543A (ko) 게이트드라이버 및 이를 구비한 액정표시장치
KR20170020107A (ko) 액정표시장치
KR101097601B1 (ko) 액정표시장치
KR101441389B1 (ko) 액정표시장치 및 이의 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20160428

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20170413

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20180416

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20190417

Year of fee payment: 7