KR20080034603A - Method of manufacturig thin film transistor substrate and liquid display panel having the same - Google Patents

Method of manufacturig thin film transistor substrate and liquid display panel having the same Download PDF

Info

Publication number
KR20080034603A
KR20080034603A KR1020060100764A KR20060100764A KR20080034603A KR 20080034603 A KR20080034603 A KR 20080034603A KR 1020060100764 A KR1020060100764 A KR 1020060100764A KR 20060100764 A KR20060100764 A KR 20060100764A KR 20080034603 A KR20080034603 A KR 20080034603A
Authority
KR
South Korea
Prior art keywords
electrode
drain
pixel
thin film
film transistor
Prior art date
Application number
KR1020060100764A
Other languages
Korean (ko)
Inventor
김재현
여용석
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020060100764A priority Critical patent/KR20080034603A/en
Publication of KR20080034603A publication Critical patent/KR20080034603A/en

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136213Storage capacitors associated with the pixel electrode
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136227Through-hole connection of the pixel electrode to the active element through an insulation layer
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line

Abstract

A TFT(Thin Film Transistor) substrate manufacturing method and an LCD(Liquid Crystal Display) panel having the same are provided to form a connection electrode to be adjacent to an end of one pixel area, thereby displaying a stable texture in the pixel area by preventing formation of a singular point by the connection electrode and accordingly improving display quality of the LCD panel. An LCD panel comprises a color filter substrate, a TFT substrate and LC. The TFT substrate comprises the followings. In a TFT, source and drain electrodes(108,110) are formed. A pixel electrode unit is connected with the TFT, and comprises first and second pixel electrodes(150,160). A storage electrode is formed between the first and second pixel electrodes. A first connection electrode(152) is prolonged from the drain electrode to the storage electrode. A second connection electrode(162) is prolonged from the storage electrode to the second pixel electrode.

Description

박막 트랜지스터 기판의 제조 방법 및 이를 갖는 액정 표시 패널{METHOD OF MANUFACTURIG THIN FILM TRANSISTOR SUBSTRATE AND LIQUID DISPLAY PANEL HAVING THE SAME} A manufacturing method of a thin film transistor substrate, and a liquid crystal display panel having the same {METHOD OF MANUFACTURIG THIN FILM TRANSISTOR SUBSTRATE AND LIQUID DISPLAY PANEL HAVING THE SAME}

도 1은 본 발명의 제1 실시 예에 따른 액정 표시 패널를 나타낸 평면도이다. 1 is a plan view illustrating a liquid crystal display panel according to a first exemplary embodiment of the present invention.

도 2는 도 1의 Ⅰ-Ⅰ'선에 따른 액정 표시 패널의 단면도이다.FIG. 2 is a cross-sectional view of the liquid crystal display panel taken along the line II ′ of FIG. 1.

도 3a 내지 도 3e는 본 발명의 제1 실시 예에 따른 박막 트랜지스터 기판의 제조 방법을 설명하기 위한 단면도이다.3A to 3E are cross-sectional views illustrating a method of manufacturing a thin film transistor substrate according to a first embodiment of the present invention.

도 4은 본 발명의 제2 실시 예에 따른 액정 표시 패널를 나타낸 평면도이다.4 is a plan view illustrating a liquid crystal display panel according to a second exemplary embodiment of the present invention.

도 5는 도 4의 Ⅱ-Ⅱ'선에 따른 박막 트랜지스터 기판의 단면도이다.FIG. 5 is a cross-sectional view of the thin film transistor substrate taken along line II-II ′ of FIG. 4.

도 6a 내지 도 6g는 본 발명의 제2 실시 예에 따른 박막 트랜지스터 기판의 제조 방법을 설명하기 위한 단면도이다. 6A to 6G are cross-sectional views illustrating a method of manufacturing a thin film transistor substrate according to a second embodiment of the present invention.

<도면의 주요 부분에 대한 부호 설명><Description of the symbols for the main parts of the drawings>

102,202 : 게이트 라인 106,206 : 게이트 전극102,202: gate line 106,206: gate electrode

104,204 : 데이터 라인 108,208 : 소스 전극104,204: data line 108,208: source electrode

110,210 : 드레인 전극 115 : 반도체층110, 210: drain electrode 115: semiconductor layer

144,242 : 스토리지 하부 전극 146,246 : 스토리지 상부 전극144,242 storage lower electrode 146,246 storage upper electrode

150,250 : 제1 화소 전극 160,260 : 제2 화소 전극150,250: first pixel electrode 160,260: second pixel electrode

152,256 : 제1 연결 전극 162,266 : 제2 연결 전극152,256: first connection electrode 162,266: second connection electrode

본 발명은 액정 표시 패널에 관한 것으로, 특히 액정 표시 패널의 표시 품질을 개선할 수 있는 박막 트랜지스터 기판의 제조 방법 및 이를 갖는 액정 표시 패널에 관한 것이다. The present invention relates to a liquid crystal display panel, and more particularly, to a manufacturing method of a thin film transistor substrate capable of improving the display quality of a liquid crystal display panel and a liquid crystal display panel having the same.

액정 표시 장치는 전계를 이용하여 유전 이방성을 갖는 액정의 광투과율을 조절함으로써 화상을 표시하게 된다. 이를 위하여, 액정 표시 장치는 화상을 표시하는 액정 표시 패널과, 액정 표시 패널을 구동하기 위한 구동 회로를 구비한다.The liquid crystal display displays an image by adjusting the light transmittance of the liquid crystal having dielectric anisotropy using an electric field. To this end, the liquid crystal display device includes a liquid crystal display panel for displaying an image and a driving circuit for driving the liquid crystal display panel.

액정 표시 패널은 서브 화소들을 구동하기 위하여 다수의 게이트 라인들과 데이터 라인들을 포함한다. 구동 회로는 다수의 데이터 라인을 분할 구동하는 다수의 데이터 집적회로와, 다수의 게이트 라인을 분할 구동하는 다수의 게이트 집적회로를 포함한다.The liquid crystal display panel includes a plurality of gate lines and data lines to drive sub pixels. The driving circuit includes a plurality of data integrated circuits for driving a plurality of data lines and a plurality of gate integrated circuits for driving a plurality of gate lines.

이러한, 액정 표시 패널은 액정에 의해 차폐되지 않은 방향으로만 광이 투과하여 영상을 구현하기 때문에, 상대적으로 다른 표시 장치에 비해 시야각이 좁은 단점이 있다. 이에 따라, 광시야각을 실현하기 위하여 다중 도메인을 정의하는 PVA(Patterned Vertical Alignment)모드가 제안되었다. 한 화소 영역이 다수개의 화소 영역으로 분할되며, 다수개의 화소 영역과 대응되는 공통 전극 상에 하나 이상의 홀이 형성된 PVA 모드는 화소 영역에 표시되는 텍스처가 불안정하다. 따라서, 이러한 모드의 액정 표시 패널은 외부에서 약한 압력을 가하여도 쉽게 액정이 복원되지 못하여 표시 품질에 문제점이 발생한다. Since the liquid crystal display panel implements an image by transmitting light only in a direction that is not shielded by the liquid crystal, a viewing angle is relatively narrower than that of other display devices. Accordingly, a patterned vertical alignment (PVA) mode defining multiple domains has been proposed to realize a wide viewing angle. In a PVA mode in which one pixel area is divided into a plurality of pixel areas and one or more holes are formed on a common electrode corresponding to the plurality of pixel areas, a texture displayed on the pixel area is unstable. Therefore, the liquid crystal display panel of such a mode does not easily recover the liquid crystal even when a weak pressure is applied from the outside, causing a problem in display quality.

따라서, 본 발명이 이루고자 하는 기술적 과제는 액정 표시 패널의 표시 품질을 개선할 수 있는 박막 트랜지스터 기판의 제조 방법 및 이를 갖는 액정 표시 패널을 제공하는 것이다.Accordingly, an object of the present invention is to provide a method of manufacturing a thin film transistor substrate capable of improving the display quality of a liquid crystal display panel and a liquid crystal display panel having the same.

상기 기술적 과제를 달성하기 위하여 본 발명의 액정 표시 패널은 칼라 필터 기판과; 상기 칼라 필터 기판을 마주보며 형성된 박막 트랜지스터 기판과; 상기 칼라 필터 기판과 박막 트랜지스터 기판 사이에 형성된 액정을 포함하며, 상기 박막 트랜지스터 기판은 소스 및 드레인 전극이 형성된 박막 트랜지스터와; 상기 박막 트랜지스터와 접속되며 제1 및 제2 화소 전극으로 형성된 화소 전극부와; 상기 제1 및 제2 화소 전극을 사이에 두고 형성된 스토리지 전극과; 상기 드레인 전극이 연장되어 상기 스토리지 전극까지 형성된 제1 연결 전극과; 상기 스토리지 전극에서 연장되어 제2 화소 전극까지 연장되어 연결된 제2 연결 전극을 포함하는 특징한다.In order to achieve the above technical problem, the liquid crystal display panel of the present invention includes a color filter substrate; A thin film transistor substrate formed to face the color filter substrate; A liquid crystal formed between the color filter substrate and the thin film transistor substrate, the thin film transistor substrate comprising: a thin film transistor having source and drain electrodes formed thereon; A pixel electrode part connected to the thin film transistor and formed of first and second pixel electrodes; A storage electrode formed with the first and second pixel electrodes interposed therebetween; A first connection electrode extending from the drain electrode to the storage electrode; And a second connection electrode extending from the storage electrode and extending to the second pixel electrode.

여기서, 상기 제1 연결 전극은 상기 제1 화소 전극과 유기 보호막을 사이에 두고 중첩되어 형성되고, 상기 제2 연결 전극은 상기 제2 화소 전극과 유기 보호막을 사이에 두고 중첩되어 형성되는 것을 특징으로 한다.Here, the first connection electrode is formed overlapping with the first pixel electrode and the organic passivation layer therebetween, and the second connection electrode is formed overlapping with the second pixel electrode and the organic passivation layer therebetween. do.

한편, 상기 제1 및 제2 연결 전극은 드레인 전극과 동일한 재질로 형성하는 것을 특징으로 한다.The first and second connection electrodes may be formed of the same material as the drain electrode.

상기 기술적 과제를 달성하기 위하여 본 발명의 액정 표시 패널은 칼라 필터 기판과; 상기 칼라 필터 기판을 마주보며 형성된 박막 트랜지스터 기판과; 상기 칼라 필터 기판과 박막 트랜지스터 기판 사이에 형성된 액정을 포함하며, 상기 박막 트랜지스터 기판은 소스 및 드레인 전극이 형성된 박막 트랜지스터와; 상기 소스 및 드레인 전극과 접속된 액티브층의 소스 및 드레인 영역과; 상기 박막 트랜지스터와 접속되며 제1 및 제2 화소 전극으로 형성된 화소 전극부와; 상기 화소 전극부에 충전된 화소 전압의 변동을 방지하기 위한 다수개의 스토리지 커패시터와; 상기 드레인 전극 및 상기 드레인 영역이 연장되어 형성된 제1 및 제2 연결 전극을 포함하는 것을 특징으로 한다.In order to achieve the above technical problem, the liquid crystal display panel of the present invention includes a color filter substrate; A thin film transistor substrate formed to face the color filter substrate; A liquid crystal formed between the color filter substrate and the thin film transistor substrate, the thin film transistor substrate comprising: a thin film transistor having source and drain electrodes formed thereon; Source and drain regions of an active layer connected to the source and drain electrodes; A pixel electrode part connected to the thin film transistor and formed of first and second pixel electrodes; A plurality of storage capacitors for preventing a change in pixel voltage charged in the pixel electrode unit; And the first and second connection electrodes formed by extending the drain electrode and the drain region.

여기서, 상기 제1 및 제2 연결 전극은 드레인 전극과 동일한 재질로 형성되고, 드레인 영역과 동일한 재질 또는 n+ 불순물을 도핑하여 도전성을 갖는 액티브층으로 형성하는 것을 특징으로 한다.The first and second connection electrodes may be formed of the same material as the drain electrode, and may be formed of an active layer having conductivity by doping the same material or n + impurities as the drain region.

상기 기술적 과제를 달성하기 위하여 본 발명의 박막 트랜지스터 기판의 제조 방법은 기판 상에 게이트 전극, 게이트 라인 및 스토리지 하부 전극을 포함하는 제1 도전 패턴군을 형성하는 단계와; 상기 제1 도전 패턴군이 형성된 기판 상에 게이트 절연막을 적층하는 단계와; 상기 게이트 절연막 상에 소스 및 드레인 전극을 형성하는 단계와; 상기 제1 연결 전극이 연장되어 스토리지 상부 전극을 형성하는 단계와; 상기 스토리지 상부 전극에서 연장되어 제2 연결 전극을 형성하는 단계와; 상기 소스 및 드레인 전극, 제1 및 제2 연결 전극, 스토리지 상부 전극이 형성된 기판 상에 컨텍홀을 가지는 유기 보호막을 적층하는 단계와; 상기 유기 보호막 상에 형성되는 제1 및 제2 화소 전극을 형성하는 단계를 포함하는 것을 특징으로 한다.In order to achieve the above technical problem, a method of manufacturing a thin film transistor substrate includes forming a first conductive pattern group including a gate electrode, a gate line, and a storage lower electrode on the substrate; Stacking a gate insulating film on a substrate on which the first conductive pattern group is formed; Forming a source and a drain electrode on the gate insulating film; Extending the first connection electrode to form a storage upper electrode; Extending from the storage upper electrode to form a second connection electrode; Stacking an organic passivation layer having a contact hole on a substrate on which the source and drain electrodes, the first and second connection electrodes, and the storage upper electrode are formed; And forming first and second pixel electrodes formed on the organic passivation layer.

여기서, 상기 제1 연결 전극은 상기 제1 화소 전극과 유기 보호막을 사이에 두고 중첩되어 형성하고, 상기 제2 연결 전극은 상기 제2 화소 전극과 유기 보호막을 사이에 두고 중첩되어 형성되는 것을 특징으로 한다.Here, the first connection electrode overlaps the first pixel electrode and the organic passivation layer, and the second connection electrode overlaps the second pixel electrode and the organic passivation layer. do.

한편, 상기 제1 및 제2 연결 전극은 드레인 전극과 동시에 형성되며, 동일한 재질로 형성되는 것을 특징으로 한다.The first and second connection electrodes may be formed at the same time as the drain electrode, and may be formed of the same material.

상기 기술적 과제를 달성하기 위하여 본 발명의 박막 트랜지스터 기판의 제조 방법은 소스 및 드레인 영역의 액티브층과, 상기 드레인 영역이 연장되어 불순물을 도핑하여 스토리지 하부 전극을 형성하는 단계와; 상기 소스 및 드레인 영역에 접속되는 소스 및 드레인 전극과, 상기 드레인 전극이 연장되어 스토리지 상부 전극을 형성하는 단계와; 상기 드레인 영역이 스토리지 하부 전극까지 연결되어 형성하며, 상기 드레인 전극이 상기 스토리지 상부 전극까지 연결되어 제1 연결 전극을 형성하는 단계와; 상기 스토리지 상부 전극이 연장되어 형성되며, 스토리지 하부 전극이 연장되어 제2 연결 전극이 형성하는 단계를 포함하는 것을 특징으로 한다.According to an aspect of the present invention, there is provided a method of fabricating a thin film transistor substrate, the method comprising: forming a storage lower electrode by doping impurities with an active layer of a source and a drain region, and extending the drain region; Source and drain electrodes connected to the source and drain regions, and the drain electrode extending to form a storage upper electrode; Forming a first connection electrode by connecting the drain region to the lower storage electrode and connecting the drain electrode to the upper storage electrode; And extending the storage upper electrode and extending the storage lower electrode to form a second connection electrode.

그리고, 상기 제1 및 제2 연결 전극은 드레인 전극과 동일한 재질로 형성되고, 드레인 영역과 동일한 재질 또는 n+ 불순물을 도핑하여 도전성을 갖는 액티브층으로 형성하는 것을 특징으로 한다.The first and second connection electrodes may be formed of the same material as the drain electrode, and may be formed of an active layer having conductivity by doping the same material or n + impurities as the drain region.

상기 기술적 과제 외에 본 발명의 다른 기술적 과제 및 이점들은 첨부 도면을 참조한 본 발명의 바람직한 실시 예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.Other technical problems and advantages of the present invention in addition to the above technical problem will be apparent from the description of the preferred embodiment of the present invention with reference to the accompanying drawings.

도 1은 본 발명의 제1 실시 예에 따른 액정 표시 패널를 나타낸 평면도이고, 도 2는 도 1의 Ⅰ-Ⅰ'선에 따른 액정 표시 패널의 단면도이다.1 is a plan view illustrating a liquid crystal display panel according to a first exemplary embodiment of the present invention, and FIG. 2 is a cross-sectional view of the liquid crystal display panel taken along line II ′ of FIG. 1.

도 1 및 도 2를 참조하면, 액정 표시 패널은 박막 트랜지스터 기판과, 칼러 필터 기판과, 박막 트랜지스터 기판 및 칼러 필터 기판 사이에 액정(100)을 구비한다. 1 and 2, the liquid crystal display panel includes a liquid crystal 100 between the thin film transistor substrate, the color filter substrate, and the thin film transistor substrate and the color filter substrate.

칼러 필터 기판에는 빛샘 방지를 위한 블랙 매트릭스(170)와, 칼러 구현을 위한 칼러 필터(172), 칼러 필터(172)에 의한 단차를 보상하기 위한 평탄화층(174), 화소 전극부(150,160)과 수직전계를 이루는 공통전극(178), 제1 및 제2 화소 전극(150,160)에 대응되는 공통 전극(178) 상에 형성되는 홀(176)을 포함하는 칼러필터 어레이가 상부기판(101) 상에 형성된다.The color filter substrate includes a black matrix 170 for preventing light leakage, a color filter 172 for implementing color, a flattening layer 174 for compensating for the step by the color filter 172, and pixel electrode parts 150 and 160. A color filter array including a common electrode 178 forming a vertical electric field and holes 176 formed on a common electrode 178 corresponding to the first and second pixel electrodes 150 and 160 is formed on the upper substrate 101. Is formed.

블랙 매트릭스(170)는 상부 기판(101)을 칼러 필터(172)가 형성되어질 다수의 화소 영역들로 나누고, 인접한 화소 영역들간의 광 간섭 및 외부광 반사를 방지한다. 이를 위해, 블랙 매트릭스(170)는 하부 기판(201) 상에 형성된 데이터 라인(104), 게이트 라인(102) 및 박막 트랜지스터 중 적어도 어느 하나와 중첩되게 상 부 기판(101) 상에 형성된다. The black matrix 170 divides the upper substrate 101 into a plurality of pixel areas in which the color filter 172 is to be formed, and prevents light interference and external light reflection between adjacent pixel areas. To this end, the black matrix 170 is formed on the upper substrate 101 to overlap at least one of the data line 104, the gate line 102, and the thin film transistor formed on the lower substrate 201.

칼러 필터(172)는 블랙매트릭스(170)에 의해 마련된 화소 영역에 적색(R), 녹색(G), 청색(B) 별로 형성되어 적색(R), 녹색(G) 및 청색(B)을 구현한다.The color filter 172 is formed for each of red (R), green (G), and blue (B) in the pixel area provided by the black matrix 170 to realize red (R), green (G), and blue (B). do.

공통 전극(178)은 상부 기판(101) 상에 형성되어 공급된 공통 전압을 이용하여 액정의 움직임을 제어한다. 여기서, 공통 전극(178)은 제1 및 제2 화소 전극(150,160) 각각에 대응되는 공통 전극(178) 상에 하나 이상의 홀(176)을 형성한다. 한편, 액정(100)은 화소 전극부(150,160)와 공통 전극(178) 간의 전위차에 의해 홀(176)을 마주보며 회전한다. The common electrode 178 is formed on the upper substrate 101 to control the movement of the liquid crystal using the supplied common voltage. Here, the common electrode 178 forms one or more holes 176 on the common electrode 178 corresponding to each of the first and second pixel electrodes 150 and 160. Meanwhile, the liquid crystal 100 rotates facing the hole 176 by a potential difference between the pixel electrode parts 150 and 160 and the common electrode 178.

도 2에 도시된 박막트랜지스터 기판은 하부 기판(101) 위에 게이트 절연막(126)을 사이에 두고 교차하게 형성된 게이트 라인(102) 및 데이터 라인(104)과, 그 교차부마다 형성된 박막 트랜지스터(TFT)와, 제1 및 제2 화소 전극(150,160)으로 분리된 화소 전극부(150,160)과, 화소 전극부(150,160)에 충전된 화소 전압 신호의 변동을 방지하기 위한 스토리지 커패시터(Cst), 제1 및 제2 연결 전극(152,162)을 구비한다.The thin film transistor substrate illustrated in FIG. 2 includes a gate line 102 and a data line 104 formed to intersect on a lower substrate 101 with a gate insulating layer 126 interposed therebetween, and a thin film transistor TFT formed at each intersection thereof. And the pixel electrode parts 150 and 160 separated by the first and second pixel electrodes 150 and 160, and the storage capacitor Cst to prevent a change in the pixel voltage signal charged in the pixel electrode parts 150 and 160. Second connection electrodes 152 and 162 are provided.

게이트 라인(102)은 게이트 드라이버로부터의 스캔 신호를 박막 트랜지스터(TFT)의 게이트 전극(106)에 공급한다. 데이터 라인(104)은 데이터 드라이버로부터의 박막 트랜지스터(TFT)의 소스 전극(108)에 비디오 신호를 공급한다. 게이트 라인(102) 및 데이터 라인(104)은 서로 교차되게 형성되어 화소 영역을 마련한다.The gate line 102 supplies a scan signal from the gate driver to the gate electrode 106 of the thin film transistor TFT. The data line 104 supplies a video signal to the source electrode 108 of the thin film transistor (TFT) from the data driver. The gate line 102 and the data line 104 are formed to cross each other to form a pixel area.

박막 트랜지스터(TFT)는 게이트 라인(102)의 스캔 신호에 응답하여 데이터 라인(104)의 비디오 신호를 화소 전극부(150,160)에 공급한다. 이를 위하여, 박막 트랜지스터(TFT)는 게이트 라인(102)에 접속된 게이트 전극(106), 데이터 라인(104)과 접속된 소스 전극(108), 화소 전극부(150,160)과 접속된 드레인 전극(110), 게이트 절연막(126)을 사이에 두고 게이트 전극(106)과 중첩되어 소스 전극(108)과 드레인 전극(110) 사이에 채널을 형성하는 반도체 패턴(115)의 활성층(114), 소스 전극(108) 및 드레인 전극(110)과의 오믹 접촉을 위하여 채널부를 제외한 활성층(114) 위에 형성된 반도체 패턴(115)의 오믹 접촉층(116)을 구비한다. The thin film transistor TFT supplies a video signal of the data line 104 to the pixel electrode units 150 and 160 in response to the scan signal of the gate line 102. To this end, the thin film transistor TFT includes a gate electrode 106 connected to the gate line 102, a source electrode 108 connected to the data line 104, and a drain electrode 110 connected to the pixel electrode parts 150 and 160. ) And an active layer 114 and a source electrode of the semiconductor pattern 115 that overlap the gate electrode 106 with the gate insulating layer 126 therebetween to form a channel between the source electrode 108 and the drain electrode 110. 108 and an ohmic contact layer 116 of the semiconductor pattern 115 formed on the active layer 114 except for the channel portion for ohmic contact with the drain electrode 110.

여기서, 드레인 전극(110)은 제1 및 제2 연결 전극(152,162)과 연결된다. 다시 말하여, 제1 연결 전극(152)은 드레인 전극(110)이 연장되어 스토리지 상부 전극(146)까지 연결되고, 제2 연결 전극(162)은 스토리지 상부 전극(146)부터 제2 화소 전극(160)까지 연장된다. 구체적으로, 제1 연결 전극(152)은 드레인 전극(110)에서 연장되어 제1 화소 전극(150)과 유기 보호막(218)을 사이에 두고 중첩된다. 또한, 제2 연결 전극(118)은 스토리지 상부 전극(146)에서 연장되어 제2 화소 전극(160)과 유기 보호막(118)을 사이에 두고 중첩된다. 한편, 제1 및 제2 연결 전극(152,162)은 드레인 전극(110)과 동일한 재질로 예를 들어 몰리브덴(Mo), 티탄(Ti), 구리(Cu), 알루미늄(Al) 또는 이들의 합금으로 이용된다.The drain electrode 110 is connected to the first and second connection electrodes 152 and 162. In other words, the first connection electrode 152 extends from the drain electrode 110 to the storage upper electrode 146, and the second connection electrode 162 is connected to the storage upper electrode 146 from the second pixel electrode ( 160). In detail, the first connection electrode 152 extends from the drain electrode 110 and overlaps the first pixel electrode 150 with the organic passivation layer 218 therebetween. In addition, the second connection electrode 118 extends from the storage upper electrode 146 and overlaps the second pixel electrode 160 with the organic passivation layer 118 therebetween. Meanwhile, the first and second connection electrodes 152 and 162 may be made of the same material as the drain electrode 110, for example, molybdenum (Mo), titanium (Ti), copper (Cu), aluminum (Al), or an alloy thereof. do.

화소 전극부(150,160)는 데이터 라인(104)과 게이트 라인(102)의 교차로 마련된 화소 영역에 위치하며 투과율이 높은 투명 전도성 물질로 이루어진다. 화소 전극부(150,160)은 컨택홀(120)을 통해 드레인 전극(110) 및 스토리지 상부 전극(146)과 접속되며, 기판(101) 전면에 도포되는 유기 보호막(118) 상에 형성된다. 화소 전극부(150,160)는 박막 트랜지스터(TFT)를 통해 공급된 데이터 신호에 의해 공통 전극(178)과 전위차를 발생시킨다. 이 전위차에 의해 액정(100)이 회전하게 되며 액정(100)의 회전 정도에 따라서 광투과량이 결정된다. 여기서, 화소 전극부는 제1 및 제2 화소 전극(150,160)으로 분할된다. 제1 및 제2 화소 전극(150,160)은 스토리지 상부 전극(146)을 사이에 두고 서로 마주보며 형성된다. The pixel electrode parts 150 and 160 are positioned in the pixel area provided at the intersection of the data line 104 and the gate line 102 and are made of a transparent conductive material having high transmittance. The pixel electrode parts 150 and 160 are connected to the drain electrode 110 and the storage upper electrode 146 through the contact hole 120, and are formed on the organic passivation layer 118 applied to the entire surface of the substrate 101. The pixel electrode parts 150 and 160 generate a potential difference from the common electrode 178 by the data signal supplied through the thin film transistor TFT. The liquid crystal 100 rotates by this potential difference, and the light transmittance is determined according to the degree of rotation of the liquid crystal 100. Here, the pixel electrode unit is divided into first and second pixel electrodes 150 and 160. The first and second pixel electrodes 150 and 160 are formed to face each other with the storage upper electrode 146 therebetween.

화소 영역은 제1 화소 전극(150)이 형성된 제1 화소 영역과 제2 화소 전극(150)이 형성된 제2 화소 영역으로 분할된다. 제1 화소 영역의 액정(100)은 제1 화소 전극(150)과 공통 전극(178) 간의 전위차에 의해 홀(176)을 마주보며 회전한다. 이러한, 제1 화소 영역은 제1 화소 전극(160)과 유기 보호막(118)을 사이에 두고 제1 연결 전극(152)과 중첩될 경우 싱귤러 포인트가 형성되지 않는다. 다시 말하여, 제1 화소 영역의 형성된 제1 연결 전극(152)이 싱귤러 포인트를 형성하지 않음으로써 제1 화소 영역의 텍스처는 안정하게 표시된다. 여기서, 제1 화소 영역에 표시되는 텍스처가 예를 들어 X자형일 경우 제1 연결 전극(152)에 의해 안정한 X자형 텍스처가 표시된다. 종래 제2 화소 영역에 표시되는 텍스처는 싱귤러 포인트에 의해 텍스처가 불안정하게 표시되었다. 다시 말하여, 제2 화소 영역에 표시되는 텍스처가 예를 들어 X자형일 경우 싱귤러 포인트에 의해 X자형의 한쪽 끝이 모아지는 형태의 불안정한 텍스처를 표시한다. 이에 따라, 제2 화소 영역은 제2 화소 전극(160)과 유기 보호막(118)을 사이에 두고 중첩되게 제2 연결 전극(162)을 형성한다. 다시 말하여, 제2 화소 영역의 형성된 제2 연결 전극(162)에 의해 싱귤러 포인트를 형성되지 않아 제1 화소 영역에 표시되는 텍스처와 마찬가지로 제2 화소 영역의 텍스처도 안정하게 표시된다. The pixel area is divided into a first pixel area in which the first pixel electrode 150 is formed and a second pixel area in which the second pixel electrode 150 is formed. The liquid crystal 100 of the first pixel region rotates to face the hole 176 by a potential difference between the first pixel electrode 150 and the common electrode 178. When the first pixel region overlaps the first connection electrode 152 with the first pixel electrode 160 and the organic passivation layer 118 therebetween, no singular point is formed. In other words, the texture of the first pixel region is stably displayed because the first connection electrode 152 formed in the first pixel region does not form a singular point. Here, when the texture displayed in the first pixel area is, for example, X-shaped, a stable X-shaped texture is displayed by the first connection electrode 152. Conventionally, the texture displayed in the second pixel area has an unstable texture due to the singular point. In other words, when the texture displayed in the second pixel area is, for example, X-shaped, an unstable texture in which one end of the X-shaped is collected by the singular point is displayed. Accordingly, the second connection electrode 162 is formed to overlap the second pixel region with the second pixel electrode 160 and the organic passivation layer 118 interposed therebetween. In other words, the texture of the second pixel region is stably displayed similarly to the texture displayed on the first pixel region because no singular point is formed by the second connection electrode 162 formed in the second pixel region.

스토리지 커패시터(Cst)는 화소 전극부(150,160)의 전압 변동을 억제하는 역할을 한다. 이러한 스토리지 커패시터(Cst)는 화소 전극부(150,160)과 접속된 스토리지 상부 전극(146)이 게이트 절연막(126)을 사이에 두고 스토리지 하부 전극(144)과 중첩됨으로써 형성된다. 스토리지 상부 전극(146)은 드레인 전극(110)과 동일 재질로 드레인 전극(110)으로부터 신장되어 형성된다. 이러한 스토리지 상부 전극(146)은 화소 컨택홀(120)을 통해 화소 전극부(150,160)과 접속된다. 스토리지 하부 전극(144)은 게이트 라인(102)과 나란하게 형성된 스토리지 라인을 통해 스토리지 전압이 공급된다. The storage capacitor Cst serves to suppress voltage fluctuations of the pixel electrode units 150 and 160. The storage capacitor Cst is formed by the storage upper electrode 146 connected to the pixel electrode parts 150 and 160 overlapping the storage lower electrode 144 with the gate insulating layer 126 interposed therebetween. The storage upper electrode 146 is formed to extend from the drain electrode 110 with the same material as the drain electrode 110. The storage upper electrode 146 is connected to the pixel electrode parts 150 and 160 through the pixel contact hole 120. The storage lower electrode 144 is supplied with a storage voltage through a storage line formed in parallel with the gate line 102.

도 3a 내지 도 3e는 본 발명의 제1 실시 예에 따른 박막 트랜지스터 기판의 제조 방법을 설명하기 위한 단면도이다.3A to 3E are cross-sectional views illustrating a method of manufacturing a thin film transistor substrate according to a first embodiment of the present invention.

도 3a에 도시된 바와 같이 하부 기판(101) 상에 게이트 라인(102) 및 게이트 전극(106), 스토리지 하부 전극(144)을 포함하는 제1 도전 패턴군이 형성된다. As shown in FIG. 3A, a first conductive pattern group including a gate line 102, a gate electrode 106, and a storage lower electrode 144 is formed on the lower substrate 101.

구체적으로, 하부 기판(101) 상에 게이트 금속층이 적층된 후 그 게이트 금속층이 포토리소그래피 공정과 식각 공정에 의해 패터닝됨으로써 게이트 라인(102) 및 게이트 전극(106), 스토리지 하부 전극(144)을 포함하는 제1 도전 패턴군이 형성된다. 여기서, 게이트 금속층으로는 몰리브덴(Mo), 구리(Cu), 알루미늄 합금(AlNd), 알루미늄(Al), 크롬(Cr) 등과 같이 금속 물질이 단일층으로 이용되거나 상기 금속 물질이 이중층 이상으로 적층된 구조로 이용된다. Specifically, after the gate metal layer is stacked on the lower substrate 101, the gate metal layer is patterned by a photolithography process and an etching process to include the gate line 102, the gate electrode 106, and the storage lower electrode 144. A first conductive pattern group is formed. Here, as the gate metal layer, a metal material such as molybdenum (Mo), copper (Cu), aluminum alloy (AlNd), aluminum (Al), chromium (Cr), or the like is used as a single layer or the metal material is laminated in two or more layers. It is used as a structure.

도 3b를 참조하면, 제1 도전 패턴군이 형성된 하부 기판(101) 상에 게이트 절연막(126)이 형성되고, 활성층(114) 및 오믹 접촉층(116)을 포함하는 반도체 패 턴(115)이 형성된다.Referring to FIG. 3B, the gate insulating layer 126 is formed on the lower substrate 101 on which the first conductive pattern group is formed, and the semiconductor pattern 115 including the active layer 114 and the ohmic contact layer 116 is formed. Is formed.

구체적으로, 제1 도전 패턴군이 형성된 하부 기판(101) 상에 PECVD(Plasma Enhanced Chemical Vapor Deposion)등의 증착 방법 통해 무기 절연 물질이 전면 증착됨으로써 게이트 절연막(126)이 형성된다. 게이트 절연막(126) 증착 방법으로 비정질 실리콘층, 불순물이 도핑된 비정질 실리콘층이 순차적으로 형성된다. 이어서, 포토리소그래피 공정 및 식각 공정으로 비정질 실리콘층 및 불순물이 도핑된 비정질 실리층이 패터닝됨으로써 활성층(114) 및 오믹 접촉층(116)을 포함하는 반도체 패턴(115)이 형성된다. 게이트 절연막(126)으로는 질화 실리콘(SiOx), 산화 실리콘(SiNx) 등과 같은 무기 절연 물질이 이용된다. In detail, the gate insulating layer 126 is formed by depositing an inorganic insulating material on the lower substrate 101 on which the first conductive pattern group is formed by a deposition method such as plasma enhanced chemical vapor deposition (PECVD). An amorphous silicon layer and an amorphous silicon layer doped with impurities are sequentially formed by the gate insulating layer 126 deposition method. Subsequently, the semiconductor pattern 115 including the active layer 114 and the ohmic contact layer 116 is formed by patterning the amorphous silicon layer and the amorphous silicon layer doped with impurities through a photolithography process and an etching process. As the gate insulating layer 126, an inorganic insulating material such as silicon nitride (SiOx), silicon oxide (SiNx), or the like is used.

도 3c를 참조하면, 반도체 패턴(115)이 형성된 게이트 절연막(126) 상에 데이터 라인(104), 소스 전극(108), 드레인 전극(110), 스토리지 상부 전극(146), 제1 연결 전극(152), 제2 연결 전극(162)을 포함하는 제2 도전 패턴군이 형성된다. Referring to FIG. 3C, the data line 104, the source electrode 108, the drain electrode 110, the storage upper electrode 146, and the first connection electrode are formed on the gate insulating layer 126 on which the semiconductor pattern 115 is formed. 152 and a second conductive pattern group including the second connection electrode 162 is formed.

구체적으로, 반도체 패턴(115)이 형성된 게이트 절연막(126) 위에 소스/드레인 금속층은 스퍼터링 등의 증착 방법으로 형성된다. 소스/드레인 금속층으로는 몰리브덴(Mo), 티탄(Ti), 구리(Cu), 알루미늄(Al) 또는 이들의 합금이 단일층 또는 복층 구조로 이용된다. 이 소스/드레인 금속층이 포토리소그래피 공정 및 식각 공정으로 패터닝됨으로써 데이터 라인(104), 소스 전극(108), 드레인 전극(110), 제1 및 제2 연결 전극(152,162), 스토리지 상부 전극(146)을 포함하는 제2 도전 패턴군이 형성된다. 이어서, 소스 전극(108)과 드레인 전극(110)을 마스크로 하여 두 전극(108,110) 사이로 노출된 오믹 접촉층(116)을 제거하여 활성층(114)이 노출되게 한다. In detail, the source / drain metal layer is formed on the gate insulating layer 126 on which the semiconductor pattern 115 is formed by a deposition method such as sputtering. As the source / drain metal layer, molybdenum (Mo), titanium (Ti), copper (Cu), aluminum (Al) or alloys thereof are used in a single layer or a multilayer structure. The source / drain metal layer is patterned by a photolithography process and an etching process to thereby form the data line 104, the source electrode 108, the drain electrode 110, the first and second connection electrodes 152 and 162, and the storage upper electrode 146. A second conductive pattern group including a is formed. Subsequently, the ohmic contact layer 116 exposed between the two electrodes 108 and 110 is removed using the source electrode 108 and the drain electrode 110 as a mask so that the active layer 114 is exposed.

도 3d를 참조하면, 제2 도전 패턴군이 형성된 게이트 절연막(126) 상에 화소 컨택홀(120)을 포함하는 보호막(118)이 형성된다. Referring to FIG. 3D, the passivation layer 118 including the pixel contact hole 120 is formed on the gate insulating layer 126 on which the second conductive pattern group is formed.

구체적으로, 제2 도전 패턴군이 형성된 게이트 절연막(126) 상에 PECVD(Plasma Enhanced Chemical Vapor Deposion), 스핀 코팅(Spin Coating), 스핀리스 코팅(Spinless Coating) 등의 방법으로 보호막이 형성된다. 그리고 보호막(118)이 포토리소그래피 공정 및 식각 공정으로 패터닝됨으로써 화소 컨택홀(120)이 형성된다. 여기서, 보호막(118)으로는 게이트 절연막(126)과 같은 무기 절연 물질이 이용되거나, 아크릴 등과 같은 유기 절연 물질이 이용된다. Specifically, a passivation layer is formed on the gate insulating layer 126 on which the second conductive pattern group is formed by a method such as plasma enhanced chemical vapor deposition (PECVD), spin coating, or spinless coating. In addition, the passivation layer 118 is patterned by a photolithography process and an etching process to form the pixel contact hole 120. In this case, an inorganic insulating material such as the gate insulating layer 126 may be used as the passivation layer 118, or an organic insulating material such as acrylic may be used.

도 3e를 참조하면, 보호막(118) 상에 화소 전극부(150,160)을 포함하는 투명 도전 패턴이 형성된다. Referring to FIG. 3E, a transparent conductive pattern including pixel electrode parts 150 and 160 is formed on the passivation layer 118.

구체적으로, 보호막(118) 상에 투명 도전층이 스퍼터링 등과 같은 증착 방법으로 형성된다. 투명 도전층으로는 ITO(Indum Tin Oxide), TO(Tin Oxide), IZO(Indum Zinc Oxide), ITZO(Indum Tin Zinc Oxide)등이 이용된다. 화소 전극부(150,160)은 화소 컨택홀(120)을 통해 스토리지 상부 전극(146)과 접속됨과 아울러 스토리지 상부 전극(146)으로부터 신장된 드레인 전극(110)과 접속된다.Specifically, the transparent conductive layer is formed on the protective film 118 by a deposition method such as sputtering. Indium tin oxide (ITO), tin oxide (TO), indium zinc oxide (IZO), indium tin zinc oxide (ITZO), and the like are used as the transparent conductive layer. The pixel electrode parts 150 and 160 are connected to the storage upper electrode 146 through the pixel contact hole 120 and to the drain electrode 110 extended from the storage upper electrode 146.

도 4은 본 발명의 제2 실시 예에 따른 액정 표시 패널를 나타낸 평면도이고, 도 5는 도 4의 Ⅱ-Ⅱ'선에 따른 박막 트랜지스터 기판의 단면도이다.4 is a plan view illustrating a liquid crystal display panel according to a second exemplary embodiment of the present invention, and FIG. 5 is a cross-sectional view of a thin film transistor substrate taken along line II-II ′ of FIG. 4.

도 4 및 도 5에 도시된 박막트랜지스터 기판은 하부 기판(201) 위에 게이트 절연막(226)을 사이에 두고 교차하게 형성된 게이트 라인(202) 및 데이터 라인 (204)과, 그 교차부마다 형성된 박막 트랜지스터(TFT)와, 제1 및 제2 화소 전극(250,260)으로 분리된 화소 전극부(250,260)과, 화소 전극부(250,260)에 충전된 화소 전압 신호의 변동을 방지하기 위한 제1 및 제2 스토리지 커패시터(Cst1, Cst2), 제1 및 제2 연결 전극(256,266)을 구비한다.The thin film transistor substrate shown in FIGS. 4 and 5 has a gate line 202 and a data line 204 formed to intersect on the lower substrate 201 with a gate insulating film 226 interposed therebetween, and the thin film transistor formed at each intersection thereof. (TFT), the pixel electrode portions 250 and 260 separated by the first and second pixel electrodes 250 and 260, and the first and second storages for preventing the variation of the pixel voltage signal charged in the pixel electrode portions 250 and 260. Capacitors Cst1 and Cst2 and first and second connection electrodes 256 and 266 are provided.

게이트 라인(202)은 게이트 드라이버로부터의 스캔 신호를 박막 트랜지스터(TFT)의 게이트 전극(206)에 공급한다. 데이터 라인(204)은 데이터 드라이버로부터의 박막 트랜지스터(TFT)의 소스 전극(208)에 비디오 신호를 공급한다. 게이트 라인(202) 및 데이터 라인(204)은 서로 교차되게 형성되어 화소 영역을 마련한다. The gate line 202 supplies a scan signal from the gate driver to the gate electrode 206 of the thin film transistor TFT. The data line 204 supplies a video signal to the source electrode 208 of the thin film transistor (TFT) from the data driver. The gate line 202 and the data line 204 are formed to cross each other to form a pixel area.

박막 트랜지스터(TFT)는 화소 전극부(250,260)에 비디오 신호를 충전한다. 이를 위하여, 박막 트랜지스터(TFT)는 게이트 라인(202)과 접속된 게이트 전극(206), 데이터 라인(204)에 포함된 소스 전극(208), 보호막(218)을 관통하는 화소 콘택홀(220)을 통해 화소 전극부(250,260)과 접속된 드레인 전극(210), 게이트 전극(206)에 의해 소스 전극(208) 및 드레인 전극(210) 사이에 채널을 형성하는 액티브층(214)를 구비한다. 여기서, 박막 트랜지스터(TFT)는 N형 또는 P형으로 형성되지만, 이하에서는 N형으로 형성된 경우만을 설명하기로 한다.The thin film transistor TFT charges a video signal to the pixel electrode units 250 and 260. To this end, the thin film transistor TFT may include a gate electrode 206 connected to the gate line 202, a source electrode 208 included in the data line 204, and a pixel contact hole 220 passing through the passivation layer 218. An active layer 214 is formed to form a channel between the source electrode 208 and the drain electrode 210 by the drain electrode 210 and the gate electrode 206 connected to the pixel electrode parts 250 and 260 through the gate electrode 206. Here, the thin film transistor TFT is formed of an N type or a P type, but only a case where the thin film transistor is formed of an N type will be described.

액티브층(214)은 버퍼막(216)을 사이에 두고 하부 기판(201) 위에 형성된다. 게이트 라인(202)과 접속된 게이트 전극(206)은 액티브층(214)의 채널 영역(214C)과 게이트 절연막(226)을 사이에 두고 중첩되게 형성된다. 소스 전극(208) 및 드레인 전극(210)은 게이트 전극(206)과 층간 절연막(212)을 사이에 두고 절연되게 형성된다. 그리고, 데이터 라인(204)에 포함된 소스 전극(208)과, 드레인 전극 (210)은 층간 절연막(212) 및 게이트 절연막(226)을 관통하는 소스 콘택홀(224S) 및 드레인 콘택홀(224D) 각각을 통해 n+ 불순물이 주입된 액티브층(214)의 소스 영역(214S) 및 드레인 영역(214D) 각각과 접속된다. 또한, 액티브층(214)은 오프 전류를 감소시키기 위하여 채널 영역(214C)과 소스 및 드레인 영역(214S, 214D) 사이에 n- 불순물이 주입된 엘디디(Lightly Doped Drain ; LDD) 영역(미도시)을 더 구비하기도 한다. 여기서, 드레인 전극(210) 및 드레인 영역(214D)은 제1 및 제2 연결 전극(256,266)과 연결된다. The active layer 214 is formed on the lower substrate 201 with the buffer layer 216 therebetween. The gate electrode 206 connected to the gate line 202 is formed to overlap the channel region 214C of the active layer 214 with the gate insulating film 226 interposed therebetween. The source electrode 208 and the drain electrode 210 are formed to be insulated with the gate electrode 206 and the interlayer insulating film 212 interposed therebetween. The source electrode 208 and the drain electrode 210 included in the data line 204 and the source contact hole 224S and the drain contact hole 224D that pass through the interlayer insulating film 212 and the gate insulating film 226. The n + impurity is connected to each of the source region 214S and the drain region 214D through each of them. In addition, the active layer 214 (Lightly Doped Drain (LDD) region (not shown) implanted with n- impurity between the channel region 214C and the source and drain regions 214S and 214D to reduce the off current. ) May be further provided. Here, the drain electrode 210 and the drain region 214D are connected to the first and second connection electrodes 256 and 266.

제1 연결 전극(256)은 드레인 전극(210)이 연장되어 스토리지 상부 전극(246)까지 연결되는 제1 상부 연결 전극(252)과 드레인 영역(214D)이 연장되어 스토리지 하부 전극(242)까지 연결되는 제1 하부 연결 전극(254)이 형성된다. 이러한 제1 연결 전극(256)은 드레인 전극(210) 및 드레인 영역(214D)에서 신장되어 제1 화소 영역에 형성된다. 제2 연결 전극(266)은 스토리지 상부 전극(246)에 연장되어 제2 화소 전극(260)까지 연장되는 제2 상부 연결 전극(262)과 스토리지 하부 전극(242)에서 연장되어 제2 화소 전극(260)까지 형성되는 제2 하부 연결 전극(264)이 형성된다. 또한, 제2 연결 전극(266)은 스토리지 상부 및 하부 전극(246,242)에서 신장되어 제2 화소 영역에 형성된다. 한편, 제1 및 제2 상부 연결 전극(252,262)은 드레인 전극(210)과 동일한 재질로 예를 들어 몰리브덴(Mo), 티탄(Ti), 구리(Cu), 알루미늄(Al) 또는 이들의 합금으로 이용된다. 제2 하부 연결 전극(264)은 액티브층(214)으로부터 연장되어 n+ 불순물이 도핑된 LTPS 박막으로 이루어진 스토리지 하부 전극(242)이 제2 화소 전극(260)까지 연장되어 형성된다. The first connection electrode 256 extends from the first upper connection electrode 252 and the drain region 214D extending from the drain electrode 210 to the storage upper electrode 246 to the storage lower electrode 242. The first lower connection electrode 254 is formed. The first connection electrode 256 extends from the drain electrode 210 and the drain region 214D and is formed in the first pixel region. The second connection electrode 266 extends from the second upper connection electrode 262 and the storage lower electrode 242 extending to the storage upper electrode 246 to the second pixel electrode 260 to extend the second pixel electrode ( A second lower connection electrode 264 formed up to 260 is formed. In addition, the second connection electrode 266 extends from the upper and lower storage electrodes 246 and 242 and is formed in the second pixel area. The first and second upper connection electrodes 252 and 262 may be made of the same material as the drain electrode 210, for example, molybdenum (Mo), titanium (Ti), copper (Cu), aluminum (Al), or an alloy thereof. Is used. The second lower connection electrode 264 extends from the active layer 214, and a storage lower electrode 242 formed of an LTPS thin film doped with n + impurities extends to the second pixel electrode 260.

화소 전극부(250,260)은 박막 트랜지스터(TFT)의 드레인 전극(210)과 화소 컨택홀(220) 및 스토리지 상부 전극(246)을 통해 연장되어 접속되며, 기판(201) 전면에 도포되는 유기 보호막(218) 상에 형성된다. 이러한 화소 전극부(250,260)은 투명 도전막으로 형성된다. The pixel electrodes 250 and 260 are connected to each other by extending through the drain electrode 210 of the thin film transistor TFT, the pixel contact hole 220, and the storage upper electrode 246. 218 is formed. The pixel electrode parts 250 and 260 are formed of a transparent conductive film.

스토리지 커패시터(Cst)는 화소 전극부(250,260)의 전압 변동을 억제하는 역할을 한다. 이러한 스토리지 커패시터(Cst)는 제1 및 제2 스토리지 커패시터(Cst1,Cst2)로 형성된다. The storage capacitor Cst serves to suppress voltage variations of the pixel electrode units 250 and 260. The storage capacitor Cst is formed of first and second storage capacitors Cst1 and Cst2.

제1 스토리지 커패시터(Cst1)는 스토리지 중간 전극(244)이 액티브층(214)으로부터 연장되고 n+ 불순물이 도핑된 LTPS 박막으로 이루어진 스토리지 하부 전극(242)과 게이트 절연막(226)을 사이에 두고 중첩되어 형성된다. 제2 스토리지 커패시터(Cst2)는 화소 전극부(250,260)과 접속된 스토리지 상부 전극(246)이 층간 절연막(212)을 사이에 두고 스토리지 중간 전극(244)과 중첩됨으로써 형성된다. 여기서, 스토리지 중간 전극(244)과 연결된 스토리지 라인을 통해 스토리지 전압이 공급된다. The first storage capacitor Cst1 overlaps the storage intermediate electrode 244 with the gate insulating layer 226 interposed between the storage lower electrode 242 made of an LTPS thin film extended from the active layer 214 and doped with n + impurities. Is formed. The second storage capacitor Cst2 is formed by the storage upper electrode 246 connected to the pixel electrode parts 250 and 260 overlapping the storage intermediate electrode 244 with the interlayer insulating layer 212 interposed therebetween. Here, the storage voltage is supplied through the storage line connected to the storage intermediate electrode 244.

도 6a 내지 도 6g는 본 발명의 제2 실시 예에 따른 박막 트랜지스터 기판의 제조 방법을 설명하기 위한 단면도이다. 6A to 6G are cross-sectional views illustrating a method of manufacturing a thin film transistor substrate according to a second embodiment of the present invention.

도 6a를 참조하면, 하부 기판(201) 상에 버퍼막(216)이 형성되고, 그 위에 액티브층(214), 스토리지 하부 전극(242) 및 제2 하부 연결 전극(264)이 형성된다. Referring to FIG. 6A, a buffer layer 216 is formed on a lower substrate 201, and an active layer 214, a storage lower electrode 242, and a second lower connection electrode 264 are formed thereon.

버퍼막(216)은 하부 기판(201) 상에 SiO2 등과 같은 무기 절연 물질이 전면 증착되어 형성된다. The buffer layer 216 is formed by depositing an inorganic insulating material such as SiO 2 on the lower substrate 201.

액티브층(214), 스토리지 하부 전극 및 제2 하부 연결 전극(264)은 버퍼막(216) 상에 아몰퍼스-실리콘을 증착한 후 그 아몰퍼스-실리콘을 레이져로 결정화하여 폴리-실리콘이 되게 한 다음, 그 폴리-실리콘을 포토리소그래피 공정과 식각 공정으로 패터닝함으로써 형성된다. 스토리지 하부 전극(242) 및 제2 하부 연결 전극(264)은 n+ 불순물을 도핑하여 도전성을 갖게한다. The active layer 214, the storage lower electrode, and the second lower connection electrode 264 deposit amorphous silicon on the buffer layer 216 and then crystallize the amorphous silicon with a laser to become poly-silicon. The poly-silicon is formed by patterning the photolithography process and the etching process. The storage lower electrode 242 and the second lower connection electrode 264 may be conductive by doping n + impurities.

도 6b를 참조하면, 액티브층(214), 스토리지 하부 전극(242) 및 제2 하부 연결 전극(214)이 형성된 버퍼막(216) 상에 게이트 절연막(226)이 형성되고, 게이트 절연막(226) 위에 게이트 라인(202), 게이트 전극(206), 스토리지 중간 전극(244), 스토리지 라인을 포함하는 제1 도전 패턴군이 형성된다.Referring to FIG. 6B, the gate insulating layer 226 is formed on the buffer layer 216 on which the active layer 214, the storage lower electrode 242, and the second lower connection electrode 214 are formed, and the gate insulating layer 226 is formed. A first conductive pattern group including a gate line 202, a gate electrode 206, a storage intermediate electrode 244, and a storage line is formed thereon.

게이트 절연막(226)은 액티브층(214), 스토리지 하부 전극(242) 및 제2 연결 하부 전극(264)이 형성된 버퍼막(216) 상에 SiO2 등과 같은 무기 절연 물질이 전면 증착되어 형성된다. The gate insulating layer 226 is formed by depositing an inorganic insulating material such as SiO 2 on the buffer layer 216 on which the active layer 214, the storage lower electrode 242, and the second connection lower electrode 264 are formed.

게이트 전극(206) 및 게이트 라인(202)과 스토리지 중간 전극(244)은 게이트 절연막(226) 상에 게이트 금속층을 형성한 후, 그 게이트 금속층을 포토리소그래피 공정 및 식각 공정으로 패터닝함으로써 형성된다. The gate electrode 206, the gate line 202, and the storage intermediate electrode 244 are formed by forming a gate metal layer on the gate insulating film 226, and then patterning the gate metal layer by a photolithography process and an etching process.

그리고, 게이트 전극(206)을 마스크로 이용하여 액티브층(214)에 n+ 불순물을 주입하여 게이트 전극(206)과 비중첩된 액티브층(214)의 소스 영역(214S) 및 드레인 영역(214D)이 형성된다. 이러한 액티브층(214)의 소스 및 드레인 영역(214S, 214D)은 게이트 전극(206)과 중첩되는 채널 영역(214C)을 사이에 두고 마주하게 된다. 여기서, 액티브층(214)의 드레인 영역(214D)이 연장되어 스토리지 하부 전극(242)까지 연결된 제1 하부 연결 전극(254)이 형성된다.The n + impurity is implanted into the active layer 214 using the gate electrode 206 as a mask, so that the source region 214S and the drain region 214D of the active layer 214 that are not overlapped with the gate electrode 206 are formed. Is formed. The source and drain regions 214S and 214D of the active layer 214 face each other with the channel region 214C overlapping the gate electrode 206 interposed therebetween. Here, the drain region 214D of the active layer 214 extends to form a first lower connection electrode 254 connected to the storage lower electrode 242.

도 6c를 참조하면, 제1 도전 패턴군이 형성된 게이트 절연막(226) 상에 층간 절연막(212)이 형성되고, 층간 절연막(212) 및 게이트 절연막(226)을 관통하는 소스 및 드레인 콘택홀(224S, 224D)이 형성된다.Referring to FIG. 6C, an interlayer insulating film 212 is formed on the gate insulating film 226 on which the first conductive pattern group is formed, and source and drain contact holes 224S penetrating the interlayer insulating film 212 and the gate insulating film 226. , 224D).

층간 절연막(226)은 제1 도전패턴군이 형성된 게이트 절연막(112) 상에 SiO2 등과 같은 무기 절연 물질이 전면 증착되어 형성된다. The interlayer insulating layer 226 is formed by depositing an inorganic insulating material such as SiO 2 on the gate insulating layer 112 on which the first conductive pattern group is formed.

이어서, 포토리소그래피 공정 및 식각 공정으로 층간 절연막(212) 및 게이트 절연막(226)을 관통하여 액티브층(214)의 소스 및 드레인 영역(214S, 214D)을 각각 노출시키는 소스 및 드레인 콘택홀(224S, 224D)이 형성된다.Subsequently, the source and drain contact holes 224S exposing the source and drain regions 214S and 214D of the active layer 214 through the interlayer insulating film 212 and the gate insulating film 226 by photolithography and etching processes, respectively. 224D).

도 6d를 참조하면, 층간 절연막(212) 상에 데이터 라인(204), 소스 전극(208), 드레인 전극(210), 제1 및 제2 상부 연결 전극(256,266), 스토리지 상부 전극(246)을 포함하는 제2 도전패턴군이 형성된다.Referring to FIG. 6D, the data line 204, the source electrode 208, the drain electrode 210, the first and second upper connection electrodes 256 and 266, and the storage upper electrode 246 are disposed on the interlayer insulating layer 212. A second conductive pattern group including is formed.

데이터 라인(204), 드레인 전극(210), 소스 전극(208), 제1 및 제2 상부 연결 전극(256,266), 스토리지 상부 전극(246)을 포함하는 제2 도전 패턴군은 층간 절연막(212) 상에 소스/드레인 금속층을 형성한 후, 그 소스/드레인 금속층을 포토리소그래피 공정 및 식각 공정으로 패터닝함으로써 형성된다. The second conductive pattern group including the data line 204, the drain electrode 210, the source electrode 208, the first and second upper connection electrodes 256 and 266, and the storage upper electrode 246 may include the interlayer insulating layer 212. After the source / drain metal layer is formed on the pattern, the source / drain metal layer is formed by photolithography process and etching process.

소스 전극(204) 및 드레인 전극(210)은 소스 및 드레인 콘택홀(224S, 224D) 각각을 통해 액티브층(214)의 소스 영역(214S) 및 드레인 영역(214D) 각각과 접속된다. The source electrode 204 and the drain electrode 210 are connected to each of the source region 214S and the drain region 214D of the active layer 214 through the source and drain contact holes 224S and 224D, respectively.

도 6e를 참조하면, 제2 도전 패턴군이 형성된 층간 절연막(226) 상에 보호막(218)이 형성되고, 그 보호막(218)을 관통하는 화소 콘택홀(220)이 형성된다. Referring to FIG. 6E, a passivation layer 218 is formed on the interlayer insulating layer 226 on which the second conductive pattern group is formed, and a pixel contact hole 220 penetrating the passivation layer 218 is formed.

보호막(218)은 제2 도전 패턴군이 형성된 층간 절연막(212) 상에 무기 절연 물질 또는 포토 아크릴 등과 같은 유기 절연 물질이 전면 증착되어 형성된다.The passivation layer 218 is formed by depositing an entire surface of an organic insulating material such as an inorganic insulating material or photo acryl on the interlayer insulating film 212 having the second conductive pattern group formed thereon.

이어서, 포토리소그래피 공정 및 식각 공정으로 보호막(218) 및/또는 층간 절연막(212)을 관통하는 화소 콘택홀(220)이 형성된다. 화소 콘택홀(220)은 보호막(218)을 관통하여 박막 트랜지스터(TFT)의 드레인 전극(210)을 노출시킨다. Subsequently, the pixel contact hole 220 penetrating the passivation layer 218 and / or the interlayer insulating layer 212 is formed by a photolithography process and an etching process. The pixel contact hole 220 penetrates the passivation layer 218 to expose the drain electrode 210 of the thin film transistor TFT.

도 6f를 참조하면, 보호막(218) 상에 화소 전극부(250,260)을 포함하는 제3 도전패턴군이 형성된다.Referring to FIG. 6F, a third conductive pattern group including pixel electrode parts 250 and 260 is formed on the passivation layer 218.

화소 전극부(250,260)을 포함하는 제3 도전패턴군은 보호막(218) 상에 ITO 등의 투명 도전막을 증착한 후, 그 투명 도전막을 포토리소그래피 공정 및 건식 식각 공정으로 패터닝함으로써 형성된다. The third conductive pattern group including the pixel electrode parts 250 and 260 is formed by depositing a transparent conductive film such as ITO on the protective film 218 and then patterning the transparent conductive film by a photolithography process and a dry etching process.

상술한 바와 같이, 본 발명에 따른 박막 트랜지스터 기판의 제조 방법 및 이를 갖는 액정 표시 패널은 박막 트랜지스터의 드레인 전극이 연장되어 데이터 라인과 나란한 방향으로 형성된 연결 전극을 한 화소 영역 끝단까지 인접하도록 형성한다. 이에 따라, 연결 전극으로 인해 싱귤러 포인트가 형성되지 않아서 화소 영역 에 안정한 텍스처가 표시되어 액정 표시 패널의 표시 품질이 향상된다. As described above, in the method of manufacturing the thin film transistor substrate and the liquid crystal display panel having the same, the drain electrode of the thin film transistor is formed so that the connection electrode formed in a direction parallel to the data line is adjacent to the end of one pixel region. Accordingly, no singular point is formed due to the connection electrode, so that a stable texture is displayed in the pixel area, thereby improving display quality of the liquid crystal display panel.

이상에서 설명한 본 발명의 상세한 설명에서는 본 발명의 바람직한 실시 예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자 또는 해당 기술 분야에 통상의 지식을 갖는 자라면, 후술된 특허청구범위에 기재된 본 발명의 사상 및 기술 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해 할 수 있을 것이다. Although the detailed description of the present invention described above has been described with reference to a preferred embodiment of the present invention, those skilled in the art or those skilled in the art, those skilled in the art, described in the claims below It will be understood that various modifications and changes can be made in the present invention without departing from the spirit and scope of the invention.

따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구 범위에 의해 정하여져야만 할 것이다. Therefore, the technical scope of the present invention should not be limited to the contents described in the detailed description of the specification but should be defined by the claims.

Claims (10)

칼라 필터 기판과; 상기 칼라 필터 기판을 마주보며 형성된 박막 트랜지스터 기판과; 상기 칼라 필터 기판과 박막 트랜지스터 기판 사이에 형성된 액정을 포함하며,A color filter substrate; A thin film transistor substrate formed to face the color filter substrate; A liquid crystal formed between the color filter substrate and the thin film transistor substrate, 상기 박막 트랜지스터 기판은The thin film transistor substrate 소스 및 드레인 전극이 형성된 박막 트랜지스터와;A thin film transistor having source and drain electrodes formed thereon; 상기 박막 트랜지스터와 접속되며 제1 및 제2 화소 전극으로 형성된 화소 전극부와;A pixel electrode part connected to the thin film transistor and formed of first and second pixel electrodes; 상기 제1 및 제2 화소 전극을 사이에 두고 형성된 스토리지 전극과;A storage electrode formed with the first and second pixel electrodes interposed therebetween; 상기 드레인 전극이 연장되어 상기 스토리지 전극까지 형성된 제1 연결 전극과;A first connection electrode extending from the drain electrode to the storage electrode; 상기 스토리지 전극에서 연장되어 제2 화소 전극까지 연장되어 연결된 제2 연결 전극을 포함하는 특징으로 하는 액정 표시 패널.And a second connection electrode extending from the storage electrode and extending to the second pixel electrode. 제1항에 있어서,The method of claim 1, 상기 제1 연결 전극은 상기 제1 화소 전극과 유기 보호막을 사이에 두고 중첩되어 형성되고, 상기 제2 연결 전극은 상기 제2 화소 전극과 유기 보호막을 사이에 두고 중첩되어 형성되는 것을 특징으로 하는 액정 표시 패널.The first connection electrode overlaps the first pixel electrode and the organic passivation layer, and the second connection electrode is formed to overlap the second pixel electrode and the organic passivation layer. Display panel. 제2항에 있어서,The method of claim 2, 상기 제1 및 제2 연결 전극은 드레인 전극과 동일한 재질로 형성하는 것을 특징으로 하는 액정 표시 패널.The first and second connection electrodes are formed of the same material as the drain electrode. 칼라 필터 기판과; 상기 칼라 필터 기판을 마주보며 형성된 박막 트랜지스터 기판과; 상기 칼라 필터 기판과 박막 트랜지스터 기판 사이에 형성된 액정을 포함하며,A color filter substrate; A thin film transistor substrate formed to face the color filter substrate; A liquid crystal formed between the color filter substrate and the thin film transistor substrate, 상기 박막 트랜지스터 기판은The thin film transistor substrate 소스 및 드레인 전극이 형성된 박막 트랜지스터와;A thin film transistor having source and drain electrodes formed thereon; 상기 소스 및 드레인 전극과 접속된 액티브층의 소스 및 드레인 영역과;Source and drain regions of an active layer connected to the source and drain electrodes; 상기 박막 트랜지스터와 접속되며 제1 및 제2 화소 전극으로 형성된 화소 전극부와;A pixel electrode part connected to the thin film transistor and formed of first and second pixel electrodes; 상기 화소 전극부에 충전된 화소 전압의 변동을 방지하기 위한 다수개의 스토리지 커패시터와;A plurality of storage capacitors for preventing a change in pixel voltage charged in the pixel electrode unit; 상기 드레인 전극 및 상기 드레인 영역이 연장되어 형성된 제1 및 제2 연결 전극을 포함하는 것을 특징으로 하는 액정 표시 패널.And first and second connection electrodes formed by extending the drain electrode and the drain region. 제4항에 있어서,The method of claim 4, wherein 상기 제1 및 제2 연결 전극은 드레인 전극과 동일한 재질로 형성되고, 드레인 영역과 동일한 재질 또는 n+ 불순물을 도핑하여 도전성을 갖는 액티브층으로 형 성하는 것을 특징으로 하는 액정 표시 패널.The first and second connection electrodes are formed of the same material as the drain electrode, and doped with the same material or n + impurities as the drain region to form a conductive active layer. 기판 상에 게이트 전극, 게이트 라인 및 스토리지 하부 전극을 포함하는 제1 도전 패턴군을 형성하는 단계와;Forming a first conductive pattern group including a gate electrode, a gate line, and a storage lower electrode on the substrate; 상기 제1 도전 패턴군이 형성된 기판 상에 게이트 절연막을 적층하는 단계와;Stacking a gate insulating film on a substrate on which the first conductive pattern group is formed; 상기 게이트 절연막 상에 소스 및 드레인 전극을 형성하는 단계와;Forming a source and a drain electrode on the gate insulating film; 상기 제1 연결 전극이 연장되어 스토리지 상부 전극을 형성하는 단계와;Extending the first connection electrode to form a storage upper electrode; 상기 스토리지 상부 전극에서 연장되어 제2 연결 전극을 형성하는 단계와;Extending from the storage upper electrode to form a second connection electrode; 상기 소스 및 드레인 전극, 제1 및 제2 연결 전극, 스토리지 상부 전극이 형성된 기판 상에 컨텍홀을 가지는 유기 보호막을 적층하는 단계와;Stacking an organic passivation layer having a contact hole on a substrate on which the source and drain electrodes, the first and second connection electrodes, and the storage upper electrode are formed; 상기 유기 보호막 상에 형성되는 제1 및 제2 화소 전극을 형성하는 단계를 포함하는 것을 특징으로 하는 박막 트랜지스터 기판의 제조 방법.And forming first and second pixel electrodes formed on the organic passivation layer. 제6항에 있어서,The method of claim 6, 상기 제1 연결 전극은 상기 제1 화소 전극과 유기 보호막을 사이에 두고 중첩되어 형성하고, 상기 제2 연결 전극은 상기 제2 화소 전극과 유기 보호막을 사이에 두고 중첩되어 형성되는 것을 특징으로 하는 박막 트랜지스터 기판의 제조 방법.The first connection electrode overlaps the first pixel electrode and the organic passivation layer, and the second connection electrode is formed to overlap the second pixel electrode and the organic passivation layer. Method for manufacturing a transistor substrate. 제6항에 있어서,The method of claim 6, 상기 제1 및 제2 연결 전극은 드레인 전극과 동시에 형성되며, 동일한 재질로 형성되는 것을 특징으로 하는 박막 트랜지스터 기판의 제조 방법.The first and second connection electrodes are formed at the same time as the drain electrode, the method of manufacturing a thin film transistor substrate, characterized in that formed of the same material. 소스 및 드레인 영역의 액티브층과, 상기 드레인 영역이 연장되어 불순물을 도핑하여 스토리지 하부 전극을 형성하는 단계와;An active layer of source and drain regions, and the drain region extending to form a lower storage electrode by doping impurities; 상기 소스 및 드레인 영역에 접속되는 소스 및 드레인 전극과, 상기 드레인 전극이 연장되어 스토리지 상부 전극을 형성하는 단계와;Source and drain electrodes connected to the source and drain regions, and the drain electrode extending to form a storage upper electrode; 상기 드레인 영역이 스토리지 하부 전극까지 연결되어 형성하며, 상기 드레인 전극이 상기 스토리지 상부 전극까지 연결되어 제1 연결 전극을 형성하는 단계와;Forming a first connection electrode by connecting the drain region to the lower storage electrode and connecting the drain electrode to the upper storage electrode; 상기 스토리지 상부 전극이 연장되어 형성되며, 스토리지 하부 전극이 연장되어 제2 연결 전극이 형성하는 단계를 포함하는 것을 특징으로 하는 박막 트랜지스터 기판의 제조 방법.And extending the storage upper electrode, and extending the storage lower electrode to form a second connection electrode. 제9항에 있어서,The method of claim 9, 상기 제1 및 제2 연결 전극은 드레인 전극과 동일한 재질로 형성되고, 드레인 영역과 동일한 재질 또는 n+ 불순물을 도핑하여 도전성을 갖는 액티브층으로 형성하는 것을 특징으로 하는 박막 트랜지스터 기판의 제조 방법.And the first and second connection electrodes are formed of the same material as the drain electrode, and doped with the same material or n + impurities as the drain region to form an active layer having conductivity.
KR1020060100764A 2006-10-17 2006-10-17 Method of manufacturig thin film transistor substrate and liquid display panel having the same KR20080034603A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060100764A KR20080034603A (en) 2006-10-17 2006-10-17 Method of manufacturig thin film transistor substrate and liquid display panel having the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060100764A KR20080034603A (en) 2006-10-17 2006-10-17 Method of manufacturig thin film transistor substrate and liquid display panel having the same

Publications (1)

Publication Number Publication Date
KR20080034603A true KR20080034603A (en) 2008-04-22

Family

ID=39573934

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060100764A KR20080034603A (en) 2006-10-17 2006-10-17 Method of manufacturig thin film transistor substrate and liquid display panel having the same

Country Status (1)

Country Link
KR (1) KR20080034603A (en)

Similar Documents

Publication Publication Date Title
US9443886B2 (en) Thin film transistor substrate and method of fabricating the same
KR101414043B1 (en) Thin film transistor substrate
JP4881368B2 (en) Manufacturing method of liquid crystal display device
US7632722B2 (en) Liquid crystal display device and method of fabricating the same
US8846458B2 (en) Array substrate for in-plane switching mode liquid crystal display device and fabricating method thereof
US8035108B2 (en) Thin film transistor substrate, liquid crystal display panel including the same, and method of manufacturing liquid crystal display panel
US20080018821A1 (en) Liquid crystal display device and method of fabricating the same
US8300166B2 (en) Display panel and method of manufacturing the same
US7595859B2 (en) Liquid crystal display device and method of fabricating the same
US8368855B2 (en) Method of manufacturing a liquid crystal display device comprising an organic film and a reflection electrode having an embossed pattern
KR101362960B1 (en) Liquid crystal display device and fabricating method thereof
KR20070111029A (en) Thin film transistor substrate and method of manufacturing the same
KR20160025671A (en) Display Substrate and Method for Preparing the Same
KR20070109162A (en) Thin film transistor substrate and method of manufacturig the same
US20090014723A1 (en) Thin film transistor array of horizontal electronic field applying type and method for fabricating the same
KR101429921B1 (en) Liquid crystal display device
KR20080034603A (en) Method of manufacturig thin film transistor substrate and liquid display panel having the same
KR101044542B1 (en) Liquid crystal display device
KR101340992B1 (en) Liquid crystal display device and the method for manufacturing the same
KR20090060082A (en) Liquid crystal display device and method for fabricating the same
KR20080040478A (en) Liquid crystal display panel and manufacturing method thereof
KR102000053B1 (en) Thin film transistor substrate and method for fabricating the same
KR102113603B1 (en) Thin film transistor array substrate and method of fabricating the same
KR20090070174A (en) Liquid crystal display panel and method for fabricating the same
KR101045462B1 (en) Method for fabricating thin film transistor

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination