KR20070115539A - 액정표시장치 및 그의 구동 방법 - Google Patents

액정표시장치 및 그의 구동 방법 Download PDF

Info

Publication number
KR20070115539A
KR20070115539A KR1020060050123A KR20060050123A KR20070115539A KR 20070115539 A KR20070115539 A KR 20070115539A KR 1020060050123 A KR1020060050123 A KR 1020060050123A KR 20060050123 A KR20060050123 A KR 20060050123A KR 20070115539 A KR20070115539 A KR 20070115539A
Authority
KR
South Korea
Prior art keywords
data
display area
liquid crystal
gate
supplying
Prior art date
Application number
KR1020060050123A
Other languages
English (en)
Other versions
KR101177581B1 (ko
Inventor
홍희정
이시훈
Original Assignee
엘지.필립스 엘시디 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지.필립스 엘시디 주식회사 filed Critical 엘지.필립스 엘시디 주식회사
Priority to KR1020060050123A priority Critical patent/KR101177581B1/ko
Publication of KR20070115539A publication Critical patent/KR20070115539A/ko
Application granted granted Critical
Publication of KR101177581B1 publication Critical patent/KR101177581B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • G02F1/1336Illuminating devices
    • G02F1/133602Direct backlight
    • G02F1/133604Direct backlight with lamps
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3406Control of illumination source
    • G09G3/342Control of illumination source using several illumination sources separately controlled corresponding to different display panel areas, e.g. along one dimension such as lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0673Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Computer Hardware Design (AREA)
  • Nonlinear Science (AREA)
  • Optics & Photonics (AREA)
  • Mathematical Physics (AREA)
  • Power Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명은 액정표시패널을 2개의 표시영역으로 분리시켜 선택적으로 디스플레이할 수 있는 액정표시장치를 제공하는 것으로, 제 1 및 제 2 표시영역을 갖는 액정표시패널; RGBW 데이터를 공급하여 상기 제 1 표시영역의 구동 타이밍을 제어하거나 RGB 데이터를 공급하여 상기 제 2 표시영역의 구동 타이밍을 제어하기 위한 타이밍 컨트롤러; 상기 타이밍 컨트롤러로부터 입력된 RGBW 데이터를 아날로그 데이터전압으로 변환시켜 상기 제 1 데이터라인들에 공급하기 위한 제 1 데이터 구동부; 상기 타이밍 컨트롤러로부터 입력된 RGB 데이터를 아날로그 데이터전압으로 변환시켜 상기 제 2 데이터라인들에 공급하기 위한 제 2 데이터 구동부; 상기 타이밍 컨트롤러의 제어에 응답하여, 상기 제 1 게이트라인들에 스캔펄스를 순차적으로 공급하기 위한 제 1 게이트 구동부; 및 상기 타이밍 컨트롤러의 제어에 응답하여, 상기 제 2 게이트라인들에 스캔펄스를 순차적으로 공급하기 위한 제 2 게이트 구동부를 포함한다.
액정표시장치, 표시영역, 분리, 고해상도, 저해상도

Description

액정표시장치 및 그의 구동 방법{LCD and drive method thereof}
도 1은 일반적인 액정표시장치에 형성되는 픽셀의 등가 회로도.
도 2는 종래의 액정표시장치의 구성도.
도 3은 본 발명의 실시예에 따른 액정표시장치의 구성도.
도 4a 내지 도 4d는 도 3에서의 액정표시패널 상에 형성된 제 1 및 제 2 표시영역의 배치 구조를 나타낸 예시도.
< 도면의 주요 부분에 대한 부호의 설명 >
100, 200: 액정표시장치 110, 210: 액정표시패널
120: 데이터 구동부 130: 게이트 구동부
140: 감마기준전압 발생부 150: 백라이트 어셈블리
160: 인버터 170: 공통전압 발생부
180: 게이트구동전압 발생부 190, 220: 타이밍 컨트롤러
230: 제 1 데이터 구동부 240: 제 2 데이터 구동부
250: 제 1 게이트 구동부 260: 제 2 게이트 구동부
270: 사용자 입력부
본 발명은 액정표시장치에 관한 것으로, 특히 액정표시패널을 2개의 표시영역으로 분리시켜 선택적으로 디스플레이할 수 있는 액정표시장치 및 그의 구동 방법에 관한 것이다.
액정표시장치는 비디오신호에 따라 액정셀들의 광투과율을 조절하여 화상을 표시하며, 그리고 액정셀마다 스위칭소자가 형성된 액티브 매트릭스(Active Matrix) 타입의 액정표시장치는 스위칭소자의 능동적인 제어가 가능하기 때문에 동영상 구현에 유리하다. 이러한 액티브 매트릭스 타입의 액정표시장치에 사용되는 스위칭소자로는 도 1과 같이 주로 박막트랜지스터(Thin Film Transistor; 이하 "TFT"라 한다)가 이용되고 있다.
도 1을 참조하면, 액티브 매트릭스 타입의 액정표시장치는, 디지털 입력 데이터를 감마기준전압을 기준으로 아날로그 데이터 전압으로 변환하여 데이터라인(DL)에 공급함과 동시에 스캔펄스를 게이트라인(GL)에 공급하여 액정셀(Clc)을 충전시킨다.
TFT의 게이트전극은 게이트라인(GL)에 접속되고, 소스전극은 데이터라인(DL)에 접속되며, 그리고 TFT의 드레인전극은 액정셀(Clc)의 화소전극과 스토리지 캐패시터(Cst)의 일측 전극에 접속된다.
액정셀(Clc)의 공통전극에는 공통전압(Vcom)이 공급된다.
스토리지 캐패시터(Cst)는 TFT가 턴-온될 때 데이터라인(DL)으로부터 인가되는 데이터전압을 충전하여 액정셀(Clc)의 전압을 일정하게 유지하는 역할을 한다.
스캔펄스가 게이트라인(GL)에 인가되면 TFT는 턴-온(Turn-on)되어 소스전극과 드레인전극 사이의 채널을 형성하여 데이터라인(DL) 상의 전압을 액정셀(Clc)의 화소전극에 공급한다. 이 때 액정셀(Clc)의 액정분자들은 화소전극과 공통전극 사이의 전계에 의하여 배열이 바뀌면서 입사광을 변조하게 된다.
이와 같은 구조를 갖는 픽셀들을 구비하는 종래의 액정표시장치의 구성에 대하여 살펴보면 도 2에 도시된 바와 같다.
도 2는 종래의 액정표시장치의 구성도이다.
도 2를 참조하면, 종래의 액정표시장치(100)는, 데이터라인(DL1 내지 DLm)과 게이트라인(GL1 내지 GLn)이 교차되며 그 교차부에 액정셀(Clc)을 구동하기 위한 박막트랜지스터(TFT : Thin Film Transistor)가 형성된 액정표시패널(110)과, 액정표시패널(110)의 데이터라인들(DL1 내지 DLm)에 데이터를 공급하기 위한 데이터 구동부(120)와, 액정표시패널(110)의 게이트라인(GL1 내지 GLn)에 스캔펄스를 공급하기 위한 게이트 구동부(130)와, 감마기준전압을 발생하여 데이터 구동부(120)에 공급하기 위한 감마기준전압 발생부(140)와, 액정표시패널(110)에 광을 조사하기 위한 백라이트 어셈블리(150)와, 백라이트 어셈블리(160)에 교류 전압 및 전류를 인가하기 위한 인버터(160)와, 공통전압(Vcom)을 발생하여 액정표시패널(110)의 액정셀(Clc)의 공통전극에 공급하기 위한 공통전압 발생부(170)와, 게이트 하이전 압(VGH)과 게이트 로우전압(VGL)을 발생하여 게이트 구동부(130)에 공급하기 위한 게이트구동전압 발생부(180)와, 데이터 구동부(120) 및 게이트 구동부(130)를 제어하기 위한 타이밍 컨트롤러(190)를 구비한다.
액정표시패널(110)은 두 장의 유리기판 사이에 액정이 주입된다. 액정표시패널(110)의 하부 유리기판 상에는 데이터라인들(DL1 내지 DLm)과 게이트라인들(GL1 내지 GLn)이 직교된다. 데이터라인들(DL1 내지 DLm)과 게이트라인들(GL1 내지 GLn)의 교차부에는 TFT가 형성된다. TFT는 스캔펄스에 응답하여 데이터라인들(DL1 내지 DLm) 상의 데이터를 액정셀(Clc)에 공급하게 된다. TFT의 게이트전극은 게이트라인(GL1 내지 GLn)에 접속되며, TFT의 소스전극은 데이터라인(DL1 내지 DLm)에 접속된다. 그리고 TFT의 드레인전극은 액정셀(Clc)의 화소전극과 스토리지 캐패시터(Cst)에 접속된다.
TFT는 게이트라인(GL1 내지 GLn)을 경유하여 게이트단자에 공급되는 스캔펄스에 응답하여 턴-온된다. TFT의 턴-온시 데이터라인(DL1 내지 DLm) 상의 비디오 데이터는 액정셀(Clc)의 화소전극에 공급된다.
데이터 구동부(120)는 타이밍 컨트롤러(190)로부터 공급되는 데이터구동 제어신호(DDC)에 응답하여 데이터를 데이터라인들(DL1 내지 DLm)에 공급하며, 그리고 타이밍 컨트롤러(190)로부터 공급되는 디지털 비디오 데이터(RGB)를 샘플링하여 래치한 다음 감마기준전압 발생부(140)로부터 공급되는 감마기준전압을 기준으로 액정표시패널(110)의 액정셀(Clc)에서 계조를 표현할 수 있는 아날로그 데이터 전압으로 변환시켜 데이터라인들(DL1 내지 DLm)들에 공급한다.
게이트 구동부(130)는 타이밍 컨트롤러(190)로부터 공급되는 게이트구동 제어신호(GDC)와 게이트쉬프트클럭(GSC)에 응답하여 스캔펄스 즉, 게이트펄스를 순차적으로 발생하여 게이트라인(GL1 내지 GLn)들에 공급한다. 이때, 게이트 구동부(130)는 게이트구동전압 발생부(180)로부터 공급되는 게이트 하이전압(VGH)과 게이트 로우전압(VGL)에 따라 각각 스캔펄스의 하이레벨전압과 로우레벨전압을 결정한다.
감마기준전압 발생부(140)는 고전위 전원전압(VDD)을 공급받아 정극성 감마기준전압과 부극성 감마기준전압을 발생하여 데이터 구동부(120)로 출력한다.
백라이트 어셈블리(150)는 액정표시패널(110)의 후면에 배치되며, 인버터(160)로부터 공급되는 교류 전압과 전류에 의해 발광되어 광을 액정표시패널(110)의 각 픽셀로 조사한다.
인버터(160)는 내부에 발생되는 구형파신호를 삼각파신호로 변화시킨 후 삼각파신호와 상기 시스템으로부터 공급되는 직류 전원전압(VCC)을 비교하여 비교결과에 비례하는 버스트디밍(Burst Dimming)신호를 발생한다. 이렇게 내부의 구형파신호에 따라 결정되는 버스트디밍신호가 발생되면, 인버터(160) 내에서 교류 전압과 전류의 발생을 제어하는 구동 IC(미도시)는 버스트디밍신호에 따라 백라이트 어셈블리(150)에 공급되는 교류 전압과 전류의 발생을 제어한다.
공통전압 발생부(170)는 고전위 전원전압(VDD)을 공급받아 공통전압(Vcom)을 발생하여 액정표시패널(110)의 각 픽셀에 구비된 액정셀(Clc)들의 공통전극에 공급한다.
게이트구동전압 발생부(180)는 고전위 전원전압(VDD)을 인가받아 게이트 하이전압(VGH)과 게이트 로우전압(VGL)을 발생시켜 게이트 구동부(130)에 공급한다. 여기서, 게이트구동전압 발생부(180)는 액정표시패널(110)의 각 픽셀에 구비된 TFT의 문턱전압 이상이 되는 게이트 하이전압(VGH)을 발생하고 TFT의 문턱전압 미만이 되는 게이트 로우전압(VGL)을 발생한다. 이렇게 발생된 게이트 하이전압(VGH)과 게이트 로우전압(VGL)은 각각 게이트 구동부(130)에 의해 발생되는 스캔펄스의 하이레베전압과 로우레벨전압을 결정하는데 이용된다.
타이밍 컨트롤러(190)는 텔레비젼 수상기나 컴퓨터용 모니터 등의 시스템에 구비된 영상처리용 스케일러(미도시)로부터 공급되는 디지털 비디오 데이터(RGB)를 데이터 구동부(120)에 공급하고, 또한 클럭신호(CLK)에 따라 수평/수직 동기신호(H,V)를 이용하여 데이터 구동 제어신호(DDC)와 게이트 구동 제어신호(GDC)를 발생하여 각각 데이터 구동부(120)와 게이트 구동부(130)에 공급한다. 여기서, 데이터 구동 제어신호(DDC)는 소스쉬프트클럭(SSC), 소스스타트펄스(SSP), 극성제어신호(POL) 및 소스출력인에이블신호(SOE) 등을 포함하고, 게이트구동 제어신호(GDC)는 게이트스타트펄스(GSP) 및 게이트출력인에이블(GOE) 등을 포함한다.
이와 같은 구성 및 기능을 갖는 종래의 액정표시장치의 경우, 액정표시패널(110)이 하나의 표시영역만을 갖기 때문에, 하나의 저해상도 화면에 텔레비젼용 영상이나 컴퓨터용 영상을 디스플레이하며, 이로 인해 고해상도 화면에 컴퓨터용 문자 등을 표시할 때에 비하여 저해상도 화면에 표시되는 문자의 수가 적었다.
본 발명은 상기와 같은 문제점을 해결하기 위하여 안출된 것으로서, 본 발명의 목적은 액정표시패널을 2개의 표시영역으로 분리시켜 선택적으로 디스플레이할 수 있는 액정표시장치 및 그의 구동 방법을 제공하는 데 있다.
본 발명의 목적은 액정표시패널을 2개의 표시영역으로 분리시켜 선택적으로 디스플레이함으로써, 컴퓨터용 영상 및/또는 문자 등을 고해상도 화면에 디스플레이할 수 있는 액정표시장치 및 그의 구동 방법을 제공하는 데 있다.
본 발명의 목적은 2개의 표시영역을 갖는 액정표시패널에서 고해상도 표시영역에 컴퓨터용 영상 및/또는 문자 등을 디스플레이함으로써, 하나의 화면에 표시되는 영상 및/또는 문자 정보를 증가시킬 수 있는 액정표시장치 및 그의 구동 방법을 제공하는 데 있다.
이와 같은 목적을 달성하기 위한 본 발명은, 제 1 및 제 2 표시영역을 갖으며, 상기 제 1 표시영역에 다수의 제 1 데이터라인들과 다수의 제 1 게이트라인들이 교차되고 그 교차영역들에 제 1 픽셀들이 각각 형성되고, 상기 제 2 표시영역에 다수의 제 2 데이터라인들과 다수의 제 2 게이트라인들이 교차되고 그 교차영역들에 제 2 픽셀들이 각각 형성된 액정표시패널; RGBW 데이터를 공급하여 상기 제 1 표시영역의 구동 타이밍을 제어하거나 RGB 데이터를 공급하여 상기 제 2 표시영역의 구동 타이밍을 제어하기 위한 타이밍 컨트롤러; 상기 타이밍 컨트롤러로부터 입 력된 RGBW 데이터를 아날로그 데이터전압으로 변환시켜 상기 제 1 데이터라인들에 공급하기 위한 제 1 데이터 구동부; 상기 타이밍 컨트롤러로부터 입력된 RGB 데이터를 아날로그 데이터전압으로 변환시켜 상기 제 2 데이터라인들에 공급하기 위한 제 2 데이터 구동부; 상기 타이밍 컨트롤러의 제어에 응답하여, 상기 제 1 게이트라인들에 스캔펄스를 순차적으로 공급하기 위한 제 1 게이트 구동부; 및 상기 타이밍 컨트롤러의 제어에 응답하여, 상기 제 2 게이트라인들에 스캔펄스를 순차적으로 공급하기 위한 제 2 게이트 구동부를 포함한다.
상기 제 1 표시영역에는 저해상도 화면이 디스플레이되고, 상기 제 2 표시영역에는 고해상도 화면이 디스플레이되는 것을 특징으로 한다.
상기 제 1 표시영역에 형성된 픽셀들은 R서브픽셀, G서브픽셀, B서브픽셀 및 W서브픽셀로 이루어지는 것을 특징으로 한다. 여기서, 상기 R서브픽셀, G서브픽셀, B서브픽셀 및 W서브픽셀은 쿼드 타입으로 배치되어 하나의 픽셀을 형성하는 것을 특징으로 한다.
상기 제 2 표시영역에 형성된 픽셀들은 R서브픽셀, G서브픽셀 및 B서브픽셀로 이루어지는 것을 특징으로 한다. 여기서, 상기 R서브픽셀, G서브픽셀 및 B서브픽셀은 스트라이프 타입으로 배치되어 하나의 픽셀을 형성하는 것을 특징으로 한다.
상기 제 1 및 제 2 표시영역은 좌우로 분리되는 것을 특징으로 한다.
상기 제 1 및 제 2 표시영역은 상하로 분리되는 것을 특징으로 한다.
상기 제 1 표시영역은 상기 제 2 표시영역의 좌우측에 대칭되게 형성되는 것 을 특징으로 한다.
상기 타이밍 컨트롤러는 사용자 명령에 따라 상기 제 1 표시영역이나 상기 제 2 표시영역을 택일적으로 구동시키도록 상기 제 1 및 제 2 데이터 구동부를 제어함과 아울러 상기 제 1 및 제 2 게이트 구동부를 제어하는 것을 특징으로 한다.
본 발명은 제 1 및 제 2 표시영역을 갖는 액정표시패널을 구비한 액정표시장치의 구동 방법에 있어서, 저해상모드로 설정됨에 따라, 디지털 RGBW 데이터를 공급하는 단계; 상기 디지털 RGBW 데이터를 아날로그 데이터전압으로 변환시켜 상기 제 1 표시영역에 공급하는 단계; 고해상모드로 설정됨에 따라, 디지털 RGB 데이터를 공급하는 단계; 및 상기 디지털 RGB 데이터를 아날로그 데이터전압으로 변환시켜 상기 제 2 표시영역에 공급하는 단계를 포함한다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 상세하게 설명한다.
도 3은 본 발명의 실시예에 따른 액정표시장치의 구성도이다. 단, 도 3에 도시된 본 발명의 액정표시장치(200)는, 도 2에 도시된 액정표시장치(100)와 동일하게, 감마기준전압 발생부(140), 백라이트 어셈블리(150), 인버터(160), 공통전압 발생부(170) 및 게이트구동전압 발생부(180)를 구비하지만, 이 구성 요소들은 설명의 편의를 위해 도 3에 도시하지 않는다.
도 3을 참조하면, 본 발명의 액정표시장치(200)는, 저해상도 화면이 디스플레이되는 제 1 표시영역과 고해상도 화면이 디스플레이되는 제 2 표시영역을 갖으 며, 제 1 표시영역에 다수의 데이터라인들(DL1-1 내지 DL1-i)과 다수의 게이트라인들(GL1-1 내지 GL1-n)이 교차되고 그 교차영역들에 픽셀들이 각각 형성되고, 제 2 표시영역에 다수의 데이터라인들(DL2-1 내지 DL2-m)과 다수의 게이트라인들(GL2-1 내지 GL2-k)이 교차되고 그 교차영역들에 픽셀들이 각각 형성된 액정표시패널(210)과, RGBW 데이터를 공급하여 상기 제 1 표시영역의 구동 타이밍을 제어하거나 RGB 데이터를 공급하여 상기 제 2 표시영역의 구동 타이밍을 제어하기 위한 타이밍 컨트롤러(220)와, 타이밍 컨트롤러(220)로부터 입력된 RGBW 데이터를 아날로그 데이터전압으로 변환시켜 다수의 데이터라인들(DL1-1 내지 DL1-i)에 공급하기 위한 제 1 데이터 구동부(230)와, 타이밍 컨트롤러(220)로부터 입력된 RGB 데이터를 아날로그 데이터전압으로 변환시켜 다수의 데이터라인들(DL2-1 내지 DL2-m)에 공급하기 위한 제 2 데이터 구동부(240)와, 타이밍 컨트롤러(220)의 제어에 따라 다수의 게이트라인들(GL1-1 내지 GL1-n)에 스캔펄스를 순차적으로 공급하기 위한 제 1 게이트 구동부(250)와, 타이밍 컨트롤러(220)의 제어에 따라 다수의 게이트라인들(GL2-1 내지 GL2-k)에 스캔펄스를 순차적으로 공급하기 위한 제 2 게이트 구동부(260)를 구비한다.
그리고, 본 발명의 액정표시장치(200)는 제 1 표시영역이나 제 2 표시영역의 구동을 지시하는 사용자 명령을 입력하기 위한 사용자 입력부(270)를 더 구비한다.
액정표시패널(110)의 표시영역은 저해상도 화면이 디스플레이되는 제 1 표시영역과 고해상도 화면이 디스플레이되는 제 2 표시영역으로 분리된다.
제 1 표시영역에 다수의 데이터라인들(DL1-1 내지 DL1-i)과 다수의 게이트라 인들(GL1-1 내지 GL1-n)이 교차되고 그 교차영역들에 픽셀들이 각각 형성되고, 이 픽셀의 서브픽셀들에는 액정셀(Clc)을 구동하기 위한 박막트랜지스터(TFT : Thin Film Transistor)가 형성된다. 여기서, 제 1 표시영역에 형성된 픽셀들은 R서브픽셀, G서브픽셀, B서브픽셀 및 W서브픽셀로 이루어지며, 특히 R서브픽셀, G서브픽셀, B서브픽셀 및 W서브픽셀은 쿼드 타입으로 배치되어 하나의 픽셀을 형성한다. 이러한 제 1 표시영역에는 텔레비젼용 영상을 디스플레이한다.
제 2 표시영역에 다수의 데이터라인들(DL2-1 내지 DL2-m)과 다수의 게이트라인들(GL2-1 내지 GL2-k)이 교차되고 그 교차영역들에 픽셀들이 각각 형성되며, 이 픽셀의 서브픽셀들에는 액정셀(Clc)을 구동하기 위한 박막트랜지스터가 형성된다. 여기서, 제 2 표시영역에 형성된 픽셀들은 R서브픽셀, G서브픽셀 및 B서브픽셀로 이루어지는 것을 특징으로 하며, 특히 R서브픽셀, G서브픽셀 및 B서브픽셀은 스트라이프 타입으로 배치되어 하나의 픽셀을 형성한다. 이러한 제 2 표시영역에는 컴퓨터용 영상 및/또는 문자를 디스플레이한다.
제 1 및 제 2 표시영역은 도 4a에 도시된 바와 같이 좌우로 분리되며, 여기서 제 1 및 제 2 표시영역을 16:9로 분리할 수 있으나, 이에 한정되는 것은 아니다.
제 1 및 제 2 표시영역은 도 4b에 보여지는 것처럼 상하로 분리될 수 있다.
제 1 표시영역은 도 4c에서 처럼 제 2 표시영역의 모서리 부분에 배치될 수 있다.
제 1 표시영역은 도 4d에서 처럼 제 2 표시영역의 좌우측에 대칭되게 형성될 수 있다.
타이밍 컨트롤러(220)는 텔레비젼 수상기나 컴퓨터용 모니터 등의 시스템에 구비된 영상처리용 스케일러(미도시)로부터 공급되는 디지털 비디오 데이터를 제 1 데이터 구동부(230)나 제 2 데이터 구동부(240)에 공급하고, 또한 클럭신호(CLK)에 따라 수평/수직 동기신호(H,V)를 이용하여 데이터 구동 제어신호(DDC)와 게이트 구동 제어신호(GDC)를 발생하여 각각 제 1 데이터 구동부(230)와 제 1 게이트 구동부(250)로 공급하거나 또는 제 2 데이터 구동부(240)와 제 2 게이트 구동부(260)로 공급한다. 여기서, 데이터 구동 제어신호(DDC)는 소스쉬프트클럭(SSC), 소스스타트펄스(SSP), 극성제어신호(POL) 및 소스출력인에이블신호(SOE) 등을 포함하고, 게이트구동 제어신호(GDC)는 게이트스타트펄스(GSP) 및 게이트출력인에이블(GOE) 등을 포함한다.
사용자 입력부(270)를 통해 제 1 표시영역에 텔레비젼용 영상을 출력시키라는 제어명령이 입력되면, 타이밍 컨트롤러(220)는 디지털 RGBW 데이터를 제 1 데이터 구동부(230)에 공급하고, 또한 클럭신호(CLK)에 따라 수평/수직 동기신호(H,V)를 이용하여 게이트구동 제어신호(GDC)를 발생하여 제 1 게이트 구동부(250)로 공급한다.
사용자 입력부(270)를 통해 제 2 표시영역에 컴퓨터용 영상을 출력시키라는 제어명령이 입력되면, 타이밍 컨트롤러(220)는 디지털 RGB 데이터를 제 2 데이터 구동부(240)에 공급하고, 또한 클럭신호(CLK)에 따라 수평/수직 동기신호(H,V)를 이용하여 게이트구동 제어신호(GDC)를 발생하여 제 2 게이트 구동부(260)로 공급한 다.
제 1 데이터 구동부(230)는 타이밍 컨트롤러(220)로부터 공급되는 데이터구동 제어신호(DDC)에 응답하여 데이터를 데이터라인들(DL1-1 내지 DL1-i)에 공급하는데, 여기서 타이밍 컨트롤러(220)로부터 공급되는 디지털 RGBW 데이터를 샘플링하여 래치한 다음 감마기준전압 발생부(140)로부터 공급되는 감마기준전압을 기준으로 제 1 표시영역의 액정셀(Clc)에서 계조를 표현할 수 있는 아날로그 데이터 전압으로 변환시켜 데이터라인들(DL1-1 내지 DL1-i)에 공급한다.
제 2 데이터 구동부(240)는 타이밍 컨트롤러(220)로부터 공급되는 데이터구동 제어신호(DDC)에 응답하여 데이터를 데이터라인들(DL2-1 내지 DL2-m)에 공급하는데, 여기서 타이밍 컨트롤러(220)로부터 공급되는 디지털 RGB 데이터를 샘플링하여 래치한 다음 감마기준전압 발생부(140)로부터 공급되는 감마기준전압을 기준으로 제 2 표시영역의 액정셀(Clc)에서 계조를 표현할 수 있는 아날로그 데이터 전압으로 변환시켜 데이터라인들(DL2-1 내지 DL2-m)에 공급한다.
제 1 게이트 구동부(250)는 타이밍 컨트롤러(220)로부터 공급되는 게이트구동 제어신호(GDC)와 게이트쉬프트클럭(GSC)에 응답하여 스캔펄스를 순차적으로 발생하여 제 1 표시영역의 게이트라인들(GL1-1 내지 GL1-n)에 공급한다.
제 2 게이트 구동부(260)는 타이밍 컨트롤러(220)로부터 공급되는 게이트구동 제어신호(GDC)와 게이트쉬프트클럭(GSC)에 응답하여 스캔펄스를 순차적으로 발생하여 제 2 표시영역의 게이트라인들(GL2-1 내지 GL2-k)에 공급한다.
이상에서 설명한 바와 같이 본 발명은, 액정표시패널을 2개의 표시영역으로 분리시켜 선택적으로 디스플레이함으로써, 컴퓨터용 영상 및/또는 문자 등을 고해상도 화면에 디스플레이하고, 이로 인해 하나의 화면에 표시되는 영상 및/또는 문자 정보를 증가시킬 수 있다.
본 발명의 기술사상은 상기 바람직한 실시예에 따라 구체적으로 기술되었으나, 상기한 실시예는 그 설명을 위한 것이며, 그 제한을 위한 것이 아님을 주의하여야 한다. 또한, 본 발명의 기술분야의 통상의 전문가라면 본 발명의 기술사상의 범위에서 다양한 실시예가 가능함을 이해할 수 있을 것이다.

Claims (11)

  1. 제 1 및 제 2 표시영역을 갖으며, 상기 제 1 표시영역에 다수의 제 1 데이터라인들과 다수의 제 1 게이트라인들이 교차되고 그 교차영역들에 제 1 픽셀들이 각각 형성되고, 상기 제 2 표시영역에 다수의 제 2 데이터라인들과 다수의 제 2 게이트라인들이 교차되고 그 교차영역들에 제 2 픽셀들이 각각 형성된 액정표시패널;
    RGBW 데이터를 공급하여 상기 제 1 표시영역의 구동 타이밍을 제어하거나 RGB 데이터를 공급하여 상기 제 2 표시영역의 구동 타이밍을 제어하기 위한 타이밍 컨트롤러;
    상기 타이밍 컨트롤러로부터 입력된 RGBW 데이터를 아날로그 데이터전압으로 변환시켜 상기 제 1 데이터라인들에 공급하기 위한 제 1 데이터 구동부;
    상기 타이밍 컨트롤러로부터 입력된 RGB 데이터를 아날로그 데이터전압으로 변환시켜 상기 제 2 데이터라인들에 공급하기 위한 제 2 데이터 구동부;
    상기 타이밍 컨트롤러의 제어에 응답하여, 상기 제 1 게이트라인들에 스캔펄스를 순차적으로 공급하기 위한 제 1 게이트 구동부; 및
    상기 타이밍 컨트롤러의 제어에 응답하여, 상기 제 2 게이트라인들에 스캔펄스를 순차적으로 공급하기 위한 제 2 게이트 구동부
    를 포함하는 액정표시장치.
  2. 제 1 항에 있어서,
    상기 제 1 표시영역에는 저해상도 화면이 디스플레이되고, 상기 제 2 표시영역에는 고해상도 화면이 디스플레이되는 것을 특징으로 하는 액정표시장치.
  3. 제 1 항에 있어서,
    상기 제 1 표시영역에 형성된 상기 제 1 픽셀들은 R서브픽셀, G서브픽셀, B서브픽셀 및 W서브픽셀로 이루어지는 것을 특징으로 하는 액정표시장치.
  4. 제 3 항에 있어서,
    상기 R서브픽셀, G서브픽셀, B서브픽셀 및 W서브픽셀은 쿼드 타입으로 배치되어 하나의 상기 제 1 픽셀을 형성하는 것을 특징으로 하는 액정표시장치.
  5. 제 1 항에 있어서,
    상기 제 2 표시영역에 형성된 상기 제 2 픽셀들은 R서브픽셀, G서브픽셀 및 B서브픽셀로 이루어지는 것을 특징으로 하는 액정표시장치.
  6. 제 5 항에 있어서,
    상기 R서브픽셀, G서브픽셀 및 B서브픽셀은 스트라이프 타입으로 배치되어 하나의 상기 제 2 픽셀을 형성하는 것을 특징으로 하는 액정표시장치.
  7. 제 1 항에 있어서,
    상기 제 1 및 제 2 표시영역은 좌우로 분리되는 것을 특징으로 하는 액정표시장치.
  8. 제 1 항에 있어서,
    상기 제 1 및 제 2 표시영역은 상하로 분리되는 것을 특징으로 하는 액정표시장치.
  9. 제 1 항에 있어서,
    상기 제 1 표시영역은 상기 제 2 표시영역의 좌우측에 대칭되게 형성되는 것을 특징으로 하는 액정표시장치.
  10. 제 1 항 내지 제 9 항 중 어느 한 항에 있어서,
    상기 타이밍 컨트롤러는 사용자 명령에 따라 상기 제 1 표시영역이나 상기 제 2 표시영역을 택일적으로 구동시키도록 상기 제 1 및 제 2 데이터 구동부를 제어함과 아울러 상기 제 1 및 제 2 게이트 구동부를 제어하는 것을 특징으로 하는 액정표시장치.
  11. 제 1 및 제 2 표시영역을 갖는 액정표시패널을 구비한 액정표시장치의 구동 방법에 있어서,
    저해상모드로 설정됨에 따라, 디지털 RGBW 데이터를 공급하는 단계;
    상기 디지털 RGBW 데이터를 아날로그 데이터전압으로 변환시켜 상기 제 1 표시영역에 공급하는 단계;
    고해상모드로 설정됨에 따라, 디지털 RGB 데이터를 공급하는 단계; 및
    상기 디지털 RGB 데이터를 아날로그 데이터전압으로 변환시켜 상기 제 2 표시영역에 공급하는 단계
    를 포함하는 액정표시장치의 구동 방법.
KR1020060050123A 2006-06-03 2006-06-03 액정표시장치 및 그의 구동 방법 KR101177581B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060050123A KR101177581B1 (ko) 2006-06-03 2006-06-03 액정표시장치 및 그의 구동 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060050123A KR101177581B1 (ko) 2006-06-03 2006-06-03 액정표시장치 및 그의 구동 방법

Publications (2)

Publication Number Publication Date
KR20070115539A true KR20070115539A (ko) 2007-12-06
KR101177581B1 KR101177581B1 (ko) 2012-08-27

Family

ID=39141990

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060050123A KR101177581B1 (ko) 2006-06-03 2006-06-03 액정표시장치 및 그의 구동 방법

Country Status (1)

Country Link
KR (1) KR101177581B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101423235B1 (ko) * 2008-01-04 2014-07-25 삼성디스플레이 주식회사 화소 구동 회로 및 이를 갖는 표시 장치
KR20170000883A (ko) * 2015-06-24 2017-01-04 엘지디스플레이 주식회사 표시장치

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003241733A (ja) 2002-02-21 2003-08-29 Seiko Epson Corp 表示制御回路、半導体装置、及び携帯装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101423235B1 (ko) * 2008-01-04 2014-07-25 삼성디스플레이 주식회사 화소 구동 회로 및 이를 갖는 표시 장치
KR20170000883A (ko) * 2015-06-24 2017-01-04 엘지디스플레이 주식회사 표시장치

Also Published As

Publication number Publication date
KR101177581B1 (ko) 2012-08-27

Similar Documents

Publication Publication Date Title
US9548031B2 (en) Display device capable of driving at low speed
KR101157960B1 (ko) 액정표시장치
JP2008003546A (ja) 液晶パネル、液晶表示装置及びその駆動方法
KR101202588B1 (ko) 액정표시장치 및 그의 구동 방법
KR101177581B1 (ko) 액정표시장치 및 그의 구동 방법
KR101752003B1 (ko) 액정표시장치
KR101245912B1 (ko) 액정표시장치의 게이트 구동회로
KR101662839B1 (ko) 액정표시장치
KR101327875B1 (ko) 액정표시장치 및 그의 구동 방법
KR20080003193A (ko) 액정표시장치 및 그의 구동 방법
KR20080101252A (ko) 액정표시장치 및 그의 구동 방법
KR20070071725A (ko) 액정표시소자의 구동 장치
KR101186018B1 (ko) 액정표시장치 및 그의 구동 방법
KR20070121284A (ko) 액정표시장치 및 그의 구동 방법
KR20070115537A (ko) 액정표시장치 및 그의 구동 방법
KR101264705B1 (ko) 액정표시장치 및 그의 구동 방법
KR101264704B1 (ko) 액정표시장치 및 그의 구동 방법
KR20070120824A (ko) 액정표시장치 및 그의 구동 방법
KR20080044454A (ko) 액정표시장치 및 그의 구동 방법
KR101630331B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
KR101296423B1 (ko) 액정표시장치 및 그의 구동 방법
KR101264701B1 (ko) 액정표시장치 및 그의 구동 방법
KR101151286B1 (ko) 액정표시장치의 구동방법
KR20080057923A (ko) 액정표시장치 및 그의 구동 방법
KR20070064458A (ko) 액정표시소자의 구동 장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20150728

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20160712

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20170713

Year of fee payment: 6