KR20070120824A - 액정표시장치 및 그의 구동 방법 - Google Patents

액정표시장치 및 그의 구동 방법 Download PDF

Info

Publication number
KR20070120824A
KR20070120824A KR1020060055600A KR20060055600A KR20070120824A KR 20070120824 A KR20070120824 A KR 20070120824A KR 1020060055600 A KR1020060055600 A KR 1020060055600A KR 20060055600 A KR20060055600 A KR 20060055600A KR 20070120824 A KR20070120824 A KR 20070120824A
Authority
KR
South Korea
Prior art keywords
gate
lines
block
start pulse
liquid crystal
Prior art date
Application number
KR1020060055600A
Other languages
English (en)
Inventor
최진철
서정훈
Original Assignee
엘지.필립스 엘시디 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지.필립스 엘시디 주식회사 filed Critical 엘지.필립스 엘시디 주식회사
Priority to KR1020060055600A priority Critical patent/KR20070120824A/ko
Publication of KR20070120824A publication Critical patent/KR20070120824A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3659Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0828Several active elements per pixel in active matrix panels forming a digital to analog [D/A] conversion circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0876Supplementary capacities in pixels having special driving circuits and electrodes instead of being connected to common electrode or ground; Use of additional capacitively coupled compensation electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0213Addressing of scan or signal lines controlling the sequence of the scanning lines with respect to the patterns to be displayed, e.g. to save power

Abstract

본 발명은 액정표시패널에 형성된 다수의 게이트라인들을 3개의 블럭으로 동등하게 나누어서 구동함에 있어 이웃한 픽셀들 간에 도트 인버젼이나 2도트 인버젼이 정확히 이루어지도록 할 수 있는 액정표시장치를 제공하는 것으로, 다수의 게이트라인들이 제 1 내지 제 3 게이트블럭으로 동등하게 나뉘어서 구동되는 액정표시패널; 첫번째 게이트블럭인 상기 제 1 게이트블럭과 세번째 게이트블럭인 상기 제 3 게이트블럭의 게이트라인들에 공급되는 스캔펄스의 공급 타이밍을 제어하는 제 1 게이트스타트펄스를 공급한 후, 두번째 게이트블럭인 상기 제 2 게이트블럭의 게이트라인들에 공급되는 스캔펄스의 공급 타이밍을 제어하는 제 2 게이트스타트펄스를 공급하기 위한 타이밍 컨트롤러; 및 상기 제 1 게이트스타트펄스에 응답하여 상기 제 1 및 제 3 게이트블럭의 게이트라인들에 순차적으로 스캔펄스를 공급하고, 상기 제 1 게이트스타트펄스보다 늦게 공급된 상기 제 2 게이트스타트펄스에 응답하여 상기 제 2 게이트블럭의 게이트라인들에 순차적으로 스캔펄스를 공급하기 위한 게이트 구동수단을 포함한다.
액정표시장치, 스캔펄스, 블럭, 게이트라인, 딤

Description

액정표시장치 및 그의 구동 방법{LCD and drive method thereof}
도 1은 일반적인 액정표시장치에 형성되는 픽셀의 등가 회로도.
도 2는 종래의 액정표시장치의 구성도.
도 3은 종래의 액정표시장치의 도트 인버젼 구동 방식을 나타낸 예시도.
도 4는 본 발명의 실시예에 따른 액정표시장치의 구성도.
도 5는 본 발명에 따른 액정표시장치의 구동에 이용되는 게이트스타트펄스의 특성도.
도 6은 본 발명에 따른 액정표시장치의 도트 인버젼 구동 방식을 나타낸 예시도.
< 도면의 주요 부분에 대한 부호의 설명 >
100, 200: 액정표시장치 110, 210: 액정표시패널
120, 230: 데이터 구동부 130: 게이트 구동부
140: 감마기준전압 발생부 150: 백라이트 어셈블리
160: 인버터 170: 공통전압 발생부
180: 게이트구동전압 발생부 190, 220: 타이밍 컨트롤러
240-1 내지 240-3: 제 1 내지 제 3 게이트 구동부
본 발명은 액정표시장치에 관한 것으로, 특히 액정표시패널에 형성된 다수의 게이트라인들을 3개의 블럭으로 동등하게 나누어서 구동함에 있어 이웃한 픽셀들 간에 도트 인버젼이나 2도트 인버젼이 정확히 이루어지도록 할 수 있는 액정표시장치 및 그의 구동 방법에 관한 것이다.
액정표시장치는 비디오신호에 따라 액정셀들의 광투과율을 조절하여 화상을 표시하며, 그리고 액정셀마다 스위칭소자가 형성된 액티브 매트릭스(Active Matrix) 타입의 액정표시장치는 스위칭소자의 능동적인 제어가 가능하기 때문에 동영상 구현에 유리하다. 이러한 액티브 매트릭스 타입의 액정표시장치에 사용되는 스위칭소자로는 도 1과 같이 주로 박막트랜지스터(Thin Film Transistor; 이하 "TFT"라 한다)가 이용되고 있다.
도 1을 참조하면, 액티브 매트릭스 타입의 액정표시장치는, 디지털 입력 데이터를 감마기준전압을 기준으로 아날로그 데이터 전압으로 변환하여 데이터라인(DL)에 공급함과 동시에 스캔펄스를 게이트라인(GL)에 공급하여 액정셀(Clc)을 충전시킨다.
TFT의 게이트전극은 게이트라인(GL)에 접속되고, 소스전극은 데이터라인(DL) 에 접속되며, 그리고 TFT의 드레인전극은 액정셀(Clc)의 화소전극과 스토리지 캐패시터(Cst)의 일측 전극에 접속된다.
액정셀(Clc)의 공통전극에는 공통전압(Vcom)이 공급된다.
스토리지 캐패시터(Cst)는 TFT가 턴-온될 때 데이터라인(DL)으로부터 인가되는 데이터전압을 충전하여 액정셀(Clc)의 전압을 일정하게 유지하는 역할을 한다.
스캔펄스가 게이트라인(GL)에 인가되면 TFT는 턴-온(Turn-on)되어 소스전극과 드레인전극 사이의 채널을 형성하여 데이터라인(DL) 상의 전압을 액정셀(Clc)의 화소전극에 공급한다. 이 때 액정셀(Clc)의 액정분자들은 화소전극과 공통전극 사이의 전계에 의하여 배열이 바뀌면서 입사광을 변조하게 된다.
이와 같은 구조를 갖는 픽셀들을 구비하는 종래의 액정표시장치의 구성에 대하여 살펴보면 도 2에 도시된 바와 같다.
도 2는 종래의 액정표시장치의 구성도이다.
도 2를 참조하면, 종래의 액정표시장치(100)는, 다수의 데이터라인들(DL1 내지 DLm)과 다수의 게이트라인들(GL1 내지 GLn)이 교차되며 그 교차부에 액정셀(Clc)을 구동하기 위한 박막트랜지스터(TFT : Thin Film Transistor)가 형성된 액정표시패널(110)과, 액정표시패널(110)의 데이터라인들(DL1 내지 DLm)에 데이터를 공급하기 위한 데이터 구동부(120)와, 액정표시패널(110)의 게이트라인들(GL1 내지 GLn)에 스캔펄스를 공급하기 위한 게이트 구동부(130)와, 감마기준전압을 발생하여 데이터 구동부(120)에 공급하기 위한 감마기준전압 발생부(140)와, 액정표시패널(110)에 광을 조사하기 위한 백라이트 어셈블리(150)와, 백라이트 어셈블 리(150)에 교류 전압 및 전류를 인가하기 위한 인버터(160)와, 공통전압(Vcom)을 발생하여 액정표시패널(110)의 액정셀(Clc)의 공통전극에 공급하기 위한 공통전압 발생부(170)와, 게이트 하이전압(VGH)과 게이트 로우전압(VGL)을 발생하여 게이트 구동부(130)에 공급하기 위한 게이트구동전압 발생부(180)와, 데이터 구동부(120) 및 게이트 구동부(130)를 제어하기 위한 타이밍 컨트롤러(190)를 구비한다.
액정표시패널(110)은 두 장의 유리기판 사이에 액정이 주입된다. 액정표시패널(110)의 하부 유리기판 상에는 데이터라인들(DL1 내지 DLm)과 게이트라인들(GL1 내지 GLn)이 직교된다. 데이터라인들(DL1 내지 DLm)과 게이트라인들(GL1 내지 GLn)의 교차부에는 TFT가 형성된다. TFT는 스캔펄스에 응답하여 데이터라인들(DL1 내지 DLm) 상의 데이터를 액정셀(Clc)에 공급하게 된다. TFT의 게이트전극은 게이트라인들(GL1 내지 GLn)에 접속되며, TFT의 소스전극은 데이터라인들(DL1 내지 DLm)에 접속된다. 그리고 TFT의 드레인전극은 액정셀(Clc)의 화소전극과 스토리지 캐패시터(Cst)에 접속된다.
TFT는 게이트라인들(GL1 내지 GLn)을 경유하여 게이트단자에 공급되는 스캔펄스에 응답하여 턴-온된다. TFT의 턴-온시 데이터라인들(DL1 내지 DLm) 상의 비디오 데이터는 액정셀(Clc)의 화소전극에 공급된다.
데이터 구동부(120)는 타이밍 컨트롤러(190)로부터 공급되는 데이터구동 제어신호(DDC)에 응답하여 데이터를 데이터라인들(DL1 내지 DLm)에 공급하며, 그리고 타이밍 컨트롤러(190)로부터 공급되는 디지털 비디오 데이터(RGB)를 샘플링하여 래치한 다음 감마기준전압 발생부(140)로부터 공급되는 감마기준전압을 기준으로 액 정표시패널(110)의 액정셀(Clc)에서 계조를 표현할 수 있는 아날로그 데이터 전압으로 변환시켜 데이터라인들(DL1 내지 DLm)들에 공급한다.
게이트 구동부(130)는 타이밍 컨트롤러(190)로부터 공급되는 게이트구동 제어신호(GDC)와 게이트쉬프트클럭(GSC)에 응답하여 스캔펄스 즉, 게이트펄스를 순차적으로 발생하여 게이트라인(GL1 내지 GLn)들에 공급한다. 이때, 게이트 구동부(130)는 게이트구동전압 발생부(180)로부터 공급되는 게이트 하이전압(VGH)과 게이트 로우전압(VGL)에 따라 각각 스캔펄스의 하이레벨전압과 로우레벨전압을 결정한다.
감마기준전압 발생부(140)는 고전위 전원전압(VDD)을 공급받아 정극성 감마기준전압과 부극성 감마기준전압을 발생하여 데이터 구동부(120)로 출력한다.
백라이트 어셈블리(150)는 액정표시패널(110)의 후면에 배치되며, 인버터(160)로부터 공급되는 교류 전압과 전류에 의해 발광되어 광을 액정표시패널(110)의 각 픽셀로 조사한다.
인버터(160)는 내부에 발생되는 구형파신호를 삼각파신호로 변화시킨 후 삼각파신호와 상기 시스템으로부터 공급되는 직류 전원전압(VCC)을 비교하여 비교결과에 비례하는 버스트디밍(Burst Dimming)신호를 발생한다. 이렇게 내부의 구형파신호에 따라 결정되는 버스트디밍신호가 발생되면, 인버터(160) 내에서 교류 전압과 전류의 발생을 제어하는 구동 IC(미도시)는 버스트디밍신호에 따라 백라이트 어셈블리(150)에 공급되는 교류 전압과 전류의 발생을 제어한다.
공통전압 발생부(170)는 고전위 전원전압(VDD)을 공급받아 공통전압(Vcom)을 발생하여 액정표시패널(110)의 각 픽셀에 구비된 액정셀(Clc)들의 공통전극에 공급한다.
게이트구동전압 발생부(180)는 고전위 전원전압(VDD)을 인가받아 게이트 하이전압(VGH)과 게이트 로우전압(VGL)을 발생시켜 게이트 구동부(130)에 공급한다. 여기서, 게이트구동전압 발생부(180)는 액정표시패널(110)의 각 픽셀에 구비된 TFT의 문턱전압 이상이 되는 게이트 하이전압(VGH)을 발생하고 TFT의 문턱전압 미만이 되는 게이트 로우전압(VGL)을 발생한다. 이렇게 발생된 게이트 하이전압(VGH)과 게이트 로우전압(VGL)은 각각 게이트 구동부(130)에 의해 발생되는 스캔펄스의 하이레베전압과 로우레벨전압을 결정하는데 이용된다.
타이밍 컨트롤러(190)는 텔레비젼 수상기나 컴퓨터용 모니터 등의 시스템에 구비된 영상처리용 스케일러(미도시)로부터 공급되는 디지털 비디오 데이터(RGB)를 데이터 구동부(120)에 공급하고, 또한 클럭신호(CLK)에 따라 수평/수직 동기신호(H,V)를 이용하여 데이터 구동 제어신호(DDC)와 게이트 구동 제어신호(GDC)를 발생하여 각각 데이터 구동부(120)와 게이트 구동부(130)에 공급한다. 여기서, 데이터 구동 제어신호(DDC)는 소스쉬프트클럭(SSC), 소스스타트펄스(SSP), 극성제어신호(POL) 및 소스출력인에이블신호(SOE) 등을 포함하고, 게이트구동 제어신호(GDC)는 게이트스타트펄스(GSP) 및 게이트출력인에이블(GOE) 등을 포함한다.
이와 같은 구성 및 기능을 갖는 종래의 액정표시장치는 첫번째 게이트라인(GL1)부터 마지막번째 게이트라인(GLn)까지 스캔펄스를 순차적으로 공급하기 때문에 각 픽셀의 데이터 충전 시간이 늦어져 액정표시패널(110)의 구동 속도가 느린 단점이 있다.
이러한 단점을 개선하기 위하여 다수의 게이트라인들(GL1 내지 GLn)을 3개의 게이트블럭으로 나누고, 각 게이트블럭 내의 게이트라인들에 스캔펄스를 동시에 공급하는 기술이 제안되었다. 이 기술을 채용한 다른 종래의 액정표시장치가 도트 인버젼 방식으로 구동되는 경우, 도 3에 도시된 바와 같이 첫번째 게이트블럭의 마지막번째 게이트라인에 의해 형성된 픽셀과 두번째 게이트블럭의 첫번째 게이트라인에 의해 형성된 픽셀 간에 도트 인버젼이 이루어지지 않고, 또한 두번째 게이트블럭의 마지막번째 게이트라인에 의해 형성된 픽셀과 세번째 게이트블럭의 첫번째 게이트라인에 의해 형성된 픽셀 간에 도트 인버젼이 이루어지지 않으며, 이로 인해 화면에 선이 보이는 딤(Dim) 현상이 발생되는 문제점이 여전히 존재한다.
본 발명은 상기와 같은 문제점을 해결하기 위하여 안출된 것으로, 본 발명의 목적은 액정표시패널에 형성된 다수의 게이트라인들을 3개의 블럭으로 동등하게 나누어서 구동함에 있어 이웃한 픽셀들 간에 도트 인버젼이나 2도트 인버젼이 정확히 이루어지도록 할 수 있는 액정표시장치 및 그의 구동 방법을 제공하는 데 있다.
본 발명의 목적은 액정표시패널에 형성된 다수의 게이트라인들을 3개의 블럭으로 동등하게 나누어서 구동함에 있어 이웃한 픽셀들 간에 도트 인버젼이나 2도트 인버젼이 정확히 이루어지도록 함으로써, 화면에 선이 보이는 딤 현상을 방지할 수 있는 액정표시장치 및 그의 구동 방법을 제공하는 데 있다.
이와 같은 목적을 달성하기 위한 본 발명은, 다수의 데이터라인들과 다수의 게이트라인들이 대응되게 교차되어 픽셀들이 형성되며, 상기 다수의 게이트라인들이 제 1 내지 제 3 게이트블럭으로 동등하게 나뉘어서 구동되는 액정표시패널; 첫번째 게이트블럭인 상기 제 1 게이트블럭과 세번째 게이트블럭인 상기 제 3 게이트블럭의 게이트라인들에 공급되는 스캔펄스의 공급 타이밍을 제어하는 제 1 게이트스타트펄스를 공급한 후, 두번째 게이트블럭인 상기 제 2 게이트블럭의 게이트라인들에 공급되는 스캔펄스의 공급 타이밍을 제어하는 제 2 게이트스타트펄스를 공급하기 위한 타이밍 컨트롤러; 및 상기 제 1 게이트스타트펄스에 응답하여 상기 제 1 및 제 3 게이트블럭의 게이트라인들에 순차적으로 스캔펄스를 공급하고, 상기 제 1 게이트스타트펄스보다 늦게 공급된 상기 제 2 게이트스타트펄스에 응답하여 상기 제 2 게이트블럭의 게이트라인들에 순차적으로 스캔펄스를 공급하기 위한 게이트 구동수단을 포함한다.
상기 타이밍 컨트롤러는 상기 제 1 게이트스타트펄스를 공급한 후 1수평라인 동안 상기 제 2 게이트스타트펄스를 공급하는 것을 특징으로 한다.
상기 게이트 구동수단은, 상기 제 1 게이트스타트펄스에 응답하여 상기 제 1 게이트블럭의 게이트라인들에 스캔펄스를 순차적으로 공급하기 위한 제 1 게이트 구동부; 상기 제 2 게이트스타트펄스에 응답하여 상기 제 2 게이트블럭의 게이트라인들에 스캔펄스를 순차적으로 공급하기 위한 제 2 게이트 구동부; 및 상기 제 1 게이트스타트펄스에 응답하여 상기 제 3 게이트블럭의 게이트라인들에 스캔펄스를 순차적으로 공급하기 위한 제 3 게이트 구동부를 포함한다.
상기 제 1 및 제 3 게이트블럭의 게이트라인들의 구동 타이밍은 일치하는 것을 특징으로 한다.
상기 제 2 게이트블럭의 게이트라인들의 구동 타이밍은 상기 제 1 및 제 3 게이트블럭의 게이트라인들보다 1수평라인 늦는 것을 특징으로 한다.
본 발명은 다수의 게이트라인들이 제 1 내지 제 3 게이트블럭으로 동등하게 나뉘어서 구동되는 액정표시장치의 구동 방법에 있어서, 첫번째 게이트블럭인 상기 제 1 게이트블럭과 세번째 게이트블럭인 상기 제 3 게이트블럭의 게이트라인들에 공급되는 스캔펄스의 공급 타이밍을 제어하는 제 1 게이트스타트펄스를 발생하는 단계; 상기 제 1 게이트스타트펄스의 발생 후, 두번째 게이트블럭인 상기 제 2 게이트블럭의 게이트라인들에 공급되는 스캔펄스의 공급 타이밍을 제어하는 제 2 게이트스타트펄스를 발생하는 단계; 상기 제 1 게이트스타트펄스에 응답하여 상기 제 1 및 제 3 게이트블럭의 게이트라인들에 순차적으로 스캔펄스를 공급하는 단계; 및 상기 제 2 게이트스타트펄스에 응답하여 상기 제 2 게이트블럭의 게이트라인들에 순차적으로 스캔펄스를 공급하는 단계를 포함한다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 상세하게 설명한다.
도 4는 본 발명의 실시예에 따른 액정표시장치의 구성도이다. 단, 본 발명의 액정표시장치(200)는, 종래의 액정표시장치(100)와 동일하게, 감마기준전압 발생 부(140), 백라이트 어셈블리(150), 인버터(160), 공통전압 발생부(170) 및 게이트구동전압 발생부(180)와를 구비하지만, 이 구성 요소들을 도 4에서는도시하지 않음과 아울러 그에 관한 기능 설명을 생략한다.
도 4를 참조하면, 본 발명의 액정표시장치(200)는, 다수의 데이터라인들(DL1 내지 DLm)과 다수의 게이트라인들(GL1 내지 GLn)이 대응되게 교차되어 픽셀들이 형성되며, 다수의 게이트라인들(GL1 내지 GLn)이 3개의 게이트블럭으로 동등하게 나뉘어서 구동되는 액정표시패널(210)과, 데이터라인들(DL1 내지 DLm)에 공급되는 데이터의 공급 타이밍을 제어하고 제 1 내지 제 3 게이트블럭에 배치된 게이트라인들에 공급되는 스캔펄스의 공급 타이밍을 제어하기 위한 타이밍 컨트롤러(220)와, 타이밍 컨트롤러(220)의 제어에 따라 액정표시패널(210)의 데이터라인들(DL1 내지 DLm)에 데이터를 공급하기 위한 데이터 구동부(230)와, 타이밍 컨트롤러(220)의 제어에 응답하여 제 1 게이트블럭의 게이트라인들(GL1 내지 GL(n/3))에 스캔펄스를 순차적으로 공급하기 위한 제 1 게이트 구동부(240-1)와, 타이밍 컨트롤러(220)의 제어에 응답하여 제 2 게이트블럭의 게이트라인들(GL(n/3+1) 내지 GL(2n/3))에 스캔펄스를 순차적으로 공급하기 위한 제 2 게이트 구동부(240-2)와, 타이밍 컨트롤러(220)의 제어에 응답하여 제 3 게이트블럭의 게이트라인들(GL(2n/3+1) 내지 GLn)에 스캔펄스를 순차적으로 공급하기 위한 제 3 게이트 구동부(240-3)를 구비한다.
액정표시패널(210)은 상부 유리기판과 하부 유리기판이 서로 대향되어 합착되고 그 사이에 액정분자들이 주입되어 형성된 픽셀들로 이루어지며, 이 픽셀들은 다수의 데이터라인들(DL1 내지 DLm)과 다수의 게이트라인들(GL1 내지 GLn)이 대응 되게 교차되어 형성된다. 액정표시패널(110)의 하부 유리기판 상에는 데이터라인들(DL1 내지 DLm)과 게이트라인들(GL1 내지 GLn)이 직교되어 형성되며, 이러한 데이터라인들(DL1 내지 DLm)과 게이트라인들(GL1 내지 GLn)의 교차부에는 TFT가 형성된다. TFT는 스캔펄스에 응답하여 데이터라인들(DL1 내지 DLm) 상의 데이터를 액정셀(Clc)에 공급하게 된다.
특히, 다수의 게이트라인들(GL1 내지 GLn)은 제 1 내지 제 3 게이트블럭으로 동등하게 나뉘어 구동되는데, 제 1 게이트블럭에는 게이트라인들(GL1 내지 GL(n/3))이 배치되고, 제 2 게이트블럭에는 게이트라인들(GL(n/3+1) 내지 GL(2n/3))이 배치되며, 제 3 게이트블럭에는 게이트라인들(GL(2n/3+1) 내지 GLn)이 배치된다.
타이밍 컨트롤러(220)는 텔레비젼 수상기나 컴퓨터용 모니터 등의 시스템에 구비된 영상처리용 스케일러(미도시)로부터 공급되는 디지털 비디오 데이터(RGB)를 데이터 구동부(230)에 공급한다. 또한, 타이밍 컨트롤러(220)는 클럭신호(CLK)에 따라 수평/수직 동기신호(H,V)를 이용하여 데이터 구동 제어신호(DDC)와 게이트 구동 제어신호(GDC)를 발생하여, 데이터 구동 제어신호(DDC)를 데이터 구동부(230)로 출력하여 데이터전압의 공급 타이밍을 제어하며, 그리고 게이트 구동 제어신호(GDC)를 제 1 내지 제 3 게이트 구동부(240-1 내지 240-3)에 공급하여 스캔펄스의 공급을 제어한다. 여기서, 데이터 구동 제어신호(DDC)는 소스쉬프트클럭(SSC), 소스스타트펄스(SSP), 극성제어신호(POL) 및 소스출력인에이블신호(SOE) 등을 포함하고, 게이트구동 제어신호(GDC)는 게이트출력인에이블(GOE) 등을 포함한다.
특히, 도 5에 도시된 바와 같이 타이밍 컨트롤러(220)는 제 1 게이트스타트펄스(GSP1)를 1수평라인 동안 제 1 및 제 3 게이트 구동부(240-1, 240-3)에 동시에 공급한 후 제 2 게이트스타트펄스(GSP2)를 1수평라인 동안 제 2 게이트 구동부(240-2)에 공급한다.
데이터 구동부(230)는 타이밍 컨트롤러(220)로부터 공급되는 데이터구동 제어신호(DDC)에 응답하여 타이밍 컨트롤러(220)로부터의 디지털 데이터를 아날로그 데이터전압으로 변환시켜 데이터라인들(DL1 내지 DLm)에 공급하는데, 여기서 1수평라인마다 데이터전압의 극성을 반전시키는 도트 인버젼 방식으로 데이터전압을 공급한다. 물론 데이터 구동부(230)의 데이터 구동 방식이 도트 인버젼 방식으로 한정되는 것은 아니며, 데이터 구동부(230)가 2도트 인버젼 방식으로 데이터전압을 공급하도록 본 발명을 구현할 수도 있다.
제 1 게이트 구동부(240-1)는 타이밍 컨트롤러(220)로부터 공급되는 제 1 게이트스타트펄스(GSP1)에 응답하여 제 1 게이트블럭의 게이트라인들(GL1 내지 GL(n/3))에 스캔펄스를 순차적으로 공급한다.
제 2 게이트 구동부(240-2)는 제 1 게이트스타트펄스(GSP1)보다 1수평라인 늦게 타이밍 컨트롤러(220)로부터 공급되는 제 2 게이트스타트펄스(GSP2)에 응답하여 제 2 게이트블럭의 게이트라인들(GL(n/3+1) 내지 GL(2n/3))에 스캔펄스를 순차적으로 공급한다.
제 3 게이트 구동부(240-3)는 타이밍 컨트롤러(220)로부터 공급되는 제 1 게이트스타트펄스(GSP1)에 응답하여 제 3 게이트블럭의 게이트라인들(GL(2n/3+1) 내 지 GLn)에 스캔펄스를 순차적으로 공급한다.
여기서, 제 1 및 제 3 게이트 구동부(24-1, 240-3)는 타이밍 컨트롤러(220)로부터의 제 1 게이트스타트펄스(GSP1)에 동시에 응답하여 같은 수의 스캔펄스들을 순차적으로 공급하기 때문에, 제 1 게이트블럭의 게이트라인들(GL1 내지 GL(n/3))과 제 3 게이트블럭의 게이트라인들(GL(2n/3+1) 내지 GLn)의 구동 타이밍은 일치된다. 이와 달리, 제 2 게이트 구동부(240-2)는 제 1 게이트스타트펄스(GSP1)보다 1수평라인 늦게 공급되는 제 2 게이트스타트펄스(GSP2)에 응답하여 제 2 게이트블럭의 게이트라인들(GL(n/3+1) 내지 GL(2n/3))에 스캔펄스를 순차적으로 공급하기 때문에, 제 2 게이트블럭의 게이트라인들(GL(n/3+1) 내지 GL(2n/3))의 구동 타이밍은 제 1 게이트블럭의 게이트라인들(GL1 내지 GL(n/3))과 제 3 게이트블럭의 게이트라인들(GL(2n/3+1) 내지 GLn)보다 1수평라인 늦다.
이와 같이 제 2 게이트블럭의 게이트라인들(GL(n/3+1) 내지 GL(2n/3))의 구동 타이밍을 1수평라인 늦춤으로써, 도 6에 도시된 바와 같이 도트 인버젼이 이루어지도록 한다. 즉, 제 1 게이트블럭의 게이트라인들(GL1 내지 GL(n/3))과 제 3 게이트블럭의 게이트라인들(GL(2n/3+1) 내지 GLn)의 구동에 의해 이루어지는 도트 인버젼은 기존과 동일하지만, 제 2 게이트블럭의 게이트라인들(GL(n/3+1) 내지 GL(2n/3))의 구동에 의해 이루어지는 도트 인버젼의 순서가 기존과 반대로 된다.
이에 따라, 본 발명은 제 1 게이트블럭의 마지막번째 게이트라인(GL(n/3))에 의해 형성된 픽셀과 제 2 게이트블럭의 첫번째 게이트라인들(GL(n/3+1))에 의해 형성된 픽셀 간에 도트 인버젼이 이루어지도록 하고, 또한 제 2 게이트블럭의 마지막 번째 게이트라인(GL(2n/3))에 의해 형성된 픽셀과 제 3 게이트블럭의 첫번째 게이트라인(GL(2n/3+1))에 형성된 픽셀 간에도 도트 인버젼이 이루어지도록 함으로써, 화면에 선이 보이는 딤 현상의 발생을 방지할 수 있는 것이다.
이상에서 설명한 바와 같이 본 발명은, 액정표시패널에 형성된 다수의 게이트라인들을 3개의 블럭으로 동등하게 나누어서 구동함에 있어 이웃한 픽셀들 간에 도트 인버젼이나 2도트 인버젼이 정확히 이루어지도록 함으로써, 화면에 선이 보이는 딤 현상을 방지할 수 있다.
본 발명의 기술사상은 상기 바람직한 실시예에 따라 구체적으로 기술되었으나, 상기한 실시예는 그 설명을 위한 것이며, 그 제한을 위한 것이 아님을 주의하여야 한다. 또한, 본 발명의 기술분야의 통상의 전문가라면 본 발명의 기술사상의 범위에서 다양한 실시예가 가능함을 이해할 수 있을 것이다.

Claims (9)

  1. 다수의 데이터라인들과 다수의 게이트라인들이 대응되게 교차되어 픽셀들이 형성되며, 상기 다수의 게이트라인들이 제 1 내지 제 3 게이트블럭으로 동등하게 나뉘어서 구동되는 액정표시패널;
    첫번째 게이트블럭인 상기 제 1 게이트블럭과 세번째 게이트블럭인 상기 제 3 게이트블럭의 게이트라인들에 공급되는 스캔펄스의 공급 타이밍을 제어하는 제 1 게이트스타트펄스를 공급한 후, 두번째 게이트블럭인 상기 제 2 게이트블럭의 게이트라인들에 공급되는 스캔펄스의 공급 타이밍을 제어하는 제 2 게이트스타트펄스를 공급하기 위한 타이밍 컨트롤러; 및
    상기 제 1 게이트스타트펄스에 응답하여 상기 제 1 및 제 3 게이트블럭의 게이트라인들에 순차적으로 스캔펄스를 공급하고, 상기 제 1 게이트스타트펄스보다 늦게 공급된 상기 제 2 게이트스타트펄스에 응답하여 상기 제 2 게이트블럭의 게이트라인들에 순차적으로 스캔펄스를 공급하기 위한 게이트 구동수단
    을 포함하는 액정표시장치.
  2. 제 1 항에 있어서,
    상기 타이밍 컨트롤러는 1수평라인 동안 상기 제 1 게이트스타트펄스를 공급한 후 1수평라인 동안 상기 제 2 게이트스타트펄스를 공급하는 것을 특징으로 하는 액정표시장치.
  3. 제 2 항에 있어서,
    상기 게이트 구동수단은,
    상기 제 1 게이트스타트펄스에 응답하여 상기 제 1 게이트블럭의 게이트라인들에 스캔펄스를 순차적으로 공급하기 위한 제 1 게이트 구동부;
    상기 제 2 게이트스타트펄스에 응답하여 상기 제 2 게이트블럭의 게이트라인들에 스캔펄스를 순차적으로 공급하기 위한 제 2 게이트 구동부; 및
    상기 제 1 게이트스타트펄스에 응답하여 상기 제 3 게이트블럭의 게이트라인들에 스캔펄스를 순차적으로 공급하기 위한 제 3 게이트 구동부
    를 포함하는 액정표시장치.
  4. 제 3 항에 있어서,
    상기 제 1 및 제 3 게이트블럭의 게이트라인들의 구동 타이밍은 일치하는 것을 특징으로 하는 액정표시장치.
  5. 제 4 항에 있어서,
    상기 제 2 게이트블럭의 게이트라인들의 구동 타이밍은 상기 제 1 및 제 3 게이트블럭의 게이트라인들보다 1수평라인 늦는 것을 특징으로 하는 액정표시장치.
  6. 다수의 게이트라인들이 제 1 내지 제 3 게이트블럭으로 동등하게 나뉘어서 구동되는 액정표시장치의 구동 방법에 있어서,
    첫번째 게이트블럭인 상기 제 1 게이트블럭과 세번째 게이트블럭인 상기 제 3 게이트블럭의 게이트라인들에 공급되는 스캔펄스의 공급 타이밍을 제어하는 제 1 게이트스타트펄스를 발생하는 단계;
    상기 제 1 게이트스타트펄스의 발생 후, 두번째 게이트블럭인 상기 제 2 게이트블럭의 게이트라인들에 공급되는 스캔펄스의 공급 타이밍을 제어하는 제 2 게이트스타트펄스를 발생하는 단계;
    상기 제 1 게이트스타트펄스에 응답하여 상기 제 1 및 제 3 게이트블럭의 게이트라인들에 순차적으로 스캔펄스를 공급하는 단계; 및
    상기 제 2 게이트스타트펄스에 응답하여 상기 제 2 게이트블럭의 게이트라인들에 순차적으로 스캔펄스를 공급하는 단계
    를 포함하는 액정표시장치의 구동 방법.
  7. 제 6 항에 있어서,
    상기 제 2 게이트스타트펄스는 상기 제 1 게이트스타트펄스보다 1수평라인 늦게 발생되는 것을 특징으로 하는 액정표시장치의 구동 방법.
  8. 제 7 항에 있어서,
    상기 제 1 및 제 3 게이트블럭의 게이트라인들의 구동 타이밍은 일치하는 것을 특징으로 하는 액정표시장치의 구동 방법.
  9. 제 8 항에 있어서,
    상기 제 2 게이트블럭의 게이트라인들의 구동 타이밍은 상기 제 1 및 제 3 게이트블럭의 게이트라인들보다 1수평라인 늦는 것을 특징으로 하는 액정표시장치의 구동 방법.
KR1020060055600A 2006-06-20 2006-06-20 액정표시장치 및 그의 구동 방법 KR20070120824A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060055600A KR20070120824A (ko) 2006-06-20 2006-06-20 액정표시장치 및 그의 구동 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060055600A KR20070120824A (ko) 2006-06-20 2006-06-20 액정표시장치 및 그의 구동 방법

Publications (1)

Publication Number Publication Date
KR20070120824A true KR20070120824A (ko) 2007-12-26

Family

ID=39138454

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060055600A KR20070120824A (ko) 2006-06-20 2006-06-20 액정표시장치 및 그의 구동 방법

Country Status (1)

Country Link
KR (1) KR20070120824A (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20140129542A (ko) * 2013-04-30 2014-11-07 엘지디스플레이 주식회사 터치 패널 표시장치
KR20160116933A (ko) 2015-03-31 2016-10-10 보령제약 주식회사 에제티미브의 제조방법

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20140129542A (ko) * 2013-04-30 2014-11-07 엘지디스플레이 주식회사 터치 패널 표시장치
KR20160116933A (ko) 2015-03-31 2016-10-10 보령제약 주식회사 에제티미브의 제조방법

Similar Documents

Publication Publication Date Title
KR100361465B1 (ko) 액정 패널 구동 방법 및 그 장치
KR101157960B1 (ko) 액정표시장치
KR101265333B1 (ko) 액정표시장치 및 그의 구동 방법
KR101213810B1 (ko) 액정표시소자의 구동 장치 및 방법
KR101237201B1 (ko) 액정표시소자 및 그의 구동 방법
KR20070059337A (ko) 액정표시장치 및 그의 구동 방법
KR101264703B1 (ko) 액정표시장치 및 그의 구동 방법
KR20080049329A (ko) 액정표시장치 및 그의 구동 방법
KR101327875B1 (ko) 액정표시장치 및 그의 구동 방법
KR101186018B1 (ko) 액정표시장치 및 그의 구동 방법
KR101264705B1 (ko) 액정표시장치 및 그의 구동 방법
KR101264704B1 (ko) 액정표시장치 및 그의 구동 방법
KR20070120824A (ko) 액정표시장치 및 그의 구동 방법
KR101177581B1 (ko) 액정표시장치 및 그의 구동 방법
KR20070121284A (ko) 액정표시장치 및 그의 구동 방법
KR101264702B1 (ko) 액정표시장치 및 그의 구동 방법
KR20080003193A (ko) 액정표시장치 및 그의 구동 방법
KR101264701B1 (ko) 액정표시장치 및 그의 구동 방법
KR20080044454A (ko) 액정표시장치 및 그의 구동 방법
KR20070115537A (ko) 액정표시장치 및 그의 구동 방법
KR101296423B1 (ko) 액정표시장치 및 그의 구동 방법
KR20070063739A (ko) 액정표시소자의 구동 장치 및 방법
KR20070064458A (ko) 액정표시소자의 구동 장치
KR20080057923A (ko) 액정표시장치 및 그의 구동 방법
KR20080047875A (ko) 액정표시장치을 이용한 영상표시 시스템 및 그의 구동 방법

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination