KR20070111155A - 액정표시패널 - Google Patents

액정표시패널 Download PDF

Info

Publication number
KR20070111155A
KR20070111155A KR1020060044149A KR20060044149A KR20070111155A KR 20070111155 A KR20070111155 A KR 20070111155A KR 1020060044149 A KR1020060044149 A KR 1020060044149A KR 20060044149 A KR20060044149 A KR 20060044149A KR 20070111155 A KR20070111155 A KR 20070111155A
Authority
KR
South Korea
Prior art keywords
common electrode
sub
incision pattern
pattern
liquid crystal
Prior art date
Application number
KR1020060044149A
Other languages
English (en)
Inventor
도희욱
유승후
정미혜
손지원
양성훈
조선아
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020060044149A priority Critical patent/KR20070111155A/ko
Publication of KR20070111155A publication Critical patent/KR20070111155A/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134318Electrodes characterised by their geometrical arrangement having a patterned common electrode

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Nonlinear Science (AREA)
  • Liquid Crystal (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Theoretical Computer Science (AREA)
  • Ceramic Engineering (AREA)

Abstract

본 발명은 액정표시패널에 관한 것이다. 본 발명에 따른 액정표시패널은,제1절연기판과, 제1절연기판 상에 형성되어 있는 박막트랜지스터와, 박막트랜지스터와 연결되어 있는 화소전극을 포함하는 제1기판과; 제1절연기판과 대향 배치되는 제2절연기판과, 제2절연기판 상에 형성되어 있는 공통전극을 포함하는 제2기판; 및 제1기판과 제2기판 사이에 위치하는 액정층을 포함하며, 화소전극은 박막트랜지스터에 인접한 제1부분과, 제1부분과 연결되어 있으며 양측의 적어도 일부가 사선방향으로 경사져 있는 제2부분을 포함하며, 공통전극은 제1부분을 세로방향으로 가로지르는 제1공통전극 절개패턴과 제2부분을 가로방향으로 가로지르는 제2공통전극 절개패턴을 포함하는 것을 특징으로 한다. 이에 의하여, 티-패턴(T-pattern)구조를 갖는 화소의 가장자리에서 발생하는 텍스처(Texture)를 최소화할 수 있다.

Description

액정표시패널{LIQUID CRYSTAL DISPLAY PANEL}
도 1은 본 발명의 제1실시예에 따른 박막트랜지스터 기판의 배치도에 공통전극을 도시한 도면,
도 2는 도 1의 Ⅱ-Ⅱ선을 따른 액정표시패널의 단면도
도 3은 본 발명의 제1실시예에 따른 화소전극과 공통전극을 나타낸 배치도,
도 4a와 도 4b는 도 3의‘A’부분을 확대한 도면,
도 5는 본 발명의 제2실시예에 따른 박막트랜지스터 기판의 배치도에 공통전극을 도시한 도면,
도 6은 본 발명의 제3실시예에 따른 박막트랜지스터 기판의 배치도에 공통전극을 도시한 도면이다.
* 도면의 주요부분의 부호에 대한 설명 *
10 : 액정표시패널 100 : 제1기판
121 : 게이트선 141 : 데이터선
161 : 제1부분 162 : 제2부분
165 : 화소전극 절개패턴 200 : 제2기판
250 : 공통전극 251 : 제1공통전극 절개패턴
252 : 제2공통전극 절개패턴 253 : 제3공통전극 절개패턴
254 : 제4공통전극 절개패턴 300 : 액정층
본 발명은 티-패턴(T-pattern)구조를 갖는 화소의 가장자리에서 발생하는 텍스처(Texture)를 최소화할 수 있는 액정표시패널에 관한 것이다.
액정표시장치는 박막 트랜지스터가 형성되어 있는 박막트랜지스터 기판과 컬러필터층이 형성되어 있는 컬러필터 기판, 그리고 이들 사이에 액정층이 위치하고 있는 액정표시패널을 포함한다. 액정표시패널은 비발광소자이기 때문에 박막트랜지스터 기판의 후방에는 빛을 조사하기 위한 백라이트 유닛이 위치할 수 있다.
이러한 액정표시패널은 박형, 소형, 저소비전력에는 유리하나, 대형화, 풀컬러(full color) 실현, 컨트라스트(contrast) 향상 및 시야각 등에 있어서는 약점이 있다.
액정표시패널의 단점인 광시야각을 구현하기 위해 VA모드에서 티-패턴(T-pattern)구조의 화소가 개발되었다. 티-패턴(T-pattern)구조는 화소전극과 공통전극에 형성된 절개패턴이 대략‘T’형을 갖는 것을 가리킨다. 이들 절개패턴으로 인하여 형성되는 프린지 필드(fringe field)를 이용하여 액정 분자들의 눕는 방향을 조절함으로써 시야각을 넓힌다.
그러나, 티-패턴(T-pattern)구조를 갖는 화소에서, 화소의 가장자리에 형성되는 프린지 필드의 방향은 화소 내부에 위치하는 액정의 방향자(director)와 대략 수직인 각도로 형성된다. 이에 의하여, 화소의 안쪽에 위치하는 액정과 가장자리쪽에 위치하는 액정이 서로 거동을 방해하여 화소의 가장자리에서 광의 투과율이 상대적으로 낮아서 어둡게 보이는 텍스처(Texture)가 발생하는 문제점이 있다.
따라서, 본 발명의 목적은 티-패턴(T-pattern)구조를 갖는 화소의 가장자리에서 발생하는 텍스처(Texture)를 최소화할 수 있는 액정표시패널을 제공하는 것이다.
상기의 목적은, 제1절연기판과, 제1절연기판 상에 형성되어 있는 박막트랜지스터와, 박막트랜지스터와 연결되어 있는 화소전극을 포함하는 제1기판과; 제1절연기판과 대향 배치되는 제2절연기판과, 제2절연기판 상에 형성되어 있는 공통전극을 포함하는 제2기판; 및 제1기판과 제2기판 사이에 위치하는 액정층을 포함하며, 화소전극은 박막트랜지스터에 인접한 제1부분과, 제1부분과 연결되어 있으며 양측의 적어도 일부가 사선방향으로 경사져 있는 제2부분을 포함하며, 공통전극은 제1부분을 세로방향으로 가로지르는 제1공통전극 절개패턴과 제2부분을 가로방향으로 가로지르는 제2공통전극 절개패턴을 포함하는 것을 특징으로 하는 액정표시패널에 의하여 달성된다.
여기서, 제2부분은 제1부분에 인접하여 위치하는 제1서브영역과, 제1서브영역으로부터 제1서브영역의 경사방향과 반대되는 방향으로 경사져 연장되어 있는 제2서브영역을 포함할 수 있다.
그리고, 제1부분은 실질적으로 사각형이고, 제1서브영역과 제2서브영역의 각각은 실질적으로 평행사변형이며, 상호 상하 대칭을 이루고 있을 수 있다.
또한, 제1 및 제2서브영역의 예각은 22.5° 내지 67.5°일 수 있다.
여기서, 화소전극은 제1부분과 제2부분의 경계영역에 마련되어 있는 화소전극 절개패턴을 더 포함하며, 1부분과 제2부분은 일체로 마련되어 있으며, 화소전극 절개패턴에 의하여 구분될 수 있다.
그리고, 제1서브영역과 제2서브영역은 제2공통전극 절개패턴에 의하여 상하 대칭적으로 구분되며, 공통전극은 제2공통전극 절개패턴의 일단으로부터 분기되어, 제1서브영역의 측부를 따라 연장되어 있는 제3공통전극 절개패턴과, 제2서브영역의 측부를 따라 연장되어 있는 및 제4공통전극 절개패턴을 포함할 수 있다.
또한, 제2공통전극 절개패턴과 제3 공통전극 절개패턴 및 제2공통전극 절개패턴과 제4공통전극 절개패턴이 이루는 둔각에서 90°을 뺀 값은 제1서브영역과 제2서브영역의 예각보다 같거나 작을 수 있다.
여기서, 제2공통전극 절개패턴은 제1서브영역을 가로방향으로 가로지르는 제1서브 공통전극 절개패턴과, 제2서브영역을 가로방향으로 가로지는 상부 제2서브 공통전극 절개패턴을 포함할 수 있다.
그리고, 공통전극은, 제1 및 제2 서브 공통전극 절개패턴의 타단으로부터 제1서브영역과 제2영역의 일측 측부를 따라 연장되어 있는 제5공통전극 절개패턴과, 제1 및 제2 서브 공통전극 절개패턴의 일단으로부터 제1서브영역과 제2서브영역의 타측 측부를 따라 연장되어 있는 제6공통전극 절개패턴을 포함할 수 있다.
또한, 제5공통전극 절개패턴은 제1서브 공통전극 절개패턴과 제2서브 공통전극 절개패턴을 상호 연결하고 있고, 제6공통전극 절개패턴은 제5공통전극 절개패턴의 연장방향과 반대되는 방향으로 연장되어 있을 수 있다.
그리고, 제1서브 공통전극 절개패턴과 제6공통전극 절개패턴 및 제2서브 공통전극 절개패턴과 제6공통전극 절개패턴이 이루는 둔각에서 90°을 뺀 값은 제1서브영역과 제2서브영역의 예각보다 같거나 작을 수 있다.
여기서, 제1기판은, 화소전극의 가장자리를 따라 세로방향으로 연장되어 있는 데이터선과, 데이터선과 상기 화소전극 사이에 위치하는 보호막을 더 포함하며, 보호막은 무기물질을 포함하여 이루어질 수 있다.
그리고, 제1기판은, 제2부분과 일부 겹치며 제1부분의 가장자리를 따라 세로방향으로 연장되어 있는 데이터선과, 데이터선과 화소전극 사이에 위치하는 보호막을 더 포함하며, 보호막은 유기물질을 포함하여 이루어질 수 있다.
이하 첨부된 도면을 참조로 하여 본 발명을 더욱 상세히 설명하겠다. 이하에서 어떤 막(층)이 다른 막(층)의‘상부에’형성되어(위치하고) 있다는 것은, 두 막(층)이 접해 있는 경우뿐 아니라 두 막(층) 사이에 다른 막(층)이 존재하는 경우도 포함한다.
도 1은 본 발명의 제1실시예에 따른 박막트랜지스터 기판의 배치도에 공통전극을 도시한 도면이고, 도 2는 도 1의 Ⅱ-Ⅱ선을 따른 액정표시패널의 단면도이며, 도 3은 본 발명의 제1실시예에 따른 화소전극과 공통전극을 나타낸 배치도고, 도 4a와 도 4b는 도 3의‘A’부분을 확대한 도면이다.
본 발명의 제1실시예에 따른 액정표시패널(10)은 박막트랜지스터 기판(제1기판, 100)과 이에 대면하고 있는 컬러필터 기판(제2기판, 200), 그리고 이들 사이에 위치하고 있는 액정층(300)을 포함한다.
우선, 박막 트랜지스터 기판(100)에 대하여 설명하면 다음과 같다.
제1절연기판(111) 위에 게이트 배선(121, 122, 123)이 형성되어 있다. 게이트 배선(121, 122, 123)은 금속 단일층 또는 다중층일 수 있다. 게이트 배선(121, 122, 123)은 가로방향으로 연장되어 있는 게이트선(121) 및 게이트선(121)에서 폭이 확장된 게이트 전극(122), 화소전극(161, 162)과 중첩되어 저장 용량을 형성하는 저장용량선(123)을 포함한다. 저장용량선(123)은 일영역이 굽혀진 대략 사다리(ladder) 형상을 이루고 있다.
제1 절연기판(111)위에는 실리콘 질화물(SiNx) 등으로 이루어진 게이트 절연막(131)이 게이트 배선(121, 122, 123)을 덮고 있다.
게이트 전극(122)의 게이트 절연막(131) 상부에는 비정질 실리콘 등의 반도체로 이루어진 반도체층(132)이 형성되어 있으며, 반도체층(132)의 상부에는 실리사이드 또는 n형 불순물이 고농도로 도핑되어 있는 n+ 수소화 비정질 실리콘 등의 물질로 만들어진 저항 접촉층(133)이 형성되어 있다. 소스전극(142)과 드레인 전극(143) 사이의 채널부에서는 저항 접촉층(133)이 제거되어 있다.
저항 접촉층(133) 및 게이트 절연막(131) 위에는 데이터 배선(141, 142, 143)이 형성되어 있다. 데이터 배선(141, 142, 143) 역시 금속층으로 이루어진 단일층 또는 다중층일 수 있다. 데이터 배선(141, 142, 143)은 세로방향으로 형성되 어 게이트선(121)과 교차하여 화소를 형성하는 데이터선(141), 데이터선(141)으로부터 분기되어 저항 접촉층(133)의 상부까지 연장되어 있는 소스전극(142), 소스전극(142)과 분리되어 있으며 소스전극(142)의 반대쪽 저항 접촉층(133) 상부에 형성되어 있는 드레인 전극(143)을 포함한다. 여기서, 본 발명의 데이터선(141)은 본 발명에 따르는 화소전극(161, 162)의 양측 가장자리를 따라 연장되어 있다. 더욱 구체적으로, 데이터선(141)은 화소전극(161, 162)의 측면 형상에 대응하도록 마련되어 화소전극(161, 162)과 겹치지 않는다. 한편, 도시되지 않았으나, 데이터선(141)은 곧은 직선으로 마련되어 본 발명에 따르는 화소전극(161, 162)과 일부 겹쳐있을 수 있다. 이러한 데이서턴(141)의 형상차이는 보호막(151)의 재질에 의하여 결정된다. 이에 대하여는 후술하겠다.
데이터 배선(141, 142, 143) 및 이들이 가리지 않는 반도체층(132)의 상부에는 보호막(151)이 형성되어 있다. 보호막(151)에는 드레인 전극부(143)를 드러내는 접촉구(153)가 형성되어 있다. 여기서, 보호막(151)은 SiNx, SiO2와 같은 무기물질로 이루어질 수 있으며, 유기물질로 이루어질 수 있다. 보호막(151)이 무기물질로 이루어진 경우에, 데이터선(141)은 화소전극(161, 162)와 겹치지 않도록 마련되는 것이 바람직하다. 이는, 데이터선(141)과 화소전극(161, 162)이 겹치면 용량(capacitor)이 형성될 수 있으며, 이런 용량은 액정층(300)의 배열에 영향을 미치기 때문이다. 그래서, 데이터선(141)은 화소전극(161, 162) 양측의 가장자리를 따라 형성되는 것이다. 한편, 보호막(151)이 유기물질로 이루어진 경우에, 데이터선(141)은 화소전극(161, 162)과 일부 겹쳐있어도 된다. 그 이유는, 유기물질은 일 반적으로 두껍게 형성되어 때문에 데이터선(141)과 화소전극(161, 162) 사이에 형성된 용량(capacitor)은 작기 때문이다. 그러나, 보호막(151)이 유기물질을 포함한 경우에도, 데이터선(141)은 화소전극(161, 162) 양측의 가장자리를 따라 형성될 수 있음은 당연하다.
보호막(151)의 상부에는 화소전극(161, 162)이 형성되어 있다. 화소전극(161, 162)은 통상 ITO(indium tin oxide) 또는 IZO(indium zinc oxide)등의 투명한 도전물질로 이루어진다. 화소전극(161, 162)은 박막트랜지스터(T)에 인접하여 위치하는 제1부분(161)과, 제1부분(161)과 일부 연결되어 있으며 양측의 적어도 일부가 사선방향으로 경사져 있는 제2부분(162)을 포함한다. 여기서, 사선방향은 수평 또는 수직이 되지 않는 방향을 말한다.
제1부분(161)은 접촉구(153)를 통해 드레인 전극(143)과 전기적으로 연결되어 있으며, 실질적으로 사각형으로 마련될 수 있다. 제2부분(162)은 제1부분(161)에 인접하여 위치하는 제1서브영역(162a)과, 제1서브영역(162a)으로부터 제1서브영역(162a)의 경사방향과 반대되는 방향으로 경사져 연장되어 있는 제2서브영역(162b)을 포함한다. 제1서브영역(162a)과 제2서브영역(162b)는 상호 대칭을 이루며, 실질적으로 평행사변형으로 마련될 수 있다. 이 경우에, 제1서브영역(162a)과 제2서브영역(162b)의 예각(도3참조, α)은 22.5° 내지 67.5°일 수 있다. 즉, 본 발명은 제1 및 제2서브영역(162a, 162b)의 예각(도3참조, α)을 22.5° 내지 67.5°범위로 설정하기 위하여 제2부분(162)의 양 측부를 사선방향으로 경사지도록 형성한 것이다.
이하에서는 도 3을 참조하여 상술한 구조에 의하여 텍스처(Texture)가 감소되는 원리에 대하여 설명한다.
도 3에서 화살표는 액정 방향자들이 눕는 방향을 나타낸 것으로, 화소의 가장자리에 위치하는 액정들의 방향자는 일반적으로 화소전극(161, 162)의 측부에 대략 수직이 되도록 눕는다. 종래에는, 도시되지 않았으나, 화소전극이 경사지게 마련되지 않아서, 제2서브영역(162b)의 장변에 위치하는 액정 및 이의 영향을 받아 배열된 화소의 내부의 액정들과 제2서브영역(162b)의 단변에 위치하는 액정들의 배향 방향이 서로 다른 문제점이 있었다. 이에 의하여, 화소의 안쪽에 위치하는 액정과 화소의 양측 가장자리쪽에 위치하는 액정이 서로 거동을 방해하여 화소의 양측 가장자리에서 광의 투과율이 상대적으로 낮아 어둡게 보이는 텍스처(Texture)가 발생하였다.
이에, 도 3에 도시된 바와 같이, 제2부분(162)의 양 측부를 사선방향으로 경사지도록 형성하여 화소의 양측 가장자리에 위치하는 액정의 방향자가 화소 내부에 위치하는 액정의 방향자와 비슷한 방향으로 움직이도록 제어하였다. 또한, 도 2에 도시된 바와 같이 절개패턴을 가운데 두고 위치하는 액정분자가 비슷한 방향으로 배열되도록 제어하였다. 여기서, 제1 및 제2서브영역(162a, 162b)의 예각(α)이 22.5° 내지 67.5°범위 일 때, 화소 내부에 위치하는 액정의 방향자들이 눕는 방향과 화소의 양측 가장자리에 위치하는 액정의 방향자들이 눕는 방향이 비슷해져 액정 거동을 방해하는 힘이 작아져 텍스처(Texture)의 발생이 최소화된다. 예각(α)이 22.5°보다 작으면 광투과율이 작아지며, 예각(α)이 67.5°보다 크면 텍스 처(Texture)의 발생이 증가된다. 더욱 바람직하게는, 예각(도3참조, α)은 45°이하로 마련되는 것이 좋다. 이는, 예각(도 3참조, α)을 45°이하로 설정된 화소구조에서, 화소의 양측 가장자리에 위치하는 액정의 광투과율이 향상되기 때문이다.
화소전극(161, 162)은 일체로 마련되어 있으며, 제1부분(161)과 제2부분은 제1부분(161)과 제2부분(162)의 경계영역에 마련되어 있는 화소전극 절개패턴(165)에 의하여 구분된다. 그리고, 제1부분(161)은 후술할 제1공통전극 절개패턴(251)에 의하여 좌우로 구분되며, 제1서브영역(162a)과 제2서브영역(162b)은 제2공통전극 절개패턴(152)에 의하여 구분된다.
한편, 도시된 바와 달리, 제2부분(162)은 대칭적으로 마련되지 않을 수도 있으며, 제1서브영역(162a)과 제2서브영역(162b)의 예각이 서로 다르도록 마련될 수도 있다. 또한, 제2부분(162)은 제1서브영역(162a)과 제2서브영역(162b)으로 구분되지 않고 하나의 사선방향으로만 경사지도록 마련될 수 있다.
이어 컬러필터 기판(200)에 대하여 설명하겠다.
제2절연기판(211) 위에 블랙매트릭스(221)가 형성되어 있다. 블랙매트릭스(221)는 일반적으로 적색, 녹색 및 청색 필터 사이를 구분하며, 제1기판(100)에 위치하는 박막 트랜지스터로의 직접적인 광조사를 차단하는 역할을 한다. 블랙 매트릭스(221)는 통상 검은색 안료가 첨가된 감광성 유기물질로 이루어져 있다. 상기 검은색 안료로는 카본블랙이나 티타늄 옥사이드 등을 사용한다.
컬러필터층(231)은 블랙 매트릭스(221)를 경계로 하여 적색, 녹색 및 청색 필터가 반복되어 형성된다. 컬러필터층(231)은 백라이트 유닛(도시하지 않음)으로 부터 조사되어 액정층(300)을 통과한 빛에 색상을 부여하는 역할을 한다. 컬러필터층(231)은 통상 감광성 유기물질로 이루어져 있다.
컬러필터층(231)과 컬러필터층(231)이 덮고 있지 않은 블랙 매트릭스(221)의 상부에는 오버코트막(241)이 형성되어 있다. 오버코트막(241)은 컬러필터층(231)을 평탄화하면서, 컬러필터층(231)을 보호하는 역할을 하며 통상 아크릴계 에폭시 재료가 많이 사용된다.
오버코트막(241)의 상부에는 공통전극(250)이 형성되어 있다. 공통전극(250)은 ITO(indium tin oxide) 또는 IZO(indium zinc oxide)등의 투명한 도전물질로 이루어진다. 공통전극(250)은 제1기판(100)의 화소전극(161, 162)과 함께 액정층(300)에 직접 전압을 인가한다. 공통전극(250)에는 공통전극 절개패턴(251, 252, 253, 254)이 형성되어 있다. 공통전극 절개패턴(251, 252, 253, 254)은 화소전극(161, 162)의 화소전극 절개패턴(165)과 함께 액정층(300)을 다수의 영역(domain)으로 나누는 역할을 한다.
본 발명에 따른 공통전극 절개패턴(251, 252, 253, 254)은 제1부분(161)을 세로방향으로 가로지르는 제1공통전극 절개패턴(251)과, 제2부분을 가로방향으로 가로지르는 제2공통전극 절개패턴(252)과, 제2공통전극 절개패턴(252)의 일단부로부터 분기되어 제1서브영역(162a)의 측부를 따라 연장되어 있는 제3공통전극 절개패턴(253)과, 제2공통전극 절개패턴(252)의 일단부로부터 분기되어 제2서브영역(162b)의 측부를 따라 연장되어 있는 제4공통전극 절개패턴(254)을 포함한다. 더욱 구체적으로, 제3공통전극 절개패턴(253)은 제1서브영역(162a)의 우측 측부를 따 라 제1부분(161)을 향하여 연장되어 있고, 제4공통전극 절개패턴(254)은 제2서브영역(162b)의 우측 측부를 따라 제1부분(161)과 멀어지는 방향으로 연장되어 있다. 그리고, 제3 및 제4공통전극 절개패턴(253, 254)은, 도 4a에 도시된 바와 같이, 제2공통전극 절개패턴(252)과 제3 공통전극 절개패턴(253) 및 제2공통전극 절개패턴(252)과 제4공통전극 절개패턴(254)이 이루는 둔각(β, 도3참조)에서 90°을 뺀 값이 제1서브영역(162a)과 제2서브영역(162b)의 예각(α, 도3참조)과 같도록 마련될 수 있다. 또한, 도4b에 도시된 바와 같이, 제2공통전극 절개패턴(252)과 제3 공통전극 절개패턴(253) 및 제2공통전극 절개패턴(252)과 제4공통전극 절개패턴(254)이 이루는 둔각(β, 도3참조)에서 90°을 뺀 값이 제1서브영역(162a)과 제2서브영역(162b)의 예각(α, 도3참조)보다 작도록 마련될 수도 있다. 본 발명과 같이, 제3 및 제4공통전극 절개패턴(253, 254)을 마련함에 의하여 화소의 내부와 가장자리에 위치하는 액정의 방향자들이 모두 비슷한 방향으로 움직이게 되며, 이와 같은 액정의 움직임이 개선된다. 특히 도4b와 같이 형성하는 경우에 화소의 가장자리에서 액정의 광투과율이 향상되어 텍스처(Texture)가 최소화된다.
제1 기판(100)과 제2 기판(200)의 사이에 액정층(300)이 위치한다. 액정층(300)은 VA(vertically aligned)모드로서, 액정분자는 전압이 가해지지 않은 상태에서는 길이방향이 수직을 이루고 있다. 전압이 가해지면 액정분자는 유전율 이방성이 음이기 때문에 전기장에 대하여 수직방향으로 눕는다. 그런데, 종래에는 화소의 내부와 가장자리에 위치하는 액정이 눕는 방위각이 서로 달라 여러 방향으로 무질서하게 배열하게 되고, 배향 방향이 다른 경계면에서 전경선(disclination line)이 생긴다. 그러나 본 발명과 같이 절개패턴(165, 251, 252, 253, 254)은 액정층(300)에 전압이 걸릴 때 프린지 필드를 만들어 액정 배향의 방위각을 결정해 주어 전경선(disclination line)의 발생이 최소화한다. 또한, 텍스처(Texture)의 발생이 최소화되며, 광시야각을 구현함과 동시에 대비비(Contrast ratio)가 좋아진 액정표시패널이 제공된다.
이하, 도 5 및 도 6을 참조하여 본 발명의 제2 및 제3실시예에 대하여 설명한다. 제2 및 제3실시예에서는 제1실시예와 구별되는 특징적인 부분만 발췌하여 설명하도록 하며, 설명이 생략되거나 요약된 부분은 제1실시예 및 공지의 기술에 따른다. 그리고, 설명의 편의를 위하여 동일한 구성요소에 대하여는 동일한 도면번호를 부여하여 설명하도록 한다.
도 5는 본 발명의 본 발명의 제2실시예에 따른 박막트랜지스터 기판의 배치도에 공통전극을 도시한 도면이다. 제2실시예에 따른 화소전극(161, 162)은 제1실시예와 동일하며, 공통전극(250)만이 제1실시예와 다르다. 제2실시예에 따르는 공통전극(250)은 제1부분(161)을 세로방향으로 가로지르는 제1공통전극 절개패턴(251)과, 제2부분(162)을 가로방향으로 가로지르는 제2공통전극 절개패턴(252)을 포함한다. 그리고, 제2공통전극 절개패턴(252)은 제1서브영역(162a)을 가로방향으로 가로지르는 제1서브 공통전극 절개패턴(252a)과, 제2서브영역(162b)을 가로방향으로 가로지는 상부 제2서브 공통전극 절개패턴(252b)을 포함한다. 이런 공통전극(250)의 구조에 의하여, 제1실시예와 비교하여 제2실시예의 액정층(300)은 더 많은 영역(domain)으로 구분되게 된다. 한편, 제2실시예에서는 제1실시예 및 후술할 제3실시예와 달리 제1서브영역(162a)과 제2서브영역(162b)의 측부를 따라 연장되어 있는 절개패턴이 없다.
도 6은 본 발명의 제3실시예에 따른 박막트랜지스터 기판의 배치도에 공통전극을 도시한 도면이다. 제3실시예는 전체적으로 제2실시예와 유사하며, 제1서브영역(162a)과 제2서브영역(162b)의 측부를 따라 연장되어 있는 절개패턴이 더 마련되어 있다. 구체적으로, 제1 및 제2 서브 공통전극 절개패턴(252a, 252b)의 타단으로부터 제1서브영역(162a)과 제2서브영역(162b)의 일측 측부를 따라 연장되어 있는 제5공통전극 절개패턴(255)과, 제1 및 제2 서브 공통전극 절개패턴(252a, 252b)의 일단으로부터 제1서브영역(162a)과 제2서브영역(162b)의 타측 측부를 따라 연장되어 있는 제6공통전극 절개패턴(256)을 더 포함한다. 제5공통전극 절개패턴(255)은 제1서브 공통전극 절개패턴(252a)과 제2서브 공통전극 절개패턴(252b)을 상호 연결하고 있고, 제6공통전극 절개패턴(256)은 제5공통전극 절개패턴(255)의 연장방향과 반대되는 방향으로 연장되어 있다. 그리고, 제1서브 공통전극 절개패턴(252a)과 제6공통전극 절개패턴(256) 및 제2서브 공통전극 절개패턴(252b)과 제6공통전극 절개패턴(256)이 이루는 둔각(δ)에서 90°을 뺀 값은 제1서브영역(162a)과 제2서브영역(162b)의 예각(α, 도3참조)과 비교하여 같거나 작도록 마련되어 있다.
이상 설명한 바와 같이, 본 발명에 따르면, 티-패턴(T-pattern)구조를 갖는 화소의 가장자리에서 발생하는 텍스처(Texture)를 최소화할 수 있는 액정표시패널이 제공된다.

Claims (13)

  1. 제1절연기판과, 상기 제1절연기판 상에 형성되어 있는 박막트랜지스터와, 상기 박막트랜지스터와 연결되어 있는 화소전극을 포함하는 제1기판과;
    상기 제1절연기판과 대향 배치되는 제2절연기판과, 상기 제2절연기판 상에 형성되어 있는 공통전극을 포함하는 제2기판; 및
    상기 제1기판과 상기 제2기판 사이에 위치하는 액정층을 포함하며,
    상기 화소전극은 상기 박막트랜지스터에 인접한 제1부분과, 상기 제1부분과 연결되어 있으며 양측의 적어도 일부가 사선방향으로 경사져 있는 제2부분을 포함하며,
    상기 공통전극은 상기 제1부분을 세로방향으로 가로지르는 제1공통전극 절개패턴과 상기 제2부분을 가로방향으로 가로지르는 제2공통전극 절개패턴을 포함하는 것을 특징으로 하는 액정표시패널.
  2. 제1항에 있어서,
    상기 제2부분은 상기 제1부분에 인접하여 위치하는 제1서브영역과, 상기 제1서브영역으로부터 상기 제1서브영역의 경사방향과 반대되는 방향으로 경사져 연장되어 있는 제2서브영역을 포함하는 것을 특징으로 하는 액정표시패널.
  3. 제2항에 있어서,
    상기 제1부분은 실질적으로 사각형이고,
    상기 제1서브영역과 상기 제2서브영역의 각각은 실질적으로 평행사변형이며, 상호 상하 대칭을 이루고 있는 것을 특징으로 하는 액정표시장치.
  4. 제3항에 있어서,
    상기 제1 및 제2서브영역의 예각은 22.5° 내지 67.5°인 것을 특징으로 하는 액정표시패널.
  5. 제4항에 있어서,
    상기 화소전극은 상기 제1부분과 상기 제2부분의 경계영역에 마련되어 있는 화소전극 절개패턴을 더 포함하며,
    상기 1부분과 상기 제2부분은 일체로 마련되어 있으며, 상기 화소전극 절개패턴에 의하여 구분되는 것을 특징으로 하는 액정표시패널.
  6. 제5항에 있어서,
    상기 제1서브영역과 상기 제2서브영역은 상기 제2공통전극 절개패턴에 의하여 상하 대칭적으로 구분되며,
    상기 공통전극은 상기 제2공통전극 절개패턴의 일단으로부터 분기되어, 상기 제1서브영역의 측부를 따라 연장되어 있는 제3공통전극 절개패턴과, 상기 제2서브영역의 측부를 따라 연장되어 있는 및 제4공통전극 절개패턴을 포함하는 것을 특 징으로 하는 액정표시패널.
  7. 제6항에 있어서,
    상기 제2공통전극 절개패턴과 상기 제3 공통전극 절개패턴 및 상기 제2공통전극 절개패턴과 제4공통전극 절개패턴이 이루는 둔각에서 90°을 뺀 값은 상기 제1서브영역과 제2서브영역의 예각과 비교하여 같거나 작은 것을 특징으로 하는 액정표시패널.
  8. 제5항에 있어서,
    상기 제2공통전극 절개패턴은 상기 제1서브영역을 가로방향으로 가로지르는 제1서브 공통전극 절개패턴과, 상기 제2서브영역을 가로방향으로 가로지는 상부 제2서브 공통전극 절개패턴을 포함하는 것을 특징으로 하는 액정표시패널.
  9. 제8항에 있어서,
    상기 공통전극은,
    상기 제1 및 제2 서브 공통전극 절개패턴의 타단으로부터 상기 제1서브영역과 상기 제2서브영역의 일측 측부를 따라 연장되어 있는 제5공통전극 절개패턴과,
    상기 제1 및 제2 서브 공통전극 절개패턴의 일단으로부터 상기 제1서브영역과 상기 제2서브영역의 타측 측부를 따라 연장되어 있는 제6공통전극 절개패턴을 포함하는 것을 특징으로 하는 액정표시패널.
  10. 제9항에 있어서,
    상기 제5공통전극 절개패턴은 상기 제1서브 공통전극 절개패턴과 상기 제2서브 공통전극 절개패턴을 상호 연결하고 있고,
    상기 제6공통전극 절개패턴은 상기 제5공통전극 절개패턴의 연장방향과 반대되는 방향으로 연장되어 있는 것을 특징으로 하는 액정표시패널.
  11. 제10항에 있어서,
    상기 제1서브 공통전극 절개패턴과 상기 제6공통전극 절개패턴 및 상기 제2서브 공통전극 절개패턴과 상기 제6공통전극 절개패턴이 이루는 둔각에서 90°을 뺀 값은 상기 제1서브영역과 제2서브영역의 예각과 비교하여 같거나 작은 것을 특징으로 하는 액정표시패널.
  12. 제6항 또는 제9항에 있어서,
    상기 제1기판은,
    상기 화소전극의 가장자리를 따라 세로방향으로 연장되어 있는 데이터선과,
    상기 데이터선과 상기 화소전극 사이에 위치하는 보호막을 더 포함하며,
    상기 보호막은 무기물질을 포함하여 이루어진 것을 특징으로 하는 액정표시패널.
  13. 제6항 또는 제9항에 있어서,
    상기 제1기판은,
    상기 제2부분과 일부 겹치며 상기 제1부분의 가장자리를 따라 세로방향으로 연장되어 있는 데이터선과,
    상기 데이터선과 상기 화소전극 사이에 위치하는 보호막을 더 포함하며,
    상기 보호막은 유기물질을 포함하여 이루어진 것을 특징으로 하는 액정표시패널.
KR1020060044149A 2006-05-17 2006-05-17 액정표시패널 KR20070111155A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060044149A KR20070111155A (ko) 2006-05-17 2006-05-17 액정표시패널

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060044149A KR20070111155A (ko) 2006-05-17 2006-05-17 액정표시패널

Publications (1)

Publication Number Publication Date
KR20070111155A true KR20070111155A (ko) 2007-11-21

Family

ID=39090152

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060044149A KR20070111155A (ko) 2006-05-17 2006-05-17 액정표시패널

Country Status (1)

Country Link
KR (1) KR20070111155A (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8605242B2 (en) 2009-10-28 2013-12-10 Samsung Display Co., Ltd. Liquid crystal display
US10712596B2 (en) 2013-08-02 2020-07-14 Samsung Display Co., Ltd. Liquid crystal display

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8605242B2 (en) 2009-10-28 2013-12-10 Samsung Display Co., Ltd. Liquid crystal display
US10712596B2 (en) 2013-08-02 2020-07-14 Samsung Display Co., Ltd. Liquid crystal display

Similar Documents

Publication Publication Date Title
US6972811B2 (en) Pixel electrode structure for liquid crystal display
KR101323412B1 (ko) 액정표시장치 및 그 제조 방법
KR20020046621A (ko) 횡전계 방식의 액정표시장치 및 그 제조방법
KR101807729B1 (ko) 액정 표시 장치
KR101071257B1 (ko) 다중 도메인 박막 트랜지스터 표시판 및 이를 포함하는액정 표시 장치
KR101282403B1 (ko) 액정표시장치
KR101784447B1 (ko) 프린지 필드 스위칭 모드 액정표시장치용 어레이 기판
KR100920348B1 (ko) 액정 표시 장치
US8773604B2 (en) Horizontal electric field type liquid crystal display wherein a pixel common electrode is contacted with a common electrode pattern in a non-display pixel area where a width of a gate line narrows
KR20080046042A (ko) 표시 패널
KR101046923B1 (ko) 박막 트랜지스터 표시판 및 이를 포함하는 액정 표시 장치
KR20070112532A (ko) 액정표시장치와 이의 제조방법
KR102345437B1 (ko) 표시 장치
KR20080022355A (ko) 액정표시장치
KR101282402B1 (ko) 액정표시장치
KR20070111155A (ko) 액정표시패널
KR20060062908A (ko) 액정 표시 패널
KR20080003998A (ko) 액정표시장치
KR20150146109A (ko) 액정 표시 장치
KR20080020883A (ko) 액정표시장치
US11003031B2 (en) Display apparatus
KR20060135098A (ko) 컬러필터 기판 및 이를 포함하는 액정표시패널
KR20080011598A (ko) 액정표시장치와 이의 제조방법
KR20060088192A (ko) 박막 트랜지스터 기판 및 그 제조방법
KR20070117903A (ko) 액정표시패널

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination