KR20070092785A - 표시 장치 및 이의 구동 방법 - Google Patents

표시 장치 및 이의 구동 방법 Download PDF

Info

Publication number
KR20070092785A
KR20070092785A KR1020060022043A KR20060022043A KR20070092785A KR 20070092785 A KR20070092785 A KR 20070092785A KR 1020060022043 A KR1020060022043 A KR 1020060022043A KR 20060022043 A KR20060022043 A KR 20060022043A KR 20070092785 A KR20070092785 A KR 20070092785A
Authority
KR
South Korea
Prior art keywords
recognition information
image information
transmission method
image
unit
Prior art date
Application number
KR1020060022043A
Other languages
English (en)
Other versions
KR101239338B1 (ko
Inventor
최창익
김영찬
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020060022043A priority Critical patent/KR101239338B1/ko
Priority to US11/603,217 priority patent/US8159415B2/en
Priority to EP06077095.5A priority patent/EP1833044B1/en
Priority to CN2006101732587A priority patent/CN101034540B/zh
Publication of KR20070092785A publication Critical patent/KR20070092785A/ko
Application granted granted Critical
Publication of KR101239338B1 publication Critical patent/KR101239338B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
    • G09G2370/042Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller for monitor identification
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
    • G09G2370/045Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller using multiple communication channels, e.g. parallel and serial
    • G09G2370/047Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller using multiple communication channels, e.g. parallel and serial using display data channel standard [DDC] communication
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/12Use of DVI or HDMI protocol in interfaces along the display data pipeline

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

소형화 및 제조 비용 절감을 도모한 표시 장치 및 이의 구동 방법이 개시된다. 표시 장치는 적어도 하나의 호스트 장치와 특정 또는 비특정 전송 방식에 의해 영상 정보를 수신하고 호스트 장치와 통신하는 인터페이스부, 특정 전송 방식에 대응하는 제1 인식 정보를 저장하고, 영상 정보가 특정 전송 방식에 의해 인가되면 제1 인식 정보가 인터페이스부를 통해 호스트 장치로 출력되도록 하는 메모리부 및 비특정 전송 방식에 대응하는 제2 인식 정보를 저장하고, 영상 정보가 비특정 전송 방식에 의해 인가되면 제2 인식 정보를 독출하여 인터페이스부를 통해 호스트 장치로 출력하는 제어부를 포함한다. 각각의 영상 정보 전송 방식에 대응하여 출력되는 인식 정보가 저장되는 메모리 장치의 사용 수량을 감소시킴으로써 표시 장치의 소형화 및 제조 비용 절감을 도모할 수 있다.
디지털(digital), 아날로그(analog), DVI, DCC, EDID

Description

표시 장치 및 이의 구동 방법{DISPLAY DEVICE AND METHOD OF THE DRIVING}
도 1은 본 발명의 일 실시예에 의한 표시 장치를 설명하기 위해 개략적으로 도시한 블록도이다.
도 2는 도 1에 도시된 표시 장치에 인가되는 영상 정보의 전송 방식에 따라 각 구성 요소의 동작 상태를 설명하기 위한 도면이다.
도 3은 도 1에 도시된 스위칭부의 일 실시예를 도시한 도면이다.
도 4는 본 발명의 일 실시예에 의한 표시 장치의 구동 방법을 설명하기 위한 순서도이다.
도 5는 도 4에 도시된 표시 장치의 구동 방법을 설명하기 위한 제어부의 레지스터들을 도시한 도면이다.
도 6은 도 4에 도시된 표시 장치의 구동 방법을 설명하기 위한 소스 코드의 일부를 도시한 도면이다.
도 7은 비교예에 의한 표시 장치를 설명하기 위해 개략적으로 도시한 블록도이다.
도 8은 도 7에 도시된 스위칭부의 일례를 도시한 도면이다.
*도면의 주요 부분에 대한 부호의 설명*
100 : 표시 장치 110 : 인터페이스부
120 : 스위칭부 130 : 메모리부
140 : 제어부 141 : 컨트롤러부
142 : 저장부 150 : 표시부
본 발명은 표시 장치 및 이의 구동 방법에 관한 것으로서, 보다 상세하게는 소형화 및 제조 비용 절감을 도모한 표시 장치 및 이의 구동 방법에 관한 것이다.
일반적으로, PC에서 생성된 디지털 데이터를 모니터로 전송하기 위한 규격인 DVI(Digital Visual Interface)는 업무용 프로젝터, 상용 플라즈마 디스플레이, 전광판 등 PC와 연결해 사용하는 기기에 주로 채용되어 왔다. 또한, 최근에는 디지털 TV, 셋-탑 박스(Set-Top box) 등을 포함하는 가전 제품에도 채용되기 시작했다.
이러한 DVI 규격의 개발 목적은 PC가 디지털 데이터를 생성하고 표시 장치도 디지털 데이터를 수신할 수 있는데, 신호의 전송을 위해 디지털 데이터를 아날로그 데이터로 변환하여 표시 장치로 전송한 후 다시 이를 디지털 데이터로 변환하는 복잡한 과정을 수행할 필요없이 직접 디지털 데이터를 전송하기 위한 것이다.
이러한 콘텐츠 제공업체들의 요청에 따라 서비스 제공업체와 가전업체들은 IEEE 1394와 아날로그 커넥터를 포함한 여러 인터페이스 대신에 DVI를 채용하여 제공하고 있다.
이러한 DVI를 채용하기 위해서는 DDC(Display Data Channel)가 필수적으로 채용된다. DDC는 PC와 같이 영상 정보를 출력하는 호스트 장치와 표시 장치 사이에서 표시 장치의 인식 정보 예를 들어, 최적 해상도 등의 표시 장치의 속성을 지시하는 인식 정보를 교환하여 호스트 장치에서 표시 장치의 표시 환경을 설정하는 규격이다.
이러한 DVI 규격을 채용하는 표시 장치는 EDID(Extended Display Identification Data)와 같은 인식 정보를 송수신하는 DDC 채널(SDA, SCL)을 갖는 DVI 커넥터(connector)를 구비한다.
일반적으로 DVI 규격을 채용하는 표시 장치는 PC와 연결되어 PC에서 연산 처리된 영상 신호를 전송받아 영상을 표시하는 본연의 기능 이외에 다양한 콘텐츠 예를 들어, DVD 플레이어 등의 영상 재생기로부터 출력되는 영상 신호를 이용하여 영상을 표시하는 다양한 기능들을 필요로 하고 있다.
또한, 표시 장치들은 PC, DVD 등과 같이 영상 정보를 제공하는 호스트 시스템으로부터 출력되는 디지털 영상 정보를 이용하여 영상을 표시할 뿐만 아니라, 예를 들어, PC 등으로부터 출력되는 아날로그 영상 정보를 이용하여 영상을 표시하는 기능을 필요로 한다.
따라서, DVI 커넥터를 이용하여 디지털 영상 정보 및 아날로그 영상 정보를 송수신하는 경우, 디지털 신호 전송 방식과 아날로그 신호 전송 방식에 대응하는 표시 장치의 인식 정보가 서로 상이하기 때문에 신호 전송 방식에 적절한 인식 정보를 호스트 장치로 출력하여야 한다.
도 7은 비교예에 의한 표시 장치(10)를 개략적으로 도시한 블록도이고, 도 8 은 도 7에 도시된 스위칭부(12)의 일 실시예를 도시한 도면이다.
도 7을 참조하면, 표시 장치(10)는 DVI 커넥터(11), 스위칭부(12), 제1 메모리부(13), 제2 메모리부(14), 제어부(15) 및 표시부(16)를 포함한다.
구체적으로, DVI 커넥터(11)는 외부 호스트 장치들(20, 30)으로부터 각각 디지털 및 아날로그 영상 정보(D_ID, A_ID)를 송수신한다. 이때, 표시 장치(10)는 예를 들어, PC와 같은 하나의 호스트 장치와 디지털 및 아날로그 영상 정보를 송수신할 수도 있다.
스위칭부(12)는 영상 정보의 전송 방식에 따라 구동 전압(VDD)을 선택적으로 제1 및 제2 메모리부(13, 14)에 제공한다. 이러한 스위칭부(12)의 동작은 다음과 같다.
표시 장치(10)와 제1 호스트 장치(20)를 연결할 때 DVI 커넥터(11)에 디지털 영상 정보를 송수신하는 24핀 DVI-D 단자를 갖는 제1 전송 케이블(cable 1)이 연결될 수 있다. 또한, 표시 장치(10)와 제2 호스트 장치(30)를 연결하기 위해 DVI 커넥터(11)에 아날로그 영상 정보를 송수신하는 15핀 D-SUB 단자를 갖는 제2 전송 케이블(cable 2)이 연결될 수 있다.
이와 같은 연결되는 제1 및 제2 전송 케이블(cable 1, cable 2)의 단자가 서로 상이하여 제2 전송 케이블(cable 2)의 연결 시 DVI 커넥터(11)에 제2 전송 케이블(cable 2)와 연결되지 않는 신호 핀들이 존재하고, 이러한 신호 핀들 중 특정 핀을 상태 확인 핀으로 기 설정한다.
이때, DVI 커넥터(11)에 형성된 신호 핀에는 기본적으로 고 전위 레벨의 전 압이 인가되어 있으며, 상태 확인 핀에도 마찬가지로 고 전위 레벨의 전압이 인가되어 있다. 이러한 상태 확인 핀의 전위 레벨은 제1 전송 케이블(cable 1)이 연결되는 경우와 제2 전송 케이블(cable 2)이 연결되는 경우의 전위 레벨이 서로 다르게 형성된다.
스위칭부(12)는 제1 전송 케이블(cable 1)이 연결되는 경우와 제2 전송 케이블(cable 2)이 연결되는 경우에 서로 상이하게 형성되는 상태 확인 핀의 전위 레벨을 제어 신호(CNT)로 입력받아 스위칭 동작을 수행한다.
일례로, 도 8에 도시된 바와 같이 스위칭부(12)에 DVI 커넥터(11)의 상태 확인 핀이 제1 전송 케이블(cable 1)과 연결되는 경우 상태 확인 핀은 제1 호스트 장치(200)의 접지 단자(GND)에 연결되어 저 전위 레벨로 상태가 변화된다. 이는 스위칭부(12)의 제어 신호(CNT)로 인가되고, 이에 따라 제1 스위칭 소자(12-1)가 활성화되어 구동 전압(VDD)은 제1 메모리부(13)로 인가되며 제1 메모리부(13)가 활성화된다.
이와 반대로, DVI 커넥터(11)의 상태 확인 핀이 제2 전송 케이블(cable 2)과 연결되는 경우 상태 확인 핀은 플로팅(floating) 상태로 형성되어 고 전위 레벨을 유지한다. 이는 스위칭부(12)의 제어 신호(CNT)로 인가되고, 이에 따라 제2 스위칭 소자(12-2)가 활성화되어 구동 전압(VDD)은 제2 메모리부(14)로 인가되며 제2 메모리부(14)가 활성화된다.
이때, 제1 메모리부(13)에는 디지털 영상 정보에 대응하는 인식 정보 예를 들어, 디지털 EDID 정보가 저장되어 있고, 제2 메모리부(14)에는 아날로그 영상 정 보에 대응하는 아날로그 EDID 정보가 저장되어 있다.
따라서, 스위칭부(12)에 의해 선택적으로 제공되는 구동 전압(VDD)에 의해 제1 및 제2 메모리부(13, 14) 중 하나가 선택적으로 활성화되고, 각각에 저장된 디지털 및 아날로그 EDID 정보는 컨트롤러(15-1)에서 출력되는 제어 신호에 따라 DVI 커넥터(11)로 독출되어 호스트 장치들(20, 30)에 전송하게 된다.
이와 같은 구성 및 방법을 통해 호스트 장치들(20, 30)은 표시 장치(10)에서 출력되는 인식 정보들(REC_D1, REC_D2)에 의해 표시 장치(10)의 속성을 판단하고, 이에 응답하여 표시부(16)의 화질 모드(Q_mode)를 설정하는 제어 신호를 표시 장치(10)에 전송하며, 설정된 화질 모드(Q_mode)는 저장부(15-2)에 저장된다.
또한, 호스트 장치들(20, 30)은 디지털 또는 아날로그 전송 방식에 의해 디지털 및 아날로그 영상 정보(D_ID, A_ID)를 표시 장치(10)에 전송하고, 저장된 화질 모드(Q_mode)와 디지털 및 아날로그 영상 정보(D_ID, A_ID)에 응답하여 표시부(16)에 소정 영상을 표시하게 된다.
일반적으로, 제1 및 제2 메모리부(13, 14)는 표시 장치(10)의 전원이 공급되지 않는 상태에서도 인식 정보(Q_mode)를 저장할 수 있도록 EEPROM과 같은 불휘발성 메모리로 형성된다.
그러나, 아날로그 전송 방식의 경우에는 아날로그 전송 방식의 특성에 따라 표시 장치(10)에 전원이 공급되지 않은 상태에서도 제2 메모리부(14)로부터 인식 정보를 독출하여 제2 호스트 장치(30)로부터 영상 정보가 출력되도록 할 수 있으나, 디지털 전송 방식의 경우에는 표시 장치(10)에 전원이 공급되지 아니한 경우 제1 메모리부(13)로부터 인식 정보를 독출하지 못하게 되고, 이에 따라 제1 호스트 장치(20)에서 영상 정보의 출력 자체가 차단되는 경우가 발생하기 때문에 도 8에 도시된 바와 같이 각각에 별도의 메모리부(13, 14)를 구성하여 이러한 문제점을 방지하는 방법을 사용하였다.
그러나, 상술한 바와 같이 영상 정보의 전송 방식에 따라 각각의 전송 방식에 적합한 인식 정보를 저장하는 메모리부를 각각 형성하게 되어 소형화 도모 및 제조 비용 절감에 불리한 문제점이 있다.
본 발명은 상기한 문제점을 해결하기 위해 안출한 것으로서, 본 발명의 목적은 메모리 장치의 사용 수량을 감소시켜 소형화 및 제조 비용 절감을 도모할 수 있는 표시 장치를 제공하는데 있다.
본 발명의 다른 목적은 상기 표시 장치의 구동 방법을 제공하는데 있다.
상기한 본 발명의 목적을 달성하기 위하여, 본 발명의 일 실시예에 의한 표시 장치는 인터페이스부, 메모리부 및 제어부를 포함한다. 인터페이스부는 적어도 하나의 호스트 장치와 특정 또는 비특정 전송 방식에 의해 영상 정보를 수신하고, 호스트 장치와 통신한다. 메모리부는 특정 전송 방식에 대응하는 제1 인식 정보를 저장하고, 영상 정보가 특정 전송 방식에 의해 인가되면 제1 인식 정보가 인터페이스부를 통해 호스트 장치로 출력되도록 하는 메모리부 및 비특정 전송 방식에 대응하는 제2 인식 정보를 저장하고, 영상 정보가 비특정 전송 방식에 의해 인가되면 제2 인식 정보를 독출하여 인터페이스부를 통해 호스트 장치로 출력하는 제어부를 포함한다.
이때, 인터페이스부는 DVI-I(Digital Visual Interface-Integrated) 커넥터로 형성될 수 있다.
이 경우, 인터페이스부는 복수개의 신호 핀을 포함하고, 신호 핀 중 적어도 하나의 신호 핀은 전송 방식들을 판단하기 위한 상태 확인 핀으로 설정될 수 있다. 이때, 상태 확인 핀은 전송 방식들에 따라 서로 다른 전위 레벨로 형성될 수 있다.
또한, 표시 장치는 상태 확인 핀의 전위 레벨에 따라 선택적으로 활성화되어 메모리부에 구동 전압을 제공하는 스위칭부를 더 포함할 수 있고, 제어부는 상태 확인 핀과 연결되어 상태 확인 핀의 전위 레벨에 따라 제2 인식 정보를 인터페이스부로 제공할 수 있다.
제어부는 제2 인식 정보를 저장하는 저장부를 더 포함하여 이루어질 수 있다.
이때, 저장부는 영상 정보에 응답하여 설정된 화질 모드를 저장하고, 제2 인식 정보는 저장부에 주소 할당 방식으로 저장될 수 있다.
또한, 제어부는 비특정 전송 방식에 따라 인가되는 영상 정보에 응답하여 제2 인식 정보를 저장부로부터 독출할 수 있다.
여기서, 제1 인식 정보는 디지털 EDID(Extended Display Identification Data)이고, 제2 인식 정보는 아날로그 EDID일 수 있다.
본 발명의 다른 목적을 달성하기 위하여, 본 발명의 일 실시예에 의한 표시 장치의 구동 방법은 적어도 하나의 호스트 장치로부터 영상 정보를 수신하고, 호스트 장치와 통신하여 영상을 표시하는 표시 장치의 구동 방법에 있어서, 영상 정보를 입력받는 단계, 영상 정보의 전송 방식을 판단하는 단계, 판단된 전송 방식이 특정 전송 방식인 경우, 특정 전송 방식에 대응하는 제1 인식 정보가 저장된 메모리부에서 제1 인식 정보를 독출하여 호스트 장치로 제공하는 단계, 판단된 전송 방식이 비특정 전송 방식인 경우, 표시 장치의 구동을 제어하는 제어부에 저장된 비특정 전송 방식에 대응하는 제2 인식 정보를 독출하여 호스트 장치로 제공하는 단계를 포함한다.
여기서, 영상 정보를 입력받는 단계는 DVI-I(Digital Visual Interface-Integrated) 커넥터를 통해 영상 정보를 입력받을 수 있다.
또한, 영상 정보가 특정 전송 방식에 의해 전송되면 구동 전압을 메모리부에 제공하여 활성화시키고, 영상 정보가 비특정 전송 방식에 의해 전송되면 구동 전압이 메모리부에 제공되는 것을 차단하여 메모리부를 비활성화시키는 단계를 더 포함할 수 있다.
영상 정보의 전송 방식을 판단하는 단계에서는 DVI-I 커넥터에 포함된 복수개의 신호 핀 중 상태 확인 핀으로 설정된 신호 핀의 전위 레벨의 변동을 판단할 수 있다.
이때, 상태 확인 핀은 호스트 장치와 연결되지 않은 경우 고 전위 레벨로 형성되고, 호스트 장치와 연결된 경우 저 전위 레벨로 형성될 수 있다.
제1 인식 정보를 독출하는 단계는 메모리부를 활성화시켜 제1 인식 정보를 독출하고, 제어부에 저장된 제2 인식 정보의 독출을 차단할 수 있다.
제2 인식 정보를 독출하는 단계는 메모리부를 비활성화시켜 제1 인식 정보의 독출을 차단하고, 제어부에 주소 할당 방식으로 저장된 제2 인식 정보를 독출할 수 있다.
제1 인식 정보는 디지털 EDID(Extended Display Identification Data)이고, 제2 인식 정보는 아날로그 EDID일 수 있다.
또한, 인식 정보들에 응답하여 호스트 장치로부터 각 전송 방식에 따라 제공되는 영상 정보에 의해 화질 모드를 설정하고, 설정된 화질 모드로 영상 정보를 소정 영상으로 표시하는 단계를 더 포함할 수 있다.
이때, 영상 정보를 소정 영상으로 표시하는 단계는 설정된 화질 모드를 제어부에 저장하고, 제어부에 저장된 화질 모드에 따라 영상 정보를 소정 영상으로 표시할 수 있다.
이러한 표시 장치 및 표시 장치의 구동 방법에 의하면, 영상 정보 전송 방식에 대응하여 출력되는 서로 다른 인식 정보가 각각 저장된 메모리 장치의 사용 수량을 감소시킴으로써 표시 장치의 소형화 및 제조 비용 절감을 도모할 수 있다.
이하, 본 발명의 바람직한 실시예들을 첨부된 도면들을 참조하여 상세히 설명한다.
도 1은 본 발명의 일 실시예에 의한 표시 장치(100)를 설명하기 위해 개략적으로 도시한 블록도이고, 도 2는 도 1에 도시된 표시 장치(100)에 인가되는 영상 정보의 전송 방식에 따라 각 구성 요소의 동작 상태를 설명하기 위한 도면이며, 도 3은 도 1에 도시된 스위칭부(120)의 일 실시예를 도시한 도면이다.
도 1을 참조하면, 본 발명의 일 실시예에 의한 표시 장치(100)는 인터페이스부(110), 스위칭부(120), 메모리부(130), 제어부(140) 및 표시부(150)를 포함한다.
구체적으로, 인터페이스부(110)는 외부 호스트 장치들(200, 300)에서 영상 정보를 수신하고, 이를 통해 상호 통신한다. 또한, 인터페이스부(110)에는 제1 호스트 장치(200)로부터 디지털 영상 신호(D_ID)가 디지털 전송 방식에 의해 전송될 수 있고, 제2 호스트 장치(300)로부터 아날로그 영상 신호(A_ID)가 아날로그 전송 방식에 의해 전송될 수도 있으며, 하나의 호스트 장치 예를 들어, PC와 같은 호스트 장치에서 디지털 및 아날로그 영상 정보를 송수신할 수도 있다.
이때, 인터페이스부(110)는 복수개의 신호 핀을 갖는 DVI 커넥터로 형성될 수 있다. 이때, DVI 커넥터에는 DDC를 채용하기 위한 DDC 채널(SDA, SCL)을 포함한다. 여기서, 영상 정보는 DDC 채널(SDA, SCL)을 통해 호스트 장치들(200, 300)과 표시 장치(100) 사이의 인터페이스를 수행하기 위한 DDC_DATA, DDC_CLK 신호 및 EDID 신호와 소정 영상을 표시하기 위해 DVI 커넥터를 통해 송신되는 영상 데이터 신호등을 포함한다.
스위칭부(120)는 인터페이스부(110)로 인가되는 영상 정보의 신호 전송 방식에 의해 선택적으로 활성화되어 외부로부터 입력되는 구동 전압(VDD)을 메모리부(130)로 제공한다.
스위칭부(120)는 인터페이스부(110)에 입력되는 영상 정보가 제1 호스트 장치(200)로부터 제공되는 디지털 영상 신호인지 제2 호스트 장치(300)로부터 제공되 는 아날로그 영상 신호인지에 따라 각각 디지털 전송 방식과 아날로그 전송 방식에 의해 인가될 때 이중 하나의 전송 방식을 특정하여 구동 전압(VDD)을 메모리부(130)로 제공한다.
예를 들어, 본 발명에서는 디지털 전송 방식을 특정 전송 방식으로 사용하고, 디지털 전송 방식에 의해 영상 정보가 입력될 때 스위칭부(120)가 활성화되도록 형성한다. 스위칭부(120)가 디지털 전송 방식에 의해 영상 정보가 입력될 때 활성화되도록 하기 위해 다음과 같은 방법을 사용한다.
도 1과 도 2를 참조하면, 먼저 인터페이스부(110)에는 호스트 장치들(200, 300)과 인터페이스를 수행하기 위해 전송 케이블이 연결되는데, 디지털 전송 방식의 경우 일례로, 디지털 영상 정보를 송수신하는 24핀 DVI-D 단자를 갖는 제1 전송 케이블(cable 1)이 연결될 수 있다. 또한, 아날로그 전송 방식의 경우 일례로, 아날로그 영상 정보를 송수신하는 15핀 D-SUB 단자를 갖는 제2 전송 케이블(cable 2)이 연결될 수 있다.
따라서, 인터페이스부(110)에 제1 전송 케이블(cable 1)이 연결되는 경우와 제2 전송 케이블(cable 2)이 연결되는 경우에서 각 케이블과 연결되는 신호 핀의 차이가 발생한다. 이때, 신호 핀 중 제2 전송 케이블(cable 2)이 연결될 때 제2 호스트 장치(300)와 연결되지 않는 신호 핀 중 하나를 상태 확인 핀으로 기 설정한다.
또한, 기 설정된 상태 확인 핀은 제1 전송 케이블(cable 1)이 연결된 경우와 제2 전송 케이블(cable 2)이 연결된 경우에 서로 다른 전위 레벨을 갖도록 형성된 다.
즉, 인터페이스부(110)에는 기본적으로 고 전위 레벨의 전압이 인가되어 상태 확인 핀은 고 전위 레벨로 형성되어 있고, 제1 전송 케이블(cable 1)이 연결된 경우 상태 확인 핀은 제1 호스트 장치(200)의 접지 단자(GND)와 연결되어 저 전위 레벨(LOW)로 형성된다. 또한, 인터페이스부(110)에 제2 전송 케이블(cable 2)이 연결된 경우 상태 확인 핀은 제2 호스트 장치(300)와 플로팅(floating) 상태로 형성되어 고 전위 레벨(HIGH)을 유지한다.
따라서, 도 3에 도시된 바와 같이 스위칭부(120)는 상태 확인 핀의 전위 레벨을 제어 신호(CNT)로 입력받아 스위칭 동작을 수행한다. 즉, 스위칭부(120)는 인터페이스부(110)의 상태 확인 핀이 제1 전송 케이블(cable 1)과 연결되는 경우에만 저 전위 레벨(LOW)의 제어 신호(CNT)에 의해 활성화되어 외부로부터 인가되는 구동 전압(VDD)을 메모리부(130)로 제공한다.
메모리부(130)는 디지털 전송 방식에 따라 영상 정보가 제1 호스트 장치(200)로부터 인가되는 경우 스위칭부(120)에서 선택적으로 제공되는 구동 전압(VDD)에 의해 활성화되고, 저장된 특정 전송 방식에 대응하는 인식 정보(이하, 제1 인식 정보)(REC_D1) 예를 들어, 디지털 전송 방식에 대응하는 디지털 EDID를 제1 호스트 장치(200)로부터 인가되는 영상 정보 예를 들어, 인식 정보(REC)의 독출 명령에 응답하여 제1 인식 신호(REC_D1)가 독출되도록 한다. 독출된 제1 인식 정보(REC_D1)는 인터페이스부(110)로 제공되어 제1 호스트 장치(200)로 전송된다.
이때, 메모리부(130)는 표시 장치(100)에 전원이 공급되지 아니한 경우에도 제1 인식 정보(REC_D1)를 저장할 수 있도록 불휘발성 메모리(EEPROM)로 형성하는 것이 바람직하다.
제어부(140)는 표시 장치(100) 보다 상세하게는, 표시부(150)의 화질 모드(Q_mode) 설정 및 표시부(150)의 전반적인 동작을 제어하고, 설정된 화질 모드(Q_mode)를 저장한다. 이를 위해, 제어부(140)는 표시부(150)의 화질 모드를 설정 및 표시부(150)의 동작을 제어하는 컨트롤러부(141) 및 설정된 화질 모드(Q_mode)를 저장하는 저장부(142)를 포함한다.
또한, 제어부(140)는 제2 호스트 장치(300)로부터 비특정 전송 방식 예를 들어, 아날로그 전송 방식에 의해 영상 정보가 입력되는 경우, 아날로그 전송 방식에 대응하는 인식 정보(이하, 제2 인식 정보)(REC_D2)가 저장된 저장부(142)로부터 제2 인식 정보(REC_D2)를 독출하여 인터페이스부(110)로 제공한다. 이러한 제어부(140)의 동작을 구체적으로 설명하면 다음과 같다.
도 1과 도 2를 참조하면, 먼저 디지털 전송 방식에 의해 제1 호스트 장치(200)로부터 영상 정보가 입력되는 경우, 컨트롤러부(141)는 디지털 전송 방식으로 입력되는 영상 정보에 응답하여 표시부(150)의 화질 모드(MODE_D)를 설정하고, 설정된 화질 모드(MODE_D)를 저장부(142)에 저장한다. 또한, 설정된 화질 모드(MODE_D)와 디지털 전송 방식으로 입력되는 영상 정보에 응답하여 표시부(150)가 소정 화질 모드로 영상을 표시하도록 제어한다.
이때, 컨트롤러부(141)는 인터페이스부(110)의 상태 확인 핀과 연결되고, 상태 확인 핀의 변동되는 전위 레벨을 제어 신호로 입력받아 인터페이스부(110)에 입 력되는 영상 정보의 전송 방식을 판단한다. 즉, 인터페이스부(110)의 상태 확인 핀이 저 전위 레벨인 경우, 컨트롤러부(141)는 영상 정보의 전송 방식이 디지털 전송 방식인 것으로 판단하고, 제1 호스트 장치(200)로부터 입력되는 영상 정보의 해더(header)부에 포함된 인식 정보(REC)의 독출 명령을 무시한다. 따라서, 영상 정보가 디지털 전송 방식으로 전송되는 경우, 저장부(142)에 저장된 제2 인식 정보(REC_D2)의 독출은 차단된다.
다음으로, 아날로그 전송 방식에 의해 제2 호스트 장치(300)로부터 영상 정보가 입력되는 경우, 컨트롤러부(141)는 아날로그 전송 방식으로 입력되는 영상 정보에 응답하여 저장부(142)에 기 저장된 제2 인식 정보(REC_D2)를 독출하여 인터페이스부(110)에 제공한다.
이때, 저장부(142)는 주소 할당 방식에 의해 소정 어드레스(address)가 화질 모드를 설정하는 VESA(Video Electronics Standards Association) 표준에 따른 VCP_CODE와 같은 데이터를 저장하는 어드레스(address)로 형성되고, 이외의 어드레스가 제2 인식 정보(REC_D2)를 저장하는 어드레스로 형성된다. 이를 위해, 저장부(142)는 표시 장치(100)에 전원이 공급되지 아니한 경우에도 화질 모드에 관한 데이터 및 제2 인식 정보(REC_D2)를 저장할 수 있도록 불휘발성 메모리(EEPROM)로 형성하는 것이 바람직하다.
따라서, 컨트롤러부(141)는 제2 호스트 장치(300)에서 아날로그 전송 방식에 따라 입력되는 영상 정보에 응답하여 저장부(142)에 VESA 표준에 따라 2Bi로 저장된 제2 인식 정보(REC_D2)를 독출한다.
또한, 컨트롤러부(141)는 제2 인식 정보(REC_D2)를 독출하여 VESA 표준에 따른 2B로 변환하여 인터페이스부(110)에 제공하여 호스트 장치들(200, 300)과 인터페이싱한다.
또한, 컨트롤러부(141)는 아날로그 전송 방식에 따라 입력되는 영상 정보에 기초하여 표시부(150)의 화질 모드(MODE_D)를 설정한다. 설정된 화질 모드(MODE_D)는 저장부(142)의 소정 어드레스에 저장된다.
이때, 컨트롤러부(141)는 인터페이스부(110)의 상태 확인 핀과 연결되고, 상태 확인 핀의 전위 레벨을 제어 신호로 입력받아 인터페이스부(110)에 입력되는 영상 정보의 전송 방식을 판단한다. 즉, 인터페이스부(110)의 상태 확인 핀이 고 전위 레벨인 경우, 컨트롤러부(141)는 영상 정보의 전송 방식이 아날로그 전송 방식인 것으로 판단하고, 제2 호스트 장치(300)에서 입력되는 영상 정보의 해더(header)부에 포함된 인식 정보(REC)의 독출 명령을 수행한다. 따라서, 영상 정보가 아날로그 전송 방식으로 전송되는 경우, 저장부(142)에 저장된 제2 인식 정보(REC_D2)가 독출된다. 이때, 스위칭부(120)는 상태 확인 핀의 고 전위 레벨에 의해 비활성화되고, 제1 인식 정보(REC_D1)의 독출은 차단된다.
정리하면, 컨트롤러부(141)는 디지털 전송 방식에 의해 영상 정보가 입력되는 경우 저 전위 레벨의 제어 신호(CNT)에 응답하여 저장부(142)로부터 제2 인식 정보(REC_D2)의 독출을 차단하고, 이와 반대의 경우에는 제2 인식 정보(REC_D2)의 독출을 수행한다. 이러한 제어부(140)는 MCU(Micro Controller UNIT) 또는 스케일러(scaler)등으로 형성될 수 있다.
여기서, 컨트롤러부(141)와 저장부(142)는 하나의 제어부(140)에 형성되는 것으로 설명하였으나, 컨트롤러부(141)와 저장부(142)는 서로 독립된 구성 요소로 형성될 수도 있다.
또한, 상술한 스위칭부(140)의 선택적 활성화는 제어부(140)의 제어에 의해 달성될 수도 있다.
표시부(150)는 제어부(140)에 의해 설정된 화질 모드(Q_mode)와 입력되는 영상 정보, 보다 구체적으로는 영상 데이터 신호에 응답하여 소정 영상을 표시한다.
도 4는 본 발명의 일 실시예에 의한 표시 장치의 구동 방법을 설명하기 위한 순서도이다.
도 1 및 도 4를 참조하면, 본 발명의 일 실시예에 의한 표시 장치의 구동 방법은 영상 정보를 입력받는 단계(S100), 영상 정보의 전송 방식을 판단하는 단계(S110), 판단된 전송 방식이 특정 전송 방식인 경우, 특정 전송 방식에 대응하는 제1 인식 정보가 저장된 메모리부에서 제1 인식 정보를 독출하여 호스트 장치로 제공하는 단계(S120), 판단된 전송 방식이 비특정 전송 방식인 경우, 표시 장치의 구동을 제어하는 제어부에 저장된 비특정 전송 방식에 대응하는 제2 인식 정보를 독출하여 호스트 장치로 제공하는 단계(S130) 및 인식 정보에 응답하여 호스트 장치로부터 각 전송 방식에 따라 제공되는 영상 정보에 의해 화질 모드를 설정하고, 설정된 화질 모드로 영상 정보를 소정 영상으로 표시하는 단계(S140)를 포함한다.
단계 S100에서는 표시 장치(100)에 제1 호스트 장치(200)와 제2 호스트 장치(300) 또는 하나의 호스트 장치로부터 서로 다른 전송 방식 예를 들어, 디지털 전 송 방식 또는 아날로그 전송 방식에 의해 영상 정보가 인터페이스부(110)를 통해 입력된다.
단계 S110에서는 도 1에서 설명한 바와 같이 인터페이스부(110)에 기 설정된 상태 확인 핀의 전위 레벨이 저 전위 레벨 즉, 접지 전압으로 형성될 경우 제1 호스트 장치(200)로부터 특정 전송 방식 즉, 디지털 전송 방식에 의해 영상 정보가 입력되는 것으로 판단하고, 상태 확인 핀의 전위 레벨이 고 전위 레벨로 형성될 경우 제2 호스트 장치(300)로부터 또는 하나의 호스트 장치로부터 비특정 전송 방식 즉, 아날로그 전송 방식에 의해 영상 정보가 입력되는 것으로 판단한다.
단계 S120에서는 디지털 전송 방식에 의해 영상 정보가 제1 호스트 장치(200)로부터 입력되는 경우, 스위칭부(120)가 저 전위 레벨로 형성되는 상태 확인 핀의 전위 레벨에 의해 활성화되고, 구동 전압(VDD)을 메모리부(130)로 전송하여 메모리부(130)를 활성화시킨다.
이때, 메모리부(130)에는 제1 인식 정보(REC_D1)만이 저장되어 있고, 제1 호스트 장치(200)에서 전송된 영상 신호 예를 들어, 인식 정보의 독출 명령에 의해 제1 인식 정보(REC_D1)가 독출된다. 이때, 제어부(140)는 인터페이스부(110)에 설정된 상태 확인 핀이 저 전위 레벨로 형성됨에 따라 인식 정보의 독출 명령을 무시함으로써, 저장부(142)에 저장된 제2 인식 정보(REC_D2)의 독출을 방지한다. 독출된 제1 인식 정보(REC_D1)는 인터페이스부(110)를 경유하여 제1 호스트 장치(200)로 전송된다.
단계 S130에서는 아날로그 전송 방식에 의해 영상 정보가 제2 호스트 장치 (300)로부터 입력되는 경우, 스위칭부(120)가 고 전위 레벨을 유지하는 상태 확인 핀의 전위 레벨에 의해 비활성화되고, 구동 전압(VDD)은 메모리부(130)에 전송되지 못하여 메모리부(130)가 비활성화된다.
이때, 인터페이스부(110)로 입력되는 영상 정보는 제어부(140)로 인가되고, 제어부(140)는 인터페이스부(110)에 설정된 상태 확인 핀이 고 전위 레벨로 형성됨에 따라 인식 정보의 독출 명령을 수행한다. 즉, 컨트롤러부(141)는 인식 정보의 독출 명령에 응답하여 저장부(142)에 저장된 제2 인식 정보(REC_D2)를 독출하여 인터페이싱에 적합한 신호로 변환하며 변환된 제2 인식 정보(REC_D2)를 인터페이스부(110)를 통해 출력한다.
이러한 상태 확인 핀의 전위 레벨을 판단하기 위해 제어부(140)는 도 5에 도시된 바와 같은 레지스터들을 갖고, 도 6에 도시된 바와 같이 상태 확인 핀의 전위 레벨에 따라 제어부(140)가 선택적으로 DDC를 수행할 수 있도록 작성한 소스 코드가 제어부(140)에 저장된다.
예를 들어, 인터페이스부(110)에 제1 호스트 장치(200)가 연결되어 상태 확인 핀이 저 전위 레벨로 형성된 경우, 상태 확인 핀의 전위 레벨을 판단하고, IF 조건문의 기 설정된 값(0X00)으로 제어부(140)의 DDC_CNRL 레지스터가 코딩되어 DDC 기능을 비활성화시킬 수 있다. 이에 따라, 제어부(140)는 저장부(142)로부터 제2 인식 정보(REC_D2)가 독출되는 것을 차단한다.
이와 반대로, 인터페이스부(110)에 제2 호스트 장치(200)가 연결되어 상태 확인 핀이 고 전위 레벨를 유지하는 경우, 상태 확인 핀의 전위 레벨을 판단하고, IF 조건문의 기 설정된 값(0X80)으로 제어부(140)의 DDC_CNRL 레지스터가 코딩되어 DDC 기능을 활성화시킬 수 있다. 이에 따라, 제어부(140)는 저장부(142)로부터 제2 인식 정보(REC_D2)를 독출하게 된다.
따라서, 단계 S120과 단계 S130은 입력되는 영상 정보의 전송 방식에 따라 서로 상보적으로 구동되는 단계들이다. 즉, 상태 확인 핀의 전위 레벨 변동에 대한 정보는 스위칭부(120)와 제어부(140)에 동시에 제공되고, 스위칭부(120)가 활성화되는 경우, 제어부(140)는 저장부(142)로부터 제2 인식 정보(REC_D2)의 독출을 차단한다.
이와 반대의 경우에는 스위칭부(120)가 비활성화되어 메모리부(130)로부터 제1 인식 정보(REC_D1)의 독출이 차단되고 제어부(140)에 의해 저장부(142)로부터 제2 인식 정보(REC_D2)가 독출된다.
단계 S140에서는 단계 S120과 단계 S130에서 출력되는 인식 정보들(REC_D1, REC_D2)에 응답하여 제1 또는 제2 호스트 장치(200, 300)로부터 제공되는 제어 신호를 기초로 표시부(150)의 화질 모드(MODE_D)를 설정하고, 각각의 경우에서 설정된 화질 모드 및 입력되는 영상 정보에 응답하여 표시부에 소정 영상을 표시한다.
상기한 바와 같이 본 발명에 의하면, 영상 정보 전송 방식에 대응하여 출력되는 서로 다른 인식 정보가 각각 저장된 메모리 장치의 사용 수량을 감소시킴으로써 표시 장치의 소형화 및 제조 비용 절감을 도모할 수 있다.
상기에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 분야 의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.

Claims (20)

  1. 적어도 하나의 호스트 장치와 특정 또는 비특정 전송 방식에 의해 영상 정보를 수신하고, 상기 호스트 장치와 통신하는 인터페이스부;
    상기 특정 전송 방식에 대응하는 제1 인식 정보를 저장하고, 상기 영상 정보가 상기 특정 전송 방식에 의해 인가되면 상기 제1 인식 정보를 상기 인터페이스부를 통해 상기 호스트 장치로 출력되도록 하는 메모리부; 및
    상기 비특정 전송 방식에 대응하는 제2 인식 정보를 저장하고, 상기 영상 정보가 상기 비특정 전송 방식에 의해 인가되면 상기 제2 인식 정보를 독출하여 상기 인터페이스부를 통해 상기 호스트 장치로 출력하는 제어부를 포함한 것을 특징으로 하는 표시 장치.
  2. 제1항에 있어서, 상기 인터페이스부는 DVI-I(Digital Visual Interface-Integrated) 커넥터인 것을 특징으로 하는 표시 장치.
  3. 제1항 또는 제2항에 있어서, 상기 인터페이스부는 복수개의 신호 핀을 포함하고, 상기 신호 핀 중 적어도 하나의 신호 핀은 상기 전송 방식들을 판단하기 위한 상태 확인 핀으로 설정된 것을 특징으로 하는 표시 장치.
  4. 제3항에 있어서, 상기 상태 확인 핀은 상기 전송 방식들에 따라 서로 다른 전위 레벨로 형성되는 것을 특징으로 하는 표시 장치.
  5. 제4항에 있어서, 상기 상태 확인 핀의 전위 레벨에 따라 선택적으로 활성화되어 상기 메모리부에 구동 전압을 제공하는 스위칭부를 더 포함한 것을 특징으로 하는 표시 장치.
  6. 제4항에 있어서, 상기 제어부는 상기 상태 확인 핀과 연결되어 상기 상태 확인 핀의 전위 레벨에 따라 상기 제2 인식 정보를 상기 인터페이스부로 제공하는 것을 특징으로 하는 표시 장치.
  7. 제1항에 있어서, 상기 제어부는 상기 제2 인식 정보를 저장하는 저장부를 더 포함하여 이루어지는 것을 특징으로 하는 표시 장치.
  8. 제7항에 있어서, 상기 저장부는 상기 영상 정보에 응답하여 설정된 화질 모드를 저장하고, 상기 제2 인식 정보는 상기 저장부에 주소 할당 방식으로 저장되는 것을 특징으로 하는 표시 장치.
  9. 제7항에 있어서, 상기 제어부는 상기 비특정 전송 방식에 따라 인가되는 영상 정보에 응답하여 상기 제2 인식 정보를 상기 저장부로부터 독출하는 것을 특징으로 하는 표시 장치.
  10. 제1항에 있어서, 상기 제1 인식 정보는 디지털 EDID(Extended Display Identification Data)이고, 상기 제2 인식 정보는 아날로그 EDID인 것을 특징으로 하는 표시 장치.
  11. 적어도 하나의 호스트 장치로부터 영상 정보를 수신하고, 상기 호스트 장치와 통신하여 영상을 표시하는 표시 장치의 구동 방법에 있어서,
    상기 영상 정보를 입력받는 단계;
    상기 영상 정보의 전송 방식을 판단하는 단계;
    상기 판단된 전송 방식이 특정 전송 방식인 경우, 상기 특정 전송 방식에 대응하는 제1 인식 정보가 저장된 메모리부에서 상기 제1 인식 정보를 독출하여 상기 호스트 장치로 제공하는 단계;
    상기 판단된 전송 방식이 비특정 전송 방식인 경우, 상기 표시 장치의 구동을 제어하는 제어부에 저장된 상기 비특정 전송 방식에 대응하는 제2 인식 정보를 독출하여 상기 호스트 장치로 제공하는 단계를 포함한 것을 특징으로 하는 표시 장치의 구동 방법.
  12. 제11항에 있어서, 상기 영상 정보를 입력받는 단계는 DVI-I(Digital Visual Interface-Integrated) 커넥터를 통해 상기 영상 정보를 입력받는 것을 특징으로 하는 표시 장치의 구동 방법.
  13. 제11항 또는 제12항에 있어서, 상기 영상 정보가 상기 특정 전송 방식에 의해 전송되면 구동 전압을 상기 메모리부에 제공하여 활성화시키고, 상기 영상 정보가 상기 비특정 전송 방식에 의해 전송되면 상기 구동 전압이 상기 메모리부에 제공되는 것을 차단하여 상기 메모리부를 비활성화시키는 단계를 더 포함한 것을 특징으로 하는 표시 장치의 구동 방법.
  14. 제13항에 있어서, 상기 영상 정보의 전송 방식을 판단하는 단계에서는 상기 DVI-I 커넥터에 포함된 복수개의 신호 핀 중 상태 확인 핀으로 설정된 신호 핀의 전위 레벨의 변동을 판단하는 것을 특징으로 하는 표시 장치의 구동 방법.
  15. 제14항에 있어서, 상기 상태 확인 핀은 상기 호스트 장치와 연결되지 않은 경우 고 전위 레벨로 형성되고, 상기 호스트 장치와 연결된 경우 저 전위 레벨로 형성되는 것을 특징으로 하는 표시 장치의 구동 방법.
  16. 제11항에 있어서, 상기 제1 인식 정보를 독출하는 단계는 상기 메모리부를 활성화시켜 상기 제1 인식 정보를 독출하고, 상기 제어부에 저장된 상기 제2 인식 정보의 독출을 차단하는 것을 특징으로 하는 표시 장치의 구동 방법.
  17. 제11항에 있어서, 상기 제2 인식 정보를 독출하는 단계는 상기 메모리부를 비활성화시켜 상기 제1 인식 정보의 독출을 차단하고, 상기 제어부에 주소 할당 방식으로 저장된 상기 제2 인식 정보를 독출하는 것을 특징으로 하는 표시 장치의 구동 방법.
  18. 제11항에 있어서, 상기 제1 인식 정보는 디지털 EDID(Extended Display Identification Data)이고, 상기 제2 인식 정보는 아날로그 EDID인 것을 특징으로 하는 표시 장치의 구동 방법.
  19. 제11항에 있어서, 인식 정보들에 응답하여 호스트 장치로부터 각 전송 방식에 따라 제공되는 영상 정보에 의해 화질 모드를 설정하고, 설정된 상기 화질 모드로 상기 영상 정보를 소정 영상으로 표시하는 단계를 더 포함한 것을 특징으로 하는 표시 장치의 구동 방법.
  20. 제19항에 있어서, 상기 영상 정보를 소정 영상으로 표시하는 단계는 상기 설정된 화질 모드를 상기 제어부에 저장하고, 상기 제어부에 저장된 화질 모드에 따라 상기 영상 정보를 소정 영상으로 표시하는 것을 특징으로 하는 표시 장치의 구동 방법.
KR1020060022043A 2006-03-09 2006-03-09 표시 장치 및 이의 구동 방법 KR101239338B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020060022043A KR101239338B1 (ko) 2006-03-09 2006-03-09 표시 장치 및 이의 구동 방법
US11/603,217 US8159415B2 (en) 2006-03-09 2006-11-22 Display device and driving method thereof
EP06077095.5A EP1833044B1 (en) 2006-03-09 2006-11-24 Display device and driving method thereof
CN2006101732587A CN101034540B (zh) 2006-03-09 2006-12-15 显示设备及其驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060022043A KR101239338B1 (ko) 2006-03-09 2006-03-09 표시 장치 및 이의 구동 방법

Publications (2)

Publication Number Publication Date
KR20070092785A true KR20070092785A (ko) 2007-09-14
KR101239338B1 KR101239338B1 (ko) 2013-03-18

Family

ID=38134871

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060022043A KR101239338B1 (ko) 2006-03-09 2006-03-09 표시 장치 및 이의 구동 방법

Country Status (4)

Country Link
US (1) US8159415B2 (ko)
EP (1) EP1833044B1 (ko)
KR (1) KR101239338B1 (ko)
CN (1) CN101034540B (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100951458B1 (ko) * 2008-02-26 2010-04-07 옵티시스 주식회사 디지털-영상 전송 장치
KR101499980B1 (ko) * 2008-11-19 2015-03-06 엘지전자 주식회사 영상표시기기 및 그의 제어 방법

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20100033199A (ko) * 2008-09-19 2010-03-29 삼성전자주식회사 액정 표시 장치 및 이를 포함하는 표시 시스템
TW201207625A (en) * 2010-08-06 2012-02-16 Hon Hai Prec Ind Co Ltd Serial port transmission device
CN104866080B (zh) * 2014-02-24 2020-08-18 腾讯科技(深圳)有限公司 屏幕内容显示方法和系统
TWI565162B (zh) * 2015-07-20 2017-01-01 晨星半導體股份有限公司 應用於數位視訊介面的控制電路及相關的控制方法
CN106470324A (zh) * 2015-08-20 2017-03-01 晨星半导体股份有限公司 应用于数字视频接口的控制电路及相关的控制方法
TWI610289B (zh) * 2016-08-12 2018-01-01 晨星半導體股份有限公司 顯示控制器以及其操作方法
WO2019109024A1 (en) 2017-11-30 2019-06-06 Leica Biosystems Imaging, Inc. Color monitor settings refresh

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09128330A (ja) * 1995-11-06 1997-05-16 Sony Corp 映像表示装置
TW475140B (en) * 1998-04-29 2002-02-01 Samsung Electronics Co Ltd Analog/digital display adapter and a computer system having the same
US6329983B1 (en) * 1998-10-23 2001-12-11 Winbond Electronics Corp. Method and apparatus for automatically detecting connecting status of a video output port
US6368155B1 (en) * 1999-07-16 2002-04-09 Molex Incorporated Intelligent sensing connectors
JP3504202B2 (ja) 1999-12-21 2004-03-08 株式会社ナナオ 表示装置
US6618773B1 (en) 2000-01-25 2003-09-09 Dell Usa L.P. Receiving a particular identification file among an analog identification file and a digital identification file in response to a request to a dual-interface monitor
US7009616B2 (en) * 2000-05-22 2006-03-07 Silicon Graphics, Inc. Multi-mode display
US6934785B2 (en) * 2000-12-22 2005-08-23 Micron Technology, Inc. High speed interface with looped bus
JP3754635B2 (ja) 2001-07-17 2006-03-15 Necディスプレイソリューションズ株式会社 ディスプレイモニタ用入力チャンネル切替制御装置およびディスプレイモニタの入力チャンネル切替制御方法
CN1181429C (zh) * 2001-12-26 2004-12-22 神达电脑股份有限公司 显示器的显示数据通道协议的数据更新方法
JP3942986B2 (ja) * 2002-08-09 2007-07-11 Necディスプレイソリューションズ株式会社 表示装置、表示システム及びケーブル
JP3945355B2 (ja) 2002-09-11 2007-07-18 ソニー株式会社 映像表示装置
KR100667748B1 (ko) 2002-10-08 2007-01-11 삼성전자주식회사 커넥터 타입에 따른 디스플레이 인식 정보 출력 장치 및방법
KR100549067B1 (ko) * 2003-09-23 2006-02-06 삼성전자주식회사 디스플레이장치 및 그 제어방법
KR20050078113A (ko) 2004-01-30 2005-08-04 현대 이미지퀘스트(주) 모니터 디스플레이 데이터채널의 제어장치
KR100749811B1 (ko) * 2004-12-01 2007-08-16 삼성전자주식회사 디스플레이장치 및 그 제어방법
US7746081B2 (en) * 2006-12-08 2010-06-29 General Electric Company Cable detection method and apparatus

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100951458B1 (ko) * 2008-02-26 2010-04-07 옵티시스 주식회사 디지털-영상 전송 장치
KR101499980B1 (ko) * 2008-11-19 2015-03-06 엘지전자 주식회사 영상표시기기 및 그의 제어 방법

Also Published As

Publication number Publication date
US8159415B2 (en) 2012-04-17
CN101034540B (zh) 2011-01-26
EP1833044A3 (en) 2009-06-03
EP1833044A2 (en) 2007-09-12
US20070210984A1 (en) 2007-09-13
KR101239338B1 (ko) 2013-03-18
EP1833044B1 (en) 2014-05-21
CN101034540A (zh) 2007-09-12

Similar Documents

Publication Publication Date Title
KR101239338B1 (ko) 표시 장치 및 이의 구동 방법
US8255583B2 (en) Digital interface system to support ethernet and cable connection state displaying method thereof
US20070036158A1 (en) Media sink device and method for controlling the same
CN106134210B (zh) 利用hdmi进行数据发送和接收的装置和方法
US8248530B2 (en) Electronic device, communication system, method of communication, and program
US8185669B2 (en) Signal output device of HDMI device and method thereof
WO2015137716A1 (ko) Hdmi를 사용한 데이터 송수신 기기 및 방법
US20130111533A1 (en) Multi-Interface Streaming Media System
CN103533283A (zh) 发送设备、发送方法、接收设备以及接收方法
KR102156456B1 (ko) 전자 기기, 데이터 블록의 송신 방법, 송신 신호의 내용 결정 방법 및 송수신 시스템
US9955112B2 (en) Digital-image transmission apparatus which performs communication, self-diagnosis, and control
US11375270B2 (en) Cable, method of controlling cable, connection device, electronic device, and method of controlling electronic device
KR20220115931A (ko) 수신 장치, 수신 장치의 제어 방법 및 송수신 시스템
US8520013B2 (en) DDC communication module
US20100169517A1 (en) Multimedia Switch Circuit and Method
CN108205512B (zh) 高解析多媒体界面装置及其控制方法
KR100433873B1 (ko) 디지털 인터페이스로 연결된 기기들간의 hpd 구현 방법및 그 장치
CN115943632A (zh) 控制接收装置、源装置和高清晰度多媒体接口hdmi的方法
JP2005091795A (ja) 表示装置
KR101101815B1 (ko) 디스플레이장치 및 그 제어방법
CN112637536B (zh) 多媒体控制卡与其识别方法以及影像阵列装置
EP2058794A1 (en) Video processing apparatus and control method thereof
US11800183B2 (en) Video data transmission/reception method and apparatus therefor
KR101499980B1 (ko) 영상표시기기 및 그의 제어 방법
KR20240029322A (ko) 싱크 장치, 소스 장치 및 그 제어 방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20160128

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20170125

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20180130

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20190130

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20200130

Year of fee payment: 8