KR20070091724A - 액정표시장치 - Google Patents

액정표시장치 Download PDF

Info

Publication number
KR20070091724A
KR20070091724A KR1020060021181A KR20060021181A KR20070091724A KR 20070091724 A KR20070091724 A KR 20070091724A KR 1020060021181 A KR1020060021181 A KR 1020060021181A KR 20060021181 A KR20060021181 A KR 20060021181A KR 20070091724 A KR20070091724 A KR 20070091724A
Authority
KR
South Korea
Prior art keywords
common voltage
line
voltage line
liquid crystal
display area
Prior art date
Application number
KR1020060021181A
Other languages
English (en)
Other versions
KR101275905B1 (ko
Inventor
이우창
Original Assignee
엘지.필립스 엘시디 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지.필립스 엘시디 주식회사 filed Critical 엘지.필립스 엘시디 주식회사
Priority to KR1020060021181A priority Critical patent/KR101275905B1/ko
Publication of KR20070091724A publication Critical patent/KR20070091724A/ko
Application granted granted Critical
Publication of KR101275905B1 publication Critical patent/KR101275905B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • G02F1/1336Illuminating devices
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2202/00Materials and properties
    • G02F2202/22Antistatic materials or arrangements

Abstract

본 발명은 정전기(ESD)를 방지할 수 있는 액정표시장치가 개시된다. 개시된 본 발명에 따른 액정표시장치는 표시영역 및 비표시영역으로 구분되는 기판과, 비표시영역의 테두리를 따라 형성된 공통전압라인 및 공통전압라인 부근에 형성된 메탈 라인을 포함하고, 메탈 라인은 외부에 그라운드 접지되는 것을 특징으로 한다.
그라운드 라인, 공통전압라인, 정전기

Description

액정표시장치{LIQUID CRYSTAL DISPLAY DEVICE}
도 1은 종래의 소형 액정표시장치의 구조 및 정전기 유입 경로에 따른 불량을 설명하기 위한 도면.
도 2a는 본 발명의 제 1 실시예에 따른 소형 액정표시장치의 구조를 나타낸 도면.
도 2b는 도 2a의 Ⅰ-Ⅰ' 라인을 따라 절단한 단면도.
도 3a는 본 발명의 제 2 실시예에 따른 소형 액정표시장치의 구조를 나타낸 도면.
도 3b는 도 3a의 Ⅱ-Ⅱ' 라인을 따라 절단한 단면도.
도 4a는 본 발명의 제 3 실시예에 따른 소형 액정표시장치의 구조를 나타낸 도면.
도 4b는 도 4a의 Ⅲ-Ⅲ' 라인을 따라 절단한 단면도.
*도면의 주요 부분에 대한 부호의 설명*
100, 400 : 액정패널 100a, 400a : 표시영역
100b, 400b : 비표시영역 121, 421 : 게이트 라인
123, 423 : 데이터 라인 130, 430 : 드라이버 IC
150, 450 : 공통전압라인 160 : 절연층
170 : 은도팅 180, 480 : FPC
181, 481 : 커넥터 190, 490 : 패드
200, 300, 400 : 메탈 라인, 그라운드 라인
본 발명은 액정표시장치에 관한 것으로, 특히 정전기(ESD)를 방지할 수 있는 액정표시장치에 관한 것이다.
일반적으로 널리 사용되고 있는 표시장치들 중의 하나인 CRT(Cathode Ray Tube)는 TV를 비롯해서 계측기기, 정보 단말기기 등의 모니터에 주로 이용되고 있으나, CRT 자체의 무게와 크기로 인해 전자 제품의 소형화, 경량화의 대응에 적극적으로 대응할 수 없었다.
이러한 문제에 대한 해결책으로서, 액정표시장치는 상기 CRT에 비해 경박단소형화 및 저소비전력을 실현할 수 있다는 장점이 있다. 특히, 박막 트랜지스터를 이용한 액정표시장치는 CRT에 필적할만한 표시화면의 고화질화, 대형화 및 컬러화 등을 실현하였기 때문에 최근에는 노트북 PC 및 모니터 시장은 물론 여러 분야에서 다양하게 사용되고 있다.
도 1은 종래의 소형 액정표시장치의 구조 및 정전기 유입 경로에 따른 불량을 설명하기 위한 도면이다.
도 1에 도시된 바와 같이, 종래의 소형 액정표시장치는 영상이 디스플레이되 는 액정패널(10)과, 상기 액정패널(10)의 배면에 배치되어 광을 조사하는 백라이트 어셈블리(미도시)를 포함한다.
상기 액정패널(10)은 컬러필터 및 투명한 공통전극이 형성된 상부기판과 TFT 및 화소전극이 형성된 하부기판이 합착된 구조로 되어 있고, 도시되지는 않았지만, 상기 상부기판과 하부기판 사이에는 액정이 주입되어 있다.
상기 액정패널(10)은 영상을 표시하기 위해 매트릭스 형태로 배열된 다수의 화소에 의해 정의된 표시영역(Active Area: 10a)과, 상기 각 화소에 구동 신호와 데이터 신호들을 인가하는 패드들이 형성된 비표시영역(10b)으로 구분된다.
상기 비표시영역(10b)에는 액정패널(10)을 구동하기 위한 구동 신호 및 데이터 신호를 공급하는 드라이버 IC(30)와, 상기 액정패널(10)의 테두리를 따라 공통전압이 인가되는 공통전압라인(50)이 형성된다.
상기 공통전압라인(50)은 하부기판에 위치하는데 반해, 공통전극은 상부기판에 위치하게 되므로, 이들 간에는 은도팅(70)에 의해 연결되게 된다.
상기와 같은 액정표시장치는 상기 공통전극에 공급된 공통전압과 상기 드라이버 IC(30)를 통해 각 화소의 화소전극에 인가된 데이터 신호 간의 전위차에 의해 액정의 분자배열이 변화된다. 이러한 액정의 분자배열에 따라 액정층을 투과하는 빛의 양이 조절되는 방식으로 화상을 표현한다.
상기 상부기판 및 하부기판이 합착된 액정패널(10)의 외부는 절연물질(유리기판)로서 직접적으로 정전기의 유입은 발생하지 않지만, 하부기판의 테두리 영역에 형성된 금속물질의 공통전압라인(50)으로 정전기가 유입될 수 있다.
외부로부터 발생되는 정전기는 액정패널(10)의 테두리에 형성된 금속물질의 공통전압라인(50)으로 유입되어 상기 공통전압라인(50)을 따라 드라이브 IC(30)를 파손시키는 문제가 있다.
상기 정전기에 의해 드라이브 IC(30)가 파손되면, 상기 드라이브 IC(30)로부터 인가되는 구동신호 및 데이터 신호가 인가되지 않거나 왜곡되어 원하는 영상이 표현되지 않는 문제가 있었다.
본 발명은 공통전극라인 부근에 메탈 라인을 형성하여 외부로부터 유입되는 정전기에 의해 드라이브 IC를 보호하는 액정표시장치를 제공함에 그 목적이 있다.
상기한 목적을 달성하기 위한, 본 발명의 제 1 실시예에 따른 액정표시장치는,
표시영역 및 비표시영역으로 구분되는 기판;
상기 비표시영역의 테두리를 따라 형성된 공통전압라인; 및
상기 공통전압라인 부근에 형성된 메탈 라인을 포함하고,
상기 메탈 라인은 외부에 그라운드 접지되는 것을 특징으로 한다.
또한, 본 발명의 제 2 실시예에 따른 액정표시장치는,
매트릭스 형태의 화소를 갖는 표시영역과 비표시영역으로 구분되고, 각 화소에 박막트랜지스터와 화소전극이 형성된 제 1 기판;
상기 표시영역과 대응되고 상기 화소에 대응된 컬러필터와 공통전극이 형성 된 제 2 기판;
상기 제 1 및 제 2 기판 사이에 게재된 액정;
상기 제 1 기판의 비표시영역의 테두리를 따라 형성되어 상기 제 2 기판의 공통전극에 연결된 공통전압라인; 및
상기 공통전압라인 부근에 형성된 메탈 라인을 포함하고,
상기 메탈 라인은 외부에 그라운드 접지되는 것을 특징으로 한다.
또한, 본 발명의 제 3 실시예에 따른 액정표시장치는,
매트릭스 형태의 화소를 갖는 표시영역과 비표시영역으로 구분되고, 각 화소에 박막트랜지스터, 화소전극 및 공통전극이 형성된 제 1 기판;
상기 표시영역과 대응되고 각 화소에 대응된 컬러필터가 형성된 제 2 기판;
상기 제 1 및 제 2 기판 사이에 게재된 액정;
상기 제 1 기판의 비표시영역의 테두리를 따라 형성되어 상기 제 1 기판의 공통전극에 연결된 공통전압라인; 및
상기 공통전압라인 부근에 형성된 메탈 라인을 포함하고,
상기 메탈 라인은 외부에 그라운드 접지되는 것을 특징으로 한다.
이하, 첨부한 도면을 참조하여 본 발명에 따른 실시 예를 상세히 설명하도록 한다.
도 2a는 본 발명의 제 1 실시예에 따른 소형 액정표시장치의 구조를 나타낸 도면이고, 도 2b는 도 2a의 Ⅰ-Ⅰ' 라인을 따라 절단한 단면도이다.
도 2a 및 도 2b에 도시된 바와 같이, 본 발명의 제 1 실시예에 따른 소형 액 정표시장치는 영상을 디스플레이하는 액정패널(100)과, 상기 액정패널(100)의 배면에 배치되어 광을 조사하는 백라이트 어셈블리(미도시)를 포함한다.
상기 액정패널(100)은 상부기판과 하부기판이 합착된 구조로서 상기 상부기판 과 하부기판 사이에는 액정이 주입된다.
상기 액정패널(100)은 영상을 표시하기 위해 매트릭스 형태로 배열된 다수의 화소에 의해 정의된 표시영역(100a)과, 상기 각 화소에 구동 신호와 데이터 신호들을 인가하는 패드들이 형성된 비표시영역(100b)으로 구분된다.
상기 표시영역(100a)의 하부기판에는 다수의 게이트 라인(121) 및 데이터 라인(123)이 서로 종횡으로 교차되어 화소(P)를 정의하고, 상기 화소(P)에는 화소전극과 박막트랜지스터(TFT)가 형성되어 있다.
상기 표시영역(100a)의 상부기판에는 상세히 도시되지는 않았지만, 상기 화소(P)간에 대응되어 빛을 차단하기 위해 형성된 블랙 매트릭스와, 각 화소에 대응되어 색을 표현하기 위한 R, G, B 컬러필터와, 공통전압을 공급하기 위한 공통전극이 형성되어 있다.
상기 비표시영역(100b)의 하부기판에는 액정패널(100)을 구동하기 위한 구동 신호 및 데이터 신호를 공급하는 드라이버 IC(130)와, 상기 하부기판의 테두리를 따라 공통전압이 공급되는 공통전압라인(150)과, 상기 공통전압라인(150)과 소정의 간격을 두고 형성된 메탈 라인(200)과, FPC(180)와 연결하기 위한 패드부(190)가 형성된다. 상세히 도시되지는 않았지만, 상기 메탈 라인(200) 및 공통전압라인(150) 상에는 보호층(미도시)이 형성될 수 있다.
상기 FPC(180)에는 외부 시스템으로부터 구동 및 데이터 신호를 인가받기 위해 커넥터(connector: 181)가 구비된다.
상기 메탈 라인(200)은 상기 공통전압라인(150)과 동일 금속물질로 형성되거나 또는 상기 공통전압라인(150)과는 별도의 상이한 금속물질로 형성될 수 있다. 다시 말해, 상기 메탈 라인(200)은 상기 표시영역(100a)의 테두리를 따라 구비된 공통전압라인(150)으로부터 측 방향으로 소정 간격 이격되어 형성될 수 있다. 상기 메탈 라인(200)은 패드부(190)와 커넥터(181)를 경유하여 외부의 시스템 그라운드에 접지될 수 있다. 따라서, 메탈 라인(200)은 그라운드 라인으로 불리울 수 있다. 이하에서 설명의 편의를 위해 메탈 라인(200)은 그라운드 라인으로 명명하기로 한다.
상기 공통전압라인(150)은 은도팅(170)을 사이에 두고 상부기판의 공통전극과 연결된다. 따라서, 상기 공통전압라인(150)으로 공급된 공통전압은 은도팅을 경유하여 상부기판의 공통전극으로 공급된다.
상기 그라운드 라인(200)은 하부기판 형성공정 시에 형성되고, 상기 패드부(190)를 따라 FPC(180)로 연장되고, 상기 커넥터(181)에 연결되는 외부 시스템 그라운드(미도시)와 연결된다.
상기 그라운드 라인(200)은 외부의 시스템 그라운드로 경로(→)를 제공함으로서 외부로부터 발생된 정전기가 상기 액정패널(100)의 내부로 유입되기 전에 상기 그라운드 라인(200)을 통해 외부의 시스템 그라운드로 방전되게 유도하여 외부의 정전기의 패널 및 드라이버 IC(130)으로 유입되는 것을 차단시킬 수 있다.
본 발명의 제 1 실시예에 따른 액정표시장치는 외부로부터 유입되는 정전기를 테두리에 형성된 그라운드 라인(200)을 이용하여 외부 시스템 그라운드로 경로를 제공함으로서 드라이버 IC(130)의 파손에 의한 불량과, 공통전극 및 화소전극의 간섭에 의한 화질저하를 방지할 수 있다.
도 3a는 본 발명의 제 2 실시예에 따른 소형 액정표시장치의 구조를 나타낸 도면이고, 도 3b는 도 3a의 Ⅱ-Ⅱ' 라인을 따라 절단한 단면도이다.
도 3a 및 도 3b에 도시된 바와 같이, 본 발명의 제 2 실시예에 따른 소형 액정표시장치는 도 2a 및 도 2b에 도시된 제 1 실시예에 따른 소형 액정표시장치의 구성요소와 그라운드 라인(300)을 제외한 구성요소는 동일함으로 상기 그라운드 라인(300)을 제외한 구성요소는 동일한 부호를 병기하고 상세한 설명은 생략하기로 한다.
상기 그라운드 라인(300)은 하부기판의 데두리를 따라 형성된 공통전압라인(150)을 감싸는 형태로 형성될 수 있다.
상기 공통전압라인(150)은 하부기판의 게이트 전극 형성 시에 형성될 수 있고, 상기 그라운드 라인(300)은 소스/드레인 전극 형성 시에 형성될 수 있고, 상기 공통전압라인(150)과 상기 그라운드 라인(300) 사이에는 절연층(160)이 형성될 수 있다. 상세히 도시되지는 않았지만, 상기 공통전압리안(150) 및 그라운드 라인(300) 상에는 보호층(미도시)이 형성될 수 있다.
상기 그라운드 라인(300)은 공통전압라인(150) 상에 형성됨으로서 상기 제 1 실시예에 따른 액정표시장치보다 비표시영역(100b)을 줄일 수 있는 잇점이 있다.
상기 그라운드 라인(300)은 패드부(190)를 따라 FPC(180)로 연장되고, 상기 FPC(180)에 구비된 커넥터(181)와 연결되는 외부 시스템 그라운드(미도시)와 연결된다.
상기 그라운드 라인(300)은 외부의 시스템 그라운드로 경로(→)를 제공함으로서 외부로부터 발생된 정전기가 상기 액정패널(100)의 내부로 유입되기 전에 상기 그라운드 라인(300)을 통해 외부의 시스템 그라운드로 방전되게 유도하여 외부의 정전기의 패널 및 드라이버 IC(130)으로 유입되는 것을 차단시킬 수 있다.
본 발명의 제 2 실시예에 따른 액정표시장치는 외부로부터 유입되는 정전기를 공통전압라인(150) 상에 형성된 그라운드 라인(300)을 이용하여 외부 시스템 그라운드로 경로를 제공함으로서 패널 및 드라이버 IC(130)의 파손에 의한 불량과, 공통전극 및 화소전극의 간섭에 의한 화질저하를 방지할 수 있다.
본 발명의 제 1 및 제 2 실시예에 따른 액정표시장치는 상부기판에 공통전극이 형성되는 TN(twisted nematic)모드로서, 은도팅(170)을 통해 상부기판의 공통전극으로 공통전압이 공급된다. 하부기판의 화소전극과 상부기판의 공통전극에 소정의 전압이 인가될때, 상기 화소전극과 공통전극 사이에 소정의 수직 전계가 발생되어 액정의 분자배열이 일어나고, 상기 액정의 분자배열에 따라 화상이 표현된다.
이에 반해, 본 발명의 제 3 실시예에 따른 액정표시장치는 IPS(in-pane switching) 모드로서, 공통전극이 하부기판 상에 화소전극과 함께 형성되고, 상기 공통전극과 화소전극은 교대로 엇갈리게 배열되어 소정의 전압이 인가되면, 수평전계(또는 횡전계)가 발생되어 화상이 표현된다.
도 4a 내지 도 4b를 참고하여 본 발명의 제 3 실시예에 따른 액정표시장치를 상세히 설명하도록 한다.
도 4a는 본 발명의 제 3 실시예에 따른 소형 액정표시장치의 구조를 나타낸 도면이고, 도 4b는 도 4a의 Ⅲ-Ⅲ' 라인을 따라 절단한 단면도이다.
도 4a 및 도 4b에 도시된 바와 같이, 본 발명의 제 3 실시예에 따른 소형 액정표시장치는 액정패널(400)과, 상기 액정패널(400)의 배면에 배치되어 광을 조사하는 백라이트 어셈블리(미도시)를 포함한다.
상기 액정패널(400)은 상부기판과 하부기판이 합착된 구조로서 상기 상부기판과 하부기판 사이에는 액정이 주입된다.
상기 액정패널(400)은 영상을 표시하기 위해 매트릭스 형태로 배열된 다수의 화소에 의해 정의된 표시영역(Active Area: 400a)과, 상기 각 화소에 구동 신호와 데이터 신호들을 인가하는 패드들이 형성된 비표시영역(400b)으로 구분된다.
상기 표시영역(400a)의 하부기판에는 다수의 게이트 라인(421) 및 데이터 라인(423)이 서로 종횡으로 교차되어 화소영역(P)을 정의하고, 상기 게이트 라인(421)과 소정의 간격을 두고 평행하게 공통전압라인(450)이 형성되고, 상기 공통전압라인(450)은 양끝단에서 표시영역(400a)의 테두리에 연장되어 형성되어 있다.
상기 화소영역(P)에는 상세하게 도시되지는 않았지만, 상기 공통전압라인(450)에서 분기한 공통전극(미도시)이 세로방향으로 연장되고, 상기 공통전극과 일정 간격을 두고 엇갈리게 배치되는 화소전극은 박막트랜지스터(TFT)와 연결되어 있다.
상기 표시영역(400a)의 상부기판에는 상기 화소영역(P)을 제외한 영역의 빛을 차단하기 위해 형성된 블랙 매트릭스와, 색을 표현하기 위한 R, G, B 컬러필터가 형성된다.
상기 비표시영역(400b)의 하부기판에는 액정패널(400)을 구동하기 위한 구동 신호 및 데이터 신호를 공급하는 드라이버 IC(430)와, 상기 하부기판의 테두리를 따라 공통전압이 공급되는 공통전압라인(450)과, 상기 공통전압라인(450)과 소정의 간격을 두고 형성된 그라운드 라인(500)과, FPC(480)와 연결하기 위한 패드부(490)가 형성된다. 상기 그라운드 라인(500)은 상기 공통전압라인(450)과 동일 금속 물질로 형성되거나 또는 상기 공통전압라인(450)과는 상이한 금속 물질로 형성될 수 있다. 상기 그라운드 라인(500)은 상기 공통전압라인(450)과 동일 층에 소정 간격 이격되어 형성될 수 있다.
상기 FPC(480)에는 외부 시스템으로부터 구동 및 데이터 신호를 인가받기 위해 커넥터(481)가 구비된다.
상기 그라운드 라인(500)은 하부기판 형성공정 시에 형성되고, 상기 패드부(490)를 따라 FPC(480)로 연장되고, 상기 커넥터(481)에 연결되는 외부 시스템 그라운드(미도시)와 연결된다.
상기 그라운드 라인(500)은 외부의 시스템 그라운드로 경로(→)를 제공함으로서 외부로부터 발생된 정전기가 상기 액정패널(400)의 내부로 유입되기 전에 상기 그라운드 라인(500)을 통해 외부의 시스템 그라운드로 방전되게 됨으로서 외부의 정전기는 패널 및 드라이버 IC(430)로 유입되는 것을 차단시킬 수 있다.
본 발명의 제 3 실시예에 따른 액정표시장치는 외부로부터 유입되는 정전기를 테두리에 형성된 그라운드 라인(500)을 이용하여 외부 시스템 그라운드로 경로(→)를 제공함으로서 드라이버 IC(430)의 파손에 의한 불량과, 공통전극 및 화소전극의 간섭에 의한 화질저하를 방지할 수 있다.
본 발명의 제 1 내지 제 3 실시예에 따른 액정표시장치는 휴대폰등에 적용되는 소형 액정표시장치를 실시예로 설명하였지만, 이에 한정하지 않고 대형 액정표시장치에도 적용할 수 있다.
따라서, 본 발명은 하부기판의 테두리에 그라운드 라인을 형성하고 상기 그라운드 라인을 연장하여 외부 시스템 그라운드와 접지시킴으로서 외부로부터 유입되는 정전기를 외부 시스템 그라운드로 배출되도록 경로를 제공함으로서 정전기에 의한 드라이브 IC 파손에 의한 불량과, 공통전극 및 화소전극의 간섭에 의한 화질저하를 방지할 수 있다.
이상의 설명에서는 3개의 실시예에 대해 설명되어 있지만, 본 발명에서 추구하는 기술적 사상인 외부로부터 유입되는 정전기의 배출경로를 제공하는 그라운드 라인이 형성된 구조에 대해서는 더 많은 실시예들이 존재할 수 있다. 따라서, 이상에서 설명되지 않았지만, 본 발명의 기술적 사상의 범위에 포함되는 어떠한 기술도 본 발명의 기술적 사상으로 간주될 수 있을 것이다.
이상에서 살펴본 바와 같이, 본 발명에 의하면, 하부기판의 테두리에 그라운드 라인이 형성되고 상기 그라운드 라인은 외부 케이스 그라운드와 연결되어 외부 로부터 유입되는 정전기에 의한 드라이브 IC의 파손, 공통전극 및 화소전극의 간섭에 의한 화질저하를 방지하는 효과가 있다.
이상 설명한 내용을 통해 통상의 지식을 가진 자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능할 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.

Claims (15)

  1. 표시영역 및 비표시영역으로 구분되는 기판;
    상기 비표시영역의 테두리를 따라 형성된 공통전압라인; 및
    상기 공통전압라인 부근에 형성된 메탈 라인을 포함하고,
    상기 메탈 라인은 외부에 그라운드 접지되는 것을 특징으로 하는 액정표시장치.
  2. 제 1 항에 있어서,
    상기 메탈 라인은 상기 공통전압라인으로부터 소정 간격 이격되어 형성되는 것을 특징으로 하는 액정표시장치.
  3. 제 2 항에 있어서,
    상기 메탈 라인은 상기 공통전압라인의 측면 방향으로 형성되는 것을 특징으로 하는 액정표시장치.
  4. 제 2 항에 있어서,
    상기 메탈 라인은 상기 공통전압라인과 동일 측에 형성되는 것을 특징으로 하는 액정표시장치.
  5. 제 2 항에 있어서,
    상기 메탈 라인은 상기 공통전압라인과 절연층을 두고 상이한 층에 형성되는 것을 특징으로 하는 액정표시장치.
  6. 매트릭스 형태의 화소를 갖는 표시영역과 비표시영역으로 구분되고, 각 화소에 박막트랜지스터와 화소전극이 형성된 제 1 기판;
    상기 표시영역과 대응되고 상기 화소에 대응된 컬러필터와 공통전극이 형성된 제 2 기판;
    상기 제 1 및 제 2 기판 사이에 게재된 액정;
    상기 제 1 기판의 비표시영역의 테두리를 따라 형성되어 상기 제 2 기판의 공통전극에 연결된 공통전압라인; 및
    상기 공통전압라인 부근에 형성된 메탈 라인을 포함하고,
    상기 메탈 라인은 외부에 그라운드 접지되는 것을 특징으로 하는 액정표시장치.
  7. 제 6 항에 있어서,
    상기 메탈 라인은 상기 공통전압라인으로부터 소정 간격 이격되어 형성되는 것을 특징으로 하는 액정표시장치.
  8. 제 7 항에 있어서,
    상기 메탈 라인은 상기 공통전압라인의 측면 방향으로 형성되는 것을 특징으로 하는 액정표시장치.
  9. 제 7 항에 있어서,
    상기 메탈 라인은 상기 공통전압라인과 동일 측에 형성되는 것을 특징으로 하는 액정표시장치.
  10. 제 7 항에 있어서,
    상기 메탈 라인은 상기 공통전압라인과 절연층을 두고 상이한 층에 형성되는 것을 특징으로 하는 액정표시장치.
  11. 매트릭스 형태의 화소를 갖는 표시영역과 비표시영역으로 구분되고, 각 화소에 박막트랜지스터, 화소전극 및 공통전극이 형성된 제 1 기판;
    상기 표시영역과 대응되고 각 화소에 대응된 컬러필터가 형성된 제 2 기판;
    상기 제 1 및 제 2 기판 사이에 게재된 액정;
    상기 제 1 기판의 비표시영역의 테두리를 따라 형성되어 상기 제 1 기판의 공통전극에 연결된 공통전압라인; 및
    상기 공통전압라인 부근에 형성된 메탈 라인을 포함하고,
    상기 메탈 라인은 외부에 그라운드 접지되는 것을 특징으로 하는 액정표시장치.
  12. 제 11 항에 있어서,
    상기 메탈 라인은 상기 공통전압라인으로부터 소정 간격 이격되어 형성되는 것을 특징으로 하는 액정표시장치.
  13. 제 12 항에 있어서,
    상기 메탈 라인은 상기 공통전압라인의 측면 방향으로 형성되는 것을 특징으로 하는 액정표시장치.
  14. 제 12 항에 있어서,
    상기 메탈 라인은 상기 공통전압라인과 동일 측에 형성되는 것을 특징으로 하는 액정표시장치.
  15. 제 12 항에 있어서,
    상기 메탈 라인은 상기 공통전압라인과 절연층을 두고 상이한 층에 형성되는 것을 특징으로 하는 액정표시장치.
KR1020060021181A 2006-03-07 2006-03-07 액정표시장치 KR101275905B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060021181A KR101275905B1 (ko) 2006-03-07 2006-03-07 액정표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060021181A KR101275905B1 (ko) 2006-03-07 2006-03-07 액정표시장치

Publications (2)

Publication Number Publication Date
KR20070091724A true KR20070091724A (ko) 2007-09-12
KR101275905B1 KR101275905B1 (ko) 2013-06-14

Family

ID=38689343

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060021181A KR101275905B1 (ko) 2006-03-07 2006-03-07 액정표시장치

Country Status (1)

Country Link
KR (1) KR101275905B1 (ko)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20110138836A (ko) * 2010-06-22 2011-12-28 엘지디스플레이 주식회사 디스플레이 패널 및 이를 포함하는 디스플레이 장치
KR101420438B1 (ko) * 2007-12-27 2014-07-17 엘지디스플레이 주식회사 액정표시장치
CN107817634A (zh) * 2016-09-13 2018-03-20 乐金显示有限公司 薄膜晶体管基板和包括其的显示装置
CN111613606A (zh) * 2019-02-22 2020-09-01 群创光电股份有限公司 显示装置
US11410596B2 (en) 2016-06-22 2022-08-09 Samsung Display Co., Ltd. Display device preventing a flow of static electricity
WO2024022172A1 (zh) * 2022-07-28 2024-02-01 京东方科技集团股份有限公司 显示基板以及显示装置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001100233A (ja) * 1999-09-27 2001-04-13 Sharp Corp 液晶表示装置
KR100493867B1 (ko) * 1999-12-09 2005-06-10 엘지.필립스 엘시디 주식회사 박막 트랜지스터 어레이기판 및 액정표시장치

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101420438B1 (ko) * 2007-12-27 2014-07-17 엘지디스플레이 주식회사 액정표시장치
KR20110138836A (ko) * 2010-06-22 2011-12-28 엘지디스플레이 주식회사 디스플레이 패널 및 이를 포함하는 디스플레이 장치
US11410596B2 (en) 2016-06-22 2022-08-09 Samsung Display Co., Ltd. Display device preventing a flow of static electricity
CN107817634A (zh) * 2016-09-13 2018-03-20 乐金显示有限公司 薄膜晶体管基板和包括其的显示装置
CN111613606A (zh) * 2019-02-22 2020-09-01 群创光电股份有限公司 显示装置
CN111613606B (zh) * 2019-02-22 2022-05-10 群创光电股份有限公司 显示装置
WO2024022172A1 (zh) * 2022-07-28 2024-02-01 京东方科技集团股份有限公司 显示基板以及显示装置

Also Published As

Publication number Publication date
KR101275905B1 (ko) 2013-06-14

Similar Documents

Publication Publication Date Title
US10802358B2 (en) Display device with signal lines routed to decrease size of non-display area
US9875699B2 (en) Display device
KR100765560B1 (ko) 액정표시장치
US8054272B2 (en) Display apparatus
US8416164B2 (en) Liquid crystal display device
KR101373500B1 (ko) 정전기 방지 기능의 액정 패널
KR20160029958A (ko) 표시장치용 구동 인쇄 회로 기판 및 그를 포함하는 표시장치
KR20020055785A (ko) 횡전계 방식의 액정표시장치
KR100960129B1 (ko) 내로우 비엠을 갖는 액정표시장치
KR20070044664A (ko) 액정표시장치
KR101275905B1 (ko) 액정표시장치
US20110317105A1 (en) Liquid crystal display device
US7576823B2 (en) In-plane switching mode liquid crystal display device
KR101066498B1 (ko) 횡전계형 액정 표시 장치
KR100976581B1 (ko) 내로우 베젤을 갖는 액정표시장치
KR100977734B1 (ko) 내로우 비엠을 갖는 액정표시장치
US7884910B2 (en) In-plane switching mode liquid crystal display device
KR20090080404A (ko) 다중 실 라인 및 블랙매트릭스를 갖는 액정표시장치
KR102381908B1 (ko) 표시패널과 그 정전기 방전 방법
KR20050060496A (ko) 공통전극의 접속이 강화된 횡전계방식 액정표시패널 및 그 제조방법
KR20080002336A (ko) 액정표시장치
KR100665940B1 (ko) 액정표시장치용 어레이 기판
JP2005031332A (ja) Tft表示装置
KR101254645B1 (ko) 액정 표시 장치
KR100928492B1 (ko) 액정 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
AMND Amendment
E601 Decision to refuse application
AMND Amendment
J201 Request for trial against refusal decision
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20160530

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20180515

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20190515

Year of fee payment: 7