KR20070085913A - 통신 장치 - Google Patents

통신 장치 Download PDF

Info

Publication number
KR20070085913A
KR20070085913A KR1020077012931A KR20077012931A KR20070085913A KR 20070085913 A KR20070085913 A KR 20070085913A KR 1020077012931 A KR1020077012931 A KR 1020077012931A KR 20077012931 A KR20077012931 A KR 20077012931A KR 20070085913 A KR20070085913 A KR 20070085913A
Authority
KR
South Korea
Prior art keywords
code
chip
channelization
data
channel
Prior art date
Application number
KR1020077012931A
Other languages
English (en)
Other versions
KR100769312B1 (ko
Inventor
코우타로우 스기사와
히데지 와카바야시
Original Assignee
미쓰비시덴키 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 미쓰비시덴키 가부시키가이샤 filed Critical 미쓰비시덴키 가부시키가이샤
Publication of KR20070085913A publication Critical patent/KR20070085913A/ko
Application granted granted Critical
Publication of KR100769312B1 publication Critical patent/KR100769312B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J13/00Code division multiplex systems
    • H04J13/16Code allocation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J13/00Code division multiplex systems
    • H04J13/0007Code type
    • H04J13/004Orthogonal
    • H04J13/0048Walsh
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J13/00Code division multiplex systems
    • H04J13/10Code generation
    • H04J13/102Combining codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying
    • H04L27/20Modulator circuits; Transmitter circuits
    • H04L27/2032Modulator circuits; Transmitter circuits for discrete phase modulation, e.g. in which the phase of the carrier is modulated in a nominally instantaneous manner
    • H04L27/2053Modulator circuits; Transmitter circuits for discrete phase modulation, e.g. in which the phase of the carrier is modulated in a nominally instantaneous manner using more than one carrier, e.g. carriers with different phases
    • H04L27/206Modulator circuits; Transmitter circuits for discrete phase modulation, e.g. in which the phase of the carrier is modulated in a nominally instantaneous manner using more than one carrier, e.g. carriers with different phases using a pair of orthogonal carriers, e.g. quadrature carriers
    • H04L27/2067Modulator circuits; Transmitter circuits for discrete phase modulation, e.g. in which the phase of the carrier is modulated in a nominally instantaneous manner using more than one carrier, e.g. carriers with different phases using a pair of orthogonal carriers, e.g. quadrature carriers with more than two phase states
    • H04L27/2078Modulator circuits; Transmitter circuits for discrete phase modulation, e.g. in which the phase of the carrier is modulated in a nominally instantaneous manner using more than one carrier, e.g. carriers with different phases using a pair of orthogonal carriers, e.g. quadrature carriers with more than two phase states in which the phase change per symbol period is constrained
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B2201/00Indexing scheme relating to details of transmission systems not covered by a single group of H04B3/00 - H04B13/00
    • H04B2201/69Orthogonal indexing scheme relating to spread spectrum techniques in general
    • H04B2201/707Orthogonal indexing scheme relating to spread spectrum techniques in general relating to direct sequence modulation
    • H04B2201/70706Orthogonal indexing scheme relating to spread spectrum techniques in general relating to direct sequence modulation with means for reducing the peak-to-average power ratio
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J13/00Code division multiplex systems
    • H04J13/16Code allocation
    • H04J13/18Allocation of orthogonal codes

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

HPSK(Hybrid Phase Shift Keying)변조의 오버슈트에 대하여, DPDCH(Dedicated Physical Data Channel)의 다중 개수가 5개 이상일 때에도 적용할 수 있는 채널라이제이션의 할당 방법을 제안하는 것을 목적으로 한다. 채널라이제이션 코드의 할당을 다음과 같이 정한다. 할당된 데이터 채널과 제어 채널에 대하여, 생각할 수 있는 모든 채널라이제이션의 조합에 대해서, 1칩째 에서 2칩째로의 천이θ1 및 3칩째에서 4칩째로의 천이θ2를 구한다. 각각의 천이에 대해서는, 0도 또는 180도가 바람직하고, 90도에서 최악이 되므로, 각각의 정현의 2승을 취하여, 최소가 되는 조합을 구한다. 즉, Sin2θ1+sin2θ2이 최소가 되는 조합을 구하면, 가장 이상에 가까운 조합을 얻을 수 있다.
채널라이제이션, 할당, 조합, 데이터 채널, 제어 채널

Description

통신 장치{COMMUNICATION APPARATUS}
도 1은 실시예 1에 따른 CDMA단말의 구성도이다.
도 2는 CDMA기지국의 구성도이다.
도 3은 실시예 1에 따른 CDMA제어부의 구성도이다.
도 4는 실시예 1에 따른 HS-DPCCH가 사양인 경우의 게인 펙터의 계산에 의해 채널라이제이션 코드의 할당을 결정하기 위한 데이터 채널의 다중송신의 설명도이다.
도 5는 실시예 1에 따른 HS-DPCCH가 Q측에 고정되어 있는 경우의 게인 펙터의 계산에 의해 채널라이제이션 코드의 할당을 결정하기 위한 데이터 채널의 다중송신의 설명도이다.
도 6은 실시예 1에 따른 HS-DPCCH가 I측에 고정되어 있는 경우의 게인 펙터의 계산에 의해 채널라이제이션 코드의 할당을 결정하기 위한 데이터 채널의 다중송신의 설명도이다.
도 7은 실시예 1에 따른 게인 펙터의 계산에 의해 채널라이제이션 코드의 할당을 결정하기 위한 흐름도이다.
도 8은 실시예 2에 따른 HS-DPCCH가 없는 경우의 게인 펙터의 크기에 의해 채널라이제이션 코드의 할당을 결정하기 위한 데이터 채널의 다중송신의 설명도이 다.
도 9는 실시예 2에 따른 CDMA제어부의 구성도이다.
도 10은 실시예 2에 따른 HS-DPCCH가 없는 경우의 게인 펙터의 크기에 의해 채널라이제이션 코드의 할당을 결정하기 위한 흐름도이다.
도 11은 실시예 3에 따른 CDMA제어부의 구성도이다.
도 12는 실시예 3에 따른 HS-DPCCH가 없는 경우의 다중수 N=2에 있어서의 데이터량의 크기에 의해 채널라이제이션 코드를 할당하는 예이다.
도 13은 실시예 3에 따른 HS-DPCCH가 없는 경우의 다중수 N=3에 있어서의 데이터량의 크기에 의해 채널라이제이션 코드를 할당하는 예이다.
도 14는 실시예 3에 따른 HS-DPCCH가 없는 경우의 다중수 N=4에 있어서의 데이터량의 크기에 의해 채널라이제이션 코드를 할당하는 예이다.
도 15는 실시예 3에 따른 HS-DPCCH가 없는 경우의 다중수 N=5에 있어서의 데이터량의 크기에 의해 채널라이제이션 코드를 할당하는 예이다.
도 16은 실시예 3에 따른 HS-DPCCH가 없는 경우의 다중수 N=6에 있어서의 데이터량의 크기에 의해 채널라이제이션 코드를 할당하는 예이다.
도 17은 실시예 4에 따른 HS-DPCCH가 사양인 경우의 게인 펙터의 크기에 의해 채널라이제이션 코드의 할당을 결정하기 위한 데이터 채널의 다중송신의 설명도이다.
도 18은 실시예 4에 따른 HS-DPCCH가 Q측에 고정되어 있는 경우의 게인 펙터의 크기에 의해 채널라이제이션 코드의 할당을 결정하기 위한 데이터 채널의 다중 송신의 설명도이다.
도 19는 실시예 4에 따른 HS-DPCCH가 I측에 고정되어 있는 경우의 게인 펙터의 크기에 의해 채널라이제이션 코드의 할당을 결정하기 위한 데이터 채널의 다중송신의 설명도이다.
도 20은 실시예 4에 따른 CDMA제어부의 구성도이다.
도 21은 실시예 4에 따른 HS-DPCCH가 있는 경우의 게인 펙터의 크기에 의해 채널라이제이션 코드의 할당을 결정하기 위한 흐름도이다.
도 22는 실시예 4에 따른 HS-DPCCH가 있는 경우의 게인 펙터의 크기에 의해 채널라이제이션 코드의 할당을 결정하기 위한 흐름도이다.
도 23은 실시예 5에 따른 CDMA제어부의 구성도이다.
도 24는 실시예 5에 따른 HS-DPCCH가 있는 경우의 다중수 N=2에 있어서의 데이터량의 크기에 의해 채널라이제이션 코드를 할당하는 예이다.
도 25는 실시예 5에 따른 HS-DPCCH가 있는 경우의 다중수 N=3에 있어서의 데이터량의 크기에 의해 채널라이제이션 코드를 할당하는 예이다.
도 26은 실시예 5에 따른 HS-DPCCH가 있는 경우의 다중수 N=4에 있어서의 데이터량의 크기에 의해 채널라이제이션 코드를 할당하는 예이다.
도 27은 실시예 5에 따른 HS-DPCCH가 있는 경우의 다중수 N=5에 있어서의 데이터량의 크기에 의해 채널라이제이션 코드를 할당하는 예이다.
도 28은 실시예 5에 따른 HS-DPCCH가 있는 경우의 다중수 N=6에 있어서의 데이터량의 크기에 의해 채널라이제이션 코드를 할당하는 예이다.
도 29는 3GPP에 기재되어 있는 데이터 채널의 다중송신의 구성이다.
도 30은 HPSK변조에 있어서의 스크램블 코드의 작성의 구성이다.
도 31은 칩의 위상변화를 복소평면으로 나타낸 도면이다.
도 32는 종래의 방법에 의한 DPDCH의 다중수 N가 3인 채널라이제이션 코드 C4 ,0 또는 C4 ,1만을 사용한 할당의 예이다.
도 33은 종래의 방법에 의한 DPDCH의 다중수 N가 3인 채널라이제이션 코드 C4 ,2 또는 C4 ,3만을 사용한 할당의 예이다.
도 34는 종래의 방법에 의한 DPDCH의 다중수 N가 4인 채널라이제이션 코드의 할당의 예이다.
도 35는 업링크 인핸스먼트(case1)에 있어서의 데이터 채널의 다중송신의 구성이다.
도 36은 업링크 인핸스먼트(case2)에 있어서의 데이터 채널의 다중송신의 구성이다.
도 37은 실시예 6에 따른 게인 펙터의 계산에 의해 채널라이제이션 코드의 할당을 결정하기 위한 흐름도이다.
도 38은 실시예 7에 따른 게인 펙터의 계산에 의해 채널라이제이션 코드의 할당을 결정하기 위한 흐름도이다.
도 39는 실시예 8에 따른 HS-DPCCH가 없는 경우의 SF의 크기에 의해 채널라이제이션 코드의 할당을 결정하기 위한 흐름도이다.
도 40은 실시예 8에 따른 HS-DPCCH가 없는 경우의 SF의 크기에 의해 채널라이제이션 코드를 할당하는 예이다.
도 41은 실시예 8에 따른 I축에 있어서의 채널라이제이션 코드의 코드 트리를 나타내는 도면이다.
도 42는 실시예 8에 따른 Q축에 있어서의 채널라이제이션 코드의 코드 트리를 도시한 도면이다.
도 43은 실시예 8에 따른 HS-DPCCH가 있는 경우의 SF의 크기에 의해 채널라이제이션 코드를 할당하는 예이다.
도 44는 실시예 8에 따른 HS-DPCCH가 있는 경우의 SF의 크기에 의해 채널라이제이션 코드를 할당하는 예이다.
도 45는 실시예 8에 따른 채널라이제이션 코드의 구성을 나타내는 표이다.
도 46은 실시예 8에 따른 다른 SF의 데이터 채널을 다중 할 경우의 채널라이제이션 코드의 할당을 결정하기 위한 흐름도이다.
도 47은 실시예 8에 따른 다른 SF의 데이터 채널을 다중 할 경우의 채널라이제이션 코드의 할당을 결정하기 위한 흐름도이다.
[부호의 설명]
10 : CPU 11 : 코드 조합 작성부
12 : 칩간 위상 변화 산출부 13 : 코드 조합 결정부
14 : 코드 할당 지시부 15 : 기억부
21 : 게인 펙터별 코드 할당부 22 : 나머지 코드 할당부
31 : 데이터량별 코드 할당부 41 : 금지 코드 판정부
900 : 프로토콜 처리부 901 : 송신부
902 : 변조부 903 : 스크램블 코드발생기
904 : 채널라이제이션 코드발생기 905 : 제어부
906 : D/A컨버터 907 : 주파수 변환부
908 : 전력 증폭부 909 : 안테나
910 : 저잡음 증폭부 911 : 주파수 변환부
912 : 수신부
본 발명은, 예를 들면 CDMA(Code Division Multiple Access : 부호분할 다중통신)에 관한 것으로, 월시 코드의 할당에 관한 것이다. 특히, 업링크 인핸스먼트(Uplink Enhancement)에 있어서의 채널라이제이션 코드의 할당 방법이 적용된 통신장치에 관한 것이다.
CDMA에서는, 입력된 신호를 채널라이제이션 코드와 스크램블 코드에 의해 신호를 확산시켜서 송신하고 있다. 이 송신 신호와 입력 신호의 대역의 비를, CDMA에서는, 확산율(Spreading Factor:SF)이라고 부른다. 채널라이제이션 코드는, 채널을 식별하기 위해 이용되고, 스크램블 코드는, 유저를 식별하기 위해 이용된다.
이하에 설명하는 도면에 있어서, 동일 부분 또는 상당 부분에 대해서는 동일 한 숫자부호(예를 들면 100)를 사용한다. 동일 부분 또는 상당 부분의 각각을 구별하는 경우에는, 숫자부호에 영자부호를 부기한 부호(예를 들면 100a, 100b)를 사용한다. 도 29는, 3GPP(3rd Generation Partnership Project)에 기재되어 있는 통신장치가 기지국에 대하여 데이터를 송신하는 업링크 데이터 채널의 다중송신의 설명도이다. 1개 이상의 DPDCH(Dedicated Physical Data Chnnel)와, 1개의 DPCCH(Dedicated Physical Control Channel)와, HS-DSCH(High Speed Downlink Shared Channel)용의 고속제어 채널(Dedicated Physical ControI Channel for HS-DSCH:HS-DPCCH)을 다중시켜서 송신한다.
도 29에 나타내는 통신장치는, 도 1에 나타내는 변조부(902)의 상세한 구성을 나타내는 것이며, I측 및 Q측의 복수의 데이터 채널 및 제어 채널을 IQ다중처리하여 복소 신호를 생성하는 것이다. 도 29에 있어서, 데이터 채널인 DPDCH1∼DPDCH6의 데이터에 대하여 채널 분리용의 확산 부호(채널라이제이션 코드)Cd ,1 ∼Cd , 6를 승산하는 I측의 곱셈기(100a∼100c), Q측의 곱셈기(100e∼100g), 제어용 채널 DPCCH의 제어 데이터에 대하여 채널 분리용의 확산 부호 CC를 승산하는 Q측 곱셈기(100h), 새롭게 추가한 제어용 채널인 HS-DPCCH의 제어 데이터에 대하여 채널 분리용의 확산 부호 Chs를 승산하는 I측의 곱셈기(100d) 및 Q측의 곱셈기(100i)를 구비하고 있다. 또한 I측의 곱셈기(100a∼100c), Q측의 곱셈기(100e∼100g)의 출력 신호에 대하여 DPDCH용의 진폭 계수βd를 승산하는 I측의 곱셈기(101a∼101c), Q측의 곱셈기(101e∼101g), Q측의 곱셈기(100h)의 출력신호에 대하여 DPCCH용의 진폭 계수 βc를 승산하는 곱셈기(101h), I측의 곱셈기(100d), Q측의 곱셈기(100i)의 출력신호에 대하여 HS-DPCCH용의 진폭 계수βhs를 승산하는 곱셈기(101d, 101i)를 구비하고 있다. 또한, I측의 곱셈기(101a∼101d)의 출력신호를 가산하는 덧셈기(102a), Q측의 곱셈기(101e∼101i)의 출력신호를 가산하는 덧셈기(102b), Q측의 덧셈기(102b)의 출력신호에 대하여 허수 j를 승산하는 곱셈기(103), I측의 덧셈기(102a), Q측의 곱셈기(103)의 출력을 복소 가산하는 덧셈기(104), 덧셈기(104)의 출력신호에 스크램블 코드 Sdpch , n를 승산하는 곱셈기(105)를 가진다.
다음에 동작에 관하여 설명한다. 우선, 각 채널에 대하여, 곱셈기(100)로 채널라이제이션 코드 CSF ,k를 승산한다. 단, SF는, 확산율이며, k는, 코드 번호이다. 또한 N을 다중수로 한다. 다중수 N(N≥2)개의 DPDCH를 다중할 때의, 각 채널의 채널라이제이션 코드는, 다음과 같이 정해진다. DPCCH의 채널라이제이션 코드는, C256 ,0이다. HS-DPCCH의 채널라이제이션 코드는, C256 ,1(N=2, 4, 6), C256 ,32(N=3, 5)이다. DPDCHx(DPDCHx : x는, 채널 번호)의 채널라이제이션 코드는, C4 ,1(x=1, 2), C4 ,3(x=3, 4), C4 ,2(x=5, 6)이다. 다음에 곱셈기(101)로 가중을 행한다. β는, 무게 함수이며, 채널의 종류에 의해 무게가 바뀌는 게인 펙터이다. 그리고, 이것들을 합산기(덧셈기(102))로 가산한다. 그 후에 곱셈기(103) 및 덧셈기(104)를 사용하여 송신 신호를 복소수화하고 있다. 마지막으로, 곱셈기(105)로, 스크램블 코드 Sdpch ,n를 곱해 송신한다.
3GPP에서는, HPSK(Hybrid Phase Shift Keying)변조를 사용하여 송신하고 있다. HPSK변조에서는, 도 30과 같은 구성에서 출력된 신호를 스크램블 코드로서 사용한다. W0, W1은, 각각 W0= [1, 1], W1= [1, -1]의 패턴의 반복이며, 월시 로테이터(Walsh Rotator)라고 불린다. Clong ,1,n과 Clong ,2,n은, 각각 위상이 다른 골드·시퀀스(Gold Sequence)이다. 우선, 선별부(200)에서 Clong ,2,n의 짝수 번째 칩을 추출하고, 추출한 칩 대신에 직전의 홀수 번째 칩을 삽입한다. 다음에 이 선별부(200)로부터 출력된 신호와 W1를 곱셈기(201)로 승산한다. 그리고 곱셈기(202)와 덧셈기(203)에서 복소수로 한다. 마지막으로, 곱셈기(204)에서 Clong,1,n을 곱한다. 이때 곱셈기(204)에 입력되는 복소수 신호로서, 짝수 번째 칩에는, 홀수 번째 칩과 공역인 복소수가 입력된다. 이 신호에 출력되는 스크램블 코드 Sdpch ,n를 곱하는 것으로, 도 29의 곱셈기(105)에 입력되는 신호, 즉 다중된 신호가, 연속하여 같은 위상이 있었을 경우에, 홀수 번째 칩부터 짝수 번째칩으로의 위상변화는, 반드시 90도가 된다.
도 31은, 송신되는 칩의 궤적을 복소 평면으로 나타낸 도면이다. 본 설명에 있어서의 칩의 위상이라 함은, 도 31과 같은 복소 평면상에 있어서의 점의 위상을 가리키고, 위상변화라 함은, 칩간의 천이 과정에서의 위상각도의 변화를 가리킨다. 도면과 같이, 위상변화가 0도 또는 180도가 되면, 오버슈트에 의해 진폭의 피크 값이 커져 증폭기에 악영향을 미친다. 또한 위상변화가 90도일 때, 피크가 증대하지 않는 이상적인 위상변화가 되는 것을 알 수 있다. 따라서, 스크램블 코드로 90도 위상이 회전하는 것을 고려하면, 스크램블 코드를 가하기 전의 데이터 채널을 다중 한 단계에서는, 홀수 번째 칩에서 짝수 번째 칩으로의 위상변화는, 0도 또는 180도가 되는 것이 바람직하다. 홀수 번째 칩에서 짝수 번째 칩으로의 위상변화를 고려한 코드 할당 방법으로서 일본국 공개특허공보 특개 2002-33716호에, 0≤k≤SF/2-1의 채널라이제이션 코드 CSF ,k만 또는 (SF/2)≤k≤(SF-1)의 채널라이제이션 코드 CSF ,k만을 사용하여 오버슈트를 해결하는 방법이 개시되고 있다.
일본국 공개특허공보 특개2002-33716호 공보(특허문헌 1)에서는, SF가 4인 것에 착안하여, 하나의 데이터를 확산했을 때의, 1칩째에서 2칩째로의 위상변화와 3칩째에서 4칩째로의 위상변화의 양쪽이 0도 또는 180도가 되는 조합을 선택하고 있다. 또한 이 특허문헌 1에서는, DPCCH의 게인 펙터가 매우 작은 것을 이용하여, DPCCH가 위상변화에는 영향을 주지 않는 것으로 하고 있다. 도 32에, DPDCH의 다중수가 3개이고 0≤k≤1의 채널라이제이션 코드 C4 ,k만을 사용했을 경우를 나타낸다. 도 33에, DPDCH의 다중수가 3개이고 2≤k≤3의 채널라이제이션 코드 Ck ,4만을 사용했을 경우를, 도 34에, DPDCH의 다중수가 4개인 경우를 나타낸다. 도 33과 같이, DPDCH1에 C4 ,2, DPDCH3에 C4 ,3을 할당했을 때의 IQ로부터 출력되는 칩은, 아래와 같다.
I = (2, -2, 0, 0)
Q = (1, -1, 1, -1)
여기에서, 1칩째에서 2칩째로의 위상변화는 180도, 3칩째에서 4칩째로의 위상변화도 180도가 되고 있다. 따라서, 이 채널라이제이션 코드의 할당 방법은 이상적이다.
그러나, 이 방법으로는, 채널라이제이션 코드의 C4 , 0와 C4 ,1 또는 C4 ,2와 C4 ,3의 어느 것의 조합밖에 사용할 수 없기 때문에, DPDCH의 다중수가 5개 이상인 경우에 적용할 수 없다는 문제가 있었다. 또한 C4 , 0와 C4 ,1 또는, C4 ,2와 C4 ,3의 어느 것의 조합밖에 사용할 수 없기 때문에, 위상변화가 0도 또는 180도에 있을 때 밖에 생각하고 있지 않다. 따라서, 위상변화가 0도 또는 180도가 되지 않을 때, 위상변화를 몇 도로 하면 되는 지 생각하고 있지 않다. 또한 DPCCH와 DPDCH밖에 고려하고 있지 않기 때문에, HS-DPCCH 등 다른 채널이 들어가면 적용할 수 없다는 문제가 있었다. 예를 들면 상기의 도 33의 예에, DPDCH와 같은 크기의 게인을 가진 HS-DPCCH를 가하는 것으로 한다. 다중수 N=3인 경우에는, HS-DPCCH의 채널라이제이션 코드는, C256 ,32이기 때문에, 4칩 단위로 생각하면(1, 1, 1, 1) 또는 (-1, -1, -1, -1)이 입력된다. 가령, (1, 1, 1, 1)인 경우의 IQ로부터 출력되는 칩은,
I= (2, -2, 0, 0)
Q= (1, -1, 1, -1)+ (1, 1, 1, 1)= (2, 0, 2, 0)
이 되고, 1칩째에서 2칩째로의 위상변화는 135도, 3칩째에서 4칩째로의 위상변화는 원점을 지나고 있기 때문에 알 수 없게 되는 결과가 되며, 채널라이제이션 코드를 최적으로 할당하고 있다고는 할 수 없다.
다음번 사양인 릴리스 6(Rel-6)에서는, 업링크 인핸스먼트의 도입이 검토되고 있다. 업링크 인핸스먼트에서는, DPDCH에 종래의 트랜스포트 채널 DCH(Dedicated Channel)외에 E-DCH(Enhanced Dedicated Channel)도 탑재된다. 또한 E-DPCCH(Enhanced DPCCH)의 도입도 검토되고 있다. 업링크 인핸스먼트에 있어서의 업링크 데이터 채널의 다중송신의 예를 도 35, 도 36에 나타낸다. 도면 중의 점선부분은, 다중 채널의 개수에 따라서는 존재하지 않는 경우도 있음을 나타낸다. 도 35에서는, DPDCH는, DCH나 E-DCH의 어느 것을 포개어, E-DPCCH를 하나의 제어 채널로서 취급하고 있다. 또한 DPDCH1만, DCH가 포개는 것을 결정하고 있다. 또한 도 36에서는, DPDCH1만, DCH와 E-DCH와 E-DPCCH가 포개지고 있으며, 다른 DPDCH는, DCH와 E-DCH가 포개지는 다중의 방법이 되고 있다. 그 밖에도 여러 가지 다중의 방법이 제안되고 있다. 한편, E-DCH가 포개져 있는 DPDCH나 E-DPCCH는, 데이터량이 크기 때문에 DCH만 포개져 있는 DPDCH보다도 게인 펙터가 커진다.
[특허문헌 1] : 일본국 공개특허공보 특개2002-33716호 공보
[비 특허문헌 1] : 3GPP테크니컬 리포트 TR25.896 vl.2.1
종래의 데이터 채널에 대한 채널라이제이션 코드의 할당에서는, HPSK(Hybrid Phase Shift Keying)변조에 의한 오버슈트가 원인으로 PAR(Peak to Average Ratio)가 증대한다는 과제가 있었다. 이 해결 방법으로서 일본국 공개특허공보 특 개2002-33716호 공보에 1칩째와 2칩째의 위상변화 및 3칩째와 4칩째 의 위상변화에 착안하여, 이것이 HPSK변조에 있어서의 이상적인 위상변화인 0도나 180도가 되도록 코드를 할당하는 방법이 개시되고 있다. 그러나, DPDCH의 다중수가 5개 이상일 때에는, 할당하는 채널라이제이션 코드가 존재하지 않게 되어, 적용할 수 없다는 과제가 있었다. 또한 위상변화가 0도 또는 180도가 될 때 밖에 생각하고 있지 않다. 따라서, 위상변화가 0도 또는 180도가 되지 않을 때, 위상변화를 몇 도로 하면 되는지 생각하고 있지 않다. 또한, DPDCH와 DPCCH의 2종류의 채널밖에 고려하고 있지 않기 때문에, 그 이외의 채널, 예를 들면 HS-DPCCH가 존재할 경우에는, 적용할 수 없게 되는 과제가 있었다.
본 발명은, 데이터 채널의 다중수가 복수인 경우에 있어서, 게인 펙터가 다른 경우에 채널라이제이션 코드의 할당 방법을 제안하는 것을 목적으로 한다.
특히, 업링크 인핸스먼트에 있어서, 게인 펙터가 다른 데이터 채널에 채널라이제이션 코드의 할당 방법을 제안하는 것을 목적으로 한다.
또한 본 발명에서는, HSDPA(High Speed Downlink Packet Access)에 적용할 수 있는 채널라이제이션 코드의 할당 방법을 제안하는 것을 목적으로 한다.
또한, HS-DPCCH가, I측에 있는 경우나, Q측에 있는 경우에도, 데이터 채널의 다중수에 의해 I, Q 번갈아 있는 경우나, 또한 HS-DPCCH가 존재하지 않을 경우에도 유효하게 되는 채널라이제이션 코드의 할당 방법을 제안하는 것을 목적으로 한다.
또한 특히, 데이터 채널의 다중수가 5개 이상일 때 유효하게 되는 할당 방법을 제안하는 것을 목적으로 한다.
또한 최초의 데이터 채널의 다중수와 성능으로 채널라이제이션 코드의 할당을 결정하여 그것을 끝까지 유지하는 경우와, 프레임마다 채널라이제이션 코드의 할당을 결정하는 경우 양쪽에 적용할 수 있는 방법을 제안하는 것을 목적으로 한다.
[과제를 해결하기 위한 수단]
발명의 통신장치는
채널라이제이션 코드의 할당을 제어하는 제어부를 구비한 통신장치에 있어서, 상기 제어부는, 채널라이제이션 코드의 조합을 복수 작성하는 코드 조합 작성부와, 코드 조합 작성부가 작성한 채널라이제이션 코드의 조합마다에, 복수의 칩간의 위상변화를 각각 산출하는 칩간 위상변화 산출부와, 칩간 위상변화 산출부가 산출한 복수의 칩간의 위상변화 각각에 의해 생기는 오버 슈트의 합이 작은 채널라이제이션 코드의 조합을 계산으로 구하여, 사용하는 코드의 조합으로서 결정하는 코드 조합 결정부와, 코드 조합 결정부가 결정한 코드 조합에 근거하여, 채널라이제이션 코드의 할당을 지시하는 코드 할당 지시부를 구비한 것을 특징으로 한다.
이하에 설명하는 실시예에 있어서의 데이터 채널이라 함은, DPDCH와 E-DPCCH를 나타낸다. 또한 이하에 설명하는 본 실시예에 있어서의 DPDCH는, DCH가 포개져 있는 경우, E-DCH가 포개져 있는 경우, E-DPCCH가 포개져 있는 경우, HS-DPCCH가 포개져 있는 경우, DCH, E-DCH, E-DPCCH, HS-DPCCH 중 복수가 다중으로 포개져 있는 경우를 고려하고 있다.
또한 게인 펙터가 다른 데이터 채널이라 함은, DPDCH와 E-DPCCH와 같이 채널의 종류가 다른 경우와, DCH가 포개져 있는 DPDCH와 E-DCH가 포개져 있는 DPDCH와 같이, 어떤 채널(예를 들면 DPDCH)에 포개져 있는 채널(이 경우, DCH나 E-DCH)에 의해, 채널의 성능이 다른 경우의 양쪽 또는 한쪽을 가리킨다.
게인 펙터는, 계수의 일례이다. 계수는, 게인 펙터 그 자체라도 좋으며, 게인 펙터에 승산 되는 수치 등이어도 된다. 이하에서는, 게인 펙터를 계수라고도 한다.
실시예 1
도 1은, 본 실시예에 있어서의 CDMA단말(휴대전화 등의 통신장치)이다. 송신측에서는, 우선, 프로토콜 처리부(900)에 있어서, 송신 채널의 설정을 행한다. 다음에 송신부(901)에 있어서, 송신 채널의 처리를 행한다. 그리고 변조부(902)에 있어서, 스크램블 코드 발생기(903)와 채널라이제이션 코드발생기(904)를 사용하여, 도 29에 나타나 있는 바와 같은 코드의 다중과 확산을 행한다. 제어부(905)는, 채널라이제이션 코드발생기(904)로부터 출력되는 채널라이제이션 코드를 설정한다. 변조부(902)에서 변조된 신호는, 디지털/아날로그(D/A)컨버터(906)에 있어서, 아날로그 신호로 변환되고, 주파수 변환부(907)에서 RF(Radio Frequency)신호로 변환하며, 전력 증폭부(908)에 있어서, 원하는 전력으로 증폭하여, 안테나(909) 로부터 송신된다. 수신측에서는, 안테나(909)로부터 수신한 미약한 신호를, 저잡음 증폭부(910)에 있어서 증폭하고, 주파수 변환부(911)에서 베이스 밴드 신호로 변환하며, 수신부(912)에서 복조하여 프로토콜 처리부(900)로 건넨다.
도 2는, 본 실시예에 있어서의 CDMA단말과 데이터를 송수신하는 CDMA기지국(Node-B)이다. 송신측에서는, 기지국 제어장치(3100)로부터 송신해야 할 신호를 송신부(3101)에 건네고, 송신부(3101)에 있어서 신호를 변조하여, 주파수 변환부(3103)로 RF(Radio Frequency)신호로 변환하고, 전력 증폭부(3104)에 있어서, 원하는 전력으로 증폭하여, 안테나(3105)로부터 송신된다. 수신측에서는, 안테나(3105)로부터 수신한 미약한 신호를, 저잡음 증폭부(3106)에 의해 증폭하고, 주파수 변환부(3107)에 의해 베이스 밴드 신호로 변환하고, 아날로그/디지털(A/D)컨버터(3108)에 의해 디지털 신호로 변환한다. 그 후에 복조부(3109)에 있어서, 채널라이제이션 코드발생기(3110)와 스크램블 코드발생기(3111)를 사용하여 복조한다. 제어부(3102)는, 채널라이제이션 코드발생기(3110)로부터 출력되는 채널라이제이션 코드를 설정한다. 그 후 수신부(3112)에 있어서, 채널로 디코드를 행하고, 기지국 제어장치(3100)에 건넨다.
도 3은, 본 발명의 실시예 1에 따른 통신장치에 설치된 제어부(905)(또는 제어부(3102). 이하, 동일)의 블럭도이다. 제어부(905)는, 프로토콜 처리부(900)로부터, 채널 할당에 필요한 정보를 입력한다. 예를 들면 I,Q의 채널에 다중되는 채널의 수와 그 종류와 성능과 게인 펙터 등이 입력된다. 제어부(905)는, CPU(중앙처리장치)(10)를 구비하고 있다. CPU(10)는, 제어부(905)의 동작을 제어하는 것이 며, 이하에 설명하는 각 부와 버스로 접속되어 각 부의 동작을 실행하거나 또는 각 부에 동작을 실행시키는 것이다. 또한 CPU(10)는, 버스를 통해, 기억부(15)와 접속되고 있다. 기억부(15)는, ROM(Read Only Memory), RAM(Random Access Memory), FDD(Flexible Disk Drive), CDD(Compact Disk Drive), 자기디스크 장치, 광디스크 장치 등이다. RAM은, 휘발성 메모리의 일례이다. ROM, FDD, CDD, 자기디스크 장치, 광디스크 장치는, 불휘발성 메모리의 일례이다.
도 3에 나타내는 제어부(905)의 각 부가 취급하는 데이터나 정보는, 기억부(15)에 보존되고, 제어부(905)의 각 부에 의해, 기록되어 판독된다. 또한 기억부(15)에는, 오퍼레이팅 시스템(OS), 윈도우 시스템, 프로그램 군, 화일 군(데이터베이스)이 기억되어 있다. 프로그램 군은, CPU, OS, 윈도우 시스템에 의해 실행된다. 제어부(905)의 각 부는, 일부 또는 모든 컴퓨터로 동작가능한 프로그램에 의해 구성해도 상관없다. 또는, ROM에 기억된 펌웨어로 실현되어도 상관없다. 또는, 소프트웨어 또는 하드웨어 또는, 소프트웨어와 하드웨어와 펌웨어의 조합으로 실시되어도 된다. 상기 프로그램 군에는, 실시예의 설명에 있어서 「∼부 」로 설명하는 처리를 CPU에 실행시키는 프로그램이 기억된다.
제어부(905)의 각 부에 관하여 설명한다. 제어부(905)는, 채널라이제이션 코드가 가능한 조합을 모두 작성하는 코드 조합 작성부(11)를 구비하고 있다. 또한 제어부(905)는, 코드 조합 작성부(11)가 작성한 채널라이제이션 코드의 조합마다, 복수의 칩간의 위상변화를 각각 산출하는 칩간 위상 변화 산출부(12)를 구비하고 있다. 또한 제어부(905)는, 칩간 위상 변화 산출부(12)가 산출한 복수의 칩간 의 위상변화 각각에 의해 발생하는 오버슈트의 합이 적은 채널라이제이션 코드의 조합을 계산으로 구하고, 사용하는 코드의 조합으로서 결정하는 코드 조합 결정부(13)를 구비하고 있다. 또한 제어부(905)는, 코드 조합 결정부(13)가 결정한 코드 조합에 의거하여 채널라이제이션 코드의 할당을 채널라이제이션 코드발생기(904)로 지시하는 코드 할당 지시부(14)를 구비하고 있다. 상기 칩간 위상 변화 산출부(12)는, 1칩째와 2칩째와의 위상변화와 3칩째와 4칩째와의 위상변화를 구한다. 또한 상기 코드 조합 결정부(13)는, 1칩째와 2칩째와의 위상변화와 3칩째와 4칩째와의 위상변화가 각각 0도 또는 180도에 가까운 채널라이제이션 코드의 조합을, 사용하는 코드의 조합으로서 결정한다.
도 4, 도 5, 도 6은, 실시예 1에 있어서의 통신장치가 기지국에 대하여 데이터를 송신하는 업링크 데이터 채널의 다중송신의 도면이다. 본 실시예에서는, DPDCH 외에, TR25.896에 기재된 제어 채널인 E-DPCCH도 코드 할당시에는, 데이터 채널로서 취급하고 있다. 이 때문에, 각 도면 중의 데이터 채널은, DPDCH 외에, 제어 채널인 E-DPCCH도 포함하고 있다. 또한 DPDCH는 DCH를 포개고 있는 경우, E-DCH를 포개고 있는 경우, E-DPCCH를 포개고 있는 경우, HS-DPCCH를 포개고 있는 경우, DCH, E-DCH, E-DPCCH, HS-DPCCH 중 복수를 다중하여 포개고 있는 경우를 생각하고 있다. 또한 HS-DPCCH는, 도 4에 나타내는 현재의 사양과 같이, 데이터 채널의 다중수에 의해 I, Q에 다중되는 방법과, 도 5와 같이 Q측에 고정하는 방법과, 도 6과 같이 I측에 고정하는 방법의 3가지를 생각할 수 있지만, 어느 방법에도 제안 방법은 대응가능하다. 또한 HS-DPCCH가 존재하지 않는 경우에도 대응할 수 있 다. 또한 데이터 채널이 다중할 수 있는 갯수는, 종래와 같은 6개까지로 한다(다중수 N≤6). 도면 중의 게인 펙터β1∼β8는, 0≤β≤1이다. 또한 점선으로 그려져 있는 채널은, 존재하는 경우나, 존재하지 않는 경우도 고려하고 있다. 즉, 데이터 채널의 개수 N(다중수 N)이 몇 개이거나, 데이터 채널의 종류가 무엇이라도, 데이터 채널의 성능에 영향을 미치지 않고, 적응할 수 있도록 하고 있다. 또한 최초의 데이터 채널의 다중수와 성능으로 채널라이제이션 코드의 할당을 결정하여 그것을 끝까지 유지하는 경우와, 프레임마다 채널라이제이션 코드의 할당을 결정하는 경우의 양쪽에 적용할 수 있다.
실시예 1에서는, 채널라이제이션 코드의 할당을 다음과 같이 정한다. 주어진 데이터 채널과 제어 채널에 대하여, 생각할 수 있는 모든 채널화의 조합에 대하여, 1칩째에서 2칩째로의 천이θ1(위상변화α) 및 3칩째에서 4칩째로의 천이θ2(위상변화β)를 구한다. 각각의 천이에 대해서는, 0도 또는 180도가 되면 더욱 오버슈트가 작아지므로 PAR가 작아지고, 90도가 되면 더욱 오버슈트가 커지므로 PAR가 커진다. 이 때문에, 될 수 있으면 0도 또는 180도에 가까워지고, 될 수 있으면 90도에서 벗어나도록 채널라이제이션 코드를 할당하는 것이 바람직하다. 즉, Sin2θ+sin2θ2이 최소가 되는 조합을 구하면, 더욱 이상적인 조합을 얻을 수 있다.
도 7에, 실시예 1에 있어서의 제어부(905)가 실행하는 채널라이제이션 코드의 할당 방법의 흐름도를 나타낸다. 우선, STEP 1300에 있어서, 코드 조합 작성 부(11)가, Num을 채널라이제이션 코드의 조합수, T를 모든 채널라이제이션 코드의 조합의 집합, D는 2로 초기화하여 기억부(15)에 기억한다. STEP 1301에 있어서, 코드 조합 작성부(11)가, Num=Num-1로서 T로부터 임의로 하나의 조합을 선택 C1으로 하고, T로부터 선택한 조합을 기억부(15)로부터 소거하여 기억부(15)를 갱신한다. STEP 1302에 있어서, 칩간 위상변화 산출부(12)가, 채널에 조합 C1을 할당했을 때의 1칩째에서 2칩째로의 천이θ1를 구하여 기억부(15)에 기억한다. STEP 1303에 있어서도, 칩간 위상 변화 산출부(12)가, STEP 1302와 마찬가지로 채널에 조합 C1을 할당했을 때의 3칩째에서 4칩째로의 천이 θ2를 구하여 기억부(15)에 기억한다. STEP 1304에 있어서, 코드 조합 결정부(13)가, D1=Sin2θ+sin2θ로 하여 기억부(15)에 기억한다. STEP 1305에 있어서, 코드 조합 결정부(13)가, D1<D인지 판정한다. D1<D이면 STEP 1306을 실행한다. D1<D가 아니면 STEP 1307을 실행한다. STEP 1306에 있어서, 코드 조합 결정부(13)가, C=C1, D=D1로 하여 기억부(15)에 기억한다. STEP 1307에 있어서, Num>0이면 STEP 1301로 되돌아온다. Num ≤ 0이면 STEP 1308을 실행한다. STEP 1308에 있어서, 코드 할당 지시부(14)가, 기억부(15)에 기억된 C를 최적인 조합으로 하고, 이것에 근거하여 각 데이터 채널에 채널라이제이션 코드를 할당한다. 코드 할당 지시부(14)는, 채널라이제이션 코드의 할당을 채널라이제이션 코드발생기(904)에 통지한다.
이 실시예에 의하면, 오버슈트가 적은 채널라이제이션 코드의 조합을 계산으로 자동으로 구할 수 있다. 또한 1칩째와 2칩째와의 위상변화와 3칩째와 4칩째와의 위상변화가 각각 0도 또는 180도에 가까운 채널라이제이션 코드의 조합을 구하고 있기 때문에, 위상변화가 90도에서 벗어나게 되어, 오버슈트가 없어진다. 또한 I채널과 Q채널의 1칩째와 2칩째와의 위상변화α와, I채널과 Q채널의 3칩째와 4칩째와의 위상변화β를 구하고 있기 때문에, 홀수 칩과 짝수 칩과의 사이에서의 위상변화게 근거한 오버슈트를 저감시킬 수 있다.
실시예 2
도 8은, 실시예 2에 있어서의 통신장치가 기지국에 대하여 데이터를 송신하는 업링크 데이터 채널의 다중송신을 설명하는 설명도이다. 본 실시예에서는, DPDCH 외에, 제어 채널인 E-DPCCH도 코드 할당시에는, 데이터 채널로서 취급하고 있기 때문에, 도면 중의 데이터 채널은, DPDCH 외에, 제어 채널인 E-DPCCH도 포함하고 있다. 실시예 2에서는, 다중 하는 제어 채널로서 HS-DPCCH가 없는 경우를 생각하고 있다. 또한 DPDCH는, DCH를 포개고 있는 경우, E-DCH를 포개고 있는 경우, E-DPCCH를 포개고 있는 경우, HS-DPCCH를 포개고 있는 경우, DCH, E-DCH, E-DPCCH, HS-DPCCH 중 복수를 다중하여 포개고 있는 경우를 고려하고 있다. 도면 중의 게인 펙터β1∼β6는, 0≤β≤1이다. 또한 도면 중의 점선부는, 데이터 채널이 존재하지 않는 경우도 고려하고 있다. 즉, 데이터 채널의 개수 N이 몇 개이거나, 데이터 채널의 종류가 무엇이라도, 또 데이터 채널의 성능에 영향을 미치지 않고, 적응할 수 있도록 하고 있다. 또한 최초의 데이터 채널의 다중 수와 성능으로 채널라이제이션 코드의 할당을 결정하여 그것을 끝까지 유지하는 경우와, 프레임마다 채널라이제이션 코드의 할당을 결정할 경우의 양쪽에 적용할 수 있다.
실시예 1에서는, 채널라이제이션 코드의 조합마다, 복수의 칩간의 위상변화를 각각 산출하고, 복수의 칩간의 위상변화를 각각에 의해 발생하는 오버슈트의 합이 적은 채널라이제이션 코드의 조합을 계산에 의해 구하였다. 더 구체적으로는, 오버슈트의 합이 적은 채널라이제이션 코드의 조합을 구하기 위해, 1칩째와 2칩째와의 위상변화와 3칩째와 4칩째와의 위상변화가 각각 0도 또는 180도에 가까운 채널라이제이션 코드의 조합을 구하였다. 이에 대하여 이하 설명하는 실시예 2에서는, 게인 펙터가 큰 채널로부터 채널라이제이션 코드의 할당을 행하고, 홀수 번째 칩에서 짝수 번째 칩으로의 위상변화가 가능한 한 0도 또는 180도에 가까워지고, 될 수 있으면 90도에서 벗어나도록 하는 방법이다. 또한 실시예 2에서는, DPCCH의 게인 펙터가 매우 작은 것을 이용하여, DPCCH 이 위상변화에는, 영향을 미치지 않는 것으로 하고 있다.
채널라이제이션 코드 C4 , 0와 C4 ,1만을 사용했을 때의 홀수 번째 칩에서 짝수 번째 칩으로의 위상변화는, 게인 펙터를 바꾸어도 항상 0도가 된다. 이하의 계산식에서 이것을 증명한다. I측, Q측의 채널이 모두 C4 ,0 =(1, 1, 1, 1), C4 ,1 =(1, 1, -1, -1)밖에 사용하지 않으므로, 어떤 채널이거나, 어떤 게인 펙터이거나, 다중 수가 몇 개이어도, 다음과 같이 나타낼 수 있다. 이하의 β1∼β4은 실수이다.
I = β12, β1 + β2, β12, β12
Q = β34, β34, β34, β34
이상과 같이, 홀수 번째 칩에서 짝수 번째 칩에 걸쳐 위상변화는, 0도로 되어있다. 또한 채널라이제이션 코드 C4 ,2와 C4 ,3만을 사용했을 때의 홀수 번째 칩으로부터 짝수 번째 칩으로의 위상변화는, 게인 펙터를 바꾸어도 항상 180도가 된다. I측, Q측의 채널이 모두 C4 ,2 =(1, -1, 1, -1), C4 ,3 =(1, -1, -1, 1) 밖에 사용하지 않기 때문에, 어떤 채널이거나 어떤 게인 펙터이거나, 다중수가 몇 개라도, 다음과 같이 나타낼 수 있다. 이하의 β1∼β4는, 실수이다.
I=β12, -β12, β12, β12
Q=β34, -β34, β34, -β34
이상과 같이, 홀수 번째 칩으로부터 짝수 번째 칩에 걸쳐 위상변화는, 180도가 되고 있다.
채널라이제이션 코드 C4 ,0 과 C4 , 1와 채널라이제이션 코드 C4 ,2 와 C4 ,3가 I측 내지 Q측에 섞이면 위상변화가 90도에 가까워진다. 그래서, C4 ,0, C4 ,1 와 C4 ,2, C4,3가 될 수 있으면 섞이지 않도록 하는 것이 요구된다. 구체적으로는, 될 수 있으면 I측과 Q측에서 모두 C4 ,0이나 C4 ,1만을 사용하는 조합, 혹은 I측과 Q측에서 모두 C4 ,2나 C4 ,3만을 이용하는 조합으로 채널라이제이션 코드를 할당할 필요가 있다. C4 ,0 또는 C4 ,1이 할당되고 있는 데이터 채널의 게인 펙터의 합계를 β01으로 하고, C4 ,2 또는 C4 ,3이 할당되고 있는 데이터 채널의 게인 펙터의 합계를 β23으로 하면, θ가 될 수 있는 한 90도가 되지 않도록 하기 위해서는, β01를 크게 하고 β23을 작게 하거나, β23를 크게 하고 β01를 작게 하는, 즉, 될 수 있는 한 게인 펙터가 큰 채널로부터 C4 ,0과 C4 ,1을 할당하거나 또는 C4 ,2와 C4 ,3을 할당 방법이 유력하다. 본 실시예에 있어서의 게인 펙터가 다른 채널이라 함은, E-DPCCH와 DPDCH와 같이 채널의 종류가 다른 경우와, 같은 DPDCH이라도 DCH를 포개고 있을 때와 E-DCH를 포개고 있을 때와 같이 채널의 성능이 다른 경우의 양쪽 또는 한쪽을 가리킨다.
도 9는, 실시예 2에 있어서의 제어부(905)의 블럭도이다. 제어부(905)는, 프로토콜 처리부(900)에서 계산하여 구해진 게인 펙터β1∼β6에 의거하여 게인 펙터가 큰 채널로부터, 소정의 채널라이제이션 코드를 할당하는 게인 펙터별 코드 할당부(21)(계수별 코드 할당부라고도 한다.)를 구비하고 있다. 또한 게인 펙터별 코드 할당부(21)에 의해 채널라이제이션 코드가 할당되지 않은 미할당의 채널에 대하여, 상기 소정의 채널라이제이션 코드 이외의 채널라이제이션 코드를 할당하는 나머지 코드 할당부(22)를 구비하고 있다. 또한 게인 펙터별 코드 할당부(21)와 나머지 코드 할당부(22)가 할당한 채널라이제이션 코드의 할당을 지시하는 코드 할 당 지시부(14)를 구비하고 있다.
실시예 2에 있어서의 채널라이제이션 코드의 할당 방법의 흐름도를 도 10에 나타낸다. STEP 1500에 있어서, 게인 펙터별 코드 할당부(21)는, 다중되고 있는 데이터 채널의 다중수 N이 3이하 인지 판정한다. 다중수 N이가 3이하이면 STEP 1501을, 다중수 N가 4이상이면 STEP 1502을 실행한다. STEP 1501에서는, 게인 펙터별 코드 할당부(21)는, 모든 데이터 채널에 대하여 채널라이제이션 코드 C4,0나 C4 ,1 또는 모든 데이터 채널에 대하여 채널라이제이션 코드의 C4 ,2나 C4 , 3를 할당하고, 기억부(15)에 기억한다. STEP 1502에서는 게인 펙터별 코드 할당부(21)는, I측에서 다중되는 데이터 채널 중, 게인 펙터가 큰 채널로부터 2개의 데이터 채널에 채널라이제이션 코드 C4 ,2나 C4 ,3중 어느 하나를 할당하여, 기억부(15)에 기억한다. STEP 1503에서는, 나머지 코드 할당부(22)는, I측에 채널라이제이션 코드가 할당되지 않은 데이터 채널이 존재하는지 판정한다. 존재하면 STEP 1504을 실행한다. 존재하지 않는 경우에는, STEP 1505을 실행한다. STEP 1504에서는, 나머지 코드 할당부(22)는, 채널라이제이션 코드가 할당되지 않은 I측의 데이터 채널에 C4 , 0나 C4 ,1중 어느 하나를 할당하여, 기억부(15)에 기억한다.
STEP 1505에서는, 게인 펙터별 코드 할당부(21)는, Q측에서 다중되는 데이터 채널에 대해서도 I측과 마찬가지로 채널라이제이션 코드를 할당한다. 즉, Q측의 게인 펙터가 큰 데이터 채널로부터 2개의 데이터 채널에 채널라이제이션 코드 C4 ,2 나 C4 ,3중 어느 하나를 할당하고, 기억부(15)에 기억한다. STEP 1506에서는, 나머지 코드 할당부(22)는, Q측에 채널라이제이션 코드가 할당되지 않은 데이터 채널이 존재하는지 판정한다. 존재하면 STEP 1507을 실행한다. 존재하지 않는 경우에는 종료한다. STEP 1507에서는, 나머지 코드 할당부(22)는, Q측에 채널라이제이션 코드가 할당되지 않은 데이터 채널에, 채널라이제이션 코드 C4 , 1를 할당하고, 기억부(15)에 기억한다. 이 실시예에 의하면, 게인 펙터가 큰 2개의 채널의 오버슈트가 없어지는 효과가 있다.
실시예 3
실시예 2에서는, 게인 펙터가 큰 채널로부터 채널라이제이션 코드의 할당을 행하고, 홀수 번째 칩에서 짝수 번째 칩으로의 위상변화가 될 수 있는 한 0도 또는 180도에 가까워지고, 될 수 있는 한 90도에서 벗어나도록 하고 있었다. 더 구체적으로는, 채널라이제이션 코드 C4 , 0와 C4 , 1와 채널라이제이션 코드 C4 ,2와 C4,3가 I측 내지 Q측에 섞이면, 위상변화가 90도에 가까워지므로, 상기 실시예 2에서는, 예를 들면 될 수 있는 한 I측과 Q측에서 모두 C4 ,0이나 C4 ,1만을 이용하는 조합, 혹은 I측과 Q측에서 모두 C4 ,2나 C4 ,3만을 이용하는 조합으로 채널라이제이션 코드를 할당하였다. 이하 설명하는 실시예 3에서는, 데이터 채널의 게인 펙터가 아닌, 데이터 채널의 종류와 성능에 의해, 즉, 데이터 채널의 데이터량에 의해 채널라이제이션 코드의 할당 방법을 정하는 것이다. 데이터 채널의 데이터량은, 예를 들면 데이터 채널이 E-DPCCH와 DPDCH와 같이, 그 데이터 채널의 종류에 따라 다르다. 또한 데이터 채널의 종류가 동일해도, 포개고 있는 채널에 따라 다르다. 구체적으로는, DCH를 포개고 있는 DPDCH와 E-DCH를 포개고 있는 DPDCH는 같은 종류의 DPDCH이지만, 포개고 있는 채널에 의해 성능은 다르다. 따라서, 데이터 채널의 데이터량은 채널의 성능에 의해서도 다르다.
이하의 설명에서는, 각 데이터 채널의 데이터량의 크기는 다음과 같이 되는 것으로서 채널라이제이션 코드의 할당을 행하는 것으로 한다. (1)DPCCH는, 데이터량이 적기 때문에, 채널라이제이션 코드의 할당에는 영향을 끼치지 않는다. (2)채널의 종류에 의한 차이로서, E-DPCCH는, DPDCH보다 데이터량이 크다. (3)채널의 성능에 의한 차이로서, DPDCH에 포개는 DCH, E-DCH, E-DPCCH, HS-DPCCH의 데이터량의 크기는, E-DPCCH≥E-DCH≥ DCH=HS-DPCCH로 한다. (4)DCH, E-DCH, E-DPCCH, HS-DPCCH 중 복수를 다중하여 포개고 있는 DPDCH는, DCH, E-DCH, E-DPCCH, HS-DPCCH 중 하나만 포개고 있는 DPDCH보다 데이터량이 크다. (5)DCH, E-DCH, E-DPCCH, HS-DPCCH 중 복수를 다중하여 포개고 있는 DPDCH끼리의 경우는, 다중수가 큰 DPDCH쪽이, 데이터량이 크다. (6)DCH, E-DCH, E-DPCCH, HS-DPCCH 중 복수를 다중하여 포개고 있는 DPDCH끼리, 다중수도 같은 DPDCH끼리인 경우, 어느 한쪽이 E-DPCCH를 포함하는 경우, E-DPCCH를 포함하는 DPDCH쪽이, 데이터량이 크다. (7)DCH, E-DCH, E-DPCCH, HS-DPCCH 중 복수를 다중하여 포개고 있는 DPDCH끼리, 다중수도 같은 DPDCH끼리인 경우에, 어느 쪽도 한쪽이 E-DPCCH를 포함하지 않는 경우에는, E-DCH 를 포함하지 않는 DPDCH쪽이, 데이터량이 작고, 또한 어느 쪽도 E-DCH를 포함하는 경우에는, 데이터량은 같게 한다.
도 11은, 실시예 3에 있어서의 통신장치의 제어부(905)의 블럭도이다. 제어부(905)는, 데이터량이 많은 채널로부터, 소정의 채널라이제이션 코드를 할당하는 데이터량별 코드 할당부(31)를 구비하고 있다. 또한 데이터량별 코드 할당부(31)에 의해 채널라이제이션 코드가 할당되지 않은 미할당 채널에 대하여, 상기 소정의 채널라이제이션 코드 이외의 채널라이제이션 코드를 할당하는 나머지 코드 할당부(22)를 구비하고 있다. 또한 데이터량별 코드 할당부(31)와 나머지 코드 할당부(22)가 할당한 채널라이제이션 코드의 할당을 지시하는 코드 할당 지시부(14)를 구비하고 있다. 도 12에서 도 16은, 각각 실시예 3에 있어서의 통신장치가, 다중수 N가 2부터 6의 데이터 채널을 다중 하고, 기지국에 대하여 데이터를 송신하는 업링크 데이터 채널의 다중송신의 설명도이다. 도 12에서 도 14에 나타나 있는 바와 같이, HS-DPCCH가 없는 경우, 다중수 N가 4이하인 경우에는, 데이터 채널의 종류에 의해 코드 할당이 바뀌지는 않으며, 일본국 공개특허공보 특개2002-33716호에 나타나 있는 기존의 방법으로 대응할 수 있다.
도 15, 도 16과 같이 다중수 N≥5인 경우에는, 채널의 종류에 의해 데이터량별 코드 할당부(31)의 코드의 할당 방법이 바뀐다. 데이터량별 코드 할당부(31)는, 도 15에 나타나 있는 바와 같이, I측의 채널에서는, E-DCH, DCH, E-DPCCH가 다중 하고 있는 DPDCH나 E-DCH가 포개고 있는 DPDCH와 같이, 데이터량이 큰 데이터 채널에 채널라이제이션 코드 C4 ,2 또는 C4 ,3의 어느 하나를 할당한다. 나머지 코드 할당부(22)는, DPDCH3과 같이 DCH만 포개고 있는 데이터량의 비교적 작은 데이터 채널에 C4 ,0이나 C4 ,1중 어느 하나를 할당한다. 다중수 N=5의 경우에는, Q측의 채널에는, 데이터 채널의 데이터량에 관계없이(게인 펙터에 관계없이), C4 ,2와 C4 , 3를 할당한다.
데이터량별 코드 할당부(31)는, 도 16에 나타나 있는 바와 같이, I측에서는, E-DCH가 포개고 있는 DPDCH와 같이 데이터량이 큰 데이터 채널에 채널라이제이션 코드 C4 ,2 또는 C4 ,3중 어느 하나를 할당한다. DPDCH1과 DPDCH3과 같이 채널 종류가 같을 경우에는, 어느 하나에 C4 ,2 또는 C4 .3중 어느 하나를 할당하고, 남은 데이터 채널에 C4 ,0이나 C4 ,1을 할당한다. 또한 데이터량별 코드 할당부(31)는, Q측에서는, E-DCH나 DCH가 포개고 있는 DPDCH4와 같이 데이터량이 큰 데이터 채널에 채널라이제이션 코드 C4 ,2 또는 C4 ,3 중 어느 하나를 할당한다. 나머지 코드 할당부(22)는, DPDCH2와 같이 DCH만 포개고 있는 데이터량이 작은 데이터 채널에 C4,0이나 C4 ,1을 할당한다. 이상과 같이, 이 실시예에 의하면, 데이터량이 큰 채널의 오버슈트를 없앨 수 있는 효과가 있다.
실시예 4
도 17, 도 18, 도 19는, 실시예 4에 있어서의 통신장치가 기지국에 대하여 데이터를 송신하는 업링크 데이터 채널의 다중송신을 설명하는 도면이다. 본 실시예에서는, DPDCH 외에, 제어 채널인 E-DPCCH도 코드 할당 시에는, 데이터 채널로서 취급하고 있기 때문에, 도면 중 데이터 채널은, DPDCH 외에, 제어 채널인 E-DPCCH도 포함하고 있다. 실시예 2에서는 HS-DPCCH가 없는 경우에 대해 설명했지만, 이하 설명하는 실시예 4에서는, HS-DPCCH가 있는 경우를 생각하고 있다. 또한 DPDCH는, DCH를 포개고 있는 경우, E-DCH를 포개고 있는 경우, E-DPCCH를 포개고 있는 경우, DCH, E-DCH, E-DPCCH 중 복수를 다중하여 포개고 있는 경우를 고려하고 있다. 도면 중 게인 펙터 β1∼β6는, O ≤β≤1이다. 또한 도면 중 점선부는, 데이터 채널이 존재하지 않는 경우도 고려하고 있다. 즉, 데이터 채널의 다중수 N가 몇 개이거나, 채널의 종류가 무엇이더라도, 또 채널의 성능에 영향을 미치지 않고 적응할 수 있도록 하고 있다. 또한 HS-DPCCH는, 도 17에 나타나 있는 바와 같이 데이터 채널의 다중수에 의해 I, Q에 다중되는 방법과, 도 18과 같이 Q측에 고정하는 방법과, 도 19와 같이 I측에 고정하는 방법의 3가지를 생각할 수 있지만, 어느 방법에도 제안 방법은 대응가능하다. 업링크 인핸스먼트에서는, HS-DPCCH에 어느 코드가 할당되는지 결정하고 있지 않다. 사양에서는, HS-DPCCH에는, 채널의 다중수가 홀수일 때에는, C256 , 32가, 채널의 다중수 N가 짝수일 때에는, C256 ,1이 할당된다.
업링크 인핸스먼트에 있어서의 채널라이제이션 코드의 할당 방법은 정해지지 않지만, 본 실시예에서는, HS-DPCCH가 I측에 있을 때는, C256 ,1이, HS-DPCCH가 Q측에 있을 때는, C256 , 32이 할당되는 것으로 한다. 어느 코드가 할당되어도, 4칩 단위로 생각하면 C4 ,0과 같다. 따라서, HS-DPCCH가 I측에 있을 때는, 채널라이제이션 코드로서 I측에 C4 ,0은 사용할 수 없게 된다.
실시예 4에서는, 실시예 2와 마찬가지로, 게인 펙터가 큰 채널로부터 채널라이제이션 코드의 할당을 행하고, 홀수 번째 칩에서 짝수 번째 칩으로의 위상변화가 0도 또는 180도에 가까워지며, 될 수 있는 한 90도에서 벗어나도록, 될 수 있는 한 I측과 Q측에서 모두 C4 ,0이나 C4 ,1만을 사용하는 조합, 혹은 I측과 Q측에서 모두 C4 ,2나 C4 ,3만을 사용하는 조합으로 채널라이제이션 코드를 할당하고 있다. 또 실시예 4에서는, DPCCH의 게인 펙터가 매우 작은 것을 이용하여, DPCCH가 위상 변화에게는, 영향을 미치지 않는 것으로 하고 있다. 본 실시예에 있어서의 게인 펙터의 다른 채널이라 함은, E-DPCCH와 DPDCH와 같이 채널의 종류가 다른 경우와, 같은 DPDCH에서도 DCH를 포개고 있을 때와 E-DCH를 포개고 있는 경우와 같이 채널의 성능이 다른 경우의 양쪽 또는 한쪽을 가리킨다.
또한 E-DPCCH는, E-DCH가 포개고 있는 DPDCH와 마찬가지로 취급하고 있다. 또한 본 실시예에서는, HS-DPCCH의 게인 펙터는, 셀 엣지에 있으면 극단적으로 커지는 것 등을 고려하여, DCH가 포개고 있는 DPDCH와 거의 동일하다고 생각했다. 이 때문에, HS-DPCCH의 영향으로 같은 다중수 3개라도 HS-DPCCH가 I측에 있을 때 는, 모든 채널에 대하여 C4 ,2 또는 C4 ,3의 채널라이제이션 코드를 할당하여, HS-DPCCH가 Q측에 있을 때는, 모든 채널에 대하여 C4 ,0 또는 C4 ,1의 채널라이제이션 코드를 할당한 쪽이 PAR가 좋아질 가능성이 높다.
도 20은, 실시예 4에 있어서의 통신장치에 설치된 제어부(905)의 블럭도이다. 게인 펙터별 코드 할당부(21)는, 특정 채널라이제이션 코드가 할당된 특정 종류의 채널이 있는 경우에, 특정 종류의 채널에 할당된 특정한 채널라이제이션 코드와 상관 관계가 있는 채널라이제이션 코드를 판정하여, 상관 관계가 있다고 판정된 채널라이제이션 코드의 할당을 금지하는 금지 코드 판정부(41)를 구비하고 있다. 예를 들면 금지 코드 판정부(41)는, HS-DPCCH가 I측에 있는지 여부를 판정한다. HS-DPCCH가 I측에 있을 때는, I측에서 채널라이제이션 코드로서 C4 , 0는 사용하지 않음을 결정한다.
금지 코드 판정부(41)가 HS-DPCCH가 Q측에 있음을 판정했을 경우, 채널라이제이션 코드는, 도 21에 나타내는 처리가 실행되어 할당된다. 도 21의 처리는 도 10을 사용하여 설명한 처리와 같으므로 설명은 생략한다.
한편, 금지 코드 판정부(41)가 HS-DPCCH가 I측에 있음을 판정했을 경우, 채널라이제이션 코드는, 이하 설명하는 도 22에 나타내는 처리가 실행되어서 할당된다. 도 22에 나타내는, STEP 2500에 있어서, 게인 펙터별 코드 할당부(21)는, 다중 되어 있는 데이터 채널의 다중수 N이 2인지 판정한다. 다중수 N이 2이면, STEP 2501의 처리를, 다중수 N가 3이상이면, STEP 2502의 처리를 실행한다. STEP 2501 에서는, 게인 펙터별 코드 할당부(21)는, 모든 데이터 채널에 대하여 채널라이제이션 코드 C4 , 1를 할당하고, 기억부(15)에 기억한다. STEP 2502에 있어서, 게인 펙터별 코드 할당부(21)는, 다중 되어 있는 데이터 채널의 다중수 N가 3인지 판정한다. 다중수 N가 3이면 STEP 2503의 처리를, 다중수 N가 4이상이면 STEP 2504의 처리를 실행한다. STEP 2503 에서는, 게인 펙터별 코드 할당부(21)는, 모든 데이터 채널에 대하여 채널라이제이션 코드 C4 ,2나 C4 ,3을 할당하고, 기억부(15)에 기억한다. STEP 2504에서는, 게인 펙터별 코드 할당부(21)는, I측에서 다중되는 데이터 채널 중 존재하지만 그 중에서, 게인이 큰 채널로부터 2개의 DPDCH에 채널라이제이션 코드 C4 ,2나 C4 , 3를 할당하여, 기억부(15)에 기억한다. STEP 2505에서는, 나머지 코드 할당부(22)는, I측에 채널라이제이션 코드가 할당되지 않은 데이터 채널이 존재하는지 판정한다. 존재하면 STEP 2506의 처리를 실행한다. 존재하지 않으면 STEP 2507의 처리를 실행한다. STEP 2506에서는, 나머지 코드 할당부(22)는, 채널라이제이션 코드가 할당되지 않은 DPDCH에 채널라이제이션 코드 C4 , 1를 할당하고, 기억부(15)에 기억한다. STEP 2507에서는, 게인 펙터별 코드 할당부(21)는, Q측에서 다중되는 데이터 채널에 대해서도 I측과 마찬가지로 존재하지만 그 중에, 게인이 큰 채널로부터 2개의 데이터 채널에 채널라이제이션 코드 C4 ,2나 C4 , 3를 할당하고, 기억부(15)에 기억한다. STEP 2508에서는, 나머지 코드 할당부(22)는, Q측에 채널라이제이션 코드가 할당되지 않은 데이터 채널이 존재하는지 판정한다. 존재하면 STEP 2409의 처리를 실행한다. 존재하지 않으면 종료한다.
STEP 2509에서는, 나머지 코드 할당부(22)는, Q측에 채널라이제이션 코드가 할당되지 않은 데이터 채널에, 채널라이제이션 코드 C4 , 1를 할당하고, 기억부(15)에 기억한다. 여기에서, C4 ,0은 채널라이제이션 코드로서 사용하지 않는다. 이 실시예에 의하면, 특정 채널이 있음을 판정하여, 그 특정 채널에 사용하고 있음이 결정되고 있는 코드와 상관관계가 적은 코드를 이용하고 있기 때문에, 오버슈트를 적게할 수 있다.
실시예 5
실시예 3에서는, 데이터 채널의 게인 펙터가 아닌, 데이터 채널의 종류와 성능에 의해, 즉, 데이터 채널의 데이터량에 의해 채널라이제이션 코드의 할당 방법을 결정하는 것이다. 그러나, 실시예 3에서는, HS-DPCCH가 독립한 제어 채널로서 설정되어 있는 경우는 고려하고 있지 않다. 이하, 실시예 5에서는, HS-DPCCH가 독립한 제어 채널로서 설정되었을 경우에 있어서의 채널라이제이션 코드의 할당을 결정하는 방법을 설명한다. 본 실시예에 있어서도, 각 데이터 채널의 데이터량의 크기는, 실시예 3에서 설명한 (1)∼ (7)에 근거하여 판단되며, 채널라이제이션 코드가 할당된다.
도 23은, 실시예 5에 있어서의 통신장치의 제어부(905)의 블럭도이다. 데이터량별 코드 할당부(31)는, 특정한 채널라이제이션 코드가 할당된 특정 종류의 채 널이 있는 경우에, 특정 종류의 채널에 할당된 특정의 채널라이제이션 코드와 상관 관계가 있는 채널라이제이션 코드를 판정하고, 그 채널라이제이션 코드의 할당을 금지하는 금지 코드 판정부(41)를 구비하고 있다. 예를 들면 금지 코드 판정부(41)는, HS-DPCCH가 I측에 있는지 여부를 판정한다. HS-DPCCH가 I측에 있을 때는, 채널라이제이션 코드로서 C4 , 0는 I측에 사용하지 않음을 결정한다. 그 밖의 점은, 실시예 3과 같다.
도 24부터 도 28은, 각각 실시예 5에 있어서의 데이터 채널의 다중수 N이 2에서 6일 때의 할당방법이다. 데이터량별 코드 할당부(31)는, 도 24에 나타나 있는 바와 같이 다중수 N=2인 경우에는, 채널라이제이션 코드의 할당을 C4 ,0이나 C4,1로 한정한다. 또한 데이터량별 코드 할당부(31)는, 도 25에 나타나 있는 바와 같이 다중수 N=3이고 HS-DPCCH가 Q측에 있는 경우에도, 채널라이제이션 코드의 할당을 C4 ,0이나 C4 ,1로 한정한다. 데이터량별 코드 할당부(31)는, 다중수 N이 4일 때는, 도 26에 나타내는 바와 같이, 실시예 2와 같이 채널라이제이션 코드 C4,2나 C4 ,3을 할당하고, 기억부(15)에 기억한다.
도 27, 도 28과 같이 다중수 N≥5인 경우에는, 채널의 종류에 의해 코드의 할당 방법이 바뀐다. 데이터량별 코드 할당부(31)는, 도 27과 같이, I측의 채널에서는, E-DCH가 포개고 있는 DPDCH3나 E-DCH와 DCH가 다중 하고 있는 DPDCH5와 같이 데이터량이 큰 데이터 채널에 채널라이제이션 코드 C4 ,2 또는 C4 ,3을 할당하고, 기억 부(15)에 기억한다. 나머지 코드 할당부(22)는, DPDCH1과 같이, DCH만 포개고 있는 종래형의 데이터량이 작은 데이터 채널에 C4 ,0이나 C4 ,1을 할당하고, 기억부(15)에 기억한다. 다중수 N=5의 경우에는, Q측의 채널은, 데이터량에 상관없이 C4 ,2 또는 C4 , 3를 할당하고, 기억부(15)에 기억한다. 데이터량별 코드 할당부(31)는, 도 28에 나타나 있는 바와 같이, I측에서는, E-DCH를 포개고 있는 DPDCH3나 DPDCH5와 같이 데이터량이 큰 데이터 채널에 채널라이제이션 코드 C4 ,2 또는 C4 , 3를 할당하고, 기억부(15)에 기억한다. 또한 나머지 코드 할당부(22)는, DPDCH1과 같이 DCH만 포개고 있는 데이터량이 작은 데이터 채널에 C4 .1을 할당하고, 기억부(15)에 기억한다. 또한 데이터량별 코드 할당부(31)는, Q측에서는, E-DCH를 포개고 있는 DPDCH나 E-DCH와 DCH가 다중 하고 있는 DPDCH6와 같이 데이터량이 큰 데이터 채널에 채널라이제이션 코드 C4 ,2 또는 C4 , 3를 할당하고, 기억부(15)에 기억한다. 나머지 코드 할당부(22)는, DPDCH2와 같이 DCH만 포개고 있는 데이터량이 작은 데이터 채널에 C4 , 1를 할당하고, 기억부(15)에 기억한다. 도 28에서는 HS-DPCCH의 영향으로 채널라이제이션 코드 C4 .0을 사용할 수 없게 됨을 알 수 있다.
이 실시예에 의하면, 특정 채널이 있음을 판정하여, 그 특정 채널에 사용하는 것이 결정된 코드와 상관가 적은 코드를 사용하고 있으므로, 오버슈트를 적게 할 수 있다.
실시예 6
이하에 설명하는 실시예에 있어서의 데이터 채널이라 함은, E-DPDCH(Enhanced DPDCH)를 가리키며, DPDCH를 포함하지 않는다. 또한 실시예 6에 있어서의 DPDCH는, E-DPDCH에 비해 탑재되는 데이터량이 충분히 작으며, 확산율을 sf(>4)로 하면, 채널라이제이션 코드 Csf , SF /4를 사용한다. 예를 들면, 64kbps로 채널라이제이션 코드 C16 ,4를 사용한다. 또한 DPDCH는, 본 실시예에서는 SF=2의 데이터 채널과 SF=4의 데이터 채널을 다중 하는 것으로 한다.
본 실시예에 따른 통신장치, 통신장치에 설치된 제어부의 구성은, 각각 도 1, 도 3에 나타낸 실시예 1의 것과 같다.
본 실시예에서는, 실시예 1에 대하여, 데이터 채널의 최소의 SF가 2인 경우에도 성립하는 것을 설명하는 것이다. SF가 2인 경우에는, 하나의 데이터를 확산하면 2칩이 되므로, 실시예 1과 다르고, 3칩째와 4칩째는 1칩째와 2칩째와는 다른 데이터를 확산한 결과이다. 그래서, SF=2의 경우에는, 위상변화를 고려하는 것은 1칩째에서 2칩째로의 천이뿐이다. 여기에서, 1칩째에서 2칩째로의 위상변화를 θ로 정의한다. 따라서, SF=2의 경우에는, Sin2θ이 최소가 되는 채널라이제이션 코드의 조합을 구하면, 가장 이상에 가까운 조합을 구할 수 있다. 칩의 천이라 함은 채널라이제이션 코드에서 확산후, 신호점을 움직이는 것이며, 콘스텔레이션(constellation)의 이동 변화를 가리킨다.
도 37에, 실시예 6에 있어서의 제어부(905)가 실행하는 채널라이제이션 코드 의 할당 방법의 흐름도를 나타낸다. 우선, STEP 3700에 있어서, 코드 조합 작성부(11)는, Num을 채널라이제이션 코드의 조합수, T를 모든 채널라이제이션 코드의 조합의 집합, D를 현재의 오버슈트의 크기로 정의하고, D는 최대값 1로 초기화하여 기억부(15)에 기억한다. STEP 3701에 있어서, 코드 조합 작성부(11)가, Num=Num-1로서 T에서 임의로 하나의 조합을 선택 C1로 하여, T에서 선택한 조합을 기억부(15)로부터 소거하여 기억부(15)를 갱신한다. STEP 3702에 있어서, 칩간 위상 변화 산출부(12)는, 채널에 조합 C1을 할당했을 때의 1칩째에서 2칩째로의 위상변화 θ를 구하여 기억부(15)에 기억한다. STEP 3703에 있어서, 코드 조합 결정부(13)는, 조합 C1에 대한 오버슈트의 크기를 구하는 파라미터로서 D1=Sin2θ로 정의하고, 기억부(15)에 기억한다. STEP 3704에 있어서, 코드 조합 결정부(13)는, C1에 대한 오버슈트가 D보다 작은지 판단한다. 즉, D1 <D인지 판정한다. D1 < D 이면 STEP 3705를 실행한다. D1 <D가 아니면 STEP 3706을 실행한다. STEP 3705에 있어서, 코드 조합 결정부(13)가, C를 보다 오버슈트가 작은 채널라이제이션 코드의 조합으로 치환한다. 즉, C=C1, D=D1로 하여 기억부(15)에 기억한다. STEP 3706에 있어서, Num>0이면 STEP 3701로 되돌아 온다. Num ≤ 0이면 STEP 3707을 실행한다. STEP 3707에 있어서, 코드 할당 지시부(14)가, 기억부(15)에 기억된 C를 가장 오버슈트가 작은 조합으로 하고, 이것에 근거하여 각 데이터 채널에 채널라이제이션 코드를 할당한다. 코드 할당 지시부(14)는, 채널라이제이션 코드의 할당을 채널라이제이션 코드발생기(904)에 통지한다.
이 실시예에 의하면, 오버슈트가 적은 채널라이제이션 코드의 조합을 계산으로 자동으로 구할 수 있다. 또한 1칩째와 2칩째와의 위상변화가 0도 또는 180도에 가까운 채널라이제이션 코드의 조합을 구하고 있으므로, 위상변화가 90도에서 벗어나게 되고, 오버슈트가 없어진다. 또한 I채널과 Q채널의 1칩째와 2칩째와의 위상변화를 구하고 있기 때문에, 홀수 칩과 짝수 칩과의 사이에서의 위상변화에 근거한 오버슈트를 저감시킬 수 있다.
실시예 7
본 실시예에 따른 통신장치, 통신장치에 설치된 제어부의 구성은, 각각 도 1, 도 3에 나타낸 실시예 1의 것과 동일하다.
이하의 설명에 있어서, 본 실시예에서는, 실시예 1 및 6에 대하여, 데이터 채널의 최소의 SF가 2 및 4이외의 경우에도 성립하는 것을 설명한다. SF가 다른 데이터 채널(E-DPDCH)이 있는 경우에, 실시예 1 및 6과 마찬가지로 계산으로 구하는 경우를 생각한다. 계산으로 구하는 경우에는, 하나의 데이터에 대한 칩의 천이를 고려하므로, 최소의 SF분만 칩의 천이를 생각한다. 전체 데이터 채널(E-DPDCH)의 최소의 SF를 sf, 2m-1칩째에서 2m칩째로의 천이를 θm으로 정의할 때, Sin2θ 1+sin2θ2+…+sin2θsf /2를 최소로 하도록 채널라이제이션 코드를 할당한다.
도 38에, 실시예 7에 있어서의 제어부(905)가 실행하는 채널라이제이션 코드의 할당 방법의 흐름도를 나타낸다. 우선, STEP 3800에 있어서, 코드 조합 작성부(11)가, Num을 채널라이제이션 코드의 조합수, T를 모든 채널라이제이션 코드의 조합의 집합, sf를 전체 데이터 채널(E-DPDCH) 중 최소의 SF, D를 현재의 오버슈트의 크기로 정의하고, D는 최대값 sf/2으로 초기화하여 기억부(15)에 기억한다. STEP 3801에 있어서, 코드 조합 작성부(11)는, Num=Num-1로 하고, m을 1로 초기화하여, T로부터 임의로 하나의 조합을 선택 C1로 하며, T로부터 선택한 조합을 기억부(15)로부터 소거하여 기억부(15)를 갱신한다. STEP 3802에 있어서, 칩간 위상 변화 산출부(12)는, 채널에 조합 C1을 할당했을 때의 2m-1칩째에서 2m칩째로의 위상변화 θ를 구하여 기억부(15)에 기억한다. STEP 3803에 있어서 m=m+1로 한다. STEP 3804에 있어서, m>sf/2인지 판정한다. m > sf/2이면 STEP 3805을 실행한다. m = Sf/2가 아니면 STEP 3802로 되돌아간다. STEP 3805에 있어서, 코드 조합 결정부(13)가, 조합 C1에 대한 오버슈트의 크기를 구하는 파라미터로서 D1=sin2θ1+sin2θ2+…+sin2θsf /2로 정의하고, 기억부(15)에 기억한다. STEP 3806에 있어서, 코드 조합 결정부(13)가, C1에 대한 오버슈트가 D보다 작은지 판단한다. 즉, D1 <D인지 판정한다. D1 <D이면 STEP 3807을 실행한다. D1< D이 아니면 STEP 3808을 실행한 다. STEP 3807에 있어서, 코드 조합 결정부(13)가, C를 보다 오버슈트가 작은 채널라이제이션 코드의 조합으로 치환한다. 즉, C=C1, D=D1로 하여 기억부(15)에 기억한다. STEP 3808에 있어서, Num>0이면 STEP3801로 되돌아 온다. Num ≤ 0 이면 STEP 3809를 실행한다. STEP 3809에 있어서, 코드 할당 지시부(14)가, 기억부(15)에 기억된 C를 최적인 조합으로 하고, 이것에 근거하여 각 데이터 채널에 채널라이제이션 코드를 할당한다. 코드 할당 지시부(14)는, 채널라이제이션 코드의 할당을 채널라이제이션 코드 발생기(904)에 통지한다.
본 실시예에서는, 이와 같이 데이터 채널에 대한 채널라이제이션 코드의 모든 조합에 대하여 오버슈트를 구하고, 그 결과 가장 오버슈트가 작아지는 채널라이제이션 코드의 조합을 선택한다. 이에 따라 데이터 채널의 최소의 SF가 2 및 4이외인 경우에도, 오버슈트가 적은 채널라이제이션 코드의 조합을 계산으로 자동으로 구할 수 있다.
실시예 8
본 실시예에 따른 통신장치에 설치된 제어부의 구성은, 도 9에 나타낸 실시예 2의 것과 같다.
이하의 설명에서는, 실시예 7과 같이, 계산으로 최적인 채널라이제이션 코드의 할당을 구하는 것은 아니고, 각 데이터 채널의 게인 펙터에 의거하여 자동적으로 채널라이제이션 코드를 할당하는 방법을 설명한다. 이것에 의해 실시예 7보다 도 소규모인 H/W(하드웨어)로, 동일한 효과를 얻을 수 있다. 도 38을 사용하여 설명한 것 같이, 상기 실시예 7에서는, 채널라이제이션 코드의 조합마다, 복수의 칩간의 위상변화를 각각 산출하고, 복수의 칩간의 위상변화 각각으로부터 발생하는 오버슈트의 합이 적은 채널라이제이션 코드의 조합을 계산에 의해 구하였다. 실시예 6에서는, 보다 구체적으로, 오버슈트의 합이 적은 채널라이제이션 코드의 조합을 구하므로, 1칩째와 2칩째와의 위상변화가 0도 또는 180도에 가까운 채널라이제이션 코드의 조합을 구하였다. 그러나, 실제로는 칩 레벨에서, 채널라이제이션 코드에 의해 확산하고, 계산 결과를 H/W에 보존할 필요가 있기 때문에, 채널라이제이션 코드의 조합 수에 비례하여 H/W규모가 커진다. 그래서, 채널라이제이션 코드의 조합을 계산에 의해 구하는 대신에, 위상변화를 결정하는 정도가 큰 채널로부터 채널라이제이션 코드를 할당해 가는 것으로 홀수 번째 칩에서 짝수 번째 칩으로의 위상변화가 될수 있는 한 0도 또는 180도에 가까워지며, 될 수 있는 한 90도에서 벗어나도록 하는 방법에 관하여 설명한다.
우선, 트랜스포트 블록 사이즈에 관하여 설명한다. 트랜스포트 블록 사이즈라 함은, 단말에서 송신하는 데이터의 크기를 의미한다. 단말의 송신 버퍼에 송신해야 할 데이터가 입력되면, 입력된 데이터는, 송신 시간 단위에 따라 적절한 사이즈로 분할된다. 이 적절한 사이즈로 분할된 데이터를 트랜스포트 블록이라 하며, 그 크기를 트랜스포트 블록 사이즈라고 부른다.
다음에 송신하는 데이터 채널의 갯수 및 SF의 결정에 관하여 설명한다. 트랜스포트 블록 사이즈가 결정되면, 예를 들면 3GPP규격서(TS25.212§4.8.4.1)에 규 정된 알고리즘으로 의해 데이터 채널의 개수와 확산율 SF가 결정된다. SF가 결정되면 게인 펙터도 결정된다. 게인 펙터는, 다중화전(채널라이제이션 코드 승산 전)의 각 데이터 채널(심벌 단위)에 대하여 가중하는 가중 계수다. 데이터 채널은, 데이터량이 큰 만큼 수신에 필요한 소망 전력이 커지므로, 큰 게인 펙터가 할당된다. 이 때문에, 보다 데이터량이 큰(SF가 작은) 데이터 채널 쪽이, 보다 데이터량이 작은(SF가 큰) 데이터 채널에 대하여, 게인 펙터가 커진다. 예를 들면 SF=2의 데이터 채널은 SF=4의 데이터 채널에 대하여 2배의 데이터량을 보내므로, 약 2배의 전력을 필요로 한다. 전력을 2배로 하기 위해서는, 진폭을 √2 배 하면 된다. 게인 펙터는 진폭에 곱해지는 계수이기 때문에, SF=2의 데이터 채널의 게인 펙터는, SF=4의 데이터 채널의 게인 펙터에 비해 √2배가 된다.
SF와 데이터 채널의 개수, 데이터량에 의해, E-DPDCH에 할당하는 채널라이제이션 코드(I/Q축)도 결정되는 것을 설명한다. 본 실시예에서는, I축 및 Q축 모두, 게인 펙터가 큰 데이터 채널로부터 코드 번호 k가 0≤k≤(SF/2-1)인 채널라이제이션 코드 CSF ,k를 할당한다. 또는, 코드 번호 k가 (SF/2)≤k≤(SF-1)인 채널라이제이션 코드 CSF ,k를 할당한다. 후술하는 도 41의 코드 트리를 사용해서 설명하면 SF가 2인 경우에는 게인 펙터가 큰 데이터 채널로부터 C2 ,0 또는 C2 ,1중 어느 하나를 할당하고, SF가 4인 경우에는 게인 펙터가 큰 데이터 채널로부터 C4 ,0 및 C4 ,1(어느 한쪽이라도 된다), 또는 C4 ,2 및 C4 , 3(어느 한 쪽이라도 된다)를 할당한다. 이하, 설명 의 편의상, 코드 트리 중, 코드 번호 k가 0≤k≤(SF/2-1)의 분지(SF=4의 경우, C4 ,0 및 C4 ,1가 배치된 분지)를 「코드 트리의 상측」, 코드 번호 k가 (SF/2)≤k≤(SF-1)의 분지(SF=4의 경우, C4 ,0 및 C4 ,1이 배치된 분지)를 「코드 트리의 하측」이라고 칭한다. 즉, 본 실시예에서는, I축 및 Q축 모두, 게인 펙터가 큰 데이터 채널에는, 코드 트리의 상측(하측)의 어느 채널라이제이션 코드를 할당하고, 게인 펙터가 작은 데이터 채널에는, 코드 트리의 하측(상측)의 채널라이제이션 코드를 할당함으로써, 오버슈트가 감소한다는 효과를 나타낸다.
게인 펙터의 대소로는 구해지지 않을 경우(예를 들면, 게인 펙터의 값이 동일할 경우)는, 보다 큰 데이터를 포개고 있는 채널의 쪽이, 송신 전력이 크다고 생각할 수 있기 때문에, 데이터량이 큰 채널로부터 채널라이제이션 코드를 할당한다. SF가 작은 데이터 채널은 SF가 큰 데이터 채널보다도 데이터량이 많다고 생각되므로, SF가 작은 데이터 채널로부터 데이터를 할당한다. 이 때문에, 단말은, I축 및 Q축 각각의 데이터 채널에 대하여, SF와 데이터 채널의 개수, 데이터량으로부터, 데이터 채널에 할당하는 채널라이제이션 코드를 결정한다.
게인 펙터의 총 합계의 정의에 관하여 설명한다. 게인 펙터의 총 합계라 함은, 천이 전 또는 천이 후의 칩에 있어서, 각 채널라이제이션 코드가 할당되고 있는 데이터 채널의 게인 펙터를 I축 및 Q축 각각에 있어서 합계한 것을 나타낸다. β1 ∼β8는 각각 게인 펙터의 총 합계이며, 아래와 같이 정의된다.
β1=I축 측의 1칩째에서 2칩째로의 천이가 (1, 1)이 되는 게인 펙터의 총 합 계(1칩째에서 2칩째로의 천이가 (1, 1)이 되는 채널라이제이션 코드가 할당되고, 심벌 데이터가 1이 되는 데이터 채널의 게인 펙터의 총 합계)
β2=I축 측의 1칩째에서 2칩째로의 천이가 (-1, -1)이 되는 게인 펙터의 총 합계(1칩째에서 2칩째로의 천이가 (1, 1)이 되는 채널라이제이션 코드가 할당되고, 심벌 데이터가 -1이 되는 데이터 채널의 게인 펙터의 총 합계)
β3=Q축 측의 1칩째에서 2칩째로의 천이가 (1, 1)이 되는 게인 펙터의 총합계(1칩째에서 2칩째로의 천이가 (1, 1)이 되는 채널라이제이션 코드가 할당되고, 심벌 데이터가 1이 되는 데이터 채널의 게인 펙터의 총 합계)
β4=Q축 측의 1칩째에서 2칩째로의 천이가 (-1, -1)이 되는 게인 펙터의 총 합계(1칩째에서 2칩째로의 천이가 (1, 1)이 되는 채널라이제이션 코드가 할당되고, 심벌 데이터가 -1이 되는 데이터 채널의 게인 펙터의 총 합계)
β5=I축 측의 1칩째에서 2칩째로의 천이가 (1, -1)이 되는 게인 펙터의 총합계(1칩째에서 2칩째로의 천이가 (1, -1)이 되는 채널라이제이션 코드가 할당되고, 심벌 데이터가 1이 되는 데이터 채널의 게인 펙터의 총 합계)
β6=I축 측의 1칩째에서 2칩째로의 천이가 (-1, 1)이 되는 게인 펙터의 총 합계(1칩째에서 2칩째로의 천이가 (1, -1)이 되는 채널라이제이션 코드가 할당되고, 심벌 데이터가 -1이 되는 데이터 채널의 게인 펙터의 총 합계)
β7=Q축 측의 1칩째에서 2칩째로의 천이가 (1, -1)이 되는 게인 펙터의 총 합계(1칩째에서 2칩째로의 천이가 (1, -1)이 되는 채널라이제이션 코드가 할당되어 있는, 심벌 데이터가 1이 되는 데이터 채널의 게인 펙터의 총 합계)
β8=Q축 측의 1칩째에서 2칩째로의 천이가 (-1, 1)이 되는 게인 펙터의 총 합계(1칩째에서 2칩째로의 천이가 (1, -1)이 되는 채널라이제이션 코드가 할당되고, 심벌 데이터가 -1이 되는 데이터 채널의 게인 펙터의 총 합계)
홀수 번째 칩에서 짝수 번째 칩으로의 천이가 (1, 1) 또는 (-1, -1), 즉 위상변화가 0도가 되는 경우의 채널라이제이션 코드 CSF , k는, 코드 번호 k가 0≤k ≤(SF/2-1)이며, 홀수 번째 칩에서 짝수 번째 칩으로의 천이가 (1, -1) 또는 (-1, 1), 즉 위상변화가 180도가 되는 경우의 채널라이제이션 코드 CSF ,k는, 코드 번호 k가 (SF/2)≤k≤(SF-1)이다. 즉, β1∼β4의 각각이, 코드 번호 k가 0≤k≤(SF/2-1)인 채널라이제이션 코드 CSF ,k에 대한 게인 펙터의 총 합계이며, β5∼β8의 각각이, 코드 번호 k가 (SF/2)≤k≤(SF-1)인 채널라이제이션 코드 CSF ,k에 대한 게인 펙터의 총 합계이다.
채널라이제이션 코드와 게인 펙터가 결정되면 게인 펙터의 총 합계가 결정되는 것에 관하여 설명한다. 최소의 SF가 2인 경우에는, 3칩째보다 뒤는, SF=2의 데이터 채널로부터 출력되는 심벌은, 1칩째와 다른 심벌이므로, 1칩째와 2칩째의 천이만 생각하면 된다. 2개의 칩 사이로 한정하면 채널라이제이션 코드의 조합은, (1, 1), (1, -1)의 2가지 밖에 없고, 심벌 데이터를 고려한 칩의 천이의 조합은, (1, 1)과 (-1, -1)과 (1, -1)과 (1, -1)의 4가지이다. 이 때문에, 채널라이제이션 코드가 결정되면, 심벌 데이터에 따라 어느 칩의 천이의 조합이 될지, 데이터 채널마다 결정된다. 이 때문에 I/Q축 각각에서, 각 데이터 채널에 할당되어 있는 게인 펙터를, 같은 칩의 천이의 조합마다 더하면, β1∼β8까지의 게인 펙터의 총 합계를 구할 수 있다.
게인 펙터의 총 합계가 결정되면 칩의 천이가 정해지는 것에 대하여 설명한다. 오버 슈트의 크기는, 칩의 천이로 구해진다. 이 때문에, 같은 심벌 사이에서, 위상변화를 될 수 있는 한 0도 또는 180도로 하는 것이 좋다. 이 이유는 후술한다. 채널, 게인 펙터, 심벌 데이터가 1, -1의 어느 하나 및 다중수에 관계없이, 다음식 (1) 및 (2)와 같이 신호점 배치를 나타낼 수 있다.
천이전(I, Q)= (β1256, β3478) (1)
천이후(I, Q)= (β1256, β3478) (2)
상기의 식(1) 및 (2)와 같이, 천이 전후의 신호점 배치를 게인 펙터의 총 합계에 의해 나타낼 수 있기 때문에, 게인 펙터의 총 합계가 결정되면 칩의 천이가 결정된다.
코드 번호 k가 0≤k≤(SF/2-1)인 채널라이제이션 코드 CSF ,k에 대한 게인 펙터의 총 합계(상기의 식(1), (2)에서의 β1∼β4)는 칩의 천이를 결정하지 않고, 코드 번호 k가 (SF/2)≤k≤(SF-1)인 채널라이제이션 코드 CSF ,k에 대한 게인 펙터의 총 합계(상기의 식(1), (2)에서의 β5∼β8)이 칩의 천이에 영향을 주는 것을 설명한다. 전술한 식(1), (2)에서 β5∼β8이 0인 경우를 생각하면, 다음식 (3) 및 (4)와 같이 나타낸다.
천이전 (I, Q)= (β12, β34) (3)
천이후 (I, Q)= (β12, β34) (4)
식(3), (4)와 같이, 코드 번호 k가 0≤k≤(SF/2-1)인 채널라이제이션 코드 CSF,k만 사용한 경우에는, 천이 전후의 신호점 배치가 완전히 동일하게 되므로, 1칩째에서 2칩째로의 위상변화가 0도가 되는 것을 알 수 있다. 왜냐하면, 전술의 식(3), (4)에서의 β1∼β4는, 1칩째에서 2칩째로의 위상변화가 0도가 되는 경우이므로, 이들의 값은 칩의 천이를 결정하지 않는다. 식(3), (4)의 특징을 생각하면, β5∼β8의 부분은 다른 부호가 붙기 때문에, 칩의 천이 전후에서 일치하지 않는다. 이 때문에, β5∼β8의 값이, 칩의 천이에 영향을 준다.
먼저 설명한 특허문헌 1은, 모든 데이터 채널에 코드 번호 k가 0≤k≤(SF/2-1)인 채널라이제이션 코드 CSF ,k를 할당하면 위상변화는 0도가 되고, 오버슈트가 작아지는 것을 개시하고 있다. 그러나, 특허문헌 1은, 데이터 채널의 개수가 많을 경우, 예를 들면 데이터 채널의 개수가 코드 번호 k가 0≤k≤(S F/2-1)인 채널라이제이션 코드 CSF ,k를 할당하는 개수보다도 많은 경우에, 채널라이제이션 코드 를 할당하는 방법에 대해서 개시하고 있지 않다. 또한 게인 펙터가 다른 데이터 채널에 채널라이제이션 코드를 할당하는 방법에 관해서도 개시하고 있지 않다. 그래서, 데이터 채널의 개수가 많기 때문에, 모든 데이터 채널에 코드 번호 k가 0≤k≤(SF/2-1)인 채널라이제이션 코드 CSF ,k를 할당하지 않은 경우에 채널라이제이션 코드를 할당하는 방법을 설명한다. 식(3), (4)의 특징인 β1∼β4는 칩의 천이를 결정하지 않고, 칩의 천이 전후의 점이 원점에서 어느 만큼 벗어나고 있는지를 나타내며, β5 ∼β8이 칩의 천이에 영향을 주고 있다. 같은 칩의 천이에서는 원점에서 벗어나고 있는 쪽이 위상변화는 작다. 이 때문에 β1∼β4를 크게 하고, β5∼β8이 작아지도록 채널라이제이션 코드를 할당한 것이, 오버슈트가 작다. 그래서, 게인 펙터가 큰 데이터 채널로부터 코드 번호 k가 0≤k≤(SF/2-1)인 채널라이제이션 코드 CSF ,k를 할당하고, 남은 데이터 채널에 코드 번호 k가 (SF/2)≤k≤(SF-1)인 채널라이제이션 코드 CSF ,k를 할당하는 것이, 오버슈트가 작아진다고 생각된다.
코드 번호 k가 0≤k≤(SF/2-1)인 채널라이제이션 코드 CSF ,k에 대한 게인 펙터의 총 합계(상기의 식(1), (2)에서의 β1∼β4)는 칩의 천이를 결정하지 않고, 코드 번호 k가(SF/2)≤k≤(SF-1)인 채널라이제이션 코드 CSF ,k에 대한 게인 펙터의 총 합계(상기의 식(1), (2)에서의 β5∼β8)가 칩의 천이에 영향을 주는 구체적인 예를 설명한다. 구체적인 예의 조건으로서, SF=2의 데이터 채널(게인 펙터가 √2 승산 되어 보정되고 있다)과, SF=4의 데이터 채널(게인 펙터가 1)이 I축 및 Q축에 각각 1개씩 있는 것으로 한다. 즉 SF=2가 2개, SF=4가 2개일 때이다. SF = 2의 데이터 채널과, SF=4의 데이터 채널이 I축 및 Q축에 각각 1개씩 있는 것으로 한다. 여기에서는, 제어 채널 등 타 채널과의 채널라이제이션 코드의 충돌은 고려하지 않는다. 게인 펙터가 큰, 즉 √2가 승산된 게인 펙터 값을 곱하는 SF=2의 데이터 채널에 C2 ,0을, 게인 펙터가 작은 SF=4의 데이터 채널에 C4 , 2(또는 C4,3)을 할당한다. I축의 SF=2의 데이터 채널의 심벌이 1, Q축의 SF=2의 데이터 채널의 심벌이 -1, I축의 SF=4의 데이터 채널의 심벌이 1, Q축의 SF=4의 데이터 채널의 심벌이 -1로 되어 있는 것으로 한다. 이러한 경우에 게인 펙터의 총 합계를 구하면, β1=√2, β2=0, β3=0, β4=√2, β5=1, β6=0, β7=0, β8=1이 된다. 이것을 식(1), (2)에 대입하여 천이 전후의 신호점 배치를 구하면, 아래와 같이 된다.
천이전 (I, Q)=(√2+1,-√2-1) (5)
천이후 (I, Q)=(√2-1,-√2+1) (6)
이 경우에는 게인 펙터가 큰 것으로부터 코드 번호 k가 0≤k≤(SF/2-1)인 채널라이제이션 코드 CSF ,k를 할당하고 있다.
식(5), (6)에 있어서 √2는, 천이 전후의 신호점 배치에 있어서 값이 동일한 게인 펙터의 총 합계(β1∼β4)를 나타내고, 1은, 천이 전후의 신호점 배치에 있어서 양과 음이 반대가 되는 게인 펙터의 총 합계(β5∼β8)를 나타낸다. 이 때문에, 식(5), (6)의 천이 전후의 신호점 배치에 있어서 값이 동일한 게인 펙터의 총 합계(β1∼β4)의 값√2에 대하여, 천이 전후의 신호점 배치에 있어서 양과 음이 반대가 되는 게인 펙터의 총 합계(β5∼β8)의 값은 1이므로, 게인 펙터의 총 합계(β5∼β8)는 게인 펙터의 총 합계(β1∼β4)보다도 항상 I/Q축 모두 작다. 이 때문에, 천이 전후의 신호점 배치에 있어서, 값이 큰 게인 펙터의 총 합계(β1∼β4)가, 천이 전후의 신호점 배치의 양과 음을 항상 결정하고 있다. 따라서, 천이전의 식(1)과 천이후의 식(2)에서 게인 펙터의 총 합계(β1∼β4)는 I축(β12), Q축(β34)에서, 같은 모양이므로, 게인 펙터의 총 합계(β1∼β4)는 칩의 천이 전후에서 I축 및 Q축 성분의 양과 음을 반전시키지 않는다.
코드 번호 k가 0≤k≤(SF/2-1)인 채널라이제이션 코드 CSF ,k에 대한 게인 펙터의 총 합계(상기의 식(1), (2)의 β1∼β4)를 크게 하고, 코드 번호 k가 (SF/2)≤k≤(SF-1)인 채널라이제이션 코드 CSF ,k에 대한 게인 펙터의 총 합계(상기의 식(1), (2)의 β5∼β8)를 작게 하면, 오버슈트가 작아지는 구체적인 예를 설명한다. 칩의 천이 전의 I축 성분인(β1256)과, 칩의 천이 후의 I축 성분인(β1256)을 비교하면, I축 성분은 칩의 천이 전후에서 모두 양으로, 양과 음이 반전하지 않는다. Q축 성분에 관해서도 마찬가지로 비교하면, Q축 성분은 칩의 천 이 전후에서 모두 음으로, 양과 음이 반전하지 않는다. 이 때문에, I/Q의 각 축에 있어서, 양과 음이 반전하는 경우가 없기 때문에, 위상변화가 상당히 작다. 심벌을 바꾸었을 경우에는, 대상의 게인 펙터의 총 합계(β1∼β8)에 -1을 승산하는 것과 같지만, 어느 데이터 채널의 심벌을 바꾸어도, 절대값의 크기는 바뀌지 않으므로, I/Q의 각 축에 있어서, 양과 음이 반전하는 경우가 없음을 알 수 있다.
코드 번호 k가 (SF/2)≤k≤(SF-1)인 채널라이제이션 코드 CSF ,k에 대한 게인 펙터의 총 합계(상기의 식(1), (2)의 β5∼β8)는 칩의 천이를 양과 음으로 반전시키는 영향을 주고, 코드 번호 k가 0≤k≤(SF/2-1)인 채널라이제이션 코드 CSF,k에 대한 게인 펙터의 총 합계(상기의 식(1), (2)에서의 β1∼β4)는 칩의 천이에 영향을 주지 않음을 설명한다. 전술의 식(1) 및 (2)에서 β1∼β4가 0인 경우를 생각하면, 아래와 같이 된다.
천이전 (I, Q)= (β56, β78) (7)
천이후 (I, Q)= (-β56, -β78) (8)
식(7), (8)과 같이, 코드 번호 k가 (SF/2)≤k≤(SF-1)인 채널라이제이션 코드 CSF ,k만 사용한 경우에는, 식(7), (8)에 나타나 있는 바와 같이 천이 전후의 신호점 배치의 양과 음이 I축 및 Q축 모두 교체되고 있기 때문에, 원점대칭의 식이 되고 있다. 이 때문에, 1칩째로부터 2칩째로의 위상변화가 180도가 되는 것을 알 수 있다. 왜냐하면, 전술한 식(1), (2)의 β1∼β4는, 1칩째에서 2칩째로의 위상변화가 0도가 되는 경우이므로, 이것들의 값은 칩의 천이를 결정하지 않는다. 식(1), (2)의 특징을 생각하면, β1∼β4의 부분은 동일한 부호를 붙이므로, 칩의 천이 전후에서 일치하고 있다. 이 때문에, β1∼β4의 값에 의해, 칩의 천이 전후의 신호점 배치를 같은 방향으로 같은 정도 어긋나고, 어긋난 양만큼 원점대칭의 형태로부터 멀어지므로, 위상변화가 작아진다.
모든 데이터 채널에 코드 번호 k가 (SF/2)≤k≤(SF-1)인 채널라이제이션 코드 CSF ,k를 할당하면 위상변화가 180도가 되고, 오버슈트가 작아지도록 이끈다. 그러나, 상기 설명의 방법에서는, 데이터 채널의 개수가 많은 경우에는, 채널라이제이션 코드를 할당할 수 없는 경우가 있다. 예를 들면 데이터 채널의 개수가, 코드 번호 k가 (SF/2)≤k≤(SF-1)인 채널라이제이션 코드 CSF ,k를 할당하는 개수보다도 많을 경우에, 채널라이제이션 코드를 할당하는 방법에 대하여 이하 설명한다. 식(1), (2)의 특징인 β5∼β6는 위상변화가 180도가 되는 경우이므로, 칩의 천이를 결정하지 않는 β1∼β4가 위상변화를 작게 하는 방향에 영향을 주고 있다. 이 때문에 β5∼β8를 크게 하고, β1∼β4가 작아지도록 채널라이제이션 코드를 할당하는 방법이, 위상변화가 180도에 가까와지고, 오버슈트가 작다. 그래서, 게인 펙터가 큰 데이터 채널로부터 코드 번호 k가 (SF/2)≤k≤(SF-1)인 채널라이제이션 코드 CSF ,k를 할당하고, 남은 데이터 채널에 코드 번호 k가 0≤k≤(SF/2-1)인 채널라이제이션 코드 CSF ,k를 할당하는 방법이, 오버슈트가 작아지는 것이라고 생각된다.
코드 번호 k가 (SF/2)≤k≤(SF-1)인 채널라이제이션 코드 CSF ,k에 대한 게인 펙터의 총 합계(상기의 식(1), (2)에서의 β5∼β8)는 칩의 천이를 결정하지 않고, 코드 번호 k가 0≤k≤(SF/2-1)인 채널라이제이션 코드 CSF ,k에 대한 게인 펙터의 총 합계(상기의 식(1), (2)에서의 β1∼β4)가 칩의 천이에 영향을 주는 구체적인 예를 설명한다. 구체적인 예의 조건으로서, SF=2의 데이터 채널(게인 펙터가 √2)과, SF=4의 데이터 채널(게인 펙터가 1)이 I축 및 Q축에 각각 1개씩 있는 것으로 한다. 즉 SF=2가 2개, SF=4가 2개일 때이다. SF=2의 데이터 채널과, SF=4의 데이터 채널이 I축 및 Q축에 각각 1개씩 있는 것으로 한다. 게인 펙터가 큰 SF=2의 데이터 채널에 C2 ,1을, 게인 펙터가 작은 SF=4의 데이터 채널에 C4 ,0(또는 C4 ,1)을 할당한다. I축의 SF=2의 데이터 채널의 심벌이 1, Q축의 SF=2의 데이터 채널의 심벌이 -1, I축의 SF=4의 데이터 채널의 심벌이 1, Q축의 SF=4의 데이터 채널의 심벌이 -1이 되고 있는 경우에 있어서, 게인 펙터의 총 합계를 구하면, β1=1, β2=0, β3=0, β4=1, β5=√2, β6=0, β7=0, β8=√2가 된다. 이것을 식(1), (2)에 대입하여 천이 전후의 신호점 배치를 구하면, 아래와 같이 된다.
천이전 (I, Q)= (1+√2, -1-√2) (9)
천이후 (I, Q)= (1-√2, -1+√2) (10)
이 경우에는 게인 펙터가 큰 것으로부터 코드 번호 k가 (SF/2)≤k≤(SF-1)인 채널라이제이션 코드 C 을 할당하고 있다.
식(9), (10)에 있어서 √2는, 천이 전후의 신호점 배치에 있어서 양과 음이 반대가 되는 게인 펙터의 총 합계(β5∼β6)를 나타내고, 1은, 천이 전후의 신호점 배치에 있어서 값이 같은 게인 펙터의 총 합계(β1∼β4)를 나타낸다. 이 때문에, 식(9), (10)의 천이 전후의 신호점 배치에 있어서 양과 음이 반대가 되는 게인 펙터의 총 합계(β5∼β8)의 값√2에 대하여, 천이 전후의 신호점 배치에 있어서 값이 같은 게인 펙터의 총 합계(β1∼β4)의 값은 1이므로, 게인 펙터의 총 합계(β1∼β4)는 게인 펙터의 총 합계(β5∼β8)보다도 항상 I/Q축 모두 작다. 이 때문에, 천이 전후의 신호점 배치에 있어서, 값이 큰 게인 펙터의 총 합계(β5∼β8)가, 천이 전후의 신호점 배치의 양과 음을 항상 결정하고 있다. 따라서, 천이전의 식(1)과 천이후의 식(2)에서 게인 펙터의 총 합계(β5∼β8)는, 식(1)에서 I축(β56), Q축(β78)에 대하여, 식(2)에서 I축(β65), Q축(β87)과 양과 음이 반대가 되므로, 게인 펙터의 총 합계(β5∼β8)는, 칩의 천이 전후에서 I/Q축 성분의 양과 음을 항상 반전시킨다.
코드 번호 k가 (SF/2)≤k≤(SF-1)인 채널라이제이션 코드 CSF ,k에 대한 게 인 펙터의 총 합계(상기의 식(1), (2)에서의 β5∼β8)를 크게 하고, 코드 번호 k가 0≤k≤(SF/2-1)인 채널라이제이션 코드 CSF ,k에 대한 이득 계수의 총 합계(상기의 식(1), (2)에서의 β1∼β4)를 작게 하면, 오버슈트가 작아지는 구체적인 예를 설명한다. 천이전의 I축 성분인 (β1256)과, 천이후의 I축 성분인 (β1256)을 비교하면, I축 성분은 칩의 천이 전이 양이고 칩의 천이후가 음이며, 양과 음이 반전한다. Q축 성분에 관해서도 마찬가지로 비교하면, Q축 성분은 칩의 천이 전이 음이고, 칩의 천이 후가 양이며, 양과 음이 반전한다. 이 때문에, I, Q의 각 축에 있어서, 양과 음이 항상 반전하고 있으므로, 위상변화가 상당히 크다. 심벌을 바꾸었을 경우에는, 대상의 게인 펙터의 총 합계(β1∼β8)에 -1을 승산하는 것과 같지만, 어느 데이터 채널의 심벌을 바꾸어도, I/Q의 각 축에 있어서, 항상 양과 음이 반전하는 것을 알 수 있다.
게인 펙터의 총 합계가 결정되면 I/Q축의 칩에 대한 가중 계수가 결정되는 것에 대하여 설명한다. I/Q축의 칩에 대한 가중 계수라 함은, 천이전 또는 천이후의 칩에 있어서, HPSK변조 직전의 칩의 I/Q축 각각의 성분(계수를 직행축으로 분해했을 경우의 수평축 성분과 수직축 성분)을 말한다. 즉, 이 가중 계수는, 다중화후(각 데이터 채널에 채널라이제이션 코드 승산후)의 I/Q평면축(칩 단위)에 대하여 곱하는 계수이다. 식(1), (2)에 나타나 있는 바와 같이 I/Q축의 칩에 대한 가중 계수는, 게인 펙터의 총 합계β1∼β8에 따라 정의되고 있으므로, 게인 펙터의 총 합계가 결정되면 자동적으로 결정된다(각 데이터 채널은 다중화되어 하나의 신호 공간에 배치되므로, 하나의 데이터 채널의 어느 칩이 어느 장소에 배치될지는, 그 데이터 채널의 각 심벌 데이터와, 그 심벌 데이터에 대하여 승산되어 있는 게인 펙터에 의존한다).
I/Q축의 칩에 대한 가중 계수가 결정되면 위상변화(각도)가 결정되는 것에 대하여 설명한다. 식(1)은 천이 전의 I/Q축의 칩에 대한 가중 계수를 나타내고, 식(2)는 천이 후의 I/Q축의 칩에 대한 가중 계수를 나타내고 있다. 각 I/Q축의 칩에 대한 가중 계수는, 콘스텔레이션의 I/Q축의 성분을 나타내고 있기 때문에, 식(1)과 식(2)에서 각각 천이전과 천이후의 콘스텔레이션이 구해지고, 2개 식의 차분을 계산하는 것으로 칩의 천이를 구할 수 있다.
게인 펙터가 보다 큰 채널에 코드 번호 k가 (SF/2)≤k≤(SF-1)인 채널라이제이션 코드 Csf .k를 모두 할당하고, 게인 펙터가 보다 작은 채널에 코드 번호 k가 0≤k≤(SF/2-1)인 채널라이제이션 코드 CSF ,k를 할당하면, 위상변화가 0도 또는 180도에 가까워지는 것을 설명한다. 오버슈트를 작게 하기 위해서는, C2,0, C4 ,0, C4 ,1과, C2 ,1, C4 ,2, C4 ,3가 될 수 있는 한 섞이지 않도록 하는 것이 요구된다. 위상변화θ는, 게인 펙터의 총 합계인 β1∼β8에 의해 결정되므로, 위상변화θ를 결정하는 정도가 큰 채널로부터 C2 ,0, C4 ,0, C4 ,1을 할당하거나 또는 C2,1, C4 ,2, C4 , 3를 할당한다. 위상변화θ는 칩의 천이에 의해, 즉 I/Q축의 칩에 대한 가중 계수에 의해 결정된 다. 위상변화θ를 결정하는 정도가 크다는 것은, I/Q축의 칩에 대한 가중 계수가 크고, 즉 게인 펙터나 데이터량이 크고, SF가 작은 것을 말한다. 따라서, 위상변화θ를 결정하는 정도가 큰 채널로부터 C2 ,0, C4,0, C4 ,1(C2 ,1, C4 ,2, C4 ,3)을 할당하면, 위상변화θ가 0도 또는 180도가 되므로 오버슈트가 작아진다. β1∼β8에 주는 영향의 크기는 게인 펙터로 구할 수 있기 때문에, 실시예 2와 같이 가능한 한 게인 펙터가 큰 채널로부터 C2 ,0, C4 ,0, C4,1(C2,1, C4 ,2, C4 ,3)을 할당 방법이 좋다.
I/Q축의 모두, 게인 펙터가 큰 데이터 채널 1개만으로 코드 번호 k가 0≤k≤(SF/2-1)인 채널라이제이션 코드 CSF ,k를 모두 사용할 경우에 관하여 설명한다. 이러한 경우, 게인 펙터가 작은 채널에 코드 번호 k가 (SF/2)≤k≤(SF-1)인 채널라이제이션 코드 CSF ,k를 할당하고, 게인 펙터가 큰 채널에 코드 번호 k가 0≤k≤(SF/2-1)인 채널라이제이션 코드 CSF ,k를 할당하게 되어, 결과적으로 오버슈트가 작아진다. I/Q축 모두, 게인 펙터가 큰 데이터 채널이 1개일 때만 코드 번호 k가 0≤k ≤(SF/2-1)인 채널라이제이션 코드 CSF ,k를 전부 사용하는 경우는, 게인 펙터가 큰 데이터 채널에 코드 번호 k가 0≤k≤(SF/2-1)인 채널라이제이션 코드 CSF ,k가 할당되면, 상기와 같은 축에 있는 나머지의 데이터 채널에 대하여 코드 번호 k가 (SF/2)≤k≤(SF-1)인 채널라이제이션 코드 CSF ,k가 할당되는 것이 항상 결정된다. 이것은, 게인 펙터가 크지 않은 데이터 채널의 어디에 코드 번호 k가 (SF/2)≤k≤( SF-1)인 채널라이제이션 코드 CSF ,k가 할당되면, 게인 펙터가 큰 데이터 채널에 코드 번호 k가 0≤k≤(SF/2-1)인 채널라이제이션 코드 CSF ,k가 할당되는 것이 항상 결정되는 것을 의미한다. 마찬가지로, 게인 펙터가 큰 데이터 채널에 코드 번호 k가 (SF/2)≤k≤(SF-1)인 채널라이제이션 코드 Csf .k를 할당하는 경우에도 말할 수 있다. 이러한 경우에는, 게인 펙터가 큰 데이터 채널로부터 코드 번호 k가 0≤k≤(SF/2-1)의 채널라이제이션 코드를 할당하는 것은, 게인 펙터가 작은 데이터 채널로부터 코드 번호 k가 (SF/2)≤k≤(SF-1)의 채널라이제이션 코드를 할당하는 것과 동일하다. 이 때문에, 게인 펙터가 큰 데이터 채널 1개만으로 상측의 채널라이제이션 코드를 전부 사용하는 경우에는, 게인 펙터가 작은 데이터 채널로부터 채널라이제이션 코드를 할당해도 상관없다. 예를 들면 SF=2의 데이터 채널과 SF=4의 데이터 채널이 각각 I/Q에 1개씩 있는 경우에는, SF=2의 데이터 채널 1개로, 한쪽의 코드를 전부 사용하므로, SF=2의 데이터 채널로부터 할당하거나, SF=4의 데이터 채널로부터 할당해도 상관없다.
게인 펙터가 큰 것과 게인 펙터의 작은 것을 교대로 할당하면 위상변화가 90도에 가까워지는 것을 설명한다. 게인 펙터가 큰 것과 작은 것을 교대로 채널라이제이션 코드를 할당한 경우, 예를 들면 SF=2의 데이터 채널이 2개, SF=4의 데이터 채널이 2개(I/Q축 각각 1개씩)인 경우에, I측의 SF=2의 데이터 채널에 C2 ,0을, Q측의 SF=4의 데이터 채널에 C4 ,1을, I측의 SF=4의 데이터 채널에 C4 ,2,Q측의 SF=2의 데이터 채널에 C2 ,1을 할당하면, 위상변화가 90도에 가까워진다.
도 39는, HS-DPCCH가 없는 경우의 SF의 대소에 의한 채널라이제이션 코드의 할당 방법의 흐름도이다. STEP 3900에 있어서, 게인 펙터별 코드 할당부(21)는, I측, Q측 각각의 SF=2의 데이터 채널(E-DPDCH)에 C2 , 1를 할당하고, 기억부(15)에 기억한다. 먼저 SF가 작은 데이터 채널에 채널라이제이션 코드를 할당하는 것에 의해, 상기 설명의 실시예 1∼7과 마찬가지로, 오버슈트를 적게 할 수 있다. 이하의 STEP 3901∼STEP 3905에서는, 데이터 채널에 비어 있는 채널라이제이션 코드를 효율적으로 할당하는 방법을 설명한다. STEP 3901에 있어서, 나머지 코드 할당부(22)는, Q측의 SF=4의 데이터 채널 (E-DPDCH)에 C4 ,1을 할당하고, 기억부(15)에 기억한다. STEP 3902에 있어서, 나머지 코드 할당부(22)는, DPDCH를 사용중인지 판단한다. DPDCH를 사용중이면, STEP 3905가 실행된다. 한편, DPDCH가 사용되고 있지 않으면, STEP 3903이 실행된다. STEP 3903에 있어서, 나머지 코드 할당부(22)는, E-DPCCH가 I측에 있는지 판단한다. E-DPCCH가 I측에 있으면, STEP 3905가 실행된다. E-DPCCH가 I측에 없으면, STEP 3904가 실행된다. STEP 3904에 있어서, 나머지 코드 할당부(22)는, I측의 SF=4의 데이터 채널(E-DPDCH)에 C4 ,1 또는 C4 ,0을 할당하고, 기억부(15)에 기억한다. STEP 3905에서는, 나머지 코드 할당부(22)는, I측의 SF=4의 데이터 채널(E-DPDCH)에 C4 ,0을 할당하고, 기억부(15)에 기억한다.
E-DPCCH의 채널라이제이션 코드는, I측에 SF=2의 데이터 채널(E-DPDCH)과 SF=4의 데이터 채널(E-DPDCH)을 하나씩 포갤 수 있도록 C256 ,k(64≤k≤127)의 채널라이제이션 코드를 사용하는 것이 바람직하다. 이 이유에 관해서는 후술한다. 단, 이 전제는 E-DPDCH를 사용중에 DPDCH를 사용할 가능성이 있다고 한 경우이며, E-DPDCH를 사용중에 DPDCH를 사용하지 않으면, 0≤k≤127이면 k은 어느 값이라도 상관없다. 이 경우에는, STEP 3905에 있어서, E-DPCCH의 코드 번호 k가 0≤k≤63이면, 데이터 채널(E-DPDCH)에 C4 ,1을 할당하고, E-DPCCH의 코드 번호 k가 64≤k≤127이면, 데이터 채널(E-DPDCH)에 C4 ,0을 할당하게 된다. 이 플로우 챠트에서는 채널라이제이션 코드를 할당하는 시간적 순서를 결정하지 않고, 할당하는 우선 순서를 결정하고 있다. 예를 들면 제어부(905)가 채널라이제이션 코드를 설정하는 타이밍은 같아도 된다.
도 40은, HS-DPCCH가 없는 경우의 SF의 대소에 의해 채널라이제이션 코드를 할당하는 예이다. 릴리스5(Re15)용의 DPDCH1는, 64kbps로 송신한다고 가정하면, C16 ,4가 할당된다. E-DPCCH1는, C256 ,2가 할당되고 있다. 우선, SF=2의 데이터 채널인 E-DPDCH1와 E-DPDCH2에 채널라이제이션 코드를 할당한다. 다음에 Q측의 SF=4의 데이터 채널인 E-DPDCH4에 채널라이제이션 코드 C4 , 1를 할당한다. 다음에 I측의 SF=4의 데이터 채널인 E-DPDCH3에는, I측에 DPDCH가 있기 때문에, 채널라이제이션 코드 C4 , 0를 할당한다.
도 41에, I축에 있어서의 채널라이제이션 코드의 코드 트리를 나타낸다. I축(4100)에 있어서의 코드 트리는, 상기 실시예 7의 설명에서 사용한 I축에 있어서의 채널라이제이션 코드의 코드 트리이다. 도 41에 나타내는 4101a∼4101n은, 각 SF(SF=2, SF=4, SF=8)에 있어서의 채널라이제이션 코드이다. 코드 트리의 굵은선(4102)은, 채널라이제이션 코드 4101a(C2 ,0), 4101d(C4 ,1), 4101i(C8 ,2)가 DPDCH에 사용되고 있는 것을 나타내고 있다. DPDCH에 할당된 채널라이제이션 코드 4101a(C2 ,0), 4101d(C4 ,1), 4101i(C8 ,2)는, 다른 채널에 할당할 수는 없다. I축에 SF=2의 데이터 채널과 SF=4의 데이터 채널을 각각 1개씩 할당한다고 하면, DPDCH의 번호를 바꾸면, 릴리스 5의 기지국이 호환성을 취할 수 없기 때문에, 소프트 핸드 오버가 곤란하게 된다. 따라서, DPDCH가 사용중인 채널라이제이션 코드에는 할당되지 않는다. 그래서, 우선, SF=2의 데이터 채널에 채널라이제이션 코드 4101b(C2 ,1)를 할당하고, 다음에 SF=4의 데이터 채널에 채널라이제이션 코드 4101c(C4 ,0)를 할당하는 것이 좋다. 따라서, E-DPCCH는, I측에서 사용할 경우, SF=256으로 하면 C256 ,k(64≤k ≤127)의 채널라이제이션 코드를 사용하는 것이 바람직하다.
도 42에, Q축에 있어서의 채널라이제이션 코드의 코드 트리를 나타낸다. 도 42에 나타내는 4201a∼4201n은, 각 SF(SF=2, SF=4, SF=8)에 있어서의 채널라이제이 션 코드이다. 코드 트리의 굵은선(4202)은, 채널라이제이션 코드 4201a(C2,0), 4201c(C4 ,0), 4201g(C8 ,0)이 DPCCH에 사용되고 있는 것을 나타내고 있다. 또한, 코드 트리의 굵은선 4203은, 채널라이제이션 코드 4201a(C2 ,0), 4201d(C4,1), 4201i(C8 ,2)가 HS-DPCCH에 사용되고 있는 것을 나타내고 있다. Q축에 S=2의 데이터 채널과 SF=4의 데이터 채널을 각각 1개씩 할당한다고 하면, 통신을 행하는데 반드시 사용되는 DPCCH에 의해 사용중인 채널라이제이션 코드를 할당할 수 없기 때문에, 우선, SF=2의 데이터 채널에 채널라이제이션 코드 4201b(C2,1)를 할당하고, 다음에 SF=4의 데이터 채널에 채널라이제이션 코드 4201d(C4,1)를 할당하는 것이 바람직하다. 그러나, 채널라이제이션 코드 4201d(C4,1)는 HS-DPCCH에서 사용중이므로, 이 상태로는 HS-DPCCH와 충동하게 된다. HS-DPCCH는 소프트 핸드 오버하지 않으므로, 코드 번호를 바꾸어도 종래의 기지국과 호환성을 유지할 수 있다. 그래서, Q축에 SF=2의 데이터 채널과 SF=4의 데이터 채널을 각각 1개씩 할당한다고 하면, HS-DPCCH의 코드 할당을 데이터 채널(E-DPDCH)과의 충돌을 피하기 위해서, C256 ,k(1≤k≤63)의 채널라이제이션 코드로, 예를 들면 C256 ,1 또는 C256 ,32로 설정한다. 단, 데이터 채널(E-DPDCH)의 개수가 미리 HS-DPCCH와 충돌하지 않는 개수로 제한되고 있는 경우에는, HS-DPCCH의 코드 할당 방법을 릴리스 5와 같이 설정해도 좋다. 또한 E-DPCCH는, Q측에서 사용하는 경우에는, SF=256으로 하면 C256 ,k(1≤k≤63)의 채널라이 제이션 코드에서, HS-DPCCH와 충돌하지 않는 채널라이제이션 코드를 사용하는 것이 바람직하다.
도 43은, HS-DPCCH가 있는 경우의 SF의 대소에 의한 채널라이제이션 코드의 할당 방법의 흐름도이다. STEP 4300에 있어서, 제어부(905)는, HS-DPCCH의 코드 할당을 C256 ,k(1≤k≤63)으로 설정한다. 예를 들면 C256 ,k 또는 C256 ,32로 설정한다. 단, 처음부터 데이터 채널(E-DPDCH)의 개수가 3개 이하로 제한되어 있는 경우에는, HS-DPCCH의 코드의 할당 방법이 릴리스 5와 같아도 된다. 이 경우에는 STEP 4300을 생략할 수 있다. STEP 4301에 있어서, 게인 펙터별 코드 할당부(21)는, I측, Q측의 SF=2의 데이터 채널(E-DPDCH)에 각각 C2 ,1을 할당하고, 기억부(15)에 기억한다. 그리고, STEP 4302에 있어서, 나머지 코드 할당부(22)는, I측의 SF=4의 데이터 채널에 C4 ,0을 할당하고, 기억부(15)에 기억한다. C4 ,1을 할당하면 DPDCH와 충돌하기 때문이다. 또한 STEP4303에 있어서, 나머지 코드 할당부(22)는, Q측의 SF=4의 데이터 채널(E-DPDCH)에 C4 ,1을 할당하고, 기억부(15)에 기억한다. C4 ,0을 할당하면 DPCCH와 충돌하기 때문이다. DPCCH나 DPDCH도 릴리스 99(R99)에서 규격화된 채널이므로, 채널라이제이션 코드번호를 바꾸었을 경우에, 백워드 컴패티빌리티(backward compatibility)(구판 호환성)가 없어지므로, 소프트 핸드 오버를 할 수 없게 된다. 이 흐름도에서는 채널라이제이션 코드를 할당하는 시간적 순서를 결정하지 않으며, 할당하는 우선 순서를 결정하고 있다. 제어부(905)가 채널라이제이션 코드를 설정하는 타이밍은 같아도 된다.
도 44는, HS-DPCCH가 있는 경우의 SF의 대소에 의해 채널라이제이션 코드를 할당하는 예이다. HS-DPCCH를 사용하므로, HS-DPCCH의 코드 할당을 C256 ,1로 설정한다. 릴리스 5용의 DPDCH1은, 64kbps로 송신한다고 가정하면, C16 ,4가 할당된다. E-DPCCH는, C256 ,2가 할당되고 있다. 우선, SF=2의 데이터 채널인 E-DPDCH1과 E-DPDCH2에 채널라이제이션 코드 C2 , 1를 할당한다. 다음에 I측의 SF=4의 데이터 채널인 E-DPDCH3에는, I측에 DPDCH가 있기 때문에, 채널라이제이션 코드 C4 , 0를 할당한다. 다음에 Q측의 SF=4의 데이터 채널인 E-DPDCH4에 채널라이제이션 코드 C4 , 1를 할당한다.
상기의 사고방식을 일반화했을 경우를 생각한다.
채널라이제이션 코드는, 어떤 SF라도 전개하여 SF=2의 채널라이제이션 코드로 나타낼 수 있다. 도 45는, 채널라이제이션 코드의 구성을 나타내는 표이다. SF=2의 채널라이제이션 코드는, 최소의 SF인 SF=2의 채널라이제이션 코드를 나타낸다. SF = sf의 채널라이제이션 코드는, SF=2가 아닌 경우의 채널라이제이션 코드의 구성을 나타낸다. 1회 전개하면 코드 번호 k가 2로 나눈 몫이 되는 것을 알 수 있다. 지금, SF=sf, 코드 번호 k의 채널라이제이션 코드를 SF=2까지 전개하면, 코드 번호 k가 0≤k≤(SF/2-1)인 경우에는, SF/2로 나눈 몫이 0이 되므로, SF=2까지 전개했을 경우에, C2 ,0 또는, -C2 ,0으로 구성되게 된다. 또한 코드 번호 k가 (SF/2)≤k≤(SF-1)인 경우에는, SF/2로 나눈 몫이 1이 되므로, SF=2까지 전개했을 경우에, C2 ,1 또는, -C2 ,1로 구성되게 된다.
모든 코드 번호 k가 0≤k≤(SF/2-1)인 채널라이제이션 코드 CSF ,k를 사용했을 경우의 설명을 행한다. 이 경우에는, 어떤 SF에 대해서도 홀수 번째 칩에서 짝수 번째 칩으로의 위상변화는, 게인 펙터를 바꾸어도 항상 0도가 된다. 이하의 계산식에서 이것을 증명한다. I측, Q측의 채널이 모두 C2 ,0 =(1, 1), -C2,0 =( -1,-1)만 사용한다. 어떤 부분의 홀수 번째 칩에서 짝수 번째 칩으로의 천이만을 한정하여 생각하면, 어떤 채널이거나, 어떤 게인 펙터이거나, 다중수가 몇 개라도, 다음과 같이 나타낼 수 있다. 이하의 β1에서 β4는 실수이다.
I=β12, β12
Q=β34, β34
이상과 같이, 이 부분의 위상변화는 0도가 되고 있다. 이것이 모든 홀수 번째 칩에서 짝수 번째 칩으로의 위상변화에 관해서도 같은 방법으로 증명할 수 있기 때문에, 홀수 번째 칩에서 짝수 번째 칩으로의 위상변화는 0도가 되고 있다.
다음에 코드 번호 k가 (SF/2)≤k≤(SF-1)인 채널라이제이션 코드 CSF ,k를 사용했을 경우의 설명을 행한다. 이 경우에는, 어떤 SF에 대해서도 홀수 번째 째에서 짝수 번째 칩으로의 위상변화는, 게인 펙터를 바꾸어도 항상 180도가 되고 있다. I측, Q측의 채널이 모두 C2 ,1 =(1, -1), -C2 ,1 =(-1, 1)만 사용하고 있다. 어느 부분의 홀수 번째 째과 짝수 번째 째의 천이로만 한정하여 생각하면, 어떤 채널이거나, 어떤 게인 펙터이거나, 다중수가 몇 개이더라도, 다음과 같이 나타낼 수 있다. 이하의 β5∼β8은 실수이다.
I = β56, -β56
Q= β78, -β78
이상과 같이, 이 부분의 위상변화는 180도가 되고 있다. 이것이 모든 홀수 번째 칩에서 짝수 번째 칩으로의 위상변화에 관해서도 마찬가지로 증명할 수 있으므로, 홀수 번째 칩에서 짝수 번째 칩으로의 위상변화는 180도가 되고 있다.
코드 번호 k가 0≤k≤(SF/2-1)인 채널라이제이션 코드 CSF ,k와 코드 번호 k가 (SF/2)≤k≤(SF-1)인 채널라이제이션 코드 CSF ,k가 섞인 경우의 설명을 행한다. 이 경우의 어느 부분의 홀수 번째 칩에서 짝수 번째 칩으로의 천이는, I측, Q측의 채널이 모두 C2 ,0 =(1, 1), -C2 ,0 =(-1, -1), C2 ,1 =(1, -1), -C2,1 =(-1, 1)만 사용한다. 어느 부분의 홀수 번째 칩과 짝수 번째 칩의 천이에만 한정하여 생각하면, 어떤 채널이거나, 어떤 게인 펙터이거나, 다중수가 몇 개이더라도, 다음과 같이 나타낼 수 있다. 이하의 β1∼β8은, 실수이다.
I = β1256, β1256
Q = β3478, β3478
이상과 같이, β1∼β4가 0일 때 또는 β5∼β8이 0이 아닐 때이면, 이 부분의 위상변화는 0도 또는 180도가 되지 않는다. 이것이 모든 홀수 번째 칩에서 짝 수 번째 칩으로의 위상변화에 관해서도 마찬가지로 증명할 수 있으므로, 홀수 번째 칩에서 짝수 번째 칩으로의 위상변화는, 코드 번호 k가 0≤k≤(SF/2-1)인 채널라이제이션 코드 CSF ,k와 코드 번호 k가 (SF/2)≤k≤(SF-1)인 채널라이제이션 코드 CSF,k의 양쪽을 사용했을 경우의 위상변화는 0도 또는 180도가 되지 않는다. 따라서, 될 수 있는 한 위상변화가 0도 또는 180도가 되도록, 코드 번호 k가 0≤k≤(SF/2-1)인 채널라이제이션 코드 CSF ,k만을 사용하거나 코드 번호 k가 (SF/2)≤k≤(SF-1)인 채널라이제이션 코드 CSF ,k만을 사용하는 것이 좋다.
어떤 SF라도, 코드 번호 k가 0≤k≤(SF/2-1)인 채널라이제이션 코드 CSF,k와 코드 번호 k가 (SF/2)≤k≤(SF-1)인 채널라이제이션 코드 CSF ,k가 I측 내지 Q측에 섞이면 위상변화가 90도에 가깝게 된다. 그래서, 코드 번호 k가 0≤k≤(SF/2-1)인 채널라이제이션 코드 CSF ,k와 코드 번호 k가(SF/2)≤k≤(SF-1)인 채널라이제이션 코드 CSF ,k가 될 수 있으면 섞이지 않도록 하는 것이 요구된다. 이를 위해서는, β1∼β4의 절대 값를 크게 하여 β5∼β8의 절대 값를 작게 하거나, β5∼β8의 절대 값를 크게 하여 β1∼β4의 절대 값을 작게 하면 된다. 즉, I축, Q축에 있어서, 2칩 간으로 한정한 칩의 천이가 (1, 1) 혹은 (-1, -1)이 되는 채널라이제이션 코드가 할당되고 있는 I/Q축의 칩에 대한 가중 계수를 크게 하여, β1∼β4를 크게 하 고, β5 ∼β8를 작게 한다. 또는, I축, Q축에 있어서, 2칩 간으로 한정한 칩의 천이가 (1, -1) 또는 (-1, 1)이 되는 채널라이제이션 코드가 할당되고 있는 I/Q축의 칩에 대한 가중 계수를 크게 하여, β5∼β8를 크게 하고, β1 ∼β4를 작게 한다. 이것은, I/Q축의 칩에 대한 가중 계수가 큰 채널로부터 (1, 1)또는(-1, -1)로 하는, 즉 코드 번호 k가 0≤k≤(SF/2-1)인 채널라이제이션 코드 CSF ,k를 할당하는 것으로 실현한다. 또는, I/Q축의 칩에 대한 가중 계수가 큰 채널로부터 (1,-1) 또는 (-1, 1)로 하는, 즉 코드 번호 k가 (SF/2)≤k≤(SF-1)인 채널라이제이션 코드 CSF ,k를 할당하는 것으로 실현한다. I/Q축의 칩에 대한 가중 계수가 큰 채널로부터 채널라이제이션 코드를 할당하는 것은, 게인 펙터/ (β12+…+β8)의 절대 값이 큰 데이터 채널로부터 채널라이제이션 코드를 할당하는 것과 같다. 위상변화θ는, 게인 펙터의 총 합계인 β1∼β8에 의해 결정되므로, 위상변화θ를 결정하는 정도가 큰 채널로부터 코드 번호 k가 0≤k≤(SF/2-1)인 채널라이제이션 코드 CSF ,k를 할당한다, 또는, 위상변화θ를 결정하는 정도가 큰 채널로부터 코드 번호 k가 (SF/2)≤k≤(SF-1)인 채널라이제이션 코드 CSF ,k를 할당하는 것과 동일하다.
즉, 위상변화θ를 결정하는 정도가 큰 채널로부터 코드 번호 k가 0≤k≤(SF/2-1)인 채널라이제이션 코드 CSF ,k를 할당하거나, 또는 위상변화θ를 결정하는 정도가 큰 채널로부터 코드 번호 k가 (SF/2)≤k≤(SF-1)인 채널라이제이션 코드 CSF ,k를 할당하면, 위상변화θ를 될 수 있는 한 0도 또는 180도에 가깝게하는 것이 가능하므로, 오버슈트가 작아진다. 따라서, 위상변화θ를 결정하는 정도가 큰 채널로부터 코드 번호 k가 0≤k≤(SF/2-1)인 채널라이제이션 코드 CSF ,k를 할당하거나 또는 위상변화θ를 결정하는 정도가 큰 채널로부터 C2,1, C4,2, C4,3를 할당하면, 오버슈트가 작아진다.
즉, 실시예 2와 같이, 가능한 한 게인 펙터가 큰 채널로부터, 코드 번호 k가 0≤k≤(SF/2-1)인 채널라이제이션 코드 CSF ,k를 할당하거나 또는, 코드 번호 k가 (SF/2)≤k≤(SF-1)인 채널라이제이션 코드 CSF ,k를 할당하는 방법이 유력하다. 구체적으로는, 예를 들면 I축에서 코드 번호 k가 0≤k ≤(SF/2-1)인 채널라이제이션 코드 CSF ,k를 할당했을 경우에는, Q축에서도 마찬가지로 코드 번호 k가 0≤k≤(SF/2-1)인 채널라이제이션 코드 CSF , k 를 할당한다. 또한 I축에서 코드 번호 k가 (SF/2)≤k≤(SF-1)인 채널라이제이션 코드 CSF ,k를 할당한 경우에는, Q축에서도 마찬가지로 코드 번호 k가 (SF/2)≤k≤(SF-1)인 채널라이제이션 코드 CSF ,k를 할당한다. 게인 펙터의 대소로는 구해지지 않는 경우에는,보다 큰 데이터를 포개고 있는 채널 쪽이, 송신 전력이 크다고 생각되므로, 실시예 3과 마찬가지로 데이터량의 큰 채널로부터 채널라이제이션 코드를 할당하거나, SF가 작은 데이터 채널은 SF가 큰 데이터 채널보다도 데이터량이 많다고 생각되므로, SF가 작은 데이터 채널로부터 데이터를 할당 방법이 유력하다.
도 46 및 도 47은, 다른 SF의 데이터 채널을 다중 할 경우의 채널라이제이션 코드의 할당 방법의 흐름도이다. STEP4600에 있어서, 제어부(905)는, 모든 SF에 대하여, 코드 번호 k가 0≤k≤(SF/2-1)인 모든 채널라이제이션 코드 CSF,k의 그룹을 그룹A, 모든 SF에 대하여, 코드 번호 k가 (SF/2)≤k≤(SF-1)인 모든 채널라이제이션 코드 CSF ,k의 그룹을 그룹 B로 한다. STEP4601에 있어서, 제어부(905)는, HS-DPCCH를 사용하고 있는지 판단한다. 사용하고 있으면 STEP4602가 실행된다. HS-DPCCH가 사용되지 않고 있으면 STEP4603이 실행된다. STEP4602에 있어서, 제어부(905)는, HS-DPCCH의 코드 할당을 설정한다. 처음부터 데이터 채널의 갯수가 HS-DPCCH와 충돌하지 않는 갯수로 제한되어 있는 경우에는, HS-DPCCH의 코드의 할당 방법이 릴리스 5와 같아도 된다. 이 경우에는 STEP4601과 STEP4602를 생략할 수 있다.
STEP4603에 있어서, 게인 펙터별 코드 할당부(21)는, I축과 Q축의 모든 데이터 채널에 대하여, 그룹 A의 채널라이제이션 코드만으로, 다른 채널과 충돌을 일으키지 않고 할당을 행할 수 있는지 판단한다. 할당을 행할 수 있으면 STEP4604이 실행된다. 한편, 할당을 행할 수 없으면 STEP4605가 실행된다. STEP4604에 있어서, 게인 펙터별 코드 할당부(21)는, I축과 Q축의 모든 데이터 채널에 그룹 A의 채널라이제이션 코드를 할당하고, 기억부(15)에 기억한다. 또는, I축과 Q축의 모든 데이터 채널에 그룹 B의 채널라이제이션 코드를 할당하고, 기억부(15)에 기억한다. STEP4605에 있어서, 게인 펙터별 코드 할당부(21)는, I축에서 채널라이제이션 코드 가 할당되지 않은 데이터 채널 중, 최소의 SF의 데이터 채널에 그룹 B의 채널라이제이션 코드를 할당하고, 기억부(15)에 기억한다. STEP4606에 있어서, 게인 펙터별 코드 할당부(21)는, I축에 아직 채널라이제이션 코드의 할당이 행해지지 않은 데이터 채널이 있는지 판단한다. I축에 채널라이제이션 코드의 할당이 행해지지 않은 데이터 채널이 있으면 STEP4607이 실행된다. 한편, I축에 채널라이제이션 코드의 할당이 행해지지 않은 데이터 채널이 없으면, STEP4609가 실행된다. STEP4607에 있어서, 게인 펙터별 코드 할당부(21)는, I축에 채널라이제이션 코드가 할당되지 않은 데이터 채널에, 그룹 B의 채널라이제이션 코드를 할당하면, 다른 채널과 충돌을 일으킬지 판단한다. 충돌을 일으킨다고 판단했을 경우에는, STEP4608이 실행된다. 충돌을 일으키지 않는다고 판단했을 경우에는, STEP4605가 실행된다. STEP4608에 있어서, 나머지 코드 할당부(22)는, I축에서 채널라이제이션 코드가 할당되지 않은 모든 데이터 채널에 그룹 A를 할당하고, 기억부(15)에 기억한다. STEP4609에 있어서, 게인 펙터별 코드 할당부(21)는, Q축에서 채널라이제이션 코드가 할당되지 않은 데이터 채널 중, 최소의 SF의 데이터 채널에 그룹 B의 채널라이제이션 코드를 할당하고, 기억부(15)에 기억한다. STEP4610에 있어서, 게인 펙터별 코드 할당부(21)는, Q축의 데이터 채널 중, 채널라이제이션 코드가 할당되지 않은 데이터 채널이 있는지 판단한다. 채널라이제이션 코드가 할당되지 않은 데이터 채널이 있으면 STEP4611이 실행된다. 채널라이제이션 코드가 할당되지 않은 데이터 채널이 없으면 종료한다. STEP4611에 있어서, 게인 펙터별 코드 할당부(21)는, Q축에 남아있는 데이터 채널 중, 그룹 B의 채널라이제이션 코드를 할당하면, 다른 채널과 충돌을 일으킬지 판단한다. 충돌을 일으킨다고 판단되었을 경우에는, STEP4612가 실행된다. 충돌을 일으키지 않는다고 판단되었을 경우에는, STEP4609가 실행된다. STEP4612에 있어서, 나머지 코드 할당부(22)는, Q축에서 채널라이제이션 코드가 할당되지 않은 모든 데이터 채널에 그룹 A를 할당하고, 기억부(15)에 기억한다.
본 실시예에 의하면, 위상변화를 결정하는 정도가 큰 채널로부터 채널라이제이션 코드를 할당해 가는 것으로, 보다 소규모인 H/W를 사용하여, 오버슈트가 적은 채널라이제이션 코드의 조합을 결정할 수 있다.
이 실시예를 이용한 CDMA단말을 작성하는 것에 의해, PAR가 작은 단말을 작성할 수 있다.
또한 전력증폭에 사용되는 증폭기에서 비선형 왜곡에 의한 인접 채널 누설 전력이 작아져, 저소비 전력으로, 소형, 저비용의 CDMA단말을 작성할 수 있다.
본 발명에 의하면, 오버슈트가 적은 채널라이제이션 코드의 조합이 계산에 의해 자동적으로 결정되는 효과가 있다.

Claims (2)

  1. 채널라이제이션 코드의 할당을 제어하는 제어부를 구비한 통신장치에 있어서,
    상기 제어부는,
    채널라이제이션 코드의 조합을 복수 작성하는 코드 조합 작성부와,
    코드 조합 작성부가 작성한 채널라이제이션 코드의 조합마다에, 복수의 칩간의 위상변화를 각각 산출하는 칩간 위상변화 산출부와,
    칩간 위상변화 산출부가 산출한 복수의 칩간의 위상변화 각각에 의해 생기는 오버슈트의 합이 작은 채널라이제이션 코드의 조합을 계산으로 구하여, 사용하는 코드의 조합으로서 결정하는 코드 조합 결정부와,
    코드 조합 결정부가 결정한 코드 조합에 근거하여, 채널라이제이션 코드의 할당을 지시하는 코드 할당 지시부를 구비한 것을 특징으로 하는 통신장치.
  2. 제 1 항에 있어서,
    상기 칩간 위상 변화 산출부는, 1칩째와 2칩째의 위상변화와 3칩째와 4칩째의 위상변화를 구하고,
    상기 코드 조합 결정부는, 1칩째와 2칩째의 위상변화와 3칩째와 4칩째의 위상변화가 각각 0도 또는 180도에 가까운 채널라이제이션 코드의 조합을 사용하는 코드의 조합으로서 결정하는 것을 특징으로 하는 통신장치.
KR1020077012931A 2004-06-16 2005-06-06 통신 장치 KR100769312B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2004178015 2004-06-16
JPJP-P-2004-00178015 2004-06-16

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR20067019257A Division KR100769311B1 (ko) 2004-06-16 2005-06-06 통신 방법 및 통신 장치

Publications (2)

Publication Number Publication Date
KR20070085913A true KR20070085913A (ko) 2007-08-27
KR100769312B1 KR100769312B1 (ko) 2007-10-24

Family

ID=35510073

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1020077012931A KR100769312B1 (ko) 2004-06-16 2005-06-06 통신 장치
KR20067019257A KR100769311B1 (ko) 2004-06-16 2005-06-06 통신 방법 및 통신 장치

Family Applications After (1)

Application Number Title Priority Date Filing Date
KR20067019257A KR100769311B1 (ko) 2004-06-16 2005-06-06 통신 방법 및 통신 장치

Country Status (6)

Country Link
US (1) US7519105B2 (ko)
EP (2) EP1783941B1 (ko)
JP (1) JP3805355B2 (ko)
KR (2) KR100769312B1 (ko)
CN (2) CN100518000C (ko)
WO (1) WO2005125035A1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100534021C (zh) * 2004-12-08 2009-08-26 大唐移动通信设备有限公司 一种码分多址系统信道化码的分配方法
JP4822971B2 (ja) * 2006-07-28 2011-11-24 富士通株式会社 無線基地局装置及びその逆拡散処理装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6693952B1 (en) * 1999-03-16 2004-02-17 Lucent Technologies Inc. Dynamic code allocation for downlink shared channels
GB2352944B (en) * 1999-05-31 2004-02-11 Korea Electronics Telecomm Apparatus and method for moduating data message by employing orthogonal variable spreading factor (OVSF) codes in mobile communication sytem
KR100406531B1 (ko) * 1999-05-31 2003-11-22 한국전자통신연구원 이동통신시스템에서 가변팩터직교확산 코드를 이용하여데이터 메시지를 변조하기 위한 장치 및 방법
JP2002033716A (ja) * 2000-07-18 2002-01-31 Sony Corp Cdma拡散方法およびcdma端末装置
JP3956085B2 (ja) * 2000-12-20 2007-08-08 日本電気株式会社 送信回路
KR100452512B1 (ko) 2002-08-16 2004-10-13 엘지전자 주식회사 채널용량 개선 왈쉬코드 확산장치 및 그 운용방법
US7397839B2 (en) * 2004-01-27 2008-07-08 Ntt Docomo, Inc. OFDM communication system and method
JP4222957B2 (ja) * 2004-03-01 2009-02-12 ソニー・エリクソン・モバイルコミュニケーションズ株式会社 送信電力制御方法および装置

Also Published As

Publication number Publication date
KR100769312B1 (ko) 2007-10-24
US20070025422A1 (en) 2007-02-01
JP3805355B2 (ja) 2006-08-02
EP1783941A2 (en) 2007-05-09
EP1758257A4 (en) 2007-07-04
KR100769311B1 (ko) 2007-10-24
CN101068134A (zh) 2007-11-07
EP1783941A3 (en) 2007-07-04
WO2005125035A1 (ja) 2005-12-29
KR20070008595A (ko) 2007-01-17
EP1758257A1 (en) 2007-02-28
US7519105B2 (en) 2009-04-14
EP1758257B1 (en) 2011-10-19
EP1783941B1 (en) 2013-04-24
CN100518000C (zh) 2009-07-22
JPWO2005125035A1 (ja) 2009-01-29
CN1820425A (zh) 2006-08-16

Similar Documents

Publication Publication Date Title
AU2005213087B2 (en) Apparatus and method for allocating OVSF codes and I/Q channels for reducing Peak-To-Average Power Ratio in transmitting data via enhanced up-link dedicated channels in WCDMA systems
EP1613013B1 (en) Method and apparatus for reducing amplitude variations and interference in communication signals employing inserted pilot signals
US8121173B2 (en) Apparatus and method for modulating data message by employing orthogonal variable spreading factor (OVSF) codes in mobile communicating system
EP3370342B1 (en) A method and apparatus for spreading sequence hopping in code-multiplexed control channels
US20060239334A1 (en) Digital communication method and system
JP2002536864A (ja) Cdma通信におけるピーク・平均率を減少させる装置及び方法
JP2002033716A (ja) Cdma拡散方法およびcdma端末装置
US20050213497A1 (en) Method for reusing OVSF codes of allocated physical channels for transmitting data via enhanced up-link in CDMA
KR100769312B1 (ko) 통신 장치
CN102084610B (zh) 在无线通信系统中发送和接收序列的方法
JP3934147B2 (ja) 通信装置
EP1667348A1 (en) Radio transmitting apparatus and radio transmitting method
CN100579092C (zh) 根据接收器的速度解调正交调幅信号的系统和方法
US7200179B2 (en) Data transmission method, data reception method, data transport method, data transmission device, data reception device, data transfer system, and communication terminal
CA2756794C (en) Apparatus and method for allocating ovsf codes and i/q channels for reducing peak-to-average power ratio in transmitting data via enhanced up-link dedicated channels in wcdma systems
KR101067776B1 (ko) 상향링크 강화 전용 채널에 대한 채널화 코드 할당 방법
KR20050118083A (ko) 비동기 이동통신 시스템에서 향상된 상향링크 채널을 통해데이터 전송 시 최대전력대 평균전력비 감소를 위한직교가변확산코드 코드와 직교위상 채널의 할당 방법 및장치
KR20050118064A (ko) 비동기 이동통신 시스템에서 향상된 상향링크 채널을 통해데이터 전송 시 최대전력대 평균전력비 감소를 위한직교가변확산코드 코드와 직교위상 채널의 할당 방법 및장치
KR20050118082A (ko) 비동기 이동통신 시스템에서 향상된 상향링크 채널을 통해데이터 전송 시 최대전력대 평균전력비 감소를 위한직교가변확산코드 코드와 직교위상 채널의 할당 방법 및장치
KR20050081853A (ko) 비동기 이동통신 시스템에서 향상된 상향링크 채널을 통해데이터 전송 시 최대전력대 평균전력비 감소를 위한직교가변확산코드 코드와 직교위상 채널의 할당 방법 및장치

Legal Events

Date Code Title Description
A107 Divisional application of patent
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120924

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20130926

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20141007

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20151006

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20161011

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20181010

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20191002

Year of fee payment: 13