KR20070070748A - 액정표시장치 - Google Patents

액정표시장치 Download PDF

Info

Publication number
KR20070070748A
KR20070070748A KR1020050133592A KR20050133592A KR20070070748A KR 20070070748 A KR20070070748 A KR 20070070748A KR 1020050133592 A KR1020050133592 A KR 1020050133592A KR 20050133592 A KR20050133592 A KR 20050133592A KR 20070070748 A KR20070070748 A KR 20070070748A
Authority
KR
South Korea
Prior art keywords
liquid crystal
signal lines
driving circuit
subpixel
crystal display
Prior art date
Application number
KR1020050133592A
Other languages
English (en)
Inventor
김재성
윤상창
Original Assignee
엘지.필립스 엘시디 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지.필립스 엘시디 주식회사 filed Critical 엘지.필립스 엘시디 주식회사
Priority to KR1020050133592A priority Critical patent/KR20070070748A/ko
Publication of KR20070070748A publication Critical patent/KR20070070748A/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 제조비용을 절감할 수 있는 액정표시장치에 관한 것이다.
이 액정표시장치는 m 개의 수직신호라인들과 n 개의 수평신호라인들이 교차되고 그 교차부에 박막트랜지스터가 배치되며 상기 m 개의 수직신호라인들에 스캔신호를 공급하기 위한 게이트 구동회로가 상기 박막트랜지스터의 제조공정시 상기 박막트랜지스터들과 함께 동일한 기판 상에 형성되는 액정패널과; 상기 n 개의 수평신호라인들에 비디오신호를 공급하기 위한 데이터 구동회로를 구비한다.

Description

액정표시장치{Liquid Crystal Display}
도 1은 본 발명의 제1 실시예에 따른 액정표시장치를 나타내는 도면.
도 2a 및 도 2b는 도 1에 도시된 소스 구동회로의 실장 방식을 나타내는 도면.
도 3은 본 발명의 제2 실시예에 따른 액정표시장치를 나타내는 도면.
도 4a 및 도 4b는 도 3에 도시된 소스 구동회로의 실장 방식을 나타내는 도면.
도 5는 본 발명의 제3 실시예에 따른 액정표시장치를 나타내는 도면.
도 6a 및 도 6b는 도 5에 도시된 소스 구동회로의 실장 방식을 나타내는 도면.
<도면의 주요 부호에 대한 설명>
11, 41, 71 : 게이트 구동회로 12, 42, 72 : 소스 구동회로
13, 43, 73 : 액정패널 20, 50, 80 : 화소 어레이
30, 60, 90 : 소스 구동 집적회로 HL[1] 내지 HL[n] : 수평신호라인
VL[1] 내지 VL[m] : 수직신호라인 Px : 화소
sub-Px : 서브화소
본 발명은 액정표시장치에 관한 것으로 특히, 제조비용을 절감할 수 있는 액정표시장치에 관한 것이다.
최근의 정보화 사회에서 표시장치는 시각정보 전달매체로서 그 중요성이 어느 때보다 강조되고 있다. 현재 주류를 이루고 있는 음극선관(Cathode Ray Tube : CRT) 또는 브라운관은 무게와 부피가 큰 문제점이 있다.
평판표시장치에는 액정표시장치(Liquid Crystal Display : LCD), 전계 방출 표시소자(Field Emission Display : FED), 플라즈마 디스플레이 패널(Plasma Display Panel : PDP) 및 유기발광다이오드 표시장치(Organic Light Emitting Diode : OLED) 등이 있고 이들 대부분이 실용화되어 시판되고 있다.
액정표시장치는 전자제품의 경박단소 추세를 만족할 수 있고 양산성이 향상되고 있어 많은 응용분야에서 음극선관을 빠른 속도로 대체하고 있다.
특히, 박막트랜지스터(Thin Film Transistor : 이하, "TFT"라 한다)를 이용하여 액정셀을 구동하는 액티브 매트릭스 타입의 액정표시장치는 화질이 우수하고 소비전력이 낮은 장점이 있으며, 최근의 양산기술 확보와 연구 개발의 성과로 대형화와 고해상도화로 급속히 발전하고 있다.
이와 같은 액정표시장치를 개발함에 있어 제품의 고품질화를 위한 기술 개발과 함께 상품으로써의 가격 경쟁력을 위해 제조비용을 절감할 수 있는 다양한 방안 들이 모색되고 있는 실정이다.
따라서, 본 발명의 목적은 제조비용을 절감할 수 있는 액정표시장치를 제공하는데 있다.
상기 목적을 달성하기 위하여 본 발명의 실시예에 따른 액정표시장치는 m 개의 수직신호라인들과 n 개의 수평신호라인들이 교차되고 그 교차부에 박막트랜지스터가 배치되며 상기 m 개의 수직신호라인들에 스캔신호를 공급하기 위한 게이트 구동회로가 상기 박막트랜지스터의 제조공정시 상기 박막트랜지스터들과 함께 동일한 기판 상에 형성되는 액정패널과; 상기 n 개의 수평신호라인들에 비디오신호를 공급하기 위한 데이터 구동회로를 구비한다.
상기 액정패널에는 서브화소들이 매트릭스 형태로 배치되고, 상기 서브화소들 각각은 적색을 구현하는 적색 서브화소, 녹색을 구현하는 녹색 서브화소 및 청색을 구현하는 청색 서브화소 중 어느 하나이다.
상기 적색 서브화소, 상기 녹색 서브화소 및 상기 청색 서브화소가 수평방향으로 나란히 배열되어 하나의 화소를 형성한다.
상기 적색 서브화소, 상기 녹색 서브화소 및 상기 청색 서브화소가 수직방향으로 나란히 배열되어 하나의 화소를 형성한다.
상기 액정패널에는 서브화소들이 매트릭스 형태로 배치되고, 상기 서브화소들 각각은 적색을 구현하는 적색 서브화소, 녹색을 구현하는 녹색 서브화소, 청색을 구현하는 청색 서브화소 및 백색을 구현하는 백색 서브화소 중 어느 하나이다.
상기 적색 서브화소, 상기 녹색 서브화소, 상기 청색 서브화소 및 상기 백색 서브화소가 2×2 매트릭스 형태로 배열되어 하나의 화소를 형성한다.
상기 데이터 구동회로는 테이프 케리어 패키지를 이용한 테이프 오토메이티드 본딩 방식 상기 액정패널에 전기적으로 접속된다.
상기 데이터 구동회로는 칩 온 글라스 방식으로 상기 액정패널에 직접 실장된다.
상기 데이터 구동회로는 다수의 집적회로를 포함하고 상기 다수의 집적회로들은 종속적으로 접속된다.
상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부한 도면들을 참조한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하 도 1 내지 도 6b를 참조하여 본 발명의 바람직한 실시예들에 대하여 설명하기로 한다.
도 1은 본 발명의 제1 실시 예에 따른 액정표시장치를 나타낸 도면이다.
도 1을 참조하면, 본 발명의 제1 실시예에 따른 액정표시장치는 n 개의 수평신호라인들(HL[1] 내지 HL[n])과 m 개의 수직신호라인들(VL[1] 내지 VL[m])이 교차하고 그 교차부마다 형성된 박막트랜지스터(TFT)들에 각각 접속되어 적색(R), 녹색(G) 및 청색(B) 중 어느 하나의 색을 구현하는 서브화소(sub-Px)들이 n×m 매트릭 스 형태로 배열되는 화소어레이(20), 이 화소어레이(20)의 박막트랜지스터(TFT) 및 신호라인들(HL[1] 내지 HL[n], VL[1] 내지 VL[m]) 형성시 함께 동일한 기판 상에 형성되어 수직신호라인들(VL[1] 내지 VL[m])에 스캔신호를 공급하는 게이트 구동회로(11)를 포함하는 액정패널(13)과, 수평신호라인들(HL[1] 내지 HL[n])에 비디오신호를 공급하는 데이터 구동회로(12)를 구비한다.
액정패널(13)의 화소어레이(20)에는 수평신호라인들(HL[1] 내지 HL[n])과 수직신호라인들(VL[1] 내지 VL[m])이 상호 직교하도록 형성된다. 수평신호라인들(HL[1] 내지 HL[n])과 수직신호라인들(VL[1] 내지 VL[m])의 교차부에 형성된 박막트랜지스터(TFT)는 수직신호라인(VL)으로부터의 스캔신호에 응답하여 수평신호라인(HL)으로부터의 비디오신호를 서브화소(sub-Px)에 공급한다. 이를 위하여, 박막트랜지스터(TFT)의 게이트전극은 수직신호라인(VL)에 접속되고, 소스전극은 수평신호라인(HL)에 접속되며, 드레인전극은 서브화소(sub-Px)에 접속된다. 서브화소(sub-Px)는 박막트랜지스터(TFT)를 경유하여 공급되는 비디오신호에 의해 적색(R), 녹색(G) 및 청색(B) 중 어느 하나의 색을 구현한다. 적색(R), 녹색(G) 및 청색(B)을 구현하는 서브화소들(sub-Px[R], sub-Px[G], sub-Px[B])은 수평방향으로 나란히 배열되어, 즉, 1×3 매트릭스 형태로 배열되어 하나의 화소(Px)를 형성한다. 이와 같은 화소(Px) 배열에서 화소어레이(20)에 형성되는 수직신호라인(VL)의 수는 '수평해상도×3'이 되며 수평신호라인(HL)의 수는 '수직해상도'가 된다. 예를 들어, 1280×800의 해상도를 가지는 액정표시장치의 경우 화소어레이(20)에는 3840(1280×3) 개의 수직신호라인(VL[1] 내지 VL[3840])과 800 개의 수평신호라인들(HL[1] 내지 HL[800])이 형성된다.
화소어레이(20)의 박막트랜지스터(TFT) 및 신호라인들(HL[1] 내지 HL[n], VL[1] 내지 VL[m])은 증착공정, 포토리소그래피공정, 식각공정 등의 제조공정을 거쳐 액정패널(13)의 기판 상에 형성되며, 이러한 화소어레이(20)가 형성되는 기판과 동일한 기판 상의 상단 또는 하단에는 화소어레이(20)와 중첩되지 않도록 수직신호라인들(VL[1] 내지 VL[m])을 구동하기 위한 게이트 구동회로(11)가 형성된다. 이 게이트 구동회로(11)는 수직신호라인들(VL[1] 내지 VL[m])에 순차적으로 스캔신호를 공급한다. 이를 위하여 게이트 구동회로(11)는 스타트펄스를 순차적으로 쉬프트시켜 스캔펄스를 발생하는 쉬프트 레지스터와, 전압스윙폭을 변환하기 위한 레벨 쉬프터를 포함한다. 한편, 레벨 쉬프터는 쉬프트 레지스터와 함께 액정패널(13)의 동일한 기판 상에 형성되어 게이트 구동회로(11)를 구성할 수도 있지만, 도시하지 않은 게이트 인쇄회로기판(Printed Circuit Board : PCB) 또는 소스 인쇄회로기판 상에 형성되어 가요성 인쇄 회로(Flexible Printed Circuit : FPC) 필름 등을 통해 게이트 구동회로(11)와 접속될 수 있다. 이러한 게이트 구동회로(11)는 m 개의 수직신호라인들(VL[1] 내지 VL[m])에 스캔신호를 공급하기 위하여 m 개의 출력 채널을 가진다. 예를 들어, 1280×800의 해상도를 가지는 액정표시장치의 경우 3840(1280×3) 개의 수직신호라인들(VL[1] 내지 VL[3840])을 구동하기 위하여 게이트 구동회로(11)는 3840 개의 출력 채널을 가지게 된다.
소스 구동회로(12)는 수평신호라인들(HL[1] 내지 HL[n])에 비디오신호를 공급한다. 이 소스 구동회로(12)는 수평신호라인들(HL[1] 내지 HL[n])을 구동하기 위하여 소정의 출력 채널을 가지는 다수의 소스 구동 집적회로(30)들로 구성되며, 소스 구동 집적회로(30)들 각각은 쉬프트 레지스터, 래치, 디지털-아날로그 변환기 및 출력 버퍼 등을 포함한다. 예를 들어, 1280×800의 해상도를 가지는 액정표시장치의 경우 소스 구동회로(30)는 800 개의 출력 채널이 필요하며, 이를 위하여 400 개의 출력 채널을 가지는 2 개의 소스 구동 집적회로(30)로 구성될 수 있다. 이러한 소스 구동 집적회로(30)들은 도 2a에서 보는 바와 같이 테이프 캐리어 패키지(Tape Carrier Package : TCP)(32)에 실장되어 테이프 오토메이티드 본딩(Tape Automated Bonding : TAB) 방식으로 액정패널(13) 상의 수평신호라인들(HL[1] 내지 HL[n])과 전기적으로 접속된다. 이 때, 테이프 캐리어 패키지(32)의 입력패드는 소스 인쇄회로기판(36)의 출력패드와 접속되고 테이프 캐리어 패키지(32)의 출력패드는 액정패널(13)의 소스 입력패드와 접속된다. 또한, 소스 구동 집적회로(30)들은 도 2b에서 보는 바와 같이 칩 온 글라스(Chip On Glass : COG) 또는 캐스캐이드 칩 온 글라스(Cascade Chip On Glass : Cascade COG) 방식으로 액정패널(13) 상에 직접 실장되어 가요성 인쇄 회로 필름(34)을 통해 소스 인쇄회로기판(36)과 전기적으로 접속될 수 있다. 소스 구동 집적회로(30)들이 캐스캐이드 칩 온 글라스(Cascade Chip On Glass : Cascade COG) 방식으로 액정패널(13) 상에 직접 실장되는 경우 소스 구동 집적회로(30)들은 종속적으로 접속된다.
상술한 바와 같이 본 발명의 제1 실시예에 따른 액정표시장치는 기존의 액정표시장치와 달리 수직신호라인들을 수평방향으로 순차적으로 스캐닝하며 수평신호라인들에 비디오신호를 공급함으로써 기존의 액정표시장치에 비해 소스 구동회로에 필요한 출력 채널 수가 감소하여 소스 구동 집적회로의 수를 줄일 수 있다. 예를 들어, 1280×800의 해상도를 구현하기 위하여 기존의 액정표시장치에서는 3840 개의 출력 채널을 가지는 소스 구동회로가 필요하지만 본 발명의 제1 실시예에 따른 액정표시장치는 800 개의 출력 채널을 가지는 소스 구동회로로 동일한 해상도의 구현이 가능하다. 만약, 400 개의 출력 채널을 가지는 소스 구동 집적회로로 소스 구동회로를 구성할 경우 기존의 액정표시장치는 10 개의 소스 구동 집적회로를 필요로 하지만, 본 발명의 제1 실시예에 따른 액정표시장치는 2 개의 소스 구동 집적회로만으로 동일한 해상도 구현이 가능하다. 이와 같이 본 발명의 제1 실시예에 따른 액정표시장치는 높은 단가를 가지는 소스 구동 집적회로의 수를 대폭 절감함으로써 부품수 및 재료비 절감이 가능하다. 한편, 기존의 액정표시장치에 비하여 게이트 구동회로에 필요한 출력 채널 수가 늘어나기는 하지만, 화소어레이 제조공정에서 화소어레이와 함께 게이트 구동회로를 액정패널의 기판에 직접 형성함으로써 기존의 게이트 구동회로에 비하여 저가로 게이트 구동회로를 구현할 수 있는 잇점이 있다.
도 3은 본 발명의 제2 실시 예에 따른 액정표시장치를 나타낸 도면이다.
도 3을 참조하면, 본 발명의 제2 실시예에 따른 액정표시장치는 n 개의 수평신호라인들(HL[1] 내지 HL[n])과 m 개의 수직신호라인들(VL[1] 내지 VL[m])이 교차하고 그 교차부마다 형성된 박막트랜지스터(TFT)들에 각각 접속되어 적색(R), 녹색(G) 및 청색(B) 중 어느 하나의 색을 구현하는 서브화소(sub-Px)들이 n×m 매트릭스 형태로 배열되는 화소어레이(50), 이 화소어레이(50)의 박막트랜지스터(TFT) 및 신호라인들(HL[1] 내지 HL[n], VL[1] 내지 VL[m]) 형성시 함께 동일한 기판 상에 형성되어 수직신호라인들(VL[1] 내지 VL[m])에 스캔신호를 공급하는 게이트 구동회로(41)를 포함하는 액정패널(43)과, 수평신호라인들(HL[1] 내지 HL[n])에 비디오신호를 공급하는 데이터 구동회로(42)를 구비한다.
액정패널(43)의 화소어레이(50)에는 수평신호라인들(HL[1] 내지 HL[n])과 수직신호라인들(VL[1] 내지 VL[m])이 상호 직교하도록 형성된다. 수평신호라인들(HL[1] 내지 HL[n])과 수직신호라인들(VL[1] 내지 VL[m])의 교차부에 형성된 박막트랜지스터(TFT)는 수직신호라인(VL)으로부터의 스캔신호에 응답하여 수평신호라인(HL)으로부터의 비디오신호를 서브화소(sub-Px)에 공급한다. 이를 위하여, 박막트랜지스터(TFT)의 게이트전극은 수직신호라인(VL)에 접속되고, 소스전극은 수평신호라인(HL)에 접속되며, 드레인전극은 서브화소(sub-Px)에 접속된다. 서브화소(sub-Px)는 박막트랜지스터(TFT)를 경유하여 공급되는 비디오신호에 의해 적색(R), 녹색(G) 및 청색(B) 중 어느 하나의 색을 구현한다. 적색(R), 녹색(G) 및 청색(B)을 구현하는 서브화소들(sub-Px[R], sub-Px[G], sub-Px[B])은 수직방향으로 나란히 배열되어, 즉, 3×1 매트릭스 형태로 배열되어 하나의 화소(Px)를 형성한다. 이와 같은 화소(Px) 배열에서 화소어레이(50)에 형성되는 수직신호라인(VL)의 수는 '수평해상도'가 되며 수평신호라인(HL)의 수는 '수직해상도×3'이 된다. 예를 들어, 1280×800의 해상도를 가지는 액정표시장치의 경우 화소어레이(50)에는 1280 개의 수직신호라인(VL[1] 내지 VL[1280])과 2400(800×3) 개의 수평신호라인들(HL[1] 내지 HL[2400])이 형성된다.
화소어레이(50)의 박막트랜지스터(TFT) 및 신호라인들(HL[1] 내지 HL[n], VL[1] 내지 VL[m])은 증착공정, 포토리소그래피공정, 식각공정 등의 제조공정을 거쳐 액정패널(43)의 기판 상에 형성되며, 이러한 화소어레이(50)가 형성되는 기판과 동일한 기판 상의 상단 또는 하단에는 화소어레이(50)와 중첩되지 않도록 수직신호라인들(VL[1] 내지 VL[m])을 구동하기 위한 게이트 구동회로(41)가 형성된다. 이 게이트 구동회로(41)는 수직신호라인들(VL[1] 내지 VL[m])에 순차적으로 스캔신호를 공급한다. 이를 위하여 게이트 구동회로(41)는 스타트펄스를 순차적으로 쉬프트시켜 스캔펄스를 발생하는 쉬프트 레지스터와, 전압스윙폭을 변환하기 위한 레벨 쉬프터를 포함한다. 한편, 레벨 쉬프터는 쉬프트 레지스터와 함께 액정패널(43)의 동일한 기판 상에 형성되어 게이트 구동회로(41)를 구성할 수도 있지만, 도시하지 않은 게이트 인쇄회로기판 또는 소스 인쇄회로기판 상에 형성되어 가요성 인쇄 회로 필름 등을 통해 게이트 구동회로(41)와 접속될 수 있다. 이러한 게이트 구동회로(41)는 m 개의 수직신호라인들(VL[1] 내지 VL[m])에 스캔신호를 공급하기 위하여 m 개의 출력 채널을 가진다. 예를 들어, 1280×800의 해상도를 가지는 액정표시장치의 경우 1280 개의 수직신호라인들(VL[1] 내지 VL[1280])을 구동하기 위하여 게이트 구동회로(41)는 1280 개의 출력 채널을 가지게 된다.
소스 구동회로(42)는 수평신호라인들(HL[1] 내지 HL[n])에 비디오신호를 공급한다. 이 소스 구동회로(42)는 수평신호라인들(HL[1] 내지 HL[n])을 구동하기 위하여 소정의 출력 채널을 가지는 다수의 소스 구동 집적회로(60)들로 구성되며, 소스 구동 집적회로(60)들 각각은 쉬프트 레지스터, 래치, 디지털-아날로그 변환기 및 출력 버퍼 등을 포함한다. 예를 들어, 1280×800의 해상도를 가지는 액정표시장치의 경우 소스 구동회로(60)는 2400(800×3) 개의 출력 채널이 필요하며, 이를 위하여 400 개의 출력 채널을 가지는 6 개의 소스 구동 집적회로(60), 또는 600 개의 출력 채널을 가지는 4 개의 소스 구동 집적회로(60)로 구성될 수 있다. 이러한 소스 구동 집적회로(60)들은 도 4a에서 보는 바와 같이 테이프 캐리어 패키지(62)에 실장되어 테이프 오토메이티드 본딩 방식으로 액정패널(43) 상의 수평신호라인들(HL[1] 내지 HL[n])과 전기적으로 접속된다. 이 때, 테이프 캐리어 패키지(62)의 입력패드는 소스 인쇄회로기판(66)의 출력패드와 접속되고 테이프 캐리어 패키지(62)의 출력패드는 액정패널(43)의 소스 입력패드와 접속된다. 또한, 소스 구동 집적회로(60)들은 도 4b에서 보는 바와 같이 칩 온 글라스 또는 캐스캐이드 칩 온 글라스 방식으로 액정패널(43) 상에 직접 실장되어 가요성 인쇄 회로 필름(64)을 통해 소스 인쇄회로기판(66)과 전기적으로 접속될 수 있다. 소스 구동 집적회로(60)들이 캐스캐이드 칩 온 글라스 방식으로 액정패널(43) 상에 직접 실장되는 경우 소스 구동 집적회로(60)들은 종속적으로 접속된다.
상술한 바와 같이 본 발명의 제2 실시예에 따른 액정표시장치는 기존의 액정표시장치와 달리 수직신호라인들을 수평방향으로 순차적으로 스캐닝하며 수평신호라인들에 비디오신호를 공급함으로써 기존의 액정표시장치에 비해 소스 구동회로에 필요한 출력 채널 수가 감소하여 소스 구동 집적회로의 수를 줄일 수 있다. 예를 들어, 1280×800의 해상도를 구현하기 위하여 기존의 액정표시장치에서는 3840 개의 출력 채널을 가지는 소스 구동회로가 필요하지만 본 발명의 제2 실시예에 따른 액정표시장치는 2400 개의 출력 채널을 가지는 소스 구동회로로 동일한 해상도의 구현이 가능하다. 만약, 400 개의 출력 채널을 가지는 소스 구동 집적회로로 소스 구동회로를 구성할 경우 기존의 액정표시장치는 10 개의 소스 구동 집적회로를 필요로 하지만, 본 발명의 제2 실시예에 따른 액정표시장치는 6 개의 소스 구동 집적회로만으로 동일한 해상도 구현이 가능하다. 또한, 600 개의 출력 채널을 가지는 소스 구동 집적회로로 소스 구동회로를 구성할 경우 기존의 액정표시장치는 7 개의 소스 구동 집적회로를 필요로 하지만, 본 발명의 제2 실시예에 따른 액정표시장치는 4 개의 소스 구동 집적회로만으로 동일한 해상도 구현이 가능하다. 이와 같이 본 발명의 제2 실시예에 따른 액정표시장치는 높은 단가를 가지는 소스 구동 집적회로의 수를 대폭 절감함으로써 부품수 및 재료비 절감이 가능하다. 한편, 기존의 액정표시장치에 비하여 게이트 구동회로에 필요한 출력 채널 수가 늘어나기는 하지만, 화소어레이 제조공정에서 화소어레이와 함께 게이트 구동회로를 액정패널의 기판에 직접 형성함으로써 기존의 게이트 구동회로에 비하여 저가로 게이트 구동회로를 구현할 수 있는 잇점이 있다.
도 5는 본 발명의 제3 실시 예에 따른 액정표시장치를 나타낸 도면이다.
도 5를 참조하면, 본 발명의 제3 실시예에 따른 액정표시장치는 n 개의 수평신호라인들(HL[1] 내지 HL[n])과 m 개의 수직신호라인들(VL[1] 내지 VL[m])이 교차하고 그 교차부마다 형성된 박막트랜지스터(TFT)들에 각각 접속되어 적색(R), 녹색(G) 및 청색(B), 백색(W) 중 어느 하나의 색을 구현하는 서브화소(sub-Px)들이 n×m 매트릭스 형태로 배열되는 화소어레이(80), 이 화소어레이(80)의 박막트랜지스터 (TFT) 및 신호라인들(HL[1] 내지 HL[n], VL[1] 내지 VL[m]) 형성시 함께 동일한 기판 상에 형성되어 수직신호라인들(VL[1] 내지 VL[m])에 스캔신호를 공급하는 게이트 구동회로(71)를 포함하는 액정패널(73)과, 수평신호라인들(HL[1] 내지 HL[n])에 비디오신호를 공급하는 데이터 구동회로(72)를 구비한다.
액정패널(73)의 화소어레이(80)에는 수평신호라인들(HL[1] 내지 HL[n])과 수직신호라인들(VL[1] 내지 VL[m])이 상호 직교하도록 형성된다. 수평신호라인들(HL[1] 내지 HL[n])과 수직신호라인들(VL[1] 내지 VL[m])의 교차부에 형성된 박막트랜지스터(TFT)는 수직신호라인(VL)으로부터의 스캔신호에 응답하여 수평신호라인(HL)으로부터의 비디오신호를 서브화소(sub-Px)에 공급한다. 이를 위하여, 박막트랜지스터(TFT)의 게이트전극은 수직신호라인(VL)에 접속되고, 소스전극은 수평신호라인(HL)에 접속되며, 드레인전극은 서브화소(sub-Px)에 접속된다. 서브화소(sub-Px)는 박막트랜지스터(TFT)를 경유하여 공급되는 비디오신호에 의해 적색(R), 녹색(G), 청색(B) 및 백색(W) 중 어느 하나의 색을 구현한다. 이러한 적색(R), 녹색(G), 청색(B) 및 백색(W)을 구현하는 서브화소들(sub-Px[R], sub-Px[G], sub-Px[B], sub-Px[W])은 2×2 매트릭스 형태의 쿼드(Quad) 구조로 배열되어 하나의 화소(Px)를 형성한다. 이와 같은 화소(Px) 배열에서 화소어레이(80)에 형성되는 수직신호라인(VL)의 수는 '수평해상도×2'가 되며 수평신호라인(HL)의 수는 '수직해상도×2'가 된다. 예를 들어, 1280×800의 해상도를 가지는 액정표시장치의 경우 화소어레이(80)에는 2560(1280×2) 개의 수직신호라인(VL[1] 내지 VL[2560])과 1600(800×2) 개의 수평신호라인들(HL[1] 내지 HL[1600])이 형성된다.
화소어레이(80)의 박막트랜지스터(TFT) 및 신호라인들(HL[1] 내지 HL[n], VL[1] 내지 VL[m])은 증착공정, 포토리소그래피공정, 식각공정 등의 제조공정을 거쳐 액정패널(73)의 기판 상에 형성되며, 이러한 화소어레이(80)가 형성되는 기판과 동일한 기판 상의 상단 또는 하단에는 화소어레이(80)와 중첩되지 않도록 수직신호라인들(VL[1] 내지 VL[m])을 구동하기 위한 게이트 구동회로(71)가 형성된다. 이 게이트 구동회로(71)는 수직신호라인들(VL[1] 내지 VL[m])에 순차적으로 스캔신호를 공급한다. 이를 위하여 게이트 구동회로(71)는 스타트펄스를 순차적으로 쉬프트시켜 스캔펄스를 발생하는 쉬프트 레지스터와, 전압스윙폭을 변환하기 위한 레벨 쉬프터를 포함한다. 한편, 레벨 쉬프터는 쉬프트 레지스터와 함께 액정패널(73)의 동일 기판 상에 형성되어 게이트 구동회로(71)를 구성할 수도 있지만, 도시하지 않은 게이트 인쇄회로기판 또는 소스 인쇄회로기판 상에 형성되어 가요성 인쇄 회로 필름 등을 통해 게이트 구동회로(71)와 접속될 수 있다. 이러한 게이트 구동회로(71)는 m 개의 수직신호라인들(VL[1] 내지 VL[m])에 스캔신호를 공급하기 위하여 m 개의 출력 채널을 가진다. 예를 들어, 1280×800의 해상도를 가지는 액정표시장치의 경우 2560(1280×2) 개의 수직신호라인들(VL[1] 내지 VL[2560])을 구동하기 위하여 게이트 구동회로(71)는 2560 개의 출력 채널을 가지게 된다.
소스 구동회로(72)는 수평신호라인들(HL[1] 내지 HL[n])에 비디오신호를 공급한다. 이 소스 구동회로(72)는 수평신호라인들(HL[1] 내지 HL[n])을 구동하기 위하여 소정의 출력 채널을 가지는 다수의 소스 구동 집적회로(90)들로 구성되며, 소스 구동 집적회로(90)들 각각은 쉬프트 레지스터, 래치, 디지털-아날로그 변환기 및 출력 버퍼 등을 포함한다. 예를 들어, 1280×800의 해상도를 가지는 액정표시장치의 경우 소스 구동회로(90)는 1600(800×2) 개의 출력 채널이 필요하며, 이를 위하여 400 개의 출력 채널을 가지는 4 개의 소스 구동 집적회로(90), 또는 800 개의 출력 채널을 가지는 2 개의 소스 구동 집적회로(90)로 구성될 수 있다. 이러한 소스 구동 집적회로(90)들은 도 6a에서 보는 바와 같이 테이프 캐리어 패키지(92)에 실장되어 테이프 오토메이티드 본딩 방식으로 액정패널(73) 상의 수평신호라인들(HL[1] 내지 HL[n])과 전기적으로 접속된다. 이 때, 테이프 캐리어 패키지(92)의 입력패드는 소스 인쇄회로기판(96)의 출력패드와 접속되고 테이프 캐리어 패키지(92)의 출력패드는 액정패널(73)의 소스 입력패드와 접속된다. 또한, 소스 구동 집적회로(90)들은 도 6b에서 보는 바와 같이 칩 온 글라스 또는 캐스캐이드 칩 온 글라스 방식으로 액정패널(73) 상에 직접 실장되어 가요성 인쇄 회로 필름(94)을 통해 소스 인쇄회로기판(96)과 전기적으로 접속될 수 있다. 소스 구동 집적회로(90)들이 캐스캐이드 칩 온 글라스 방식으로 액정패널(73) 상에 직접 실장되는 경우 소스 구동 집적회로(90)들은 종속적으로 접속된다.
상술한 바와 같이 본 발명의 제3 실시예에 따른 액정표시장치는 기존의 액정표시장치와 달리 수직신호라인들을 수평방향으로 순차적으로 스캐닝하며 수평신호라인들에 비디오신호를 공급함으로써 기존의 액정표시장치에 비해 소스 구동회로에 필요한 출력 채널 수가 감소하여 소스 구동 집적회로의 수를 줄일 수 있다. 예를 들어, 1280×800의 해상도를 구현하기 위하여 기존의 액정표시장치에서는 3840 개의 출력 채널을 가지는 소스 구동회로가 필요하지만 본 발명의 제3 실시예에 따른 액정표시장치는 1600 개의 출력 채널을 가지는 소스 구동회로로 동일한 해상도의 구현이 가능하다. 만약, 400 개의 출력 채널을 가지는 소스 구동 집적회로로 소스 구동회로를 구성할 경우 기존의 액정표시장치는 10 개의 소스 구동 집적회로를 필요로 하지만, 본 발명의 제3 실시예에 따른 액정표시장치는 4 개의 소스 구동 집적회로만으로 동일한 해상도 구현이 가능하다. 또한, 800 개의 출력 채널을 가지는 소스 구동 집적회로로 소스 구동회로를 구성할 경우 기존의 액정표시장치는 5 개의 소스 구동 집적회로를 필요로 하지만, 본 발명의 제3 실시예에 따른 액정표시장치는 2 개의 소스 구동 집적회로만으로 동일한 해상도 구현이 가능하다. 이와 같이 본 발명의 제3 실시예에 따른 액정표시장치는 높은 단가를 가지는 소스 구동 집적회로의 수를 대폭 절감함으로써 부품수 및 재료비 절감이 가능하다. 한편, 기존의 액정표시장치에 비하여 게이트 구동회로에 필요한 출력 채널 수가 늘어나기는 하지만, 화소어레이 제조공정에서 화소어레이와 함께 게이트 구동회로를 액정패널의 기판에 직접 형성함으로써 기존의 게이트 구동회로에 비하여 저가로 게이트 구동회로를 구현할 수 있는 잇점이 있다.
상술한 바와 같이 본 발명의 실시예에 따른 액정표시장치는 기존의 액정표시장치와 달리 수직신호라인들을 수평방향으로 순차적으로 스캐닝하며 수평신호라인들에 비디오신호를 공급함으로써 기존의 액정표시장치에 비해 소스 구동회로에 필요한 출력 채널 수가 감소하여 소스 구동 집적회로의 수를 줄일 수 있다. 이와 같 이 본 발명의 실시예에 따른 액정표시장치는 높은 단가를 가지는 소스 구동 집적회로의 수를 대폭 절감함으로써 부품수 및 재료비 절감이 가능하다. 한편, 기존의 액정표시장치에 비하여 게이트 구동회로에 필요한 출력 채널 수가 늘어나기는 하지만, 화소어레이 제조공정에서 화소어레이와 함께 게이트 구동회로를 액정패널의 기판에 직접 형성함으로써 기존의 게이트 구동회로에 비하여 저가로 게이트 구동회로를 구현할 수 있는 잇점이 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여 져야만 할 것이다.

Claims (9)

  1. m 개의 수직신호라인들과 n 개의 수평신호라인들이 교차되고 그 교차부에 박막트랜지스터가 배치되며 상기 m 개의 수직신호라인들에 스캔신호를 공급하기 위한 게이트 구동회로가 상기 박막트랜지스터의 제조공정시 상기 박막트랜지스터들과 함께 동일한 기판 상에 형성되는 액정패널과;
    상기 n 개의 수평신호라인들에 비디오신호를 공급하기 위한 데이터 구동회로를 구비하는 것을 특징으로 하는 액정표시장치.
  2. 제 1 항에 있어서,
    상기 액정패널에는 서브화소들이 매트릭스 형태로 배치되고,
    상기 서브화소들 각각은 적색을 구현하는 적색 서브화소, 녹색을 구현하는 녹색 서브화소 및 청색을 구현하는 청색 서브화소 중 어느 하나인 것을 특징으로 하는 액정표시장치.
  3. 제 2 항에 있어서,
    상기 적색 서브화소, 상기 녹색 서브화소 및 상기 청색 서브화소가 수평방향으로 나란히 배열되어 하나의 화소를 형성하는 것을 특징으로 하는 액정표시장치.
  4. 제 2 항에 있어서,
    상기 적색 서브화소, 상기 녹색 서브화소 및 상기 청색 서브화소가 수직방향으로 나란히 배열되어 하나의 화소를 형성하는 것을 특징으로 하는 액정표시장치.
  5. 제 1 항에 있어서,
    상기 액정패널에는 서브화소들이 매트릭스 형태로 배치되고,
    상기 서브화소들 각각은 적색을 구현하는 적색 서브화소, 녹색을 구현하는 녹색 서브화소, 청색을 구현하는 청색 서브화소 및 백색을 구현하는 백색 서브화소 중 어느 하나인 것을 특징으로 하는 액정표시장치.
  6. 제 5 항에 있어서,
    상기 적색 서브화소, 상기 녹색 서브화소, 상기 청색 서브화소 및 상기 백색 서브화소가 2×2 매트릭스 형태로 배열되어 하나의 화소를 형성하는 것을 특징으로 하는 액정표시장치.
  7. 제 1 항에 있어서,
    상기 데이터 구동회로는 테이프 케리어 패키지를 이용한 테이프 오토메이티드 본딩 방식 상기 액정패널에 전기적으로 접속되는 것을 특징으로 하는 액정표시장치.
  8. 제 1 항에 있어서,
    상기 데이터 구동회로는 칩 온 글라스 방식으로 상기 액정패널에 직접 실장되는 것을 특징으로 하는 액정표시장치.
  9. 제 8 항에 있어서,
    상기 데이터 구동회로는 다수의 집적회로를 포함하고 상기 다수의 집적회로들은 종속적으로 접속되는 것을 특징으로 하는 액정표시장치.
KR1020050133592A 2005-12-29 2005-12-29 액정표시장치 KR20070070748A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050133592A KR20070070748A (ko) 2005-12-29 2005-12-29 액정표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050133592A KR20070070748A (ko) 2005-12-29 2005-12-29 액정표시장치

Publications (1)

Publication Number Publication Date
KR20070070748A true KR20070070748A (ko) 2007-07-04

Family

ID=38505993

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050133592A KR20070070748A (ko) 2005-12-29 2005-12-29 액정표시장치

Country Status (1)

Country Link
KR (1) KR20070070748A (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2209108A3 (en) * 2009-01-15 2010-09-01 Samsung Electronics Co., Ltd. Method for processing data, driving apparatus for performing the method and display apparatus having the driving apparatus
US8514162B2 (en) 2008-10-30 2013-08-20 Samsung Display Co., Ltd. Display apparatus including voltage compensator to compensate common voltage

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8514162B2 (en) 2008-10-30 2013-08-20 Samsung Display Co., Ltd. Display apparatus including voltage compensator to compensate common voltage
EP2209108A3 (en) * 2009-01-15 2010-09-01 Samsung Electronics Co., Ltd. Method for processing data, driving apparatus for performing the method and display apparatus having the driving apparatus
US8400475B2 (en) 2009-01-15 2013-03-19 Samsung Display Co., Ltd. Method for processing data, driving apparatus for performing the method and display apparatus having the driving apparatus

Similar Documents

Publication Publication Date Title
JP3819760B2 (ja) 画像表示装置
WO2020228205A1 (zh) 显示面板及显示装置
US7113180B2 (en) Plurality of column electrode driving circuits and display device including the same
KR101204365B1 (ko) 액정 표시 패널 및 그 제조 방법
KR101157981B1 (ko) 표시장치
US6982690B2 (en) Display apparatus with a driving circuit in which every three adjacent pixels are coupled to the same data line
CN109216398B (zh) Led显示面板和使用该led显示面板的显示器
JP6433266B2 (ja) 表示装置
US11849613B2 (en) Display module comprising side wirings and large format display apparatus using the same
US10916210B2 (en) Display apparatus and light control apparatus
CN111326107B (zh) 平板显示装置
CN113552752B (zh) 液晶显示面板及显示装置
US10714038B2 (en) Display device
US20210109414A1 (en) Display device
US11222601B2 (en) Display device
WO2020098600A1 (zh) 显示基板、显示面板及其驱动方法
KR20070070748A (ko) 액정표시장치
US20220165836A1 (en) Transparent display device
US11527577B2 (en) Array substrate and display panel having hexagonal sub-pixels
JP2007093832A (ja) カラー画像処理方法及びカラー画像表示装置
JP4615245B2 (ja) カラー画像表示装置
KR102262709B1 (ko) 평판표시장치
CN219574556U (zh) 显示面板和显示装置
US11908395B2 (en) Electronic device
CN113707095B (zh) 显示装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application