KR20070059883A - 베이스 인터페이스를 통한 atca 시스템의 이중화 구현방법 및 이를 구현한 atca 시스템 - Google Patents

베이스 인터페이스를 통한 atca 시스템의 이중화 구현방법 및 이를 구현한 atca 시스템 Download PDF

Info

Publication number
KR20070059883A
KR20070059883A KR1020060062677A KR20060062677A KR20070059883A KR 20070059883 A KR20070059883 A KR 20070059883A KR 1020060062677 A KR1020060062677 A KR 1020060062677A KR 20060062677 A KR20060062677 A KR 20060062677A KR 20070059883 A KR20070059883 A KR 20070059883A
Authority
KR
South Korea
Prior art keywords
board
routing protocol
address
port
ipc
Prior art date
Application number
KR1020060062677A
Other languages
English (en)
Other versions
KR100850351B1 (ko
Inventor
김용태
이상연
송광석
김봉태
Original Assignee
한국전자통신연구원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한국전자통신연구원 filed Critical 한국전자통신연구원
Priority to US11/635,173 priority Critical patent/US7706259B2/en
Publication of KR20070059883A publication Critical patent/KR20070059883A/ko
Application granted granted Critical
Publication of KR100850351B1 publication Critical patent/KR100850351B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/40169Flexible bus arrangements
    • H04L12/40176Flexible bus arrangements involving redundancy
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L41/00Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
    • H04L41/06Management of faults, events, alarms or notifications

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Small-Scale Networks (AREA)

Abstract

본 발명은 IPC 통신을 위해 정의된 베이스 인터페이스를 통해 표준화된 ATCA 규격의 범위 내에서 이중화를 구현할 수 있는 베이스 인터페이스를 통한 ATCA 시스템의 이중화 구현 방법 및 이를 적용한 ATCA 시스템에 관한 것으로서, ATCA 시스템에 구비되는 라우팅 프로토콜 보드, 라인보드가 각각 상기 베이스 인터페이스에서 제공되는 2개의 IPC 경로에 연결되는 두 개의 포트를 구비하고 있어, 상기 두 포트중 사용할 포트에 대표 IP 주소를 할당한 후, 상기 대표 IP 주소를 이용하여 IPC 통신을 수행하면서, 포트에러 및 링크 다운이 발생되는 경우 다른 포트에 상기 대표 IP 주소를 부여함으로써, 안정된 IPC 통신을 수행할 수 있도록 하며, 보드관리제어기(ShMC)의 단중화된 IPC 경로의 취약점을 보충하고자, 액티브 상태의 보드관리제어기에서 포트 에러 및 링크 다운이 발생하는 경우 스탠바이 상태의 보드관리제어기를 경유한 IPC 경로를 제공한 것이다.
ATCA, 라우팅 프로토콜(RP) 보드, 프로세서간 통신(IPC) 보드, 스위치 패브릭(SF) 보드, 보드관리제어기(ShMC), 이중화, 베이스 인터페이스

Description

베이스 인터페이스를 통한 ATCA 시스템의 이중화 구현 방법 및 이를 구현한 ATCA 시스템{Method for providing a redundant structure of ATCA system through base interface}
도 1은 ATCA 시스템의 일 예를 보인 블럭도이다.
도 2은 ATCA 표준 규격에 따른 ATCA 시스템의 백플레인 구조도이다.
도 3는 ATCA 시스템에 있어서, 스위치 패브릭 보드의 일반적인 구성도이다.
도 4는 ATCA 시스템에 있어서, 보드관리제어(ShMC) 보드의 일반적인 이중화 구조도이다.
도 5는 본 발명에 의한 ATCA 시스템에 있어서, 라우팅 프로토콜 보드의 이중화 구조도이다.
도 6는 본 발명에 의한 ATCA 시스템에 있어서, 라인 인터페이스 보드의 이중화 구조도이다.
도 7은 본 발명에 의한 ATCA 시스템에 있어서, 보드관리제어(ShMC) 보드의 이중화 구조도이다.
도 8은 본 발명에 의한 ATCA 시스템의 이중화 구현 방법에 있어서, 라우팅 프로토콜 보드의 이중화 절차를 상세히 나타낸 플로우챠트이다.
도 9는 본 발명에 의한 ATCA 시스템의 이중화 구현 방법에 있어서, 라인 인 터페이스 보드의 이중화 절차를 상세히 나타낸 플로우챠트이다.
도 10은 본 발명에 의한 ATCA 시스템의 이중화 구현 방법에 있어서, 보드관리제어(ShMC) 보드의 이중화 절차를 상세히 나타낸 플로우챠트이다.
* 도면의 주요 부분에 대한 부호의 설명 *
501, 502 : 라우팅 프로토콜(RP: Routing Protocol) 보드
503, 504 : IPC(Inter-Processor Communication) 보드
601, 602 : 라인 정합(LI:Line Interface) 보드
701, 702 : 보드관리제어기(Shelf Management Controller)
본 발명은 ATCA(Advanced Telecom Computing Architecture) 표준 규격을 따르는 네트워크 시스템에서의 베이스 인터페이스(base interface)를 통한 이중화 구현 방법 및 이를 이용하여 구현된 ATCA 시스템에 관한 것이다.
최근 네트워크 장비에 ATCA 규격을 도입함으로써, 장비들 간의 호환성 제약을 극복하고, 장비 기술 경쟁력을 통한 가격 경쟁을 높이며, 장비 관리 비용의 절감을 도모하고 있다.
상기 ATCA 규격에 따른 네트워크 시스템(이하, ATCA 시스템이라 한다)에서는, 내부 구성 요소, 더 구체적으로는, 라우팅 프로토콜 보드, 스위치 패브릭 보 드, 보드관리제어(ShMC) 보드, 및 IPC 보드들에 대하여 이중화 구조를 채택함으로써 시스템의 안전성을 높일 수 있는데, ATCA 표준 규격에서는 단순히 각 보드들을 이중화한 하드웨어적인 구조만을 제시하고 있을뿐, 이중화 구현을 위하여 각 보드들이 수행하여야 하는 기능에 대해서는 구체적으로 제시되어 있지 않다.
더하여 ATCA 규격을 따르지 않은 네트워크 시스템의 경우, 하드웨어 엔지니어와 소프트웨어 엔지니어 간에 이중화 구조 검토를 통하여 이중화를 위한 하드웨어적인 경로를 시스템 설계에 고려할 수 있었지만, ATCA 시스템은 규격화된 하드웨어의 표준을 해치지 않는 범위 내에서 이중화 구조가 구현되어야 하기 때문에, 기존의 이중화 방식을 그대로 채택할 수는 없다. 더 구체적으로 설명하면, 기존에는 각각의 보드들 간에 이중화를 위한 채널이나 하드웨어 장치를 별도로 구성하고, 상기 채널이나 하드웨어 장치를 통한 이중화 보드들 간의 통신을 통하여 이중화를 구현할 수 있었으나, ATCA 표준 규격내에서는 이중화 구현을 위한 별도의 채널이나 하드웨어 장치를 추가하기가 어렵기 때문에, 기존의 방법을 그대로 채용하여 ATCA 시스템을 이중화할 수 없다는 문제점이 있다.
도 1은 ATCA 시스템의 일반적인 구성을 나타낸 것으로서, 도 1을 참조하면, ATCA 시스템은, 라우팅 프로토콜(Routing Protocol, 이하 RP라 함) 보드(101)와, 프로세서간 통신(Inter-Process Communication, 이하 IPC라 함) 보드(102)와, 스위치 패브릭(Switch Fabric, 이하 SF라 함) 보드(103)와, 라인 인터페이스(Line Interface, 이하 LI라 함) 보드(104)와, 보드관리제어기(Shelf Management Control, 이하 ShMC라 함)를 구비한다. 상기 RP 보드(101)와, IPC 보드(102)와, SF 보드(103)와, ShMC 보드(105)는 이중화 구현을 위해 두 매씩 구비된다.
RP 보드(101)는, 라우팅 처리와 ATCA 시스템의 전체 동작을 제어하는 프로세서 보드로서, ATCA 규격에 정의된 베이스 인터페이스(Base Interface)(110)로 연결된 IPC 보드(102)를 통하여 ATCA 시스템내의 다른 보드들(103~105)과 제어 패킷을 통신한다.
IPC 보드(102)는, 각 보드들간에 제어 패킷의 교환을 담당하는 스위치로서, 베이스 인터페이스(110)를 통하여 각각의 보드들(101,104,105)과 듀얼 스타 구조로 연결된다.
SF 보드(103)는 다수의 LI 보드들(104) 간에 데이터 패킷의 교환을 수행하는 스위칭 보드로서, 패브릭 인터페이스(120)를 통하여 다수의 LI 보드들(104)과 듀얼 스타 또는 풀 메쉬(full mesh) 구조로 연결된다.
LI 보드(104)는 ATCA 시스템과 외부 장치와의 입출력 정합을 담당하는 보드로서 하나 이상이 구비되며, 각각의 라인 보드(104)는 패브릭 인터페이스(120)를 통해서는 SF 보드(103)와 연결되고, 베이스 인터페이스(110)를 통해서는 IPC 보드(102)와 연결된다.
ShMC 보드(105)는 ATCA 시스템에 구비된 각 보드들(101,102,103,104)의 상태정보, 센서 정보, 이벤트 정보를 관리하고, 파워 제어를 수행하여 ATCA 시스템을 관리하는 것으로서, RP 보드(101)와 베이스 인터페이스(110)를 통하여 연결되어 IPC 통신을 수행하면서, IPMB(Intelligent Platform Management Bus) 인터페이 스(130)를 통하여 보드 관리를 수행한다.
상기 베이스 인터페이스(110)는, RP 보드(101)와 IPC 보드(102) 사이, 및 IPC 보드(102)와 LI 보드(104) 사이에서는 이중화된 경로로 구현되며, IPC 보드(102)와 SF 보드(103)의 사이 및 IPC 보드(102)와 ShMC 보드(105) 사이에서는 단일 경로로 구현된다.
상술한 ATCA 시스템에 적용되는 인터페이스는 도 2의 ATCA 백플레인 구조도로서 쉽게 이해될 수 있다.
도 2를 참조하면, 상기 베이스 인터페이스(110)와 패브릭 인터페이스(120)는 ATCA 규격의 고속 데이터 전송을 위한 Zone 2 영역에 정의된다. 그리고 상기 ShMC 보드(105)의 ATCA 시스템 관리를 위해 사용되는 IPMB 인터페이스(130)는 ATCA 규격의 Zone 1에서 정의된다.
상기 ATCA 시스템에 있어서, IPC 보드(102)와 SF 보드(103)는 베이스 인터페이스(110) 및 패브릭 인터페이스(120)의 연결이 용이하도록 보통 같은 장소에 위치되는데, 일반적으로는 IPC 보드(102)와 SF 보드(103)가 단일 보드로 구현되거나, IPC 보드(102)가 도트 보드 형태로 SF 보드(103)에 장착된다.
도 3은 상기 IPC 보드(102)와 SF 보드(103)의 구성 예를 나타낸 것으로서, SF 보드(103)는 IPC 스위칭 동작 및 데이터 스위칭 동작을 제어하는 스위치 프로세서(SWP)(301)와, 패브릭 인터페이스(120)를 통해 LI 보드(104)간에 입출력되는 패킷을 스위칭하는 데이터 스위치(302)와, IPMB 인터페이스(130)을 통해 ShMC 보드(105)와 통신하여 보드 관리를 수행하기 위한 지능형 플랫폼 관리 제어 기(Intelligent Platform Management Controller, 이하 IPMC라 함)(304)를 구비하며, 상기 IPC 보드(102)는 베이스 인터페이스(120)를 통해 각 보드간에 교환되는 데이터를 스위칭하는 IPC 스위치(303)을 구비하며, 상기 IPC 스위치(303)는 SF 보드(103)에 구비된 스위치 프로세서(301)의 제어를 받는다. 상기 스위치 프로세서(301)는 데이터 버스(304)를 통해 데이터 스위치(302)와 IPC 스위치(303)를 제어한다.
더하여, 상기 IPC 스위치(303)는 라인(309)를 통하여 SF 보드(103)와 이더넷으로 정합한다.
상술한 바와 같이, ATCA 규격에서는 이중화를 위한 하드웨어적인 구조에 대해서는 정의되어 있으나, 상호 복잡하게 연결되어 있는 두 매의 RP 보드(101)와, 두 매의 IPC 보드(102)와 두 매의 SF 보드(103)와, 두 매의 LI 보드(104) 간의 이중화 구현을 어떻게 제어할 것인지에 대해서는 전혀 제시되어 있지 않기 때문에, 상술한 구조만으로는 안정적인 이중화 구현이 어렵다.
특히 도 4는 기존에 ATCA 시스템에서 사용되는 ShMC 보드의 이중화 구조를 보인 것으로서, 여기서, 401,402는 이중화 구조의 두 ShMC를 나타내고, 404, 405는 이중화 구조의 두 SF 보드를 나타낸다. 여기서, SF 보드(404,405)는 IPC 보드를 각각 도트 보드 형태로 구비하거나, 단일 보드상에 구비한다.
상술한 이중화 구조에서 안정적인 이중화 동작이 이루어지기 위해서는, 액티브상태 및 비스탠바이 상태의 ShMC(401,402)와 SF 보드(404,405)간에 이중화 정보를 계속 교환하여, 액티브측에서 문제가 발생한 경우, 스탠바이측이 신속하게 액티 브상태로 전환되어야 한다.
이를 위해서, 상기 이중화된 두 ShMC 보드(401, 402)는 베이스 인터페이스(110)를 통해 제공되는 단일 이더넷 채널(403)을 통하여 서로 이중화와 관련된 정보를 송수신하여 문제가 발생시에는 보드 절체를 수행한다. 또한 베이스 인터페이스를 통해 제공되는 단일 이더넷 채널(409, 410)를 통해 상기 이중화된 SF 보드(404, 405)와 각각 일대일로 연결되며, ATCA 시스템의 관리를 위하여 IPMB 인터페이스(408)를 통해서 각 SF 보드(404, 405)에 구비된 IPMC(406,407)와 연결된다. 참고로, 상기 SF 보드(404,405)의 인터페이스와, ShMC 보드(401, 402)의 인터페이스는 일반적으로 분리된 백플레인(413,414)을 통하여 연결된다.
그런데, 이러한 이중화 구조에서는, 이더넷 채널(409,410)이 단중화되어 있기 때문에, 이더넷 포트에 문제가 발생한 경우, 정상적인 이중화 동작이 이루어지기 어려웠다.
본 발명은 상술한 문제점을 해결하기 위하여 제안된 것으로서, 그 목적은 IPC 통신을 위해 정의된 베이스 인터페이스를 통해 표준화된 ATCA 규격의 범위 내에서 이중화를 구현할 수 있는 베이스 인터페이스를 통한 ATCA 시스템의 이중화 구현 방법 및 이를 적용한 ATCA 시스템을 제공하는 것이다.
상술한 목적을 이루기 위한 구성 수단으로서, 본 발명은 이중화된 두 IPC 보드와 이중화된 두 라우팅 프로토콜 보드간에 이중화된 IPC 통신 경로를 제공하는 베이스 인터페이스를 통한 ATCA 시스템의 이중화 구현 방법에 있어서, 상기 라우팅 프로토콜 보드들은 각각
상기 베이스 인터페이스에 연결되는 두 포트중 하나에 대표 IP주소를 부여하는 제1 단계;
상기 대표 IP 주소를 이용하여 상대 라우팅 프로토콜 보드와 상태 정보 및 동기 데이터를 송수신하고, IPC 보드의 스위칭 프로세서와 상태 정보를 송수신하는 제2 단계;
상기 대표 IP 주소가 부여된 포트의 에러나 링크 에러 발생여부를 확인하는 제3 단계; 및
상기 확인 결과, 포트 에러나 링크 에러가 감지되면, 상기 다른 포트에 대표 IP 주소를 부여하여 포트 절체를 수행하는 제4 단계를 포함하는 것을 특징으로 한다.
더하여, 본 발명은 베이스 인터페이스를 통하여 라우팅 프로토콜 보드와 IPC 보드 사이와, IPC 보드와 라인 정합 보드 사이에 이중화된 IPC 경로를 제공하고, IPC 보드와 SF 보드의 사이와 IPC 보드와 보드관리제어기 보드 사이에서는 단일의 IPC 경로가 제공되는 ATCA 시스템에 있어서,
사용할 포트에 대표 IP 주소를 할당한 후, 상기 대표 IP 주소를 통해 상호 간에 상태 정보 및 동기 데이터를 교환하며, 상기 포트의 에러, 링크 다운이 발생 하거나 설정된 주기 내에 응답이 없는 경우, 다른 포트에 대표 IP 주소를 할당하여 포트 절체를 수행하는 이중화된 두 개의 라우팅 프로토콜 보드;
상기 라우팅 프로토콜 보드들과 라인 정합 보드들과 보드관리제어기간에 제어 패킷을 스위칭시켜 IPC 통신을 제공하는 이중화된 두 개의 IPC 보드;
각각 상기의 두 IPC 보드와 연결된 두 개의 IPC 경로에 연결된 두 개의 포트를 구비하고, 사용할 포트에 대표 IP 주소를 할당한 후, 상기 대표 IP 주소를 이용하여 상기 라우팅 프로토콜 보드와 IPC 통신하며, 상기 대표 IP 주소가 할당된 포트의 에러 및 링크 다운이 발생하면 대표 IP 주소를 다른 포트에 할당하여 IPC 통신을 계속 수행하여 외부 장치와의 입출력 정합을 수행하는 다수의 라인 정합 보드;
다수의 라인 정합 보드 간의 데이터 패킷 교환을 수행하는 스위치 패브릭 보드; 및
액티브 상태인 경우 상기 베이스인터페이스를 통해 제공되는 단일 IPC 경로를 통해 라우팅 프로토콜 보드와 IPC 통신을 수행하면서 상기 라우팅 프로토콜 보드들과 라인 정합 보드들과 IPC 보드들과 스위치 패브릭 보드들의 상태정보, 센서 정보, 이벤트 정보를 관리하고, 파워 제어를 수행하며, 스탠바이 상태이면 포트에러 및 링크 다운이 발생한 액티브 상태의 보드 관리제어기의 IPC 통신을 위한 데이터 브릿지 기능을 제공하는 두 개의 보드관리제어기를 포함하는 것을 특징으로 한다.
상기 구성에 의하면, 본 발명은 ATCA 표준 규격의 범위내에서 포트 에러나 링크 다운이 발생하더라도 안정적으로 이중화된 보드들간 IPC 경로를 유지시킴으로써, 신뢰성있고 안정된 동작을 가능하게 한다.
이하, 첨부된 도면을 참조하여 본 발명에 따른 바람직한 실시 예를 상세히 설명한다. 첨부된 도면에 있어서 동일한 참조부호를 갖는 구성 요소는 동일한 구성 및 작용을 갖는 것으로 이해될 수 있다. 더불어, 본 발명을 설명함에 있어서, 관련된 공지기능 혹은 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐리게 할 수 있는 경우 그 상세한 설명은 생략한다.
본 발명은 상기 도 1과 같은 ATCA 시스템에서, ATCA 표준 규격의 범위내에서 각 보드들의 효과적인 이중화 수행을 제공하기 위한 이중화 구현 방법과 그 구조를 제시한다.
도 5 내지 도 7은 본 발명에 의한 이중화 구조가 적용된 ATCA 시스템을 나타낸 도면이고, 도 8 내지 도 10은 본 발명에 의한 이중화 방법을 설명하는 플로우챠트로서, 이 도면들을 참조하여 본 발명에 의한 ATCA 시스템에서의 이중화 구현 방법을 설명하기로 한다.
도 5는 본 발명에 의한 ATCA 시스템에 있어서, RP 보드의 이중화 구조를 나타낸 도면으로서, 501과 502는 이중화된 두 매의 RP 보드를 나타내고, 502,503은 제어패킷의 교환을 수행하는 이중화된 두 IPC 보드이고, 505과 506은 각각 SF 보드에 구비되어 상기 IPC 보드(502,503)를 제어하는 두 스위칭 프로세서를 나타낸다. 상기 도면에 있어서, 이중화된 두 장치 중에서 액티브상태인 것은 _A로 나타내고, 스탠바이 상태인 것은 _S로 구분하여 표시한다.
더하여, 상기 두 RP 보드(501,502)는 베이스 인터페이스와 연결되는 두 개의 이더넷 포트(P1,P2/P1',P2')를 구비한다. 이에 상기 두 RP 보드(501,502)는 구비된 두 개의 이더넷 포트(P1,P2/P1',P2')를 통해서 두 IPC 보드(503,504)에 연결되며, 상기 두 IPC 보드(503,504)는 상호 하나의 이더넷 채널을 통해 연결된다.
즉, 상기 두 RP 보드(501,502)와 두 IPC 보드(503,504)는 베이스인터페이스의 이중화 경로(507 내지 510)로 연결되고, 두 IPC 보드(503,504)는 하나의 경로(511)로 연결된다.
따라서, 상기 이중화 구조의 두 RP 보드(501,502)는 RP 보드(501,502)의 보드 절체 혹은 IPC 보드(503,504)의 보드 절체가 이루어지더라도, 상기 경로 507↔509 또는 509↔510 또는 507↔511↔510을 통해서 상호 이중화 정보를 안정적으로 교환할 수 있다. 상기 구조에 의한 RP 보드(501,502)의 이중화 구현 방법은 다음에 더 구체적으로 설명한다.
이어서, 도 6은 본 발명에 의한 ATCA 시스템에 있어서, LI 보드의 이중화 구조를 나타낸 것으로서, 601,602는 다수의 LI 보드를 나타내며, 601a,602a는 각 LI 보드에 구비되는 프로세서를 나타내는 것으로서, 상기 다수의 LI 보드(601,602)는 각각 이중화된 이더넷 포트(L1,L1'/Ln,Ln')를 구비하고 있으며, 상기 이중화된 이더넷 포트(L1,L1'/Ln,Ln')는 베이스인터페이스의 이중화 경로(603 내지 606)를 통 해 이중화된 두 IPC 보드(503,504)에 각각 연결된다.
상기 구조에 의하여, 각 LI 보드들(601,602)은 이중화된 두 포트의 상태를 체크하여, 포트의 링크 다운이 감지되면, 정상적인 다른 포트로 포트 절체를 실시하고, 이에 따라서, 상기 이중화 경로(603,604/605,606)를 통해 제어 패킷을 교환한다.
상기 LI 보드들(601,602)의 이중화 구현 방법은 다음에 더 구체적으로 설명한다.
이어서, 도 7은 본 발명에 의한 ATCA 시스템에 있어서, ShMC의 이중화 구조를 나타내 것으로서, 701,702는 이중화 구조의 두 ShMC를 나타낸다.
상기 두 ShMC(701.702)는 기존과 마찬가지로, 하나의 이더넷 경로(703,704)를 통하여 IPC 보드(503,504)에 각각 연결되고, 이더넷 경로(705)를 통해 서로 연결되어 있다. 상기 이더넷 경로(703,704,705)는 베이스 인터페이스에 의해 지원된다.
상기 두 ShMC(701,702)에 있어서, 스탠바이측, 예를 들어 ShMC(702)는 상기 액티브상태의 ShMC(701)이 포트의 링크 다운등으로 RP 보드(501,502)와 통신할 수 없는 경우, 이더넷 경로(705,704)를 통해 통신할 수있도록 하는 데이터 브릿지 기능을 구비하며, 더하여, 상기 이더넷 경로(705)를 통해서 액티브상태의 ShMC(701)로부터 일정 시간동안 정보를 수신하지 못하는 경우, 상기 ShMC(701)가 다운된 것으로 판단하여 보드 절체를 수행함으로써, 안정된 이중화를 구현한다. 이러한 이중 화 구현방법은 다음에 더 구체적으로 설명한다.
도 8은 본 발명에 의한 라우팅 보드의 이중화 구현 방법을 더 상세하게 나타낸 플로우챠트이다.
상기 도 8을 참조하면, ATCA 시스템에 있어서, 이중화 구조의 두 RP 보드(501,502)에 대해서 액티브/스탠바이 상태를 결정하며, 이에 맞추어 액티브 상태(501)와의 IPC 경로를 결정하는데, 한쪽이 액티브 상태이면 다른 쪽은 스탠바이 상태로 결정된다(S801). 상기 두 RP 보드(501,502)에 있어서의 액티브/스탠바이 상태의 결정과 IPC 경로(507 내지 510)의 결정은 ATCA 시스템의 부팅 시에 두 RP 보드(501, 502)가 베이스 인터페이스에 연결된 P1 포트-P1'포트, 또는 P2 포트 또는 P2'포트를 통해서 서로 상태 정보를 주고받음으로써 이루어진다. 상기 도 5의 실시 예에서는 RP 보드(501)가 액티브 상태이고, 다른 RP 보드(502)가 스탠바이 상태로 결정되었다.
상기와 같이, 두 RP 보드(501,502)간에 어느 쪽을 액티브 상태로 하고 어느 쪽을 스탠바이 상태로 할 것인지가 결정되면, 액티브 상태를 획득한 RP 보드(501)의 프로세서가 상기 결정된 IPC 경로에 연결된 포트(P1)에 사전에 약속된 제1 IP 주소(예:A1)를 부여하고, 나머지 포트(P2)에는 제2 IP 주소(예:A2)를 부여하며, 스탠바이 상태의 RP 보드(502)의 프로세서는 결정된 IPC 경로에 연결된 포트(P1')에 사전에 약속된 상기 제1 IP 주소의 상대적인 IP 주소인 제3 IP 주소(예: A1-1)를 부여하고, 나머지 포트(P2')에도 마찬가지로 제4 IP 주소(예:A2-1)를 부여한 다(S802).
상기와 같이 이중화된 두 포트들에 대해서 IP 주소가 부여되면, 액티브 상태의 RP 보드(501)와 스탠바이 상태의 RP 보드(502)는 제1,3 IP 주소(A1,A1-1)를 근원지 및 목적지로 하여, 상호 상태 정보와 동기 데이터(예를 들어, 라우팅 테이블 등)를 제1 주기(t1)로 교환한다(S803).
상기 도 5에 도시된 예의 경우, 제1주소가 P1 포트에 할당되고, 제3 주소가 P3 포트에 할당되어 있으므로, 이더넷 경로(507,508)를 통하여 제1 주기로 상호간의 상태 정보와 동기 데이터가 송수신된다.
또한, 상기 액티브 상태의 RP 보드(501)와 SF 보드 및 IPC 보드를 제어하는 두 스위치 프로세서(505.504)와는 제2 주기(t2, 단 t1>t2+이중화 프로세싱 시간)로 상태 정보를 송수신한다(S804).
동시에 액티브 상태의 RP 보드(501)의 프로세서는 상기 IPC 보드 통신을 위한 이더넷 포트(P1 또는 I1)에 에러로 인하여 제1 주소가 부여된 포트(P1)에 링크 다운이 발생하는 지를 계속 확인하고, 또한, 상태 정보의 주기적 응답 시간인 제2 주기(t2) 시간내에 스탠바이 상태의 RP 보드(502)로부터 응답이 수신되었는지를 확인한다(S805).
상기 확인 결과, 제1 주소가 부여된 포트(P1)에 링크 다운이 발생하거나, 스탠바이 상태의 RP 보드(502)로부터 제2 주기(t2) 내에 응답이 수신되지 않으면, 액티브 상태의 RP 보드(501)에서 두 이더넷 포트(P1,P2)간에 IP 주소를 서로 반대로 변경하는 포트 절체를 수행한다(S806). 즉 P2 포트에 제1 IP 주소(A1)를 부여하고, P1 포트에 제2 IP 주소(A2)를 부여하는 것이다. 이는 RP 보드(502)의 포트 P1'와 P2' 에서도 동일하게 적용된다. 상기 포트 절체는 링크다운 발생시에는 인터럽트 형식으로 즉시 시행되거나, 제2 주기(t2)의 동안에 응답이 없는 경우에 시행된다.
상기와 같이 포트 절체가 되면, 포트의 에러 유무를 확인하기 위하여 액티브 상태의 RP 보드(401)는 절체된 포트, 즉, 제1 주소(A1)가 부여된 포트(P2)를 이용하여 스탠바이 상태의 RP 보드(502)와 통신을 시도한다(S807). 상기 통신 시도는, 스탠바이 상태의 RP 보드(502)의 포트 P1'가 제3 주소(A1-1)를 가질 경우에는 509↔511↔-508의 경로로, 포트 P2'가 제3 주소(A1-1)를 가질 때는 509↔510의 경로를 통해 이루어진다.
한편, 스탠바이 상태의 RP 보드(502)는 통신 시도후 t1의 시간동안 액티브 상태의 RP보드(401)로부터 상태 응답이 있는 지를 확인하여(S808), 상기 기간내에 상태응답이 없으면, 상기 스탠바이 상태의 RP 보드(502)는 액티브 상태의 RP 보드(501)의 포트 절체가 실패한 것으로 보고, 자신이 액티브 상태를 획득하고, 상대편 RP 보드(401)을 스탠바이 상태로 변환하는 보드 절체를 수행한다(S810).
더하여, 액티브 상태의 RP 보드(501)는 포트 절체를 시행한 후에 자체적으로 포트의 에러 유무를 확인하고, 스탠바이 상태의 RP 보드(502) 또는 두 스위치 프로세서(505, 506)를 통하여 각 보드의 포트 에러를 검출하여 보드의 교체 여부를 운용자에게 알린다.
한편, 상기 스탠바이 상태의 RP 보드(502)측에서는 액티브 상태인 RP 보드(501)에 하드웨어적인 장애(예를 들어, 리셋, 온도/전압 초과, 워치 독 타이머 만료 등)가 발생하는 지를 확인한다(S809).
상기 단계 S809에서 액티브 상태의 RP 보드(501)에 하드웨어 장애가 발생하면, 이를 IPMC(도시생략)에 기록하고, 보드 절체를 즉시 수행한다(S810).
상기 단계 910과 같이 보드 절체가 수행되면, 액티브 상태인 RP 보드(502)가 단계 S802로 되돌아가, 포트 P1'에 제1 IP주소(A1)을 부여하고, 포트 P2'에 제2 IP 주소(A2)를 부여하고, 스탠바이상태로 전환된 RP 보드(501)가 포트 P1에 제3 IP 주소(A1-1)를 포트 P2에 제4 IP 주소(A2-2)를 부여하고 상기 제1,3 IP 주소가 부여된 포트(P1',P1)을 통해서 데이터를 송수신하면서 상태를 체크하는 상술한 일련의 과정들을 반복하여 수행한다.
도 9는 본 발명에 의한 이중화 구현 방법에 있어서, LI 보드의 이중화 구현 방법을 상세하게 나타낸 플로우챠트로서, 도 6의 구조를 참조하여 설명한다.
상기 LI 보드(601,602)는 앞서 설명한 바와 같이 정합 보드의 특성상 포트 이중화(Ln,Ln')만 구현되어 있다. 상기 복수의 LI 보드들(601,602)의 동작은 동일하므로, 이후 LI 보드(601)만을 예로 든다.
상기 구조에 있어서, LI 보드(601)의 프로세서(601a)는 하나의 포트(L1)에 자기의 슬롯 번호에 따라서 정해진 IP 주소인 제5 IP 주소(A3)를 부여하고, 나머지 포트 L1'에 다른 제6 IP 주소(예: A3-1)를 부여한다(S901).
상기와 같이, 이중화된 두 포트에 각각 IP 주소가 부여되면, 상기 LI 보 드(601)는 상기 제5 IP 주소(A3)가 부여된 포트(여기서는, L1)를 통해 제어 패킷을 송수신하여 상기 액티브 상태의 RP 보드(501)와 통신한다(S902). 이때, 예를 들어, RP 보드(501)과 IPC 보드(503)이 액티브 상태인 경우, 경로 603↔507을 통해 LI 보드(601)와 RP 보드(501)간에 IPC 통신이 이루어진다.
상기와 같이 통신하면서, 상기 LI 보드(601)의 프로세서(601a)는 IPC 보드(503)측의 통신 포트 I3나 자신의 통신용 포트 L1의 에러로 발생하는 포트 링크 다운 여부를 확인하고, 또한, 상기 제2 주기(t2) 내에 RP 보드의 응답이 있는 지를 확인한다(S903).
상기 확인 결과, 포트 링크 다운이 감지되거나, 제2 주기(t2) 동안 RP 보드의 응답이 없는 경우, 두 포트 간에 부여된 IP 주소를 서로 반대로 바꾸어, 포트 절체를 수행한다(S904). 상기 포트 절체에 의하여, 포트 L1'에 제5 IP 주소(A3)가 부여되고 포트 L1에 제6 IP 주소(A3-1)가 부여된다. 상기의 포트 절체로 인하여, IPC 통신은 상기 LI 보드(601)의 제5 IP 주소(A3)가 부여된 포트 L1'를 통해서 이루어진다. 예를 들어, RP 보드(501)와 IPC 보드(503)이 각각 액티브 상태인 경우, 스탠바이 상태의 IPC 보드(504)를 경유한 경로 604↔511↔507을 통해 통신이 이루어진다.
상술한 LI 보드(601)의 포트 절체는 포트의 링크 인터럽트를 감지하는 즉시 이루어진다.
또한, 상기 LI 보드(601)의 프로세서(601a)는, 상술한 포트 절체 작업을 통해 RP 보드와 통신 한다.
이때, 액티브상태의 RP 보드(501)는 제3 주기(t3)(여기서, t3>t2+이중화 프로세싱 시간) 동안 LI 보드(601)로부터의 응답 여부를 확인하며(S905), 상기 확인 결과, 상기 제3 주기내에 응답이 있으면 정상적으로 동작하고 있는 것으로 판단하여, 제5 IP 주소가 부여된 포트를 통해 LI 보드(601)가 계속적으로 통신을 수행한다.
반대로, 상기 단계 S905에서 제3 주기내에 LI 보드(601)로부터 아무런 응답이 없는 경우, LI 보드(601)에 에러가 발생한 것으로 판단하여, 운용자에게 LI 보드(601)의 에러를 통보한다(S906).
상술한 일련의 작업은 ATCA 시스템 내에 구비된 모든 LI 보드에 적용된다.
상술한 방법에 의하면, LI 보드(601)는 포트 링크 다운이 발생하더라도 다른 경로를 통해 IPC 통신을 수행하여, 안정적으로 동작할 수 있게 된다.
다음으로, 도 10은 본 발명에 의한 ATCA 시스템의 이중화 구현 방법에 있어서, ShMC의 이중화 구현 방법을 상세하게 나타낸 플로우챠트이다. 이하 상기 도시된 ShMC의 이중화 구현 방법에 대해서 도 7을 참조하여 설명한다.
도 7에 도시된 이중화된 두 ShMC(701,702)는 초기화 시에 경로 703을 통하여 상호간의 상태 정보를 송수신하여 하나는 액티브 상태로, 다른 하나는 스탠바이 상태로 설정된다(S1001). 상기 도 7에 보인 실시 예의 경우, ShMC(701)이 액티브 상태이고, 나머지 ShMC(702)가 스탠바이 상태로 결정된다고 가정한다.
상기와 같이, 상태가 결정되면, 액티브 상태의 ShMC(701)는 액티브 상태의 RP 보드(501)와 IPC 보드(503)을 통해서 제2 주기(t2)의 시간 간격으로 상태 정보를 주기적으로 교환한다(S1002). 도 7의 경우, 상기 RP 보드(501)와 ShMC(701)는 경로 703↔507을 통해서 상태 정보를 교환하게 되며, 이때 RP 보드에 포트 링크 다운이나, 보드 교체가 발생하더라도 상기 도 9와 같은 이중화 구현 방법에 의하여, 해당하는 액티브상태의 RP 보드와의 통신 경로는 보장된다.
그러나 IPC 보드(503)이 탈장 되거나, IPC 보드(503)와 ShMC(701) 간의 경로에 연결되는 포트 I1 또는 S1에 에러가 발생하였을 경우에는 상기 ShMC(701)와 RP 보드(501)의 통신에 문제가 발생한다.
따라서, 액티브 상태의 ShMC(701)는 RP 보드와 상태 정보를 교환하는 중에, 상기 IPC 보드(503)(혹은 SF 보드)가 탈장 혹은 포트 I1,S1의 에러에 의해 포트링크다운이 발생되거나, 제2 주기(t2) 내에 RP 보드(501)와 통신을 수행하지 못한 경우(S1003), 포트 S1' 및 스탠바이 상태의 ShMC(702)의 데이터 브릿지 기능을 통해서, 경로 705↔107↔511↔507 로 액티브 상태의 RP 보드(501)와 통신을 수행한다.
한편, 스탠바이 상태의 ShMC(702)는 경로 705를 통해서 액티브 상태의 ShMC(701)와 상태 정보를 송수신하면서, 제 4 주기(t4, 단, t4>t2+이중화 프로세싱 시간)내에 액티브 상태의 ShMC(701)로부터 응답이 수신되는 지를 확인하여(S1005), 제4 주기내엔 응답이 수신되지 않은 경우, 자신이 액티브 상태를 획득하고, 상기 ShMC(701)을 스탠바이상태로 교체하는 보드 절체를 수행한다(S1006).
상술한 바에 의하면, 본 발명은 표준화되어 있는 ATCA 시스템의 규격내에서 ATCA 시스템의 신뢰성과 안정선을 높이는 이중화 기능을 구현할 수 있으며, 또한, 이러한 이중화 구현이 하드웨어적인 수정없이 소프트웨어적인 구조 변경으로 구현될 수 있어 이중화 구현이 편리하며, 또한, 본 발명에 의하면, IPC 스위치에 STP(Spanning Tree Protocol) 기능이나 L3 기능 등과 같은 고기능이 요구되지 않기 때문에, 빠른 절체 시간을 제공하면서, 시스템의 부하를 줄여주는 우수한 효과가 있다.

Claims (24)

  1. 이중화된 두 IPC 보드와 이중화된 두 라우팅 프로토콜 보드간에 이중화된 IPC 통신 경로를 제공하는 베이스 인터페이스를 통한 ATCA 시스템의 이중화 구현 방법에 있어서, 상기 라우팅 프로토콜 보드들은 각각
    상기 베이스 인터페이스에 연결되는 두 포트중 하나에 대표 IP주소를 부여하는 제1 단계;
    상기 대표 IP 주소를 이용하여 상대 라우팅 프로토콜 보드와 상태 정보 및 동기 데이터를 송수신하고, IPC 보드의 스위칭 프로세서와 상태 정보를 송수신하는 제2 단계;
    상기 대표 IP 주소가 부여된 포트의 에러나 링크 에러 발생여부를 확인하는 제3 단계; 및
    상기 확인 결과, 포트 에러나 링크 에러가 감지되면, 상기 다른 포트에 대표 IP 주소를 부여하여 포트 절체를 수행하는 제4 단계를 포함하는 것을 특징으로 하는 베이스 인터페이스를 통한 ATCA 시스템의 이중화 구현 방법.
  2. 제1항에 있어서, 상기 제1단계는
    이중화된 두 라우팅 프로토콜 보드의 액티브 상태와 스탠바이 상태 및 IPC 경로를 결정하는 과정과,
    액티브 상태의 라우팅 프로토콜 보드의 결정된 IPC 경로에 연결된 포트에 대 표 IP 주소인 제1 IP 주소를 할당하고, 나머지 포트에 제2 IP 주소를 할당하고, 스탠바이 상태의 라우팅 프로토콜보드에서 상기 결정된 IPC 경로에 연결된 포트에 대표 IP 주소의 상대주소인 제3 IP 주소를 할당하고, 나머지 포트에 제4 IP 주소를 할당하는 과정으로 이루어지는 것을 특징으로 하는 베이스 인터페이스를 통한 ATCA 시스템의 이중화 구현 방법.
  3. 제2항에 있어서, 상기 제2 단계는
    제1 IP 주소와 제3 IP 주소를 이용하여 스탠바이 상태의 라우팅 프로토콜 보드와 액티브상태의 라우팅 프로토콜 보드가 상태 정보 및 동기 데이터를 교환하고, 액티브 상태의 라우팅 프로토콜 보드와 스위치 프로세서가 상태 정보를 교환하는 단계임을 특징으로 하는 베이스 인터페이스를 통한 ATCA 시스템의 이중화 구현 방법.
  4. 제2항에 있어서, 상기 제4 단계는
    액티브 상태의 라우팅 프로토콜 보드의 경우, 포트 및 링크 에러가 발생한 포트를 제2 IP 주소로, 나머지 포트를 제1 IP 주소로 변경하고, 스탠바이 상태의 라우팅 프로토콜 보드의 경우, 포트 및 링크 에러가 발생한 포트를 제4 IP 주소로, 다른 포트를 제3 IP 주소로 변경하는 단계임을 특징으로 하는 베이스 인터페이스를 통한 ATCA 시스템의 이중화 구현 방법.
  5. 제1항 내지 제4항중 어느 한 항에 있어서,
    상기 제2 단계에서 두 라우팅 프로토콜 보드는 상호 제1 주기로 상태 정보 및 동기 데이터를 송수신하고, 라우팅 프로토콜 보드와 스위칭 프로세서는 제2 주기로 상태정보를 송수신하는 것을 특징으로 하는 베이스 인터페이스를 통한 ATCA 시스템의 이중화 구현 방법.
  6. 제5항에 있어서,
    상대 라우팅 프로토콜 보드로부터 제2 주기 동안에 응답이 있는 지를 확인하는 제5 단계를 더 포함하고,
    상기 제4단계는 상기 제5 단계에서 제2 주기내에 상대 라우팅 프로토콜 보드로부터 응답이 없는 경우 포트 절체를 더 수행하는 것을 특징으로 하는 베이스 인터페이스를 통한 ATCA 시스템의 이중화 구현 방법.
  7. 제6항에 있어서,
    스탠바이 상태의 라우팅 프로토콜 보드가 액티브 상태의 라우팅 프로토콜 보드로부터 제1 주기내에 상태응답을 수신하는 지를 확인하는 제6 단계; 및
    상기 제6 단계에서 스탠바이 상태의 라우팅 프로토콜 보드가 액티브 상태의 라우팅 프로토콜 보드로부터 제1 주기내에 상태응답을 수신하지 못하면, 스탠바이 상태의 라우팅 프로토콜 보드가 액티브 상태를 획득하는 보드 절체를 수행하는 제7 단계를 더 포함하는 것을 특징으로 하는 베이스 인터페이스를 통한 ATCA 시스템의 이중화 구현 방법.
  8. 제7항에 있어서,
    액티브 상태의 라우팅 프로토콜 보드에 하드웨어 장애가 발생하는 지를 확인하는 제8 단계를 더 포함하고,
    상기 제7단계에서 액티브 상태의 라우팅 프로토콜 보드에 하드웨어 장애가 발생하는 경우에도 보드 절체를 더 수행하는 것을 특징으로 하는 베이스 인터페이스를 통한 ATCA 시스템의 이중화 구현 방법.
  9. 제6항에 있어서,
    상기 제1 주기가 제2 주기+이중화 프로세싱 시간보다 큰 것을 특징으로 하는 베이스 인터페이스를 통한 ATCA 시스템의 이중화 구현 방법.
  10. 제8항에 있어서,
    상기 제8 단계에서 액티브 상태의 라우팅 프로토콜 보드에서 하드웨어 장애가 발생하면, 장애정보를 보고하는 제9 단계를 더 포함하는 것을 특징으로 하는 베이스 인터페이스를 통한 ATCA 시스템의 이중화 구현 방법.
  11. 이중화된 두 IPC 보드와 복수의 라인 정합 보드 간에 이중화된 IPC 통신 경로를 제공하는 베이스 인터페이스를 통한 ATCA 시스템의 이중화 구현 방법에 있어 서,
    각 라인 정합 보드는
    상기 베이스 인터페이스에 연결되는 두 포트중 하나에 대표 IP주소를 부여하는 제1 단계;
    상기 대표 IP 주소를 이용하여 라우팅 프로토콜 보드와 IPC 통신을 수행하는 제2 단계;
    상기 대표 IP 주소가 부여된 포트의 에러나 링크 에러 발생여부를 확인하는 제3 단계; 및
    상기 확인 결과, 포트 에러나 링크 에러가 감지되면, 상기 다른 포트에 대표 IP 주소를 부여하여 포트 절체를 수행하는 제4 단계를 포함하는 것을 특징으로 하는 베이스 인터페이스를 통한 ATCA 시스템의 이중화 구현 방법.
  12. 제11항에 있어서, 상기 제1단계는
    액티브 상태의 IPC 보드와 연결된 포트에 자신이 장착된 슬롯 번호에 따라 설정된 대표 IP 주소인 제5 IP 주소를 할당하고, 나머지 포트에 제6 IP 주소를 할당하는 단계임을 특징으로 하는 베이스 인터페이스를 통한 ATCA 시스템의 이중화 구현 방법.
  13. 제12항에 있어서, 상기 제4 단계는
    라인 정합 보드의 두 포트에 할당된 제5,6 IP 주소를 서로 변경하는 단계임 을 특징으로 하는 베이스 인터페이스를 통한 ATCA 시스템의 이중화 구현 방법.
  14. 제11항 내지 제13항중 어느 한 항에 있어서,
    라우팅 프로토콜 보드로부터 제2 주기 동안에 응답이 있는 지를 확인하는 제5 단계를 더 포함하고,
    상기 제4단계는 상기 제5 단계에서 제2 주기내에 라우팅 프로토콜 보드로부터 응답이 없는 경우 포트 절체를 더 수행하는 것을 특징으로 하는 베이스 인터페이스를 통한 ATCA 시스템의 이중화 구현 방법.
  15. 제14항에 있어서,
    라우팅 프로토콜 보드가 라인 정합 보드로부터 제3 주기(여기서, 제3 주기는 제2 주기+이중화 프로세싱 시간 보다 크다)동안에 라인 정합 보드로부터 응답이 있는 지를 확인하는 제6 단계; 및
    상기 제6 단계에서 제3 주기동안에 라인 정합 보드의 응답이 없으면, 해당 라인 정합 보드에 장애를 보고하는 제7 단계를 더 포함하는 것을 특징으로 하는 베이스 인터페이스를 통한 ATCA 시스템의 이중화 구현 방법.
  16. 이중화된 두 IPC 보드와 이중화된 두 보드관리제어기를 일대일로 연결하는 IPC 통신 경로를 제공하고 두 보드관리제어기를 상호연결하는 이더넷 경로를 제공하는 베이스 인터페이스를 통한 ATCA 시스템의 이중화 구현 방법에 있어서,
    이중화된 두 보드관리제어기가 상호 연결된 이더넷 경로를 통해 상태 정보를 송수신하여 액티브, 스탠바이 상태를 결정하는 단계;
    액티브 상태의 보드관리제어기가 IPC 보드를 통해 라우팅 프로토콜 보드와 제2 주기로 상태 정보를 교환하는 단계;
    IPC 보드의 탈장 혹은 포트 에러가 발생하거나 라우팅 프로토콜 보드와 제2 주기내에 응답을 수신하지 못하면, 스탠바이 상태의 보드관리제어기 보드의 이더넷 채널을 통하여 라우팅 프로토콜 보드와 통신을 수행하는 단계; 및
    스탠바이 상태의 보드관리제어기가 액티브 상태의 보드관리제어기로부터 제4 주기(여기서, 제4 주기는 제2 주기+이중화 프로세싱 시간보다 크다) 시간동안 응답을 받지 못하면, 보드관리제어기간의 스탠바이 상태와 액티브 상태를 교환하는 보드 절체를 수행하는 단계를 포함하는 것을 특징으로 하는 베이스 인터페이스를 통한 ATCA 시스템의 이중화 구현 방법.
  17. 베이스 인터페이스를 통하여 라우팅 프로토콜 보드와 IPC 보드 사이와, IPC 보드와 라인 정합 보드 사이에 이중화된 IPC 경로를 제공하고, IPC 보드와 SF 보드의 사이와 IPC 보드와 보드관리제어기 보드 사이에서는 단일의 IPC 경로가 제공되는 ATCA 시스템에 있어서,
    사용할 포트에 대표 IP 주소를 할당한 후, 상기 대표 IP 주소를 통해 상호 간에 상태 정보 및 동기 데이터를 교환하며, 상기 포트의 에러, 링크 다운이 발생하거나 설정된 주기 내에 응답이 없는 경우, 다른 포트에 대표 IP 주소를 할당하여 포트 절체를 수행하는 이중화된 두 개의 라우팅 프로토콜 보드;
    상기 라우팅 프로토콜 보드들과 라인 정합 보드들과 보드관리제어기간에 제어 패킷을 스위칭시켜 IPC 통신을 제공하는 이중화된 두 개의 IPC 보드;
    각각 상기의 두 IPC 보드와 연결된 두 개의 IPC 경로에 연결된 두 개의 포트를 구비하고, 사용할 포트에 대표 IP 주소를 할당한 후, 상기 대표 IP 주소를 이용하여 상기 라우팅 프로토콜 보드와 IPC 통신하며, 상기 대표 IP 주소가 할당된 포트의 에러 및 링크 다운이 발생하면 대표 IP 주소를 다른 포트에 할당하여 IPC 통신을 계속 수행하여 외부 장치와의 입출력 정합을 수행하는 다수의 라인 정합 보드;
    다수의 라인 정합 보드 간의 데이터 패킷 교환을 수행하는 스위치 패브릭 보드; 및
    액티브 상태인 경우 상기 베이스인터페이스를 통해 제공되는 단일 IPC 경로를 통해 라우팅 프로토콜 보드와 IPC 통신을 수행하면서 상기 라우팅 프로토콜 보드들과 라인 정합 보드들과 IPC 보드들과 스위치 패브릭 보드들의 상태정보, 센서 정보, 이벤트 정보를 관리하고, 파워 제어를 수행하며, 스탠바이 상태이면 포트에러 및 링크 다운이 발생한 액티브 상태의 보드 관리제어기의 IPC 통신을 위한 데이터 브릿지 기능을 제공하는 두 개의 보드관리제어기를 포함하는 ATCA 시스템.
  18. 제17항에 있어서,
    상기 라우팅 프로토콜 보드들은 하드웨어 장애 또는 스탠바이 라우팅 프로토 콜 보드와 액티브 라우팅 프로토콜보드간이 상태 정보 응답주기인 제1 주기 동안 스탠바이 라우팅 프로토콜 보드가 액티브 라우팅 프로토콜 보드로부터 응답을 수신하지 못하면, 액티브상태와 스탠바이 상태를 서로 바꾸는 보드 절체를 수행하는 것을 특징으로 하는 ATCA 시스템.
  19. 제17항 또는 제18항에 있어서,
    상기 라우팅 프로토콜 보드들은 상기 IPC 보드를 제어하는 스위칭 프로세서와의 상태 정보 응답 주기인 제2 주기 동안 상대측으로부터 응답이 없는 경우 대표 IP 주소를 다른 포트에 할당하는 포트 절체를 더 수행하는 것을 특징으로 하는 ATCA 시스템.
  20. 제17항에 있어서,
    상기 라인 정합 보드들은 상기 제2 주기 내에 라우팅 프로토콜 보드로부터 응답을 받지 못한 경우에도 대표 IP 주소를 다른 포트로 할당하는 포트 절체를 수행하는 것을 특징으로 하는 ATCA 시스템.
  21. 제17항 또는 제20항에 있어서,
    상기 라우팅 프로토콜 보드는 제3 주기 시간 동안 응답이 없는 라인 정합 보드에 대해서 보드 에러를 운용자에게 통보하는 것을 특징으로 하는 ATCA 시스템.
  22. 제17항에 있어서,
    상기 보드관리제어기들은 제2 주기로 라우팅 프로토콜 보드와 상태 정보를 송신하며, 상기 제2 주기 내에 라우팅 프로토콜 보드와 송신하지 못한 경우 스탠바이 상태의 보드관리제어기를 경유하여 라우팅 프로토콜 보드와 IPC 통신을 수행하는 것을 특징으로 하는 ATCA 시스템.
  23. 제19항, 제20항, 제22항 중 어느 한 항에 있어서,
    상기 제2주기에 이중화 프로세싱 시간을 더한 값보다 제1 주기가 큰 것을 특징으로 하는 ATCA 시스템.
  24. 제21항에 있어서,
    제3 주기는 제2 주기에 이중화 프로세싱 시간을 더한 값보다 큰 것을 특징으로 하는 ATCA 시스템.
KR1020060062677A 2005-12-07 2006-07-04 베이스 인터페이스를 통한 atca 시스템의 이중화 구현방법 및 이를 구현한 atca 시스템 KR100850351B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US11/635,173 US7706259B2 (en) 2005-12-07 2006-12-07 Method for implementing redundant structure of ATCA (advanced telecom computing architecture) system via base interface and the ATCA system for use in the same

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020050119122 2005-12-07
KR20050119122 2005-12-07

Publications (2)

Publication Number Publication Date
KR20070059883A true KR20070059883A (ko) 2007-06-12
KR100850351B1 KR100850351B1 (ko) 2008-08-04

Family

ID=38356137

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060062677A KR100850351B1 (ko) 2005-12-07 2006-07-04 베이스 인터페이스를 통한 atca 시스템의 이중화 구현방법 및 이를 구현한 atca 시스템

Country Status (1)

Country Link
KR (1) KR100850351B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100950555B1 (ko) * 2008-01-02 2010-03-31 텔코웨어 주식회사 스위치 보드 변경 방법

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040054947A (ko) * 2002-12-18 2004-06-26 엘지전자 주식회사 통신망 관리시스템 및 그 제어방법
KR20050019954A (ko) * 2003-08-18 2005-03-04 엘지전자 주식회사 아이피 데이터 처리 이중화 장치 및 방법
KR100603599B1 (ko) * 2004-11-25 2006-07-24 한국전자통신연구원 이중화된 스위치 보드의 이중화 제어장치 및 그 방법
KR100617306B1 (ko) * 2004-12-20 2006-08-30 한국전자통신연구원 Atca 플랫폼에서 베이스 인터페이스를 통해 이중화를제어하는 장치 및 그 방법
KR100694297B1 (ko) 2005-11-10 2007-03-14 한국전자통신연구원 Atca 시스템에서의 이중화된 셀프 매니저 제공 장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100950555B1 (ko) * 2008-01-02 2010-03-31 텔코웨어 주식회사 스위치 보드 변경 방법

Also Published As

Publication number Publication date
KR100850351B1 (ko) 2008-08-04

Similar Documents

Publication Publication Date Title
EP2793428B1 (en) Pcie switch-based server system and switching method and device thereof
US7623444B2 (en) Apparatus and method for redundancy control of duplex switch board
CN101710314B (zh) 高速外围部件互连交换控制器及其实现方法
US7706259B2 (en) Method for implementing redundant structure of ATCA (advanced telecom computing architecture) system via base interface and the ATCA system for use in the same
US9258253B2 (en) System and method for flexible switching fabric
US9384102B2 (en) Redundant, fault-tolerant management fabric for multipartition servers
RU2510932C2 (ru) Система автоматизации и способ управления системой автоматизации
CN105763488B (zh) 数据中心汇聚核心交换机及其背板
JP2019179361A (ja) セーフティ制御システムおよびセーフティ制御ユニット
EP3750059B1 (en) Server system
KR101266041B1 (ko) 로직 게이트 기반의 스위칭 칩을 이용한 고속 자동 고장복구 이더넷 다중화 네트워크 장치
KR100850351B1 (ko) 베이스 인터페이스를 통한 atca 시스템의 이중화 구현방법 및 이를 구현한 atca 시스템
JP3908596B2 (ja) コールサーバおよびそのポート切替え方法
JP2015065498A (ja) 鉄道車両用情報伝送装置
JP6118464B2 (ja) ポートステータス同期化方法、関連のデバイス、及びシステム
US20050060394A1 (en) Programmable delay, transparent switching multi-port interface line card
TW202005410A (zh) 多節點裝置及其備援通訊方法
KR100617306B1 (ko) Atca 플랫폼에서 베이스 인터페이스를 통해 이중화를제어하는 장치 및 그 방법
CN111181766B (zh) 一种冗余fc网络系统及其实现交换机动态配置的方法
KR100724495B1 (ko) 피엘씨 이중화 시스템 및 운전 방법
JP2003186578A (ja) 冗長電力を供給する方法および装置
CN113852514A (zh) 服务不中断的数据处理系统、处理设备切换方法、连接设备
KR101335615B1 (ko) 네트워크 제어 장치
JP2010136038A (ja) 伝送装置及び冗長構成部の系切替え方法
KR980013469A (ko) 전전자 교환기에서의 프로세서간 통신 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee