KR20070040064A - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR20070040064A
KR20070040064A KR1020050095370A KR20050095370A KR20070040064A KR 20070040064 A KR20070040064 A KR 20070040064A KR 1020050095370 A KR1020050095370 A KR 1020050095370A KR 20050095370 A KR20050095370 A KR 20050095370A KR 20070040064 A KR20070040064 A KR 20070040064A
Authority
KR
South Korea
Prior art keywords
dielectric layer
substrate
electrode
floating
address
Prior art date
Application number
KR1020050095370A
Other languages
English (en)
Other versions
KR100749500B1 (ko
Inventor
김정남
박형빈
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020050095370A priority Critical patent/KR100749500B1/ko
Priority to US11/526,022 priority patent/US20070080633A1/en
Priority to EP06121692A priority patent/EP1783800A1/en
Publication of KR20070040064A publication Critical patent/KR20070040064A/ko
Application granted granted Critical
Publication of KR100749500B1 publication Critical patent/KR100749500B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/38Dielectric or insulating layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/14AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided only on one side of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/26Address electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/30Floating electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/24Sustain electrodes or scan electrodes
    • H01J2211/245Shape, e.g. cross section or pattern

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명의 플라즈마 디스플레이 패널은, 방전 전류를 제한하여 발광효율을 향상시키는것으로서, 제1 기판, 상기 제1 기판과 소정의 간격을 유지하면서 마주하는 제2 기판, 상기 제1 기판과 상기 제2 기판 사이에 복수로 구획되어지는 방전셀들, 상기 방전셀들에 대응하여 상기 제1 기판에 제1 방향으로 신장 형성되는 어드레스전극, 및 상기 어드레스전극과 전기적으로 분리되고 상기 제2 방향으로 신장 형성되는 제1 전극과 제2 전극을 포함한다. 상기 어드레스전극은 상기 제1 방향을 따라 신장 형성되는 어드레스 신장부와, 상기 어드레스 신장부에서 상기 제1 방향과 교차하는 제2 방향으로 돌출 형성되는 돌출부를 포함할 수 있다. 상기 제1 전극은 상기 제1 방향을 따라 상기 방전셀들 사이에 번갈아 배치되는 제1 신장부와, 상기 제1 신장부에서 플로팅 되고 상기 제2 기판을 향하여 확장되어 상기 제1 기판 측에 구비되는 제1 플로팅부를 포함할 수 있다. 상기 제2 전극은 상기 제1 신장부와 나란하게 상기 방전셀들 사이에 번갈아 배치되어 상기 돌출부에 대응하는 제2 신장부와, 상기 제2 신장부에서 플로팅 되어 상기 방전셀을 사이에 두고 상기 제1 플로팅부와 대향하는 제2 플로팅부를 포함할 수 있다.
플라즈마, 대향 방전, 플로팅부, 신장부, 돌출부, 유전층

Description

플라즈마 디스플레이 패널 {PLASMA DISPLAY PANEL}
도1은 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널의 일부를 분해하여 도시한 사시도이다.
도2는 도1에서 방전셀과 전극들의 배치를 도시한 평면도이다.
도3은 도1의 Ⅲ-Ⅲ 선을 따라 자른 단면도이다.
도4는 도1에서 전극들의 구조를 도시한 사시도이다.
도5는 본 발명의 제2 실시예에 따른 플라즈마 디스플레이 패널의 단면도이다.
본 발명은 플라즈마 디스플레이 패널에 관한 것으로서, 보다 상세하게는 방전 전류를 제한하여 발광효율을 향상시키는 플라즈마 디스플레이 패널에 관한 것이다.
일반적으로 플라즈마 디스플레이 패널은 기체방전을 통하여 얻어진 플라즈마로부터 방사되는 진공자외선이 형광체를 여기시킴으로써 발생되는 적색(R), 녹색(G), 청색(B)의 가시광을 이용하여 영상을 구현한다.
이 플라즈마 디스플레이 패널은 60인치 이상의 초대형 화면을 불과 10cm 이내의 두께로 구현할 수 있고, 음극선관(CRT)과 같은 자발광 디스플레이 소자이므로 색 재현력 및 시야각에 따른 왜곡현상이 없는 특성을 가진다.
이 플라즈마 디스플레이 패널은 액정표시장치(LCD) 등에 비해 제조공법이 단순하여 생산성 및 원가 측면에서도 강점을 갖는 TV 및 산업용 평판 디스플레이로 각광 받고 있다.
이 플라즈마 디스플레이 패널의 일례로써, 3전극 면방전형 플라즈마 디스플레이 패널이 있다. 이를 예로 들어 설명하면, 3전극 면방전형 플라즈마 디스플레이 패널은 동일면상에 위치한 유지전극과 주사전극을 포함한 기판과, 이로부터 일정 거리를 두고 이격되어 수직방향으로 이어지는 어드레스전극을 포함한 다른 기판을 서로 봉입하여 이루어지며, 그 사이에는 방전가스가 채워져 있다.
이 플라즈마 디스플레이 패널에서, 방전 여부는 각 라인에 연결되어 독립적으로 제어되는 주사전극과 어드레스전극의 방전에 의해 결정되고, 화면을 표시하는 유지방전은 동일 면상에 위치한 유지전극과 주사전극에 의해 이루어진다.
이 플라즈마 디스플레이 패널은 주사전극과 어드레스전극을 양 기판에 각각 구비하므로 2전극간 방전 거리가 길게 형성되어 어드레스 방전의 소비전력을 증대시킨다.
이를 방지하기 위하여, 전면기판에 어드레스전극과 주사전극 및 유지전극을 구비하고, 대향 방전 구조를 형성하는 유지전극과 주사전극을 어드레스전극과 교차하는 방향으로 배치하며, 이 유지전극과 주사전극 각각을 이웃하는 방전셀에 공유 되는 구조로 배치한다.
이 대향 방전 구조는 유지전극과 주사전극 사이의 방전 갭을 증대시켜 방전 전압을 상승시키고, 유지전극과 주사전극의 단면 전체에 전압을 인가하므로 방전 전류 량을 증대시킨다. 이로 인하여 소비 전력이 증대되고 발광효율이 낮아진다.
본 발명의 목적은 방전 전류를 제한하여 발광효율을 향상시키는 플라즈마 디스플레이 패널을 제공하는 것이다.
본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널은, 제1 기판, 상기 제1 기판과 소정의 간격을 유지하면서 마주하는 제2 기판, 상기 제1 기판과 상기 제2 기판 사이에 복수로 구획되어지는 방전셀들, 상기 방전셀들에 대응하여 상기 제1 기판에 제1 방향으로 신장 형성되는 어드레스전극, 및 상기 어드레스전극과 전기적으로 분리되고 상기 제2 방향으로 신장 형성되는 제1 전극과 제2 전극을 포함한다. 상기 어드레스전극은 상기 제1 방향을 따라 신장 형성되는 어드레스 신장부와, 상기 어드레스 신장부에서 상기 제1 방향과 교차하는 제2 방향으로 돌출 형성되는 돌출부를 포함할 수 있다. 상기 제1 전극은 상기 제1 방향을 따라 상기 방전셀들 사이에 번갈아 배치되는 제1 신장부와, 상기 제1 신장부에서 플로팅 되고 상기 제2 기판을 향하여 확장되어 상기 제1 기판 측에 구비되는 제1 플로팅부를 포함할 수 있다. 상기 제2 전극은 상기 제1 신장부와 나란하게 상기 방전셀들 사이에 번갈아 배치되어 상기 돌출부에 대응하는 제2 신장부와, 상기 제2 신장부에서 플로 팅 되어 상기 방전셀을 사이에 두고 상기 제1 플로팅부와 대향하는 제2 플로팅부를 포함할 수 있다.
상기 어드레스 신장부는 상기 제2 방향으로 이웃하는 한 쌍의 상기 방전셀들의 경계를 따라 상기 제1 방향으로 신장 형성될 수 있다. 상기 어드레스전극의 상기 돌출부는 상기 제2 전극을 중심선으로 하여 그 양측에 형성되는 상기 방전셀들에 대응하여 상기 어드레스 신장부에 형성될 수 있다.
상기 어드레스전극은 제1 유전층으로 덮여지고, 상기 제1 신장부와 상기 제2 신장부는 상기 제1 유전층 상에 형성되어 제2 유전층으로 덮여지며, 상기 제1 플로팅부와 상기 제2 플로팅부는 상기 제2 유전층 상에 형성되어 제3 유전층으로 덮여질 수 있다.
상기 제1 유전층과 상기 제2 유전층은 상기 제1 기판 전면에 형성되고, 상기 제3 유전층은 상기 제1 플로팅부와 상기 제2 플로팅부에 대응하여 형성될 수 있다. 이때 상기 제2 유전층의 두께는 상기 제1 유전층의 두께보다 작게 형성될 수 있다.
또한, 상기 제1 유전층은 상기 제1 기판 전면에 형성되고, 상기 제2 유전층과 제3 유전층은 상기 제1 플로팅부와 상기 제2 플로팅부에 대응하여 형성될 수 있다.
상기 제1 유전층은 상기 제1 기판 전면에 형성되고, 상기 제2 유전층과 상기 제3 유전층은 상기 제1 플로팅부와 상기 제2 플로팅부에 대응하여 형성될 수 있다.
상기 제1 신장부의 단면적은 상기 제1 플로팅부의 단면적보다 크게 형성될 수 있다. 상기 제1 신장부의 두께는 상기 어드레스전극의 두께보다 작을 수 있다.
또한, 상기 제2 신장부의 단면적은 상기 제2 플로팅부의 단면적보다 크게 형성될 수 있다. 상기 제2 신장부의 두께는 상기 어드레스전극의 두께보다 작을 수 있다.
상기 제1 플로팅부와 상기 제2 플로팅부는 상기 방전셀들 각각에 독립적으로 배치될 수 있다.
상기 제2 기판은 상기 방전셀의 내면에 형성되는 형광체층을 포함할 수 있다.
이하, 첨부한 도면을 참조하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다. 도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 동일 또는 유사한 구성요소에 대해서는 동일한 참조부호를 붙였다.
도1은 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널의 일부를 분해하여 도시한 사시도이다.
이 도면을 참조하면, 제1 실시예의 플라즈마 디스플레이 패널은 그 사이에 임의의 간격을 두고 실질적으로 평행하게 배치되어 서로 봉입되는 제1 기판(10, 이하 "전면기판"이라 한다)과 제2 기판(20, 이하 "배면기판"이라 한다)을 포함한다.
이 전면기판(10)과 배면기판(20) 사이에는 복수의 방전셀들(18)이 구획되어 있다. 이 방전셀들(18)은 별도로 구비되는 격벽(미도시)에 의하여 형성될 수 있고, 도시된 바와 같이 배면기판(20)을 식각하여 형성되는 격벽(23)에 의하여 구획될 수 있다.
이 격벽(23)은 제1 방향(도면의 y축 방향)으로 신장 형성되는 제1 격벽부재(23a)와, 제1 격벽부재(23a)들 사이에서 제1 방향과 교차하는 제2 방향(도면의 x축 방향)으로 신장 형성되는 제2 격벽부재(23b)로 구성된다. 이 제1 격벽부재(23a)와 제2 격벽부재(23b)는 방전셀(18)을 매트릭스 구조로 형성하여 크로스 토크를 효과적으로 방지한다.
또한, 격벽(23)은 y축 방향으로 신장 형성되는 제1 격벽부재(23a)에 의하여 방전셀(18)을 스트라이프 구조로 형성할 수 있다(미도시).
제1 실시예에서 방전셀들(18)의 평면 형상은 대략 직사각형 형상으로 이루어진다. 즉 각 방전셀들(18)은 상부가 개구된 직사각상자 형상으로 이루어진다. 이 방전셀들(18) 내에는 플라즈마 방전에 필요한 제논(Xe), 네온(Ne) 등을 포함하는 방전가스가 충전되어 있다.
이 방전셀들(18)은 적색(R), 녹색(G), 청색(B)의 가시광을 각각 발생시키도록 이에 각각 대응되는 적색, 녹색, 청색의 형광체층(25)을 구비한다. 이 형광체층들(25)은 각 방전셀(18)의 바닥면과 격벽(23)의 내측면에 도포되는 형광체로 이루어진다.
이 방전셀들(18) 내에서 플라즈마 방전을 발생시키기 위하여, 어드레스전극들(15)과 제1 전극들(이하, "유지전극"이라 한다)(32) 및 제2 전극들(이하, "주사전극"이하 한다)(34)은 방전셀들(18)에 대응하여 전면기판(10)에 형성되어 있다.
이 어드레스전극들(15)은 전면기판(10) 상에서, y축 방향을 따라 각각 신장 형성되고, x축 방향을 따라 방전셀들(18)에 대응하여 나란하게 배치된다. 이 어드레스전극들(15)은 각 방전셀들(18)의 위쪽(도1에서)을 지나도록 배치된다.
이 어드레스전극(15)은 제1 격벽부재(23a)에 대응하여 전면기판(10)에 형성되는 어드레스 신장부(15a)를 구비한다. 따라서 x축 방향에 대하여 한쪽의 방전셀들(18)만을 선택할 수 있도록 이 어드레스전극(15)은 어드레스 신장부(15a)에서 방전셀(18)의 내측으로 돌출되는 돌출부(15b)를 구비한다(도2 참조).
즉, 어드레스 신장부(15a)는 x축 방향으로 이웃하는 한 쌍의 방전셀들(18)의 경계를 따라, 즉 제1 격벽부재(23a)에 대응하여 y축 방향으로 신장 형성된다. 이때, 어드레스 신장부(15a)는 비방전 영역인 제1 격벽부재(23a)에 대응하여 전면기판(10)에 구비되므로 가시광의 차단을 피할 수 있으므로, 도전성이 우수한 금속 전극으로 형성될 수 있다. 돌출부(15b)는 방전셀(18)의 내측으로 돌출되어, 이 방전셀(18)에 배치되는 주사전극(34)에 대응한다.
이 돌출부(15b)는 다양한 평면 형상을 가질 수 있으며, 그 일례로서 평면 사각형상을 예시한다. 이와 같은 형상의 돌출부(15b)는 주사전극(34)과의 상호 작용으로 어드레스 방전을 일으켜 방전셀(18)을 선택할 수 있게 하면서, 유지 방전시 가시광의 차폐를 최소화한다.
이 돌출부(15b)는 주사전극(34)을 중심선으로 하여, y축 방향의 양측에 각각 형성되거나(도2와 같이), 일체로 형성될 수 있다(미도시). 어느 경우이든 어드레스전극(15)의 돌출부(15b)는 y축 방향으로 인접하는 방전셀들(18)에 대응하여 주사전 극(34)을 공유하도록 y축 방향으로 인접하는 1쌍의 방전셀들(18)에 대응하여 어드레스 방전에 관여한다.
제1 유전층(12)은 어드레스전극들(15) 즉, 어드레스 신장부(15a)와 돌출부(15b)를 덮으면서 전면기판(10)의 전면(全面) 상에 형성된다. 제1 유전층(12)은 플라즈마 방전시 벽전하를 형성 및 축적하면서, 어드레스전극들(15)을 유지전극(32) 및 주사전극(34)과 전기적으로 절연시킨다.
도3은 도1의 Ⅲ-Ⅲ 선을 따라 자른 단면도이고, 도4는 도1에서 전극들의 구조를 도시한 사시도이다.
이 도면들을 참조하면, 유지전극(32)과 주사전극(34)은 전면기판(10)의 제1 유전층(12) 상에서, 제2 방향(도면의 x축 방향)을 따라 신장 형성되고, y축 방향을 따라 상기 방전셀들(18) 사이에 번갈아 배치되어, 각 방전셀(18)을 사이에 두고 대향방전 구조를 형성한다.
이 유지전극(32)은 x축 방향으로 신장 형성되고 y축 방향을 따라 방전셀들(18) 사이에 번갈아 배치되는 제1 신장부(32a)와, 이 제1 신장부(32a)에서 플로팅 되고 배면기판(20)을 향하여 확장되는 제1 플로팅부(32b)를 포함한다.
또한, 주사전극(34)은 상기한 유지전극(32)과 대향하는 구조로 형성된다. 즉 주사전극(34)은 제1 신장부(32a)와 나란하며 방전셀들(18) 사이에 번갈아 배치되는 제2 신장부(34a)와, 이 제2 신장부(34a)에서 플로팅 되어 상기 방전셀(18)을 사이에 두고 제1 플로팅부(32b)와 대향하며 어드레스전극(15)의 돌출부(15b)에 대응하는 제2 플로팅부(34b)를 포함한다.
이 제1 신장부(32a)와 제2 신장부(34a)는 x축 방향으로 각각 신장 형성되고, 제1 플로팅부(32b)와 제2 플로팅부(34b)는 제1 신장부(32a)와 제2 신장부(34a) 각각에서 플로팅 되어 배면기판(20)을 향하여 확장 형성된다.
이 제1 플로팅부(32b)와 제2 플로팅부(34b)는 각각 x축 방향으로 연장되어 일체로 형성될 수 있고(미도시), 각 방전셀(18)에 대응하는 독립적인 구조로 형성될 수 있다(도4 참조).
제1 신장부(32a)와 제2 신장부(34a)는 전압 신호가 인가되는 부분이고, 제1 플로팅부(32b)와 제2 플로팅부(34b)는 각 방전셀(18)의 양측에서 서로 대향 방전 구조로 배치되어 방전 갭을 형성한다.
제1 신장부(32a)에 전압 신호를 인가하면, 제1 플로팅부(32b)에 이보다 낮은 전압이 인가된다. 이와 같이, 제2 신장부(34a)에 전압 신호를 인가하면, 제2 플로팅부(34b)에 이보다 낮은 전압이 인가된다. 이 제1 플로팅부(32b)와 제2 플로팅부(34b)는 방전셀(18) 내에서 실질적으로 방전 즉, 대향방전을 일으키는 부분이다.
또한, 유지전극(32)과 주사전극(34)은 제2 격벽부재(23b)에 각각 대응하고, y축 방향을 따라 서로 번갈아 배치된다. 이로써 유지전극(32)과 주사전극(34) 각각은 이웃하는 한 쌍의 방전셀들(18)에 공유 구조로 배치되어, 이들 방전셀(18)의 유지 방전에 관여한다.
이 유지전극(32)의 제1 신장부(32a)와 주사전극(34)의 제2 신장부(32a) 각각은 전면기판(10)의 제1 유전층(12) 상에 소정의 선폭을 가지며 z축 방향으로 소정의 두께를 가지고 x축 방향을 따라 신장 형성된다. 이 제1 신장부(32a)와 제2 신장 부(34a)는 제2 유전층(13)으로 덮여진다.
이 제1 유전층(12)과 제2 유전층(13)은 동일한 유전율을 가질 수 있으며, 제2 유전층(13)의 두께(T2)는 제1 유전층(12)의 두께(T1)보다 작게 형성된다. 즉 어드레스전극(15)을 덮고 있는 제1 유전층(12)의 두께(T1)가 두껍게 형성됨에 따라, 제1 유전층(12) 상에 제1 신장부(32a)와 제2 신장부(34a)를 형성할 때, 제1 신장부(32a)와 제2 신장부(34a)가 제1 유전층(12)을 파고들어 어드레스전극(15)에 쇼트(short)되는 것을 효과적으로 방지하게 된다. 이 제2 유전층(13)의 두께(T2)가 작게 형성됨에 따라 방전셀(18)에서 발생되는 가시광의 전방 투과율이 향상될 수 있다.
또한, 유지전극(32)의 제1 플로팅부(32b)와 주사전극(34)의 제2 플로팅부(34b)는 제2 유전층(13) 상에 구비되어 제3 유전층(14)으로 덮여진다. 즉 제1 유전층(12)과 제2 유전층(13)은 전면기판(10)의 전면(全面)에 형성되고, 제3 유전층(14)은 제2 유전층(13) 상에서 제1 플로팅부(32b)와 제2 플로팅부(34b)에 대응하여 형성된다. 즉 제3 유전층(14)은 제1 플로팅부(32b)와 제2 플로팅부(34b)를 둘러싸는 구조로 형성된다.
이 제1 플로팅부(32b)와 제2 플로팅부(34b)가 대향 방전 구조를 형성하므로 유지 방전시 발광효율이 향상된다. 이 제1 플로팅부(32b)와 제2 플로팅부(34b)는 보다 넓은 면적의 대향 방전을 유도하기 위하여, 각 방전셀들(18)에 대응하여 전면기판(10)과 배면기판(20)의 수직 방향(평면 yz)으로 절단한 단면 구조에서, 이의 수직 방향의 길이(HV)가 이의 수평 방향의 길이(HH)보다 긴 단면 구조를 가진다.
이와 같이 넓은 면적으로 형성되는 대향 방전은 방전셀(18) 내에서 강한 진공자외선을 생성하고, 이 강한 진공자외선은 방전셀(18) 내부에서 넓은 면적의 형광체층(25)에 충돌되어, 발생되는 가시광의 광양을 증대시킨다.
이 yz 평면으로 절단한 단면 구조에서, 제1 신장부(32a)의 단면적은 제1 플로팅부(32b)의 단면적보다 작게 형성되고, 제2 신장부(34a)의 단면적은 제2 플로팅부(34b)의 단면적보다 작게 형성된다. 제1 플로팅부(32b)와 제2 플로팅부(34b)는 전압 신호가 인가되는 부분으로서, 그 단면적이 작게 형성됨에 따라 방전시 전류 소비를 저감시킬 수 있다.
또한, 제1 신장부(32a)의 두께(TS1)와 제2 신장부(34a)의 두께(TS2)는 어드레스전극(15)의 두께(TA)보다 작게 형성된다. 제1 신장부(32a)와 제2 신장부(34a)가 작은 두께(T1, T2)로 형성됨에 따라, 어드레스전극(15) 형성 후, 제1 유전층(12)을 덮고, 이 제1 유전층(12) 상에 제1 신장부(32a)와 제2 신장부(34a)를 형성할 때, 제1 신장부(32a)와 제2 신장부(34a)가 보다 작은 하중을 가지게 된다. 따라서 제1 신장부(32a)와 제2 신장부(34a)는 제1 유전층(12)에 작은 하중을 작용시키기 때문에 제1 유전층(12)을 파고들지 못하게 되고, 이로 인하여 어드레스전극(15)과의 쇼트(short)를 방지하게 된다.
한편, 어드레스 기간에서, 어드레스전극(15)의 신장부(15a)에는 어드레스 전압이 인가되고, 주사전극(34)의 제2 신장부(34a)에는 스캔 전압이 인가되어, 어드레스 방전으로 켜질 방전셀(18)이 선택된다. 유지 기간에서 유지전극(32)의 제1 신장부(32a)와 주사전극(34)의 제2 신장부(34a)에는 유지 전압이 인가되어, 선택된 방전셀(18)이 화상을 구현한다. 이와 같이 각 전극에 인가되는 전압 신호는 필요에 따라 적절히 선택될 수 있다.
이 주사전극(34)은 어드레스전극(15)과의 어드레스 방전을 용이하게 하기 위하여, 어드레스전극(15)의 돌출부들(15b) 사이에 구비된다. 이 어드레스전극(15)의 돌출부(15b)는 z축 및 y축 방향에 대하여 주사전극(34)의 제2 플로팅부(34b)에 대응하여 형성된다. 이로써 주사전극(34)은 y축 방향으로 이웃하는 한 쌍의 방전셀(18)의 어드레스 방전에 관여하게 된다.
어드레스전극(15)과 주사전극(34)이 전면기판(10)에 형성됨에 따라, 어드레스전극(15)의 돌출부(15b)와 주사전극(34)의 제2 플로팅부(34b)는 서로 인접하게 배치되어, 어드레스 방전을 위한 방전 갭(GA)을 형성한다. 이 방전 갭(GA)은 어드레스전극(15)과 주사전극(34) 사이의 거리를 짧게 형성하여, 저전압에 의한 어드레스 방전을 가능하게 한다.
또한, 전면기판(10)의 제1 유전층(12)과 제2 유전층(13) 상에서, 제3 유전층(14)은 유지전극(32)의 제1 플로팅부(32b)와 주사전극(34)의 제2 플로팅부(34b)를 감싸면서 상기 방전셀(18)에 대응하는 방전공간(38)을 전면기판(10)에 더 형성한다. 이 방전공간(38)을 실질적으로 방전셀(18)의 한 부분이다. 이 제3 유전층(14)은 격벽(23)의 제1 격벽부재(23a)와 제2 격벽부재(23b)에 대응하는 매트릭스 구조로 형성된다.
이 방전공간(38)을 형성하는 제2 유전층(13)의 바닥과 제3 유전층(14)의 내 측벽에는 MgO로 이루어진 보호막(미도시)이 형성될 수 있다.
또한, 이 플라즈마 디스플레이 패널은 주사전극(34)의 제2 플로팅부(34b)와 어드레스전극(15)의 돌출부(15b)는 y축 방향으로 이웃하는 한 쌍의 방전셀들(18)에 대응하므로 홀수 라인과 짝수 라인을 구분하여 구동시키는 것이 바람직하다.
이와 같은 구동의 한 예로써, 유지전극(32)과 주사전극(34)을 홀수 라인과 짝수 라인으로 구분하여 구동한다. 즉 홀수 라인 구동시에는 홀수 라인의 유지전극(32)과 주사전극(34)에만 전위 차가 생기도록 전압을 인하하고, 짝수 라인 구동시에는 짝수 라인의 유지전극(32)과 주사전극(34)에만 전위 차가 생기도록 전압을 인가한다. 이러한 구동 방법에는 공지의 구동 방법이 적용될 수 있다.
도5는 본 발명의 제2 실시예에 따른 플라즈마 디스플레이 패널의 단면도이다.
제2 실시예는 제1 실시예와 달리, 전면기판(10)의 전면에 제1 유전층(12)을 형성하고, 제2 유전층(213)과 제3 유전층(214)을 제1 플로팅부(32b)와 제2 플로팅부(34b)에 대응하여 형성된다. 그리고 제3 유전층(214)은 제1 플로팅부(32b)와 제2 플로팅부(34b)를 감싸고 있다. 이 경우 제2 유전층(213)이 방전셀(18)의 전방에 구비되지 않으므로 가시광의 전방 투과율은 더욱 향상된다.
이상을 통해 본 발명의 바람직한 실시예에 대하여 설명하였지만, 본 발명은 이에 한정되는 것이 아니고 특허청구범위와 발명의 상세한 설명 및 첨부한 도면의 범위 안에서 여러 가지로 변형 또는 변경하여 실시하는 것이 가능하고 이 또한 본 발명의 범위에 속하는 것은 당연하다.
이상 설명한 바와 같이, 본 발명에 따른 플라즈마 디스플레이 패널에 의하면, 전면기판에 어드레스 신장부와 돌출부를 가지는 어드레스전극을 형성하고, 이 어드레스전극과 전기적으로 분리되며 제1 신장부와 제1 플로팅부를 가지는 유지전극과 제2 신장부와 제2 플로팅부를 가지는 주사전극을 대향 방전 구조로 형성함으로써, 제1 신장부와 제2 신장부의 작은 단면적에 전압 신호를 인가하고, 제1 플로팅부와 제2 플로팅부 사이에서 유지 방전을 가능하게 하여, 방전 전류를 제한하면서 발광 효율을 향상시키는 효과가 있다.

Claims (14)

  1. 제1 기판;
    상기 제1 기판과 소정의 간격을 유지하면서 마주하는 제2 기판;
    상기 제1 기판과 상기 제2 기판 사이에 복수로 구획되어지는 방전셀들;
    상기 방전셀들에 대응하여 상기 제1 기판에 제1 방향으로 신장 형성되는 어드레스전극; 및
    상기 어드레스전극과 전기적으로 분리되고 상기 제2 방향으로 신장 형성되는 제1 전극과 제2 전극을 포함하며,
    상기 어드레스전극은,
    상기 제1 방향을 따라 신장 형성되는 어드레스 신장부와,
    상기 어드레스 신장부에서 상기 제1 방향과 교차하는 제2 방향으로 돌출 형성되는 돌출부를 포함하고,
    상기 제1 전극은,
    상기 제1 방향을 따라 상기 방전셀들 사이에 번갈아 배치되는 제1 신장부와,
    상기 제1 신장부에서 플로팅 되고 상기 제2 기판을 향하여 확장되어 상기 제1 기판 측에 구비되는 제1 플로팅부를 포함하며,
    상기 제2 전극은,
    상기 제1 신장부와 나란하게 상기 방전셀들 사이에 번갈아 배치되어 상기 돌출부에 대응하는 제2 신장부와,
    상기 제2 신장부에서 플로팅 되어 상기 방전셀을 사이에 두고 상기 제1 플로팅부와 대향하는 제2 플로팅부를 포함하는 플라즈마 디스플레이 패널.
  2. 제1 항에 있어서,
    상기 어드레스 신장부는,
    상기 제2 방향으로 이웃하는 한 쌍의 상기 방전셀들의 경계를 따라 상기 제1 방향으로 신장 형성되는 플라즈마 디스플레이 패널.
  3. 제2 항에 있어서,
    상기 어드레스전극의 상기 돌출부는,
    상기 제2 전극을 중심선으로 하여 그 양측에 형성되는 상기 방전셀들에 대응하여 상기 어드레스 신장부에 형성되는 플라즈마 디스플레이 패널.
  4. 제1 항에 있어서,
    상기 어드레스전극은 제1 유전층으로 덮여지고,
    상기 제1 신장부와 상기 제2 신장부는 상기 제1 유전층 상에 형성되어 제2 유전층으로 덮여지며,
    상기 제1 플로팅부와 상기 제2 플로팅부는 상기 제2 유전층 상에 형성되어 제3 유전층으로 덮여지는 플라즈마 디스플레이 패널.
  5. 제4 항에 있어서,
    상기 제1 유전층과 상기 제2 유전층은 상기 제1 기판 전면에 형성되고,
    상기 제3 유전층은 상기 제1 플로팅부와 상기 제2 플로팅부에 대응하여 형성되는 플라즈마 디스플레이 패널.
  6. 제5 항에 있어서,
    상기 제2 유전층의 두께는 상기 제1 유전층의 두께보다 작게 형성되는 플라즈마 디스플레이 패널.
  7. 제4 항에 있어서,
    상기 제1 유전층은 상기 제1 기판 전면에 형성되고,
    상기 제2 유전층과 제3 유전층은 상기 제1 플로팅부와 상기 제2 플로팅부에 대응하여 형성되는 플라즈마 디스플레이 패널.
  8. 제4 항에 있어서,
    상기 제1 유전층은 상기 제1 기판 전면에 형성되고,
    상기 제2 유전층과 상기 제3 유전층은 상기 제1 플로팅부와 상기 제2 플로팅부에 대응하여 형성되는 플라즈마 디스플레이 패널
  9. 제1 항에 있어서,
    상기 제1 신장부의 단면적은 상기 제1 플로팅부의 단면적보다 크게 형성되는 플라즈마 디스플레이 패널.
  10. 제1 항에 있어서,
    상기 제1 신장부의 두께는 상기 어드레스전극의 두께보다 작은 플라즈마 디스플레이 패널.
  11. 제1 항에 있어서,
    상기 제2 신장부의 단면적은 상기 제2 플로팅부의 단면적보다 크게 형성되는 플라즈마 디스플레이 패널.
  12. 제1 항에 있어서,
    상기 제2 신장부의 두께는 상기 어드레스전극의 두께보다 작은 플라즈마 디스플레이 패널.
  13. 제1 항에 있어서,
    상기 제1 플로팅부와 상기 제2 플로팅부는 상기 방전셀들 각각에 독립적으로 배치되는 플라즈마 디스플레이 패널.
  14. 제1 항에 있어서,
    상기 제2 기판은 상기 방전셀의 내면에 형성되는 형광체층을 포함하는 플라즈마 디스플레이 패널.
KR1020050095370A 2005-10-11 2005-10-11 플라즈마 디스플레이 패널 KR100749500B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020050095370A KR100749500B1 (ko) 2005-10-11 2005-10-11 플라즈마 디스플레이 패널
US11/526,022 US20070080633A1 (en) 2005-10-11 2006-09-25 Plasma display panel
EP06121692A EP1783800A1 (en) 2005-10-11 2006-10-03 Plasma display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050095370A KR100749500B1 (ko) 2005-10-11 2005-10-11 플라즈마 디스플레이 패널

Publications (2)

Publication Number Publication Date
KR20070040064A true KR20070040064A (ko) 2007-04-16
KR100749500B1 KR100749500B1 (ko) 2007-08-14

Family

ID=37847210

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050095370A KR100749500B1 (ko) 2005-10-11 2005-10-11 플라즈마 디스플레이 패널

Country Status (3)

Country Link
US (1) US20070080633A1 (ko)
EP (1) EP1783800A1 (ko)
KR (1) KR100749500B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10823786B2 (en) 2017-07-28 2020-11-03 Northstar Battery Company, Llc Battery with internal monitoring system

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100612358B1 (ko) * 2004-05-31 2006-08-16 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
KR100696699B1 (ko) * 2005-11-08 2007-03-20 삼성에스디아이 주식회사 플라즈마 디스플레이 패널

Family Cites Families (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6097357A (en) * 1990-11-28 2000-08-01 Fujitsu Limited Full color surface discharge type plasma display device
JP3259253B2 (ja) * 1990-11-28 2002-02-25 富士通株式会社 フラット型表示装置の階調駆動方法及び階調駆動装置
DE69220019T2 (de) * 1991-12-20 1997-09-25 Fujitsu Ltd Verfahren und Vorrichtung zur Steuerung einer Anzeigetafel
EP0554172B1 (en) * 1992-01-28 1998-04-29 Fujitsu Limited Color surface discharge type plasma display device
JP3025598B2 (ja) * 1993-04-30 2000-03-27 富士通株式会社 表示駆動装置及び表示駆動方法
JP2891280B2 (ja) * 1993-12-10 1999-05-17 富士通株式会社 平面表示装置の駆動装置及び駆動方法
JP3163563B2 (ja) * 1995-08-25 2001-05-08 富士通株式会社 面放電型プラズマ・ディスプレイ・パネル及びその製造方法
KR100406786B1 (ko) * 1997-08-18 2004-01-24 삼성에스디아이 주식회사 플라즈마표시장치
KR100263857B1 (ko) * 1998-03-31 2000-08-16 김순택 플라즈마 표시 장치
JP3424587B2 (ja) * 1998-06-18 2003-07-07 富士通株式会社 プラズマディスプレイパネルの駆動方法
US7045962B1 (en) * 1999-01-22 2006-05-16 Matsushita Electric Industrial Co., Ltd. Gas discharge panel with electrodes comprising protrusions, gas discharge device, and related methods of manufacture
KR100304906B1 (ko) * 1999-02-24 2001-09-26 구자홍 플로팅 전극을 가진 플라즈마 디스플레이 패널
KR100794076B1 (ko) * 1999-06-04 2008-01-10 마츠시타 덴끼 산교 가부시키가이샤 가스방전 표시장치와 그 제조방법
KR100660249B1 (ko) * 2000-09-05 2006-12-20 오리온피디피주식회사 플라즈마 디스플레이 패널
KR100426186B1 (ko) * 2000-12-28 2004-04-06 엘지전자 주식회사 플라즈마 디스플레이 패널 및 그 구동방법
KR100447122B1 (ko) * 2002-03-04 2004-09-04 엘지전자 주식회사 플라즈마 디스플레이 패널
JP2003257321A (ja) * 2002-03-06 2003-09-12 Pioneer Electronic Corp プラズマディスプレイパネル
EP1361594A3 (en) * 2002-05-09 2005-08-31 Lg Electronics Inc. Plasma display panel
JP2004200040A (ja) * 2002-12-19 2004-07-15 Pioneer Electronic Corp プラズマディスプレイパネル
JP2004335280A (ja) * 2003-05-08 2004-11-25 Pioneer Electronic Corp プラズマディスプレイパネル
JP2004342447A (ja) 2003-05-15 2004-12-02 Pioneer Electronic Corp プラズマディスプレイパネル
KR100515838B1 (ko) * 2003-07-29 2005-09-21 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
KR20050045513A (ko) * 2003-11-11 2005-05-17 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
US20050212428A1 (en) * 2004-03-24 2005-09-29 Pioneer Plasma Display Corporation Plasma display panel
KR100590080B1 (ko) * 2004-06-30 2006-06-14 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
KR100599630B1 (ko) * 2005-01-20 2006-07-12 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
KR100612288B1 (ko) * 2005-02-01 2006-08-11 삼성에스디아이 주식회사 플라즈마 디스플레이 패널 및 그 구동방법

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10823786B2 (en) 2017-07-28 2020-11-03 Northstar Battery Company, Llc Battery with internal monitoring system
US11243260B2 (en) 2017-07-28 2022-02-08 Northstar Battery Company, Llc Systems and methods for determining an operating mode of a battery
US11300624B2 (en) 2017-07-28 2022-04-12 Northstar Battery Company, Llc System for utilizing battery operating data

Also Published As

Publication number Publication date
US20070080633A1 (en) 2007-04-12
EP1783800A1 (en) 2007-05-09
KR100749500B1 (ko) 2007-08-14

Similar Documents

Publication Publication Date Title
KR100612358B1 (ko) 플라즈마 디스플레이 패널
US7274144B2 (en) Plasma display panel provided with electrode pairs bordering each sidewall of barrier ribs members
KR100749500B1 (ko) 플라즈마 디스플레이 패널
KR100658725B1 (ko) 플라즈마 디스플레이 패널
KR100759408B1 (ko) 플라즈마 디스플레이 패널
KR100684850B1 (ko) 플라즈마 디스플레이 패널
JP4335186B2 (ja) プラズマディスプレイパネル
KR100590057B1 (ko) 플라즈마 디스플레이 패널
KR100684852B1 (ko) 플라즈마 디스플레이 패널
KR100739038B1 (ko) 플라즈마 디스플레이 패널
KR100649225B1 (ko) 플라즈마 디스플레이 패널
KR100739064B1 (ko) 플라즈마 디스플레이 패널
KR100730203B1 (ko) 플라즈마 디스플레이 패널
KR100759429B1 (ko) 플라즈마 디스플레이 패널
KR100739050B1 (ko) 플라즈마 디스플레이 패널
KR100649227B1 (ko) 플라즈마 디스플레이 패널
KR100648721B1 (ko) 플라즈마 디스플레이 패널
KR100627314B1 (ko) 플라즈마 디스플레이 패널
KR100733300B1 (ko) 플라즈마 디스플레이 장치
KR100658727B1 (ko) 플라즈마 디스플레이 패널
US20060255732A1 (en) Plasma display panel
JP2013239323A (ja) プラズマディスプレイパネル
KR20080095044A (ko) 플라즈마 디스플레이 패널
JP2008147088A (ja) プラズマディスプレイパネル
KR20070097191A (ko) 플라즈마 디스플레이 패널

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
G170 Publication of correction
LAPS Lapse due to unpaid annual fee