KR20060118292A - 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의구동 방법 - Google Patents

플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의구동 방법 Download PDF

Info

Publication number
KR20060118292A
KR20060118292A KR1020050040915A KR20050040915A KR20060118292A KR 20060118292 A KR20060118292 A KR 20060118292A KR 1020050040915 A KR1020050040915 A KR 1020050040915A KR 20050040915 A KR20050040915 A KR 20050040915A KR 20060118292 A KR20060118292 A KR 20060118292A
Authority
KR
South Korea
Prior art keywords
sustain
sustain electrode
electrode group
electrode
gain
Prior art date
Application number
KR1020050040915A
Other languages
English (en)
Inventor
김상규
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020050040915A priority Critical patent/KR20060118292A/ko
Publication of KR20060118292A publication Critical patent/KR20060118292A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0216Interleaved control phases for different scan lines in the same sub-field, e.g. initialization, addressing and sustaining in plasma displays that are not simultaneous for all scan lines

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 유지 전극의 라인 로드(Line Load)에 따라 해당 유지 전극으로 공급되는 영상의 이득을 조절하는 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의 구동 방법에 관한 것으로, 화질의 악화를 저감시키는 효과가 있다.
이러한 본 발명의 플라즈마 디스플레이 장치는 플라즈마 디스플레이 패널에 포함되는 복수의 유지 전극 중 하나 이상의 유지 전극을 포함하는 복수의 유지 전극군에 따라 외부로부터 입력된 영상 신호의 로드(Load) 값을 연산하는 라인로드 연산부와, 라인로드 연산부가 연산한 로드 값으로 복수의 유지 전극군 중 하나 이상의 유지 전극군으로 공급되는 영상의 이득을 조절하는 라인 이득 조절부를 포함하고, 여기서 바람직하게는 전술한 복수의 유지 전극군은 제 1 유지 전극군과, 제 1 유지 전극군보다 로드 값이 작은 제 2 유지 전극군을 포함하고, 라인 이득 조절부는 제 2 유지 전극군으로 공급되는 영상의 이득을 제 1 유지 전극군으로 공급되는 영상의 이득보다 더 작게 하는 것을 특징으로 한다.

Description

플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의 구동 방법{Plasma Display Apparatus and Driving Method of Plasma Display Panel}
도 1은 일반적인 플라즈마 디스플레이 패널의 구조를 도시한 도.
도 2는 일반적인 플라즈마 디스플레이 패널에서 전극들의 배열 구조를 설명하기 위한 도.
도 3은 종래 플라즈마 디스플레이 패널의 화상 계조를 구현하는 방법을 나타낸 도.
도 4는 종래 플라즈마 디스플레이 패널의 구동 방법에 따른 구동파형을 나타낸 도.
도 5는 종래의 플라즈마 디스플레이 패널의 구동 방법에서 하나의 유지 전극의 라인 로드와 휘도와의 관계를 설명하기 위한 도.
도 6은 본 발명의 플라즈마 디스플레이 장치의 구조를 설명하기 위한 도.
도 7은 본 발명의 플라즈마 디스플레이 장치의 동작을 설명하기 위해 플라즈마 디스플레이 패널 상에 형성된 유지 전극을 설명하기 위한 도.
도 8은 도 6의 라인로드 연산부의 구조의 일례와 그의 동작을 설명하기 위한 도.
도 9는 도 6의 라인 이득 조절부의 구조의 일례와 그의 동작을 설명하기 위 한 도.
도 10은 본 발명의 플라즈마 디스플레이 장치의 동작의 보다 상세한 일례를 설명하기 위한 도.
도 11은 플라즈마 디스플레이 패널에서 복수의 유지 전극들을 복수의 유지 전극군으로 구분하는 방법의 일례를 설명하기 위한 도.
도 12는 하나 이상의 유지 전극을 포함하는 복수의 유지 전극군별로 라인로드를 연산하기 위한 도 6의 라인로드 연산부의 구조의 일례와 그의 동작을 설명하기 위한 도.
도 13은 하나 이상의 유지 전극을 포함하는 복수의 유지 전극군별로 라인로드에 따라 이득을 조절하기 위한 도 6의 라인 이득 조절부의 구조의 일례와 그의 동작을 설명하기 위한 도.
<도면의 주요 부분에 대한 부호의 설명>
600 : 플라즈마 디스플레이 패널 601 : 데이터 구동부
602 : 스캔 구동부 603 : 서스테인 구동부
604 : 라인로드 연산부 605 : 라인 이득 조절부
606 : 서브필드 맵핑부 607 : 데이터 정렬부
본 발명은 플라즈마 디스플레이 패널(Plasma Display Panel)에 관한 것으로, 유지 전극의 라인 로드(Line Load)에 따라 해당 유지 전극으로 공급되는 영상의 이득을 조절하는 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의 구동 방법에 관한 것이다.
일반적으로 플라즈마 디스플레이 패널은 전면 패널과 후면 패널 사이에 형성된 격벽이 하나의 단위 셀을 이루는 것으로, 각 셀 내에는 네온(Ne), 헬륨(He) 또는 네온 및 헬륨의 혼합기체(Ne+He)와 같은 주 방전 기체와 소량의 크세논을 함유하는 불활성 가스가 충진되어 있다. 고주파 전압에 의해 방전이 될 때, 불활성 가스는 진공자외선(Vacuum Ultraviolet rays)을 발생하고 격벽 사이에 형성된 형광체를 발광시켜 화상이 구현된다. 이와 같은 플라즈마 디스플레이 패널은 얇고 가벼운 구성이 가능하므로 차세대 표시장치로서 각광받고 있다.
도 1은 일반적인 플라즈마 디스플레이 패널의 구조를 나타낸 도이다.
도 1에 도시된 바와 같이, 플라즈마 디스플레이 패널은 화상이 디스플레이 되는 표시면인 전면 글라스(101)에 스캔 전극(102)과 서스테인 전극(103)이 쌍을 이뤄 형성된 복수의 유지전극쌍이 배열된 전면 패널(100) 및 배면을 이루는 후면 글라스(111) 상에 전술한 복수의 유지전극쌍과 교차되도록 복수의 어드레스 전극(113)이 배열된 후면 패널(110)이 일정거리를 사이에 두고 평행하게 결합된다.
전면 패널(100)은 하나의 방전셀에서 상호 방전시키고 셀의 발광을 유지하기 위한 스캔 전극(102) 및 서스테인 전극(103), 즉 투명한 ITO 물질로 형성된 투명 전극(a)과 금속재질로 제작된 버스 전극(b)으로 구비된 스캔 전극(102) 및 서스테인 전극(103)이 쌍을 이뤄 포함된다. 스캔 전극(102) 및 서스테인 전극(103)은 방 전 전류를 제한하며 전극 쌍 간을 절연시켜주는 하나 이상의 상부 유전체층(104)에 의해 덮혀지고, 상부 유전체층(104) 상면에는 방전 조건을 용이하게 하기 위하여 산화마그네슘(MgO)을 증착한 보호층(105)이 형성된다.
후면 패널(110)은 복수개의 방전 공간 즉, 방전셀을 형성시키기 위한 스트라이프 타입(또는 웰 타입)의 격벽(112)이 평행을 유지하여 배열된다. 또한, 어드레스 방전을 수행하여 진공자외선을 발생시키는 다수의 어드레스 전극(113)이 격벽(112)에 대해 평행하게 배치된다. 후면 패널(110)의 상측면에는 어드레스 방전시 화상표시를 위한 가시광선을 방출하는 R, G, B 형광체(114)가 도포된다. 어드레스 전극(113)과 형광체(114) 사이에는 어드레스 전극(113)을 보호하기 위한 하부 유전체층(115)이 형성된다.
이러한 구조의 플라즈마 디스플레이 패널은 방전셀이 매트릭스(Matrix) 배열 구조로 복수개가 형성된다. 이러한 방전셀은 스캔 전극 또는 서스테인 전극이 전술한 어드레스 전극과 교차되는 지점에 형성되는데, 이와 같이 복수개의 방전셀을 매트릭스 배열구조로 형성하기 위한 전극 배열을 살펴보면 다음 도 2와 같다.
도 2는 일반적인 플라즈마 디스플레이 패널에서 전극들의 배열 구조를 설명하기 위한 도면이다.
도 2에 도시된 바와 같이, 일반적인 플라즈마 디스플레이 패널(200)에서는 예컨대 스캔 전극(Y1~Yn)과 서스테인 전극(Z1~Zn)이 나란하게 배열되고, 이에 교차되도록 어드레스 전극(X1 내지 Xm)이 형성된다.
이러한 배열 구조를 갖는 플라즈마 디스플레이 패널(200)의 각각의 전극들에 소정의 구동 신호를 인가하기 위한 플라즈마 디스플레이 패널의 구동 장치가 연결된다. 이에 따라 전술한 구동 장치에 의해 플라즈마 디스플레이 패널(200)의 전극들에 구동신호가 인가되어 화상을 구현하게 된다.
이러한 구조의 일반적인 플라즈마 디스플레이 패널에서 화상 계조를 구현하는 방법은 다음 도 3과 같다.
도 3은 종래 플라즈마 디스플레이 패널의 화상 계조를 구현하는 방법을 나타낸 도이다.
도 3에 도시된 바와 같이, 종래 플라즈마 디스플레이 패널의 화상 계조(Gray Level) 표현 방법은 한 프레임(Frame)을 발광횟수가 다른 여러 서브필드(Sub-Field)로 나누고, 각 서브필드는 다시 모든 셀들을 초기화시키기 위한 리셋 기간(RPD), 방전될 셀을 선택하기 위한 어드레스 기간(APD) 및 방전횟수에 따라 계조를 구현하는 서스테인 기간(SPD)으로 나뉘어진다. 예를 들어, 256 계조로 화상을 표시하고자 하는 경우에 1/60 초에 해당하는 프레임기간(16.67ms)은 도 3과 같이 8개의 서브필드들(SF1 내지 SF8)로 나누어지고, 8개의 서브 필드들(SF1 내지 SF8) 각각은 리셋 기간, 어드레스 기간 및 서스테인 기간으로 다시 나누어지게 된다.
각 서브필드의 리셋 기간 및 어드레스 기간은 각 서브필드마다 동일하다. 방전될 셀을 선택하기 위한 어드레스 방전은 어드레스 전극(X)과 스캔 전극(Y)인 투명전극 사이의 전압차이에 의해 일어난다. 서스테인 기간은 각 서브필드에서 2n(단, n = 0, 1, 2, 3, 4, 5, 6, 7)의 비율로 증가된다. 이와 같이 각 서브필드에서 서스테인 기간이 달라지게 되므로 각 서브필드의 서스테인 기간 즉, 서스테인 방전 횟수를 조절하여 화상의 계조를 표현하게 된다. 이러한 플라즈마 디스플레이 패널의 구동 방법에 따른 구동파형을 살펴보면 다음 도 4와 같다.
도 4는 종래 플라즈마 디스플레이 패널의 구동 방법에 따른 구동파형을 나타낸 도면이다.
도 4에 도시된 바와 같이, 플라즈마 디스플레이 패널은 모든 셀들을 초기화시키기 위한 리셋 기간, 방전할 셀을 선택하기 위한 어드레스 기간, 선택된 셀의 방전을 유지시키기 위한 서스테인 기간 및 방전된 셀 내의 벽전하를 소거하기 위한 소거 기간으로 나뉘어 구동된다.
리셋 기간에 있어서, 셋업 기간에는 복수의 스캔 전극(Y)들에 상승 램프 펄스(Ramp-up)가 동시에 인가된다. 이 상승 램프파형에 의해 전화면의 방전셀들 내에는 약한 암방전(Dark Discharge)이 일어난다. 이 셋업 방전에 의해 어드레스 전극(X)과 서스테인 전극(Z) 상에는 정극성 벽전하가 쌓이게 되며, 스캔 전극(Y) 상에는 부극성의 벽전하가 쌓이게 된다.
셋다운 기간에는 상승 램프 펄스가 공급된 후, 상승 램프 펄스의 피크전압보다 낮은 정극성 전압에서 떨어지기 시작하여 그라운드(GND)레벨 전압 이하의 특정 전압레벨까지 떨어지는 하강 램프파형(Ramp-down)이 셀들 내에 미약한 소거방전을 일으킴으로써 스캔 전극에 과도하게 형성된 벽 전하를 충분히 소거시키게 된다. 이 셋다운 방전(Y)에 의해 어드레스 방전이 안정되게 일어날 수 있을 정도의 벽전하가 셀들 내에 균일하게 잔류된다.
어드레스 기간에는 부극성 스캔 펄스가 스캔 전극(Y)들에 순차적으로 인가됨과 동시에 스캔 펄스에 동기되어 어드레스 전극(X)에 정극성의 데이터 펄스가 인가된다. 이 스캔 펄스와 데이터 펄스의 전압 차와 리셋 기간에 생성된 벽 전압이 더해지면서 데이터 펄스가 인가되는 방전셀 내에는 어드레스 방전이 발생된다. 어드레스 방전에 의해 선택된 셀들 내에는 서스테인 전압(Vs)이 인가될 때 방전이 일어날 수 있게 하는 정도의 벽전하가 형성된다. 서스테인 전극(Z)에는 셋다운 기간과 어드레스 기간 동안에 스캔 전극(Y)과의 전압차를 줄여 스캔 전극(Y)과의 오방전이 일어나지 않도록 정극성 전압(Vz)이 공급된다.
서스테인 기간에는 스캔 전극(Y)과 서스테인 전극(Z) 중 하나 이상의 전극으로 서스테인 펄스(Sus)가 인가된다. 어드레스 방전에 의해 선택된 셀은 셀 내의 벽 전압과 서스테인 펄스가 더해지면서 매 서스테인 펄스가 인가될 때 마다 스캔 전극(Y)과 서스테인 전극(Z) 사이에 서스테인 방전 즉, 표시방전이 일어나게 된다.
부가적으로, 서스테인 방전이 완료된 후, 소거 기간에서는 펄스폭과 전압레벨이 작은 소거 램프파형(Ramp-ers)의 전압이 서스테인 전극에 공급되어 전화면의 셀들 내에 잔류하는 벽 전하를 소거시키게 된다.
한편, 플라즈마 디스플레이 패널에서는 하나의 유지 전극 상에 형성된 복수의 방전셀 중 온(On)되는 방전셀의 개수에 따라, 전술한 하나의 유지 전극의 라인 로드가 결정된다. 예를 들면, 하나의 서브필드에서 하나의 유지 전극 상에 형성된 복수의 방전셀 중 온되는 방전셀의 개수가 증가할수록 해당하는 하나의 유지 전극 의 라인 로드가 증가한다.
여기서, 전술한 도 4의 종래의 구동 펄스로 구동되는 종래의 플라즈마 디스플레이 패널에서는 유지 전극 상에 위치하는 방전셀 중 온(On)되는 방전셀의 개수에 따라 라인 로드(Line Load) 값이 달라져 화질을 악화시키는 문제점이 있다. 이를 도 5를 참조하여 살펴보면 다음과 같다.
도 5는 종래의 플라즈마 디스플레이 패널의 구동 방법에서 하나의 유지 전극의 라인 로드와 휘도와의 관계를 설명하기 위한 도면이다.
도 5를 참조하면, 종래의 플라즈마 디스플레이 패널의 구동 방법에서는 라인 로드의 크기 차이에 따라 휘도의 크기 차이가 발생한다. 예를 들면 도 5와 같이, YA스캔 전극과 ZA서스테인 전극을 포함하는 A유지 전극 상에 형성된 복수의 방전셀, 예컨대 11개의 방전셀 중 1개의 방전셀이 온(On)되어 온셀(500)이 되고, 나머지 10개의 방전셀이 오프(Off)되어 오프셀(501)이 되는 (b)의 경우는 11개의 방전셀이 모두 온셀(500)이 되는 (a)의 경우와 비교하여 라인 로드의 크기가 더 작다.
이에 따라, 전술한 (a)의 경우와 (b)의 경우가 동일한 개수의 서스테인 펄스가 공급되는 동일 계조를 구현하는 경우에도, (b)의 경우에서 (a)에 비해 라인 로드의 크기가 더 작기 때문에 (b)의 경우에서의 하나의 방전셀이 구현하는 휘도의 크기가 (a)에 비해 더 크게 된다.
이러한 (a)의 패턴과 (b)의 패턴이 플라즈마 디스플레이 패널 상에서 서로 인접하여 구현되는 경우에, 심지어는 (a)의 패턴이 (b)의 경우보다 계조 값이 더 큰 경우라고 하더라도 (b)의 경우에서 하나의 방전셀이 발생시키는 광의 크기가 (a)보다 더 크게 됨으로써, 화질을 악화시키는 문제점이 있다.
이러한 문제점을 해결하기 위해 본 발명은 플라즈마 디스플레이 패널의 유지 전극의 라인 로드에 따라 해당하는 유지 전극에 공급되는 영상의 이득을 조절하여 화질의 악화를 저감시키는 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의 구동 방법에 관한 것이다.
상기한 목적을 이루기 위한 본 발명의 플라즈마 디스플레이 장치는 플라즈마 디스플레이 패널에 포함되는 복수의 유지 전극 중 하나 이상의 유지 전극을 포함하는 복수의 유지 전극군에 따라 외부로부터 입력된 영상 신호의 로드(Load) 값을 연산하는 라인로드 연산부와, 라인로드 연산부가 연산한 로드 값으로 복수의 유지 전극군 중 하나 이상의 유지 전극군으로 공급되는 영상의 이득을 조절하는 라인 이득 조절부를 포함하고, 여기서 바람직하게는 전술한 복수의 유지 전극군은 제 1 유지 전극군과, 제 1 유지 전극군보다 로드 값이 작은 제 2 유지 전극군을 포함하고, 라인 이득 조절부는 제 2 유지 전극군으로 공급되는 영상의 이득을 제 1 유지 전극군으로 공급되는 영상의 이득보다 더 작게 하는 것을 특징으로 한다.
또한, 제 1 항 내지 제 5 항 중 어느 하나의 항에 있어서, 복수의 유지 전극군 중 하나 이상의 유지 전극군은 복수의 유지 전극을 포함하고, 유지 전극군에 포함된 복수의 유지 전극들은 연속적으로 인접하는 것을 특징으로 한다.
또한, 유지 전극군의 개수는 2개 이상이고, 유지 전극의 총 개수 이하이도록 하는 것을 특징으로 한다.
또한, 각 유지 전극군은 모두 동일한 개수의 유지 전극을 포함하는 것을 특징으로 한다.
또한, 복수의 유지 전극군 중 하나 이상의 유지 전극군은 다른 유지 전극군과 상이한 개수의 유지 전극을 포함하는 것을 특징으로 한다.
또한, 상기한 목적을 이루기 위한 본 발명의 플라즈마 디스플레이 패널의 구동 방법은 플라즈마 디스플레이 패널에 포함되는 복수의 상기 유지 전극 중 하나 이상의 유지 전극을 포함하는 복수의 유지 전극군에 따라 외부로부터 입력된 영상 신호의 로드(Load) 값을 연산하는 라인로드 연산단계와, 라인로드 연산단계에서 연산한 로드 값으로 복수의 유지 전극군 중 하나 이상의 유지 전극군으로 공급되는 영상의 이득을 조절하는 라인 이득 조절단계를 포함하는 것을 특징으로 한다.
또한, 라인로드 연산단계에서는 플라즈마 디스플레이 패널의 유지 전극군 상에서 온(On)되는 방전셀의 개수로 해당 유지 전극군의 로드 값을 연산하는 것을 특징으로 한다.
또한, 라인로드 연산단계에서는 플라즈마 디스플레이 패널의 유지 전극군 상에서 온(On)되는 방전셀의 개수가 많을수록 해당 유지 전극군의 로드 값이 큰 것으로 판단하는 것을 특징으로 한다.
또한, 복수의 유지 전극군은 제 1 유지 전극군과, 제 1 유지 전극군보다 로드 값이 작은 제 2 유지 전극군을 포함하고, 라인 이득 조절단계에서는 제 2 유지 전극군으로 공급되는 영상의 이득을 제 1 유지 전극군으로 공급되는 영상의 이득보다 더 작게 하는 것을 특징으로 한다.
또한, 제 1 유지 전극군과 제 2 유지 전극군은 서로 인접한 유지 전극군인 것을 특징으로 한다.
또한, 복수의 유지 전극군 중 하나 이상의 유지 전극군은 복수의 유지 전극을 포함하고, 유지 전극군에 포함된 복수의 유지 전극들은 연속적으로 인접하는 것을 특징으로 한다.
또한, 유지 전극군의 개수는 2개 이상이고, 유지 전극의 총 개수 이하이도록 하는 것을 특징으로 한다.
또한, 각 유지 전극군은 모두 동일한 개수의 유지 전극을 포함하는 것을 특징으로 한다.
또한, 복수의 유지 전극군 중 하나 이상의 유지 전극군은 다른 유지 전극군과 상이한 개수의 유지 전극을 포함하는 것을 특징으로 한다.
이하 첨부된 도면을 참조하여 본 발명의 플라즈마 디스플레이 장치 및 그의 구동 방법의 실시예들을 상세히 설명한다.
도 6은 본 발명의 플라즈마 디스플레이 장치의 구조를 설명하기 위한 도면이다.
도 6에 도시된 바와 같이, 본 발명의 플라즈마 디스플레이 장치는 스캔 전극(Y1 내지 Yn) 및 서스테인 전극(Z)과, 스캔 전극 및 서스테인 전극(Z)과 교차하는 복수의 어드레스 전극(X1 내지 Xm)을 포함하고, 리셋 기간, 어드레스 기간 및 서스테인 기간에 어드레스 전극(X1 내지 Xm), 스캔 전극(Y1 내지 Yn) 및 서스테인 전극(Z)에 구동 펄스가 인가되는 적어도 하나 이상의 서브필드의 조합에 의하여 프레임으로 이루어지는 화상을 표현하는 플라즈마 디스플레이 패널(600)과, 플라즈마 디스플레이 패널(600)에 형성된 어드레스 전극들(X1 내지 Xm)에 데이터를 공급하기 위한 데이터 구동부(601)와, 스캔 전극들(Y1 내지 Yn)을 구동하기 위한 스캔 구동부(602)와, 공통전극인 서스테인 전극들(Z)을 구동하기 위한 서스테인 구동부(603)와, 외부로부터 공급되는 영상 데이터, 즉 영상 신호의 라인 로드(Line Load) 값을 연산하기 위한 라인 로드 연산부(604)와, 전술한 라인 로드 연산부(604)가 연산한 라인 로드 값으로 영상의 이득을 조절하는 라인 이득 조절부(605)와, 전술한 라인 이득 조절부(605)가 이득 조절한 영상을 서브필드 맵핑(Mapping)하는 서브필드 맵핑부(606)와, 전술한 서브필드 맵핑부(606)가 맵핑한 영상을 프레임 단위로 재정렬시키는 데이터 정렬부(607)를 포함한다.
여기서, 전술한 플라즈마 디스플레이 패널(600)은 전면 패널(미도시)과 후면 패널(미도시)이 일정한 간격을 두고 합착되고, 다수의 전극들 예를 들어, 스캔 전극(Y1 내지 Yn) 및 서스테인 전극(Z)을 포함하는 유지 전극이 복수 개 형성되고, 또한 스캔 전극들(Y1 내지 Yn) 및 서스테인 전극(Z)을 포함하는 유지 전극과 교차 되게 어드레스 전극(X1 내지 Xm)이 형성된다.
스캔 구동부(602)는 도시하지 않은 타이밍 컨트롤러의 제어에 의해 리셋 기간의 셋업 기간 동안 상승 램프 파형(Ramp-up)을 스캔 전극들(Y1 내지 Yn)로 공급하고, 또한 리셋 기간의 셋다운 기간 동안 하강 램프 파형(Ramp-down)을 스캔 전극들(Y1 내지 Yn)에 공급한다. 또한, 스캔 구동부(602)는 어드레스 기간 동안 스캔 전압(-Vy)의 스캔 펄스(Sp)를 스캔 전극들(Y1 내지 Yn)에 순차적으로 공급하고, 서스테인 구간 동안에는 서스테인 펄스(SUS)를 스캔전극들(Y1 내지 Yn)에 공급한다.
서스테인 구동부(603)는 도시하지 않은 타이밍 컨트롤러의 제어 하에 셋다운 기간 또는 어드레스 기간 중 하나 이상의 기간 동안 바이어스 전압(Vz)을 서스테인 전극(Z)들에 공급하고 서스테인 기간에서는 스캔 구동부(602)와 교대로 동작하여 서스테인 펄스(SUS)를 서스테인 전극(Z)들에 공급하게 된다.
라인로드 연산부(604)는 라인로드 연산 단계에서 플라즈마 디스플레이 패널(600)에 포함되는 복수의 유지 전극에 따라 외부로부터 입력된 영상 신호의 로드 값을 연산한다. 이러한 라인로드 연산부(604)는 전술한 플라즈마 디스플레이 패널(600)에 포함되는 복수의 유지 전극 중 하나 이상의 유지 전극을 포함하는 복수의 유지 전극군에 따라 외부로부터 입력된 영상 신호의 로드(Load) 값을 연산하는 것이 바람직한데, 이러한 라인로드 연산부(604)의 동작은 이후의 본 발명의 플라즈마 디스플레이 장치의 구동의 설명에서 보다 명확히 한다.
라인 이득 조절부(605)는 라인 이득 조절 단계에서 전술한 라인로드 연산부(604)가 연산한 로드 값으로 복수의 유지 전극군 중 하나 이상의 유지 전극군으로 공급되는 영상의 이득을 조절한다. 이러한 라인 이득 조절부(605)의 동작은 이후의 본 발명의 플라즈마 디스플레이 장치의 구동의 설명에서 보다 명확히 한다.
서브필드 맵핑부(606)는 전술한 라인 이득 조절부(605)가 이득 조절한 영상을 서브필드 맵핑한다. 예를 들면, 하나의 프레임(Frame)이 총 8개의 서브필드로 이루어지는 구동 방식에서 제 1 서브필드부터 제 8 서브필드까지의 서브필드 중 전술한 라인 이득 조절부(605)가 조절한 영상의 계조 가중치에 해당하는 서브필드를 하나 이상 선택함으로써 맵핑한다.
데이터 정렬부(607)는 전술한 서브필드 맵핑부(606)가 서브필드 맵핑한 영상을 플라즈마 디스플레이 패널(600)의 각각 어드레스 전극(X)에 대응하는 하나의 프레임의 영상 데이터로 재정렬한다.
데이터 구동부(601)에는 전술한 데이터 정렬부(607)가 재정렬한 영상 데이터가 공급되고, 이렇게 공급된 영상 데이터를 각각 해당하는 어드레스 전극(X)으로 공급함으로써, 각각의 어드레스 전극(X)을 구동시킨다.
이러한 구조의 본 발명의 플라즈마 디스플레이 장치의 동작을 도 7 내지 도 10을 참조하여 살펴보면 다음과 같다.
먼저, 도 7은 본 발명의 플라즈마 디스플레이 장치의 동작을 설명하기 위해 플라즈마 디스플레이 패널 상에 형성된 유지 전극을 설명하기 위한 도면이다.
도 7을 살펴보면, 플라즈마 디스플레이 패널(700) 상에 복수의 유지 전극이 포함되고, 이러한 복수의 유지 전극 상에 각각 복수의 방전셀(701)이 위치한다. 예 를 들면, 도 7과 같이 Y1스캔 전극과 Z1서스테인 전극을 포함하는 제 1 유지 전극이 플라즈마 디스플레이 패널(700) 상에 형성되고, 또한 Y2스캔 전극과 Z2서스테인 전극을 포함하는 제 2 유지 전극, Y3스캔 전극과 Z3서스테인 전극을 포함하는 제 3 유지 전극, Y4스캔 전극과 Z4서스테인 전극을 포함하는 제 4 유지 전극 및 Yn스캔 전극과 Zn서스테인 전극을 포함하는 제 n 유지 전극이 각각 플라즈마 디스플레이 패널(700) 상에 형성된다.
또한 이러한 유지 전극 상에 각각 복수의 방전셀이 위치하는데, 이러한 복수의 방전셀 중에서 하나의 유지 전극 상에 형성된 복수의 방전셀 중에서 온(On)되는 방전셀이 개수에 따라 해당 유지 전극의 라인 로드가 결정된다. 즉, 제 1 유지 전극의 라인 로드는 제 1 유지 전극 상에 형성된 방전셀들 중에서 온되는 방전셀의 개수에 따라 결정되고, 제 n 유지 전극의 라인 로드는 제 n 유지 전극 상에 형성된 방전셀들 중에서 온되는 방전셀의 개수에 따라 결정된다.
이와 같이, 각각의 유지 전극별로 온되는 방전셀의 개수에 따라 결정되는 라인 로드의 크기를 전술한 도 6의 부호 604의 라인로드 연산부가 각각 연산하게 되는 것이다.
이러한, 각각의 유지 전극별로 온되는 방전셀의 개수에 따라 결정되는 라인 로드의 크기를 연산하기 위한 라인로드 연산부의 구조의 일례와 그의 구동을 도 8을 참조하여 살펴보면 다음과 같다.
도 8은 도 6의 라인로드 연산부의 구조의 일례와 그의 동작을 설명하기 위한 도면이다.
도 8을 참조하면, 도 6의 부호 604의 라인로드 연산부는 플라즈마 디스플레이 패널의 각각의 유지 전극별로 각각 라인로드를 연산하기 위한 제 1 라인로드 연산부(800), 제 2 라인로드 연산부(801), 제 3 라인로드 연산부(802) 및 제 n 라인로드 연산부(803)를 포함한다.
여기서, 전술한 제 1 라인로드 연산부(800)는 도 7의 제 1 유지 전극의 라인 로드를 연산한다. 즉 제 1 라인로드 연산부(800)는 도 7의 제 1 유지 전극 상에 위치하는 복수의 방전셀 중에서 온되는 방전셀의 개수에 따라 이러한 제 1 유지 전극의 라인 로드를 연산하는 것이다. 또한, 제 2 라인로드 연산부(801)는 도 7의 제 2 유지 전극의 라인로드를 연산하고, 제 3 라인로드 연산부(802)는 도 7의 제 3 유지 전극의 라인로드를 연산하고, 제 n 라인로드 연산부(803)는 도 7의 제 n 유지 전극의 라인로드를 연산하는 것이다.
이와 같이, 각각의 유지 전극별로 연산한 라인 로드에 따라 유지 전극별로 이득을 조절하게 되는데, 이러한 이득을 조절하기 위한 도 6의 부호 605의 라인 이득 조절부의 구조의 일례와 그 동작을 도 9를 참조하여 살펴보면 다음과 같다.
도 9는 도 6의 라인 이득 조절부의 구조의 일례와 그의 동작을 설명하기 위한 도면이다.
도 9를 참조하면, 도 6의 부호 605의 라인 이득 조절부는 플라즈마 디스플레이 패널의 각각의 유지 전극별로 각각 연산한 라인로드에 따라 이득을 조절하기 위한 제 1 라인 이득 조절부(900), 제 2 라인 이득 조절부(901), 제 3 라인 이득 조 절부(902) 및 제 n 라인 이득 조절부(903)를 포함한다.
여기서, 전술한 제 1 라인 이득 조절부(900)는 도 7의 제 1 유지 전극의 라인 로드에 따라 이러한 제 1 유지 전극에 공급되는 영상의 이득을 조절한다. 즉 제 1 라인 이득 조절부(900)는 도 7의 제 1 유지 전극 상에 위치하는 복수의 방전셀 중에서 온되는 방전셀의 개수에 따라 제 1 유지 전극으로 공급되는 영상의 이득을 조절하는 것이다. 또한, 제 2 라인 이득 조절부(901)는 도 7의 제 2 유지 전극의 라인로드에 따라 제 2 유지 전극으로 공급되는 영상의 이득을 조절하고, 제 3 라인 이득 조절부(902)는 도 7의 제 3 유지 전극의 라인로드에 따라 제 3 유지 전극으로 공급되는 영상의 이득을 조절하고, 제 n 라인 이득 조절부(903)는 도 7의 제 n 유지 전극의 라인로드에 따라 제 n 유지 전극으로 공급되는 영상의 이득을 조절하는 것이다.
이러한 본 발명의 플라즈마 디스플레이 장치의 동작의 보다 상세한 일례를 도 10을 참조하여 살펴보면 다음과 같다.
도 10은 본 발명의 플라즈마 디스플레이 장치의 동작의 보다 상세한 일례를 설명하기 위한 도면이다.
도 10을 참조하면, 본 발명의 플라즈마 디스플레이 패널의 구동 방법에서는 유지 전극의 라인 로드의 크기 차이에 따라 유지 전극간의 휘도의 크기 차이가 발생하는데, 이러한 유지 전극간의 라인 로드에 따른 휘도의 차이를 이득 조절을 통해 보상하게 된다.
예를 들면 도 10과 같이, YC스캔 전극과 ZC서스테인 전극을 포함하는 C유지 전극 상에 형성된 복수의 방전셀, 예컨대 11개의 방전셀 중 1개의 방전셀이 온(On)되고, 나머지 10개의 방전셀이 오프(Off)되는 (c)의 경우는 11개의 방전셀 중 5개의 방전셀이 온되는 (b)의 경우와 비교해서 라인 로드의 크기가 더 작다.
이러한 (c)의 경우에서는 이득을 감소시킨다. 이에 따라 동일 계조에서 하나의 방전셀 내에서 발생하는 광의 양이 (b)의 경우와 (c)의 경우가 동일하게 된다.
여기서 전술한 이득을 조절하는 방법은 예컨대 계조 100의 영상 데이터가 (b)의 유지 전극 상에 형성된 방전셀들과 (c)의 유지 전극 상에 형성된 방전셀로 각각 공급되면, 이러한 (c) 유지 전극 상에 형성된 방전셀에서 실제 구현되는 영상의 휘도는 (c)의 경우가 (b)의 경우에 비해 더 크기 때문에 (b)의 유지 전극 상에 형성된 방전셀들로는 계조 100이 영상 데이터를 정상적으로 공급하고, (c)의 유지 전극 상에 형성된 방전셀들로 공급되는 영상 데이터의 계조를 100보다 작은 값, 예컨대 계조 98로 이득을 감소시켜 공급하는 것이다. 이에 따라, (b)의 유지 전극 상에 형성된 방전셀이 구현하는 영상의 휘도와 (c)의 유지 전극 상에 형성된 방전셀이 구현하는 영상의 휘도가 동일해져 화질의 악화를 저감시키는 것이다.
또한, YA스캔 전극과 ZA서스테인 전극을 포함하는 A유지 전극 상에 형성된 복수의 방전셀, 예컨대 11개의 방전셀이 모두 온 되는 (a)의 경우는 11개의 방전셀 중 5개의 방전셀이 온되는 (b)의 경우와 비교해서 라인 로드의 크기가 더 크다.
이러한 (a)의 경우에서는 이득을 증가시킨다. 이에 따라 동일 계조에서 하나 의 방전셀 내에서 발생하는 광의 양이 (b)의 경우와 (a)의 경우가 동일하게 된다.
예를 들면, 계조 100의 영상 데이터가 (b)의 유지 전극 상에 형성된 방전셀들과 (a)의 유지 전극 상에 형성된 방전셀로 각각 공급되면, 이러한 (a) 유지 전극 상에 형성된 방전셀에서 실제 구현되는 영상의 휘도는 (a)의 경우가 (b)의 경우에 비해 더 작기 때문에 (b)의 유지 전극 상에 형성된 방전셀들로는 계조 100이 영상 데이터를 정상적으로 공급하고, (a)의 유지 전극 상에 형성된 방전셀들로 공급되는 영상 데이터의 계조를 100보다 큰 값, 예컨대 계조 102로 이득을 증가시켜 공급하는 것이다. 이에 따라, (b)의 유지 전극 상에 형성된 방전셀이 구현하는 영상의 휘도와 (a)의 유지 전극 상에 형성된 방전셀이 구현하는 영상의 휘도가 동일해져 화질의 악화를 저감시키는 것이다.
다르게 표현하면 복수의 유지 전극은 제 1 유지 전극과, 이러한 제 1 유지 전극보다 로드 값이 작은 제 2 유지 전극을 포함한다고 가정할 때, 여기서 전술한 제 2 유지 전극으로 공급되는 영상의 이득을 제 1 유지 전극으로 공급되는 영상의 이득보다 더 작게 하는 것이다. 여기서 전술한 제 1 유지 전극과 제 2 유지 전극은 서로 인접한 유지 전극인 것이 바람직하다. 즉, 연속한 두 개의 유지 전극 간에 라인 로드 값의 차이를 해당 유지 전극으로 공급되는 영상의 이득을 조절하여 보상하는 것이다.
이상에서는 플라즈마 디스플레이 패널의 복수의 유지 전극들을 각각 하나씩 라인로드를 연산하고, 이렇게 연산한 라인로드에 따라서 해당하는 유지 전극으로 공급되는 영상의 이득을 조절하는 것이었지만, 이와는 다르게 플라즈마 디스플레이 패널의 복수의 유지 전극들을 하나 이상의 유지 전극을 포함하는 하나 이상의 유지 전극군으로 나누고, 이렇게 나눈 유지 전극군별로 각각 라인로드의 합을 연산하고, 이렇게 연산한 라인로드에 따라서 해당하는 유지 전극군으로 공급되는 영상의 이득을 조절하는 것도 가능하다. 이를 도 11을 참조하여 살펴보면 다음과 같다.
도 11은 플라즈마 디스플레이 패널에서 복수의 유지 전극들을 복수의 유지 전극군으로 구분하는 방법의 일례를 설명하기 위한 도면이다.
도 11을 살펴보면, 플라즈마 디스플레이 패널(1000)상에서 각각 스캔 전극(Y)과 서스테인 전극(Z)을 포함하는 유지 전극들을 A유지 전극군(1001), B유지 전극군(1002), C유지 전극군(1003), D유지 전극군(1004), E유지 전극군(1005), F유지 전극군(1006), G유지 전극군(1007), H유지 전극군(1008), I유지 전극군(1009) 및 J유지 전극군(1010)으로 나눈다.
예를 들면, 하나의 플라즈마 디스플레이 패널(1000)상에 총 100개의 유지 전극이 형성되는 경우에, Y1스캔 전극과 Z1서스테인 전극을 포함하는 제 1 유지 전극부터 Y10스캔 전극과 Z10서스테인 전극을 포함하는 제 10 유지 전극까지의 유지 전극을 A유지 전극군(1001)으로 구분하고, Y11스캔 전극과 Z11서스테인 전극을 포함하는 제 11 유지 전극부터 Y20스캔 전극과 Z20서스테인 전극을 포함하는 제 20 유지 전극까지의 유지 전극을 B유지 전극군(1002)으로 구분하고, 이와 같은 방법으로 Y21스캔 전극과 Z21서스테인 전극을 포함하는 제 21 유지 전극부터 Y30스캔 전극과 Z30서스테 인 전극을 포함하는 제 30 유지 전극까지의 유지 전극을 C유지 전극군(1003), Y31스캔 전극과 Z31서스테인 전극을 포함하는 제 31 유지 전극부터 Y40스캔 전극과 Z40서스테인 전극을 포함하는 제 40 유지 전극까지의 유지 전극을 D유지 전극군(1004), Y41스캔 전극과 Z41서스테인 전극을 포함하는 제 41 유지 전극부터 Y50스캔 전극과 Z50서스테인 전극을 포함하는 제 50 유지 전극까지의 유지 전극을 E유지 전극군(1005), Y51스캔 전극과 Z51서스테인 전극을 포함하는 제 51 유지 전극부터 Y60스캔 전극과 Z60서스테인 전극을 포함하는 제 60 유지 전극까지의 유지 전극을 F유지 전극군(1006), Y61스캔 전극과 Z61서스테인 전극을 포함하는 제 61 유지 전극부터 Y70스캔 전극과 Z70서스테인 전극을 포함하는 제 70 유지 전극까지의 유지 전극을 G유지 전극군(1007), Y71스캔 전극과 Z71서스테인 전극을 포함하는 제 71 유지 전극부터 Y80스캔 전극부터 Z80서스테인 전극을 포함하는 제 80 유지 전극까지의 유지 전극을 H유지 전극군(1008), Y81스캔 전극과 Z81서스테인 전극을 포함하는 제 81 유지 전극부터 Y90스캔 전극과 Z90서스테인 전극을 포함하는 제 90 유지 전극까지의 유지 전극을 I유지 전극군(1009), Y91스캔 전극과 Z91서스테인 전극을 포함하는 제 91 유지 전극부터 Y100스캔 전극과 Z100서스테인 전극을 포함하는 제 100 유지 전극까지의 유지 전극을 J유지 전극군(1010)으로 구분한다.
이러한 유지 전극군의 개념을 도 7에 적용시키면, 도 7의 경우는 복수의 유지 전극군이 각각 하나씩의 유지 전극을 포함하는 경우이다.
여기서 각각의 유지 전극군은 각각 동일한 개수의 유지 전극을 포함하는 것이 바람직하다.
이와 같이, 전술한 유지 전극군의 개수는 최소 2개 이상부터 최대 유지 전극의 총 개수보다 작은 범위, 즉 유지 전극의 총 개수를 n개라 할 때 2 ≤ N ≤ (n-1)개 사이에서 설정될 수 있다.
여기서, 하나의 유지 전극군에 포함되는 모든 유지 전극들은 연속적으로 인접한다. 다시 말하면 연속적으로 인접한 소정 개수의 유지 전극들을 묶어 유지 전극군으로 설정하는 것이다. 예를 들어 도 11의 경우에는 A유지 전극군이 제 1 유지 전극부터 제 10 유지 전극까지의 유지 전극을 포함하는데, 여기서 전술한 제 1 유지 전극부터 제 10 유지 전극까지의 유지 전극은 연속적으로 인접하는 것이다. 즉, 제 1 유지 전극과 제 2 유지 전극이 서로 인접하고, 제 2 유지 전극과 제 3 유지 전극이 서로 인접하고, 이러한 방식으로 제 9 유지 전극과 제 10 유지 전극이 서로 인접하는 것이다.
한편, 도 11에서는 각 유지 전극군(1001, 1002, 1003, 1004, 1005, 1006, 1007, 1008, 1009, 1010)에 포함된 유지 전극의 개수를 동일, 예컨대 도 11과 같이 각각의 유지 전극군이 각 10개씩의 유지 전극을 포함하게 하였지만, 전술한 유지 전극군(1001, 1002, 1003, 1004, 1005, 1006, 1007, 1008, 1009, 1010) 중 적어도 하나 이상의 유지 전극군에서는 포함되는 유지 전극의 개수를 다른 유지 전극군과 상이하게 설정하는 것도 가능하다.
이렇게 나누어진 복수의 유지 전극군별로 각각 라인로드를 연산하고, 이렇게 연산한 유지 전극군별 라인로드에 따라 해당 유지 전극군으로 공급되는 영상의 이득을 조절하는데, 이를 수행하는 본 발명의 플라즈마 디스플레이 장치의 동작을 도 12 내지 도 13을 참조하여 살펴보면 다음과 같다.
먼저, 도 12는 하나 이상의 유지 전극을 포함하는 복수의 유지 전극군별로 라인로드를 연산하기 위한 도 6의 라인로드 연산부의 구조의 일례와 그의 동작을 설명하기 위한 도면이다.
도 12를 참조하면, 도 6의 부호 604의 라인로드 연산부는 플라즈마 디스플레이 패널의 각각의 유지 전극군별로 각각 라인로드를 연산하기 위한 A 라인로드 연산부(1100), B 라인로드 연산부(1101), C 라인로드 연산부(1102) 및 J 라인로드 연산부(1103)를 포함한다.
여기서, 전술한 A 라인로드 연산부(1100)는 도 11의 A유지 전극군의 라인 로드를 연산한다. 즉, A 라인로드 연산부(1100)는 도 11의 Y1스캔 전극과 Z1서스테인 전극을 포함하는 제 1 유지 전극부터 Y10스캔 전극과 Z10서스테인 전극을 포함하는 제 10 유지 전극까지의 총 10개의 유지 전극 각각의 라인 로드를 연산하여 합산하여, A 유지 전극군의 라인 로드를 연산하는 것이다. 또한, B 라인로드 연산부(1101)는 도 11의 B유지 전극군, 즉 Y11스캔 전극과 Z11서스테인 전극을 포함하는 제 11 유지 전극부터 Y20스캔 전극과 Z20서스테인 전극을 포함하는 제 20 유지 전극까지 의 총 10개의 유지 전극 각각의 라인 로드를 각각 연산함으로써, B유지 전극군의 라인로드를 연산하고, 이러한 방식으로 C 라인로드 연산부(1102)는 도 11의 C유지 전극군의 라인로드를 연산하고, J 라인로드 연산부(1103)는 도 11의 J유지 전극군의 라인로드를 연산하는 것이다.
이와 같이, 각각의 유지 전극군별로 연산한 라인 로드에 따라 유지 전극군별로 이득을 조절하게 되는데, 이러한 이득을 조절하기 위한 도 6의 부호 605의 라인 이득 조절부의 구조의 일례와 그 동작을 도 13을 참조하여 살펴보면 다음과 같다.
도 13은 하나 이상의 유지 전극을 포함하는 복수의 유지 전극군별로 라인로드에 따라 이득을 조절하기 위한 도 6의 라인 이득 조절부의 구조의 일례와 그의 동작을 설명하기 위한 도면이다.
도 13을 참조하면, 도 6의 부호 605의 라인 이득 조절부는 플라즈마 디스플레이 패널의 각각의 유지 전극군별로 각각 연산한 라인로드에 따라 이득을 조절하기 위한 A 라인 이득 조절부(1200), B 라인 이득 조절부(1201), C 라인 이득 조절부(1202) 및 J 라인 이득 조절부(1203)를 포함한다.
여기서, 전술한 A 라인 이득 조절부(1200)는 도 11의 A유지 전극군의 라인 로드에 따라 이러한 A유지 전극군에 공급되는 영상의 이득을 조절한다. 즉 A 라인 이득 조절부(1200)는 도 11의 A유지 전극군 상에 위치하는 복수의 방전셀, 즉 Y1스캔 전극과 Z1서스테인 전극을 포함하는 제 1 유지 전극부터 Y10스캔 전극과 Z10서스테인 전극을 포함하는 제 10 유지 전극까지의 총 10개의 유지 전극 상에 위치하는 복수의 방전셀 중에서 온되는 방전셀의 개수에 따라 A 유지 전극군으로 공급되는 영상의 이득을 조절하는 것이다.
이러한 방식으로, B 라인 이득 조절부(1201)는 도 11의 B유지 전극군의 라인로드에 따라 B유지 전극군으로 공급되는 영상의 이득을 조절하고, C 라인 이득 조절부(1202)는 도 11의 C유지 전극군의 라인로드에 따라 C유지 전극군으로 공급되는 영상의 이득을 조절하고, J 라인 이득 조절부(1203)는 도 11의 J유지 전극군의 라인로드에 따라 J유지 전극군으로 공급되는 영상의 이득을 조절하는 것이다.
이와 같이, 상술한 본 발명의 기술적 구성은 본 발명이 속하는 기술분야의 당업자가 본 발명의 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다.
그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로서 이해되어야 하고, 본 발명의 범위는 전술한 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
이상에서 상세히 설명한 바와 같이, 본 발명은 하나 이상의 유지 전극을 포함하는 복수의 유지 전극군에서 라인 로드에 따라 해당 유지 전극군으로 공급되는 영상의 이득을 조절함으로써 화질의 악화를 저감시키는 효과가 있다.

Claims (14)

  1. 플라즈마 디스플레이 패널에 포함되는 복수의 상기 유지 전극 중 하나 이상의 유지 전극을 포함하는 복수의 유지 전극군에 따라 외부로부터 입력된 영상 신호의 로드(Load) 값을 연산하는 라인로드 연산부와,
    상기 라인로드 연산부가 연산한 로드 값으로 상기 복수의 유지 전극군 중 하나 이상의 유지 전극군으로 공급되는 영상의 이득을 조절하는 라인 이득 조절부
    를 포함하되,
    상기 복수의 유지 전극군은 제 1 유지 전극군과, 상기 제 1 유지 전극군보다 로드 값이 작은 제 2 유지 전극군을 포함하고,
    상기 라인 이득 조절부는
    상기 제 2 유지 전극군으로 공급되는 영상의 이득을 상기 제 1 유지 전극군으로 공급되는 영상의 이득보다 더 작게 하는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  2. 제 1 항에 있어서,
    상기 복수의 유지 전극군 중 하나 이상의 유지 전극군은 복수의 유지 전극을 포함하고, 상기 유지 전극군에 포함된 복수의 유지 전극들은 연속적으로 인접하는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  3. 제 1 항에 있어서,
    상기 유지 전극군의 개수는 2개 이상이고 상기 유지 전극의 총 개수 이하이도록 하는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  4. 제 1 항에 있어서,
    상기 각 유지 전극군은 모두 동일한 개수의 상기 유지 전극을 포함하는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  5. 제 1 항에 있어서,
    상기 복수의 유지 전극군 중 하나 이상의 상기 유지 전극군은 다른 유지 전극군과 상이한 개수의 상기 유지 전극을 포함하는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  6. 플라즈마 디스플레이 패널에 포함되는 복수의 상기 유지 전극 중 하나 이상의 유지 전극을 포함하는 복수의 유지 전극군에 따라 외부로부터 입력된 영상 신호의 로드(Load) 값을 연산하는 라인로드 연산단계와,
    상기 라인로드 연산단계에서 연산한 로드 값으로 상기 복수의 유지 전극군 중 하나 이상의 유지 전극군으로 공급되는 영상의 이득을 조절하는 라인 이득 조절단계
    를 포함하는 플라즈마 디스플레이 패널의 구동 방법.
  7. 제 6 항에 있어서,
    상기 라인로드 연산단계에서는
    상기 플라즈마 디스플레이 패널의 유지 전극군 상에서 온(On)되는 방전셀의 개수로 해당 유지 전극군의 로드 값을 결정하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
  8. 제 7 항에 있어서,
    상기 라인로드 연산단계에서는
    상기 플라즈마 디스플레이 패널의 유지 전극군 상에서 온(On)되는 방전셀의 개수가 많을수록 해당 유지 전극군의 로드 값이 큰 것으로 결정하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
  9. 제 6 항에 있어서,
    상기 복수의 유지 전극군은 제 1 유지 전극군과, 상기 제 1 유지 전극군보다 로드 값이 작은 제 2 유지 전극군을 포함하고,
    상기 라인 이득 조절단계에서는
    상기 제 2 유지 전극군으로 공급되는 영상의 이득을 상기 제 1 유지 전극군으로 공급되는 영상의 이득보다 더 작은 것으로 결정하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
  10. 제 9 항에 있어서,
    상기 제 1 유지 전극군과 상기 제 2 유지 전극군은 서로 인접한 유지 전극군인 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
  11. 제 6 항 내지 제 10 항 중 어느 하나의 항에 있어서,
    상기 복수의 유지 전극군 중 하나 이상의 유지 전극군은 복수의 유지 전극을 포함하고, 상기 유지 전극군에 포함된 복수의 유지 전극들은 연속적으로 인접하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
  12. 제 6 항 내지 제 10 항 중 어느 하나의 항에 있어서,
    상기 유지 전극군의 개수는 2개 이상이고 상기 유지 전극의 총 개수 이하인 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
  13. 제 6 항 내지 제 10 항 중 어느 하나의 항에 있어서,
    상기 각 유지 전극군은 모두 동일한 개수의 상기 유지 전극을 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
  14. 제 6 항 내지 제 10 항 중 어느 하나의 항에 있어서,
    상기 복수의 유지 전극군 중 하나 이상의 상기 유지 전극군은 다른 유지 전 극군과 상이한 개수의 상기 유지 전극을 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
KR1020050040915A 2005-05-16 2005-05-16 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의구동 방법 KR20060118292A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050040915A KR20060118292A (ko) 2005-05-16 2005-05-16 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의구동 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050040915A KR20060118292A (ko) 2005-05-16 2005-05-16 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의구동 방법

Publications (1)

Publication Number Publication Date
KR20060118292A true KR20060118292A (ko) 2006-11-23

Family

ID=37705545

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050040915A KR20060118292A (ko) 2005-05-16 2005-05-16 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의구동 방법

Country Status (1)

Country Link
KR (1) KR20060118292A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100859692B1 (ko) * 2007-07-18 2008-09-23 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100859692B1 (ko) * 2007-07-18 2008-09-23 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법

Similar Documents

Publication Publication Date Title
US20060232507A1 (en) Plasma display apparatus and method of driving the same
EP1734499A2 (en) Plasma display apparatus and driving method thereof
KR100607252B1 (ko) 플라즈마 디스플레이 패널, 장치, 패널의 구동 장치 및 구동 방법
KR100667539B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동 방법
KR100667538B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동 방법
KR100761120B1 (ko) 플라즈마 디스플레이 장치
KR20070087703A (ko) 플라즈마 디스플레이 패널, 장치, 패널의 구동 장치 및구동 방법
KR100747169B1 (ko) 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 장치의구동 방법
KR100761166B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동 방법
KR100726988B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동 방법
KR20060118292A (ko) 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의구동 방법
KR20070027052A (ko) 플라즈마 디스플레이 장치 및 그의 구동 방법
KR100793292B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동 방법
KR100784522B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 구동 방법
KR20060093859A (ko) 플라즈마 디스플레이 패널, 장치, 패널의 구동 장치 및 구동 방법
KR100692030B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 방법
KR20060086775A (ko) 플라즈마 디스플레이 패널의 구동방법
KR100757546B1 (ko) 플라즈마 디스플레이 장치 및 그 구동 방법
KR100784531B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동 방법
KR100784568B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동 방법
KR100793089B1 (ko) 플라즈마 디스플레이 장치
KR100719033B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 구동 방법
KR100634696B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 방법
KR100667321B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동방법
KR20090035299A (ko) 플라즈마 디스플레이 장치 및 그의 구동 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application