KR20060108124A - 실리콘 박막트랜지스터, 실리콘 박막트랜지스터의 게이트절연층 형성 방법 및 이를 이용한 실리콘 박막트랜지스터의제조방법 - Google Patents
실리콘 박막트랜지스터, 실리콘 박막트랜지스터의 게이트절연층 형성 방법 및 이를 이용한 실리콘 박막트랜지스터의제조방법 Download PDFInfo
- Publication number
- KR20060108124A KR20060108124A KR1020050030285A KR20050030285A KR20060108124A KR 20060108124 A KR20060108124 A KR 20060108124A KR 1020050030285 A KR1020050030285 A KR 1020050030285A KR 20050030285 A KR20050030285 A KR 20050030285A KR 20060108124 A KR20060108124 A KR 20060108124A
- Authority
- KR
- South Korea
- Prior art keywords
- thin film
- silicon
- forming
- insulating layer
- gate
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02G—INSTALLATION OF ELECTRIC CABLES OR LINES, OR OF COMBINED OPTICAL AND ELECTRIC CABLES OR LINES
- H02G7/00—Overhead installations of electric lines or cables
- H02G7/12—Devices for maintaining distance between parallel conductors, e.g. spacer
Landscapes
- Thin Film Transistor (AREA)
Abstract
Description
Claims (13)
- 기판;상기 기판에 형성되는 실리콘 채널;상기 실리콘 채널 위에 형성되는 게이트 절연층; 그리고상기 게이트 절연층 위에 마련되는 게이트;를 구비하고,상기 게이트 절연층은 상기 실리콘 채널의 플라즈마 저온산화에 의한 산화막 및 상기 별도 증착에 의한 실리콘 산화막을 갖는 것을 특징으로 하는 실리콘 박막트랜지스터.
- 제 1 항에 있어서,상기 실리콘 채널은 다결정 실리콘으로 형성된 것을 특징으로 하는 실리콘 박막트랜지스터.
- 제 1 항 또는 제 2 항에 있어서,상기 산화에 의한 산화막의 두께는 50nm 이하의 두께를 가지는 것을 특징으로 하는 실리콘 박막트랜지스터.
- 제 3 항에 있어서,상기 증착에 의한 산화막의 두께는 100nm 이하의 두께를 가지는 것을 특징으 로 하는 실리콘 박막트랜지스터.
- 제 1 항 또는 제 2 항에 있어서,상기 증착에 의한 산화막의 두께는 100nm 이하의 두께를 가지는 것을 특징으로 하는 실리콘 박막트랜지스터.
- 기판 상에 실리콘 박막을 형성하는 단계;상기 실리콘 박막을 저온 산소플라즈마에 의해 산화에 의한 절연막을 형성하는 단계; 그리고상기 산화에 의한 산화막 위에 실리콘 산화물의 증착에 의한 절연막을 형성하는 단계;를 포함하는 것을 특징으로 하는 박막트랜지스터의 게이트 절연층 형성 방법.
- 제 8 항에 있어서,상기 기판은 플라즈틱인 것을 특징으로 하는 박막트랜지스터의 게이트 절연층 형성방법.
- 제 6 항 또는 제 7 항에 있어서,상기 산화에 의한 산화막의 두께는 50nm 이하의 두께를 가지는 것을 특징으로 하는 실리콘 박막트랜지스터.
- 제 8 항에 있어서,상기 증착에 의한 산화막의 두께는 100nm 이하의 두께를 가지는 것을 특징으로 하는 실리콘 박막트랜지스터.
- 제 6 항 또는 제 7 항에 있어서,상기 증착에 의한 산화막의 두께는 100nm 이하의 두께를 가지는 것을 특징으로 하는 실리콘 박막트랜지스터.
- 기판 상에 실리콘 박막을 형성하는 단계;상기 실리콘 박막을 저온 산소플라즈마에 의해 산화에 의한 절연막을 형성하는 단계; 그리고상기 산화에 의한 산화막 위에 실리콘 산화물의 증착에 의한 절연막을 단형성하여 상기 산화에 의한 절연막 및 증착에 의한 절연막을 갖는 게이트 절연층을 얻는 단계;를 포함하는 것을 특징으로 하는 실리콘 박막트랜지스터의 제조방법.
- 제 11 항에 있어서,게이트 절연층 위에 게이트 물질층을 형성하는 단계;게이트 물질층과 게이트 절연층을 패터닝하여 게이트와 그 하부의 게이트절연층을 형성하는 단계;게이트(21)에 덮히지 않은 상기 실리콘박막에 불순물을 도핑하는 단계;상기 실리콘 박막을 패터닝하여 상기 게이트에 덮힌 채널과 채널 양측의 소스와 드레인을 형성하는 단계;상기 적층 위에 ILD(interlayer dielectric)층을 형성하는 단계;상기 ILD 층에 상기 소스와 드레인이 노출되는 콘택홀을 형성하는 단계; 그리고상기 ILD 층 위에 상기 콘택홀을 통해 상기 소스와 드레인에 전기적으로 연결되는 소스 전극과 드레인 전극을 형성하는 단계;를 더 포함하는 박막트랜지스터의 제조방법.
- 상기 실리콘 박막을 형성하는 단계는:비정질실리콘을 형성하는 단계;와상기 비정질실리콘을 열처리하여 다결정화하는 단계;를 포함하는 것을 특징으로 하는 박막 트랜지스터의 제조방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050030285A KR101100423B1 (ko) | 2005-04-12 | 2005-04-12 | 실리콘 박막트랜지스터, 실리콘 박막트랜지스터의 게이트절연층 형성 방법 및 이를 이용한 실리콘 박막트랜지스터의제조방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050030285A KR101100423B1 (ko) | 2005-04-12 | 2005-04-12 | 실리콘 박막트랜지스터, 실리콘 박막트랜지스터의 게이트절연층 형성 방법 및 이를 이용한 실리콘 박막트랜지스터의제조방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20060108124A true KR20060108124A (ko) | 2006-10-17 |
KR101100423B1 KR101100423B1 (ko) | 2011-12-30 |
Family
ID=37628010
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020050030285A KR101100423B1 (ko) | 2005-04-12 | 2005-04-12 | 실리콘 박막트랜지스터, 실리콘 박막트랜지스터의 게이트절연층 형성 방법 및 이를 이용한 실리콘 박막트랜지스터의제조방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR101100423B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7671366B2 (en) | 2007-03-21 | 2010-03-02 | Samsung Electronics Co., Ltd. | Thin film transistor and organic light emitting device including thin film transistor |
-
2005
- 2005-04-12 KR KR1020050030285A patent/KR101100423B1/ko active IP Right Grant
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7671366B2 (en) | 2007-03-21 | 2010-03-02 | Samsung Electronics Co., Ltd. | Thin film transistor and organic light emitting device including thin film transistor |
Also Published As
Publication number | Publication date |
---|---|
KR101100423B1 (ko) | 2011-12-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7563659B2 (en) | Method of fabricating poly-crystalline silicon thin film and method of fabricating transistor using the same | |
KR101334182B1 (ko) | ZnO 계 박막 트랜지스터의 제조방법 | |
JP5015471B2 (ja) | 薄膜トランジスタ及びその製法 | |
US5512494A (en) | Method for manufacturing a thin film transistor having a forward staggered structure | |
KR100222319B1 (ko) | 박막 트랜지스터 및 그의 제작방법 | |
KR100691293B1 (ko) | 박막 반도체 디바이스 및 그 제조 방법 | |
KR20040021758A (ko) | 다결정 실리콘 박막트랜지스터 제조방법 | |
US20060145158A1 (en) | Poly-crystalline silicon thin film transistor | |
KR100695154B1 (ko) | 실리콘 박막 트랜지스터 및 이의 제조방법 | |
KR101100423B1 (ko) | 실리콘 박막트랜지스터, 실리콘 박막트랜지스터의 게이트절연층 형성 방법 및 이를 이용한 실리콘 박막트랜지스터의제조방법 | |
US20050239239A1 (en) | Thin-film transistor and method of fabricating the same | |
KR100205069B1 (ko) | 다결정 실리콘 박막 트랜지스터의 제조방법 | |
JPWO2007052393A1 (ja) | 半導体装置及びその製造方法 | |
JPH06260644A (ja) | 半導体装置の製造方法 | |
KR100347253B1 (ko) | 다결정 실리콘 박막 트랜지스터 및 그 제조방법 | |
JP2002299235A (ja) | 半導体薄膜形成方法及び薄膜半導体装置 | |
KR20060032454A (ko) | 다결정 실리콘 제조방법 | |
KR100624430B1 (ko) | 다결정 실리콘 제조방법 | |
JP2925007B2 (ja) | 薄膜トランジスタの製造方法 | |
Lee et al. | Novel vertical polysilicon thin-film transistor with excimer-laser annealing | |
Chang et al. | High-performance RSD poly-Si TFTs with a new ONO gate dielectric | |
US11049881B2 (en) | Method for manufacturing a top-gate self-aligned indium-tin-zinc oxide thin-film transistor | |
WO2010024278A1 (ja) | 薄膜トランジスタの製造方法及び薄膜トランジスタ | |
KR20050113294A (ko) | 다결정 실리콘 박막 구조체 및 그 제조 방법 및 이를이용하는 tft의 제조방법 | |
KR100751315B1 (ko) | 박막 트랜지스터, 박막 트랜지스터 제조 방법 및 이를구비한 평판 디스플레이 소자 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20141119 Year of fee payment: 4 |
|
FPAY | Annual fee payment |
Payment date: 20151116 Year of fee payment: 5 |
|
FPAY | Annual fee payment |
Payment date: 20161118 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20171120 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20181119 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20191119 Year of fee payment: 9 |