KR20060026657A - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR20060026657A
KR20060026657A KR1020040075481A KR20040075481A KR20060026657A KR 20060026657 A KR20060026657 A KR 20060026657A KR 1020040075481 A KR1020040075481 A KR 1020040075481A KR 20040075481 A KR20040075481 A KR 20040075481A KR 20060026657 A KR20060026657 A KR 20060026657A
Authority
KR
South Korea
Prior art keywords
electrode
display area
electrodes
sustain
discharge
Prior art date
Application number
KR1020040075481A
Other languages
English (en)
Other versions
KR100647615B1 (ko
Inventor
홍종기
강태경
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020040075481A priority Critical patent/KR100647615B1/ko
Publication of KR20060026657A publication Critical patent/KR20060026657A/ko
Application granted granted Critical
Publication of KR100647615B1 publication Critical patent/KR100647615B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/28Auxiliary electrodes, e.g. priming electrodes or trigger electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/46Connecting or feeding means, e.g. leading-in conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/225Material of electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/24Sustain electrodes or scan electrodes
    • H01J2211/245Shape, e.g. cross section or pattern

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은 비표시 영역에 배치된 전극 부분의 저항이 감소된 플라즈마 디스플레이 패널을 제공하는 것을 목적으로 하며, 이 목적을 달성하기 위하여, 본 발명은 화상을 표시하는 표시 영역과, 적어도 상기 표시 영역의 주변부에 형성되며, 화상을 표시하지 않는 비표시 영역을 구비하는 전면기판과, 상기 전면기판에 배치되며, 상기 표시 영역과 상기 비표시 영역을 가로질러 연장되는 유지전극들을 구비하고, 상기 비표시 영역으로 연장되어 배치된 상기 유지전극 부분의 적어도 일 부분이 단층 구조를 가지는 것을 특징으로 하는 플라즈마 디스플레이 패널을 제공한다.

Description

플라즈마 디스플레이 패널{Plasma display panel}
도 1은 전면기판 상에 배치된 전극들을 도시한 부분 사시도이고,
도 2는 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널의 평면도이고,
도 3은 도 2의 플라즈마 디스플레이 패널의 부분 절개 분리 사시도이고,
도 4는 도 2에 도시된 전면기판 상에 배치된 전극들을 도시한 부분 확대 사시도이고,
도 5는 도 4에 도시된 전면기판 상에 배치된 전극들을 나타내는 다른 실시예이고,
도 6은 도 2의 플라즈마 디스플레이 패널을 구비하는 플라즈마 디스플레이 장치를 도시한 블록도이고,
도 7은 단위 서브-필드에서 도 2의 플라즈마 디스플레이 패널의 일 방전셀에 배치된 전극들에 인가되는 신호들의 파형도이다.
* 도면의 주요부분에 대한 부호의 설명 *
100 : 플라즈마 디스플레이 패널 111 : 전면기판
112 : 유지전극쌍 113 : 중간전극
115 : 제1유전체층 116 : 보호막
121 : 배면기판 122 : 어드레스전극
126 : 형광체 130 : 격벽
133 : X전극 136 : Y전극
본 발명은 플라즈마 디스플레이 패널에 관한 것으로서, 더 상세하게는 비표시 영역에 배치된 전극 부분의 저항이 감소된 플라즈마 디스플레이 패널에 관한 것이다.
근래에 들어 종래의 음극선관 디스플레이 장치를 대체하는 것으로 주목받고 있는 플라즈마 디스플레이 패널(plasma display panel)은, 복수개의 전극이 형성된 두 기판 사이에 방전가스가 봉입된 후 방전 전압이 가해지고, 이로 인하여 발생되는 자외선에 의해 소정의 패턴으로 형성된 형광체가 여기되어 원하는 화상을 얻는 장치이다.
도 1에 전면기판(111) 상에 형성된 유지전극(12)들이 도시되어 있다. 유지전극(12)들은 각각 투명전극(31)과 버스전극(32)을 구비한다. 여기에서 버스전극(32)은 전기 전도도가 우수한 물질을 이용하여 형성되는데, 일반적으로 2층 구조를 가진다. 상세히 설명하면, 전면기판(11) 상에는 투명전극(31)이 배치되며, 투명전극(31) 상에 버스전극(32)이 배치되는데, 버스전극(32)은 투명전극(31)으로부터 연속적으로 배치된 흑색의 제1층(32a)과 백색의 제2층(32b)을 구비한다. 특히, 흑색 의 제1층(32a)은 전방으로부터의 입사되는 가시광을 흡수하여 명실 콘트라스트를 향상시키기 위하여 배치된다. 그런데, 흑색의 제1층(32a)은 루테늄, 코발트, 망간 등과 같은 흑색 금속을 이용하여 형성되기 때문에, 은, 알루미늄, 금 등과 같은 금속을 이용하여 형성되는 제2층(32b)에 비하여 전기 전도도가 매우 낮다. 따라서, 화상이 표시되는 표시 영역(A)에 배치된 흑색의 제1층(32a)은 명실 콘트라스트를 향상시키는 기능을 수행하지만, 화상이 표시되지 않는 비표시 영역(B)에 배치된 흑색의 제1층(32a)은 오히려 버스전극(32)의 전기 저항을 증가시키는 문제점이 있다.
본 발명은 상기와 같은 문제점을 해결하기 위하여, 비표시 영역에 배치된 전극 부분의 저항이 감소된 플라즈마 디스플레이 패널을 제공하는 것을 목적으로 한다.
상기와 같은 목적 및 그 밖의 목적을 달성하기 위하여, 본 발명은 화상을 표시하는 표시 영역과, 적어도 상기 표시 영역의 주변부에 형성되며, 화상을 표시하지 않는 비표시 영역을 구비하는 전면기판과, 상기 전면기판에 배치되며, 상기 표시 영역과 상기 비표시 영역을 가로질러 연장되는 유지전극들을 구비하고, 상기 비표시 영역으로 연장되어 배치된 상기 유지전극 부분의 적어도 일 부분이 단층 구조를 가지는 것을 특징으로 하는 플라즈마 디스플레이 패널을 제공한다.
본 발명에 있어서, 상기 플라즈마 디스플레이 패널은 상기 쌍을 이루는 유지전극들 사이에 각각 배치되며, 상기 표시 영역과 상기 비표시 영역을 가로질러 연 장되는 중간전극을 더 구비하고, 상기 비표시 영역으로 연장되어 배치된 상기 중간전극 부분의 적어도 일 부분이 단층 구조인 것이 바람직하다.
이어서, 도면들을 참조하여 본 발명의 일 실시예를 상세히 설명한다.
도 2 내지 도 4를 참조하면, 본 발명의 바람직한 일 실시예에 따른 교류형 플라즈마 디스플레이 패널(100)이 도시되어 있다. 도 2는 플라즈마 디스플레이 패널(100)의 평면도이고, 도 3은 도 2의 플라즈마 디스플레이 패널(100)의 부분 절개 분해 사시도이고, 도 4는 도 3에 도시된 전면기판(111) 상에 배치된 전극들(113, 133, 136)의 부분 확대 사시도이다.
도 2 및 도 3을 참조하면, 플라즈마 디스플레이 패널(100)은 크게 상판(150)과 이와 평행하게 결합되는 하판(160)을 구비한다. 상판(150)과 하판(160)이 겹치는 영역인 공통 영역의 중앙측에는 표시 영역(D)이 형성된다. 표시 영역(D)은 플라즈마 방전에 의하여 화상이 표시되는 영역을 의미한다. 또한, 표시 영역(D)을 제외한 상판(150) 및 하판(160)의 다른 부분은 비표시 영역(N)에 해당되는데. 비표시 영역(N)은 표시 영역(D)의 외곽측에 위치되어 화상이 표시되지 않는 영역에 해당한다. 비표시 영역(N) 중에서 상판과 하판이 겹쳐지는 부분에는, 표시 영역(D)을 둘러싸도록 프릿(frit)과 같은 밀봉 부재(180)가 형성되어 상판(150)과 하판(160) 사이를 결합시켜 밀봉하고 있다. 또한, 비표시 영역(N) 중에서 상판(150)과 하판(160)이 겹쳐지지 않는 부분에는, 일반적으로 전극들의 단자부들이 배치된다. 상세히 설명하면, 상판의 좌우측 가장자리 부분들(Na, Nb)에는 X전극(133)들, Y전극 (136)들 및 중간전극(113)들의 단자부들(133a, 136a, 113a)이 각각 배치되며, 하판의 상하측 가장자리 부분들(Nc, Nd)에는 어드레스전극(122)들의 단자부(미도시)들이 배치되는데, 이러한 단자부들은 FPCB(flexible printed circuit board) 등의 연결 케이블(미도시)에 의하여 플라즈마 디스플레이 패널을 구동하는 구동회로기판과 전기적으로 연결된다. 전극들의 자세한 사항에 대해서는 후술하도록 한다.
상판(150)에 구비된 전면기판(111)과 하판(160)에 구비된 배면기판(121) 사이에는 격벽(130)에 의하여 복수개의 방전셀(170)들이 구획되어 있다. 격벽(130)은 방전셀(170) 사이의 광학적 크로스토크를 방지하는 기능을 수행하며, 본 실시예에서 격벽(130)은 사각형의 횡단면들 가지는 방전셀(170)들을 구획한다. 하지만, 격벽(130)은 복수의 방전공간을 형성할 수 있는 한, 다양한 패턴의 격벽들, 예컨대 스트라이프 등과 같은 개방형 격벽은 물론, 와플, 매트릭스, 델타 등과 같은 폐쇄형 격벽으로 될 수 있다. 또한, 폐쇄형 격벽은, 방전공간의 횡단면이, 삼각형, 사각형, 오각형 등의 다각형, 또는 원형, 타원형 등으로 되도록 형성될 수 있다.
전면기판(111)에는 다수개의 유지전극쌍(112)들이 배치되어 있다. 이 때 전면기판(111)은 유리를 주재료로 한 투명한 재료로 형성되는 것이 일반적이다.
유지전극쌍(112)은 유지 방전을 일으키기 위하여 전면기판(111)의 배면에 형성된 한 쌍의 유지전극들(133, 136)을 의미하고, 전면기판(111)에는 이러한 유지전극쌍(112)들이 소정의 간격으로 평행하게 배열되어 있다. 이 유지전극쌍(112)들 중 일 유지전극은 X전극(133)이고, 다른 유지전극은 Y전극(136)이다. 본 실시예에서는, 유지전극쌍(112)들이 전면기판(111)의 배면에 배치되지만, 유지전극쌍의 배치 위치는 이에 한정되지 않는다. 예를 들면, 유지전극쌍들은 전면기판의 배면으로부터 소정의 간격으로 이격되어 배치될 수 있다. 다만, 유지전극쌍들은 전면기판으로부터 동일한 레벨(level)에 배치되는 것이 바람직하다.
X전극(133) 및 Y전극(136)의 각각은 투명전극(131, 134) 및 버스전극(132, 135)을 구비하고 있다. 투명전극(131, 134)은 방전을 일으킬 수 있는 도전체이면서 형광체(126)로부터 방출되는 빛이 전면기판(111)으로 나아가는 것을 방해하지 않는 투명한 재료로 형성되는데, 이와 같은 재료로서는 ITO(indium tin oxide) 등이 있다. 도 4를 참조하면, 본 실시예에서 X전극의 투명전극(131)과 Y전극의 투명전극(134)은, 표시 영역(D)을 가로질러 연장되는데, 상기 투명전극들(131, 134)은 표시 영역(D)으로부터 소정의 길이만큼 비표시 영역(N)으로 연장되어 형성될 수 있다.
그런데, 상기 ITO와 같은 투명한 도전체는 일반적으로 그 저항이 크고, 따라서 투명전극(131, 134)으로만 유지전극(133, 136)을 형성하면 그 길이방향으로의 전압강하가 커서 구동전력이 많이 소비되고 응답속도가 늦어지는바, 이를 개선하기 위하여 상기 투명전극(131, 134) 상에는 전기 전도도가 우수하고 좁은 폭으로 형성되는 버스전극(132, 135)이 배치된다. X전극의 버스전극(132)은 표시 영역(D)을 가로질러 연장되며, 좌측의 비표시 영역(Nb)에 단자부(133a)들이 형성되고, Y전극의 버스전극(135)은 표시 영역(D)을 가로질러 연장되며, 우측의 비표시 영역(Na)에 단자부(136a)들이 형성된다.
본 실시예의 각 버스전극(132, 135)의 일 부분(Fa, Ga)은 단층 구조를, 다른 부분(Fb, Gb)은 2층 구조를 가진다. 도 4에 도시된 바와 같이, 각 버스전극(132, 135)에서 단층 구조를 가지는 부분(Fa, Ga)은 비표시 영역(N)에 형성된 전극의 일 부분으로서, 단자부(133a, 136a)로부터 소정의 길이만큼 단층 구조를 가지도록 형성된다. 단층 구조를 가지는 버스전극 부분(Fa, Ga)은 도전성이 우수한 금속 재료를 이용하여 형성되는데, 일반적으로 은(Ag), 알루미늄(Al), 또는 금(Au)과 같은 백색 금속을 포함하는 재료로 형성되므로, 백색층이라고 불린다.
각 버스전극(132, 135)에서 단층 구조를 가지는 부분을 제외한 부분(Fb, Gb)은 2층 구조를 가진다. 즉, 상기 2층 구조는 투명전극(131, 134) 상에 배치된 제1층(132a, 135a)과, 제1층(132a, 135a) 상에 배치된 제2층(132b, 135b)을 의미한다. 제1층(132a, 135a)은 암색의 도전성 금속 재료를 이용하여 형성되는데, 전방으로부터 입사되는 가시광을 흡수하여 명실 콘트라스트를 향상시킨다. 상기 제1층(132a, 135a)은 루테늄(Ru), 코발트(Co), 또는 망간(Mn)을 포함하는 재료를 이용하여 형성되며, 일반적으로 암색층으로 불린다. 제2층(132b, 135b)은 제1층(132a, 135a)보다 도전성이 우수한 금속 재료를 이용하여 형성되는데, 일반적으로 은(Ag), 알루미늄(Al), 또는 금(Au)과 같은 백색 금속을 포함하는 재료로 형성되므로, 백색층이라고 불린다. 여기에서, 버스전극의 제1층(132a, 135a)은 명실 콘트라스트를 향상시키는 기능을 수행하고, 제2층(132b, 135b)은 전기 전도도 향상을 위하여 배치된다.
2층 구조를 가지는 버스전극 부분(Fb, Gb)과 단층 구조를 가지는 버스전극 부분(Fa, Ga)은 별도로 형성될 수 있으나, 2층 구조를 가지는 버스전극 부분(Fb, Gb)의 제2층(132b, 135b)을 형성할 때, 단층 구조를 가지는 버스전극 부분(Fa, Ga) 을 일체로 형성하는 것이 바람직하다. 따라서, 버스전극의 백색층(132b, 135b)은 표시 영역(D)을 가로질러, 비표시 영역(N)까지 연장됨으로써, 단자부(133a, 136a)를 형성한다. 이 때, 암색층(132a, 135a)은 주로 표시 영역(D)에 배치된다. 하지만 사용자가 플라즈마 디스플레이 패널을 사선으로 볼 경우, 비표시 영역(N)에 배치된 백색층에 의한 가시광 반사를 없애기 위하여, 비표시 영역(N)으로 소정의 길이만큼 연장되는 것이 바람직하다. 다만, 도 5에 도시된 바와 같이, 비표시 영역(N)의 전기 전도성 향상을 위하여 표시 영역(D)에만 암색층(132a, 135a)을 형성하는 것도 가능하다.
이러한 투명전극들(131, 134) 및 버스전극들(132, 135)은 포토에칭법, 포토리소그라피법 등을 이용하여 형성한다. 또한, 본 실시예의 버스전극(132, 135)에서, 단층 구조를 가지는 부분을 제외한 부분(Fb, Gb)은 2층 구조를 가지도록 형성되어 있으나, 이에 한정되지 않고 3층 이상의 복층 구조를 가질 수 있다.
쌍을 이루는 X전극(133)과 Y전극(136) 사이에는 중간전극(113)이 배치되어 있다. 중간전극(113)은 제1유전체층(114)의 배면 상에 형성되며, X전극(133) 및 Y전극(136)과 평행하도록 방전셀(170)들을 가로질러 일 방향으로 연장된다. 또한, 중간전극(113)은 쌍을 이루는 X전극(133)과 Y전극(136)으로부터 실질적으로 동일한 거리로 이격되어 배치되는 것이 바람직하다.
중간전극(113)도 투명전극(114) 및 버스전극(115)을 구비한다. 중간전극들의 버스전극(115)들은 표시 영역(D)을 가로질러, 우측의 비표시 영역(Na)에 단자부(113a)들이 형성된다. 도 4에 도시된 바와 같이, 각 버스전극(115)에서 단층 구조 를 가지는 부분(Ha)은 비표시 영역(N)에 형성된 전극의 일 부분으로서, 단자부(113a)로부터 소정의 길이만큼 단층 구조를 가지도록 형성된다. 또한, 각 버스전극(115)에서 단층 구조를 가지는 부분을 제외한 부분(Hb)은 2층 구조를 가진다. 즉, 상기 2층 구조는 투명전극(114) 상에 배치된 제1층(115a)과, 제1층(115a) 상에 배치된 제2층(115b)을 의미한다. 단층 구조를 가지는 중간전극의 버스전극 부분(Ha)과, 2층 구조를 가지는 버스전극 부분(Hb)에 관한 사항은 전술한 Y전극들의 버스전극(135)들과 동일 또는 유사하므로 여기서는 생략한다.
이러한 중간전극(113)은 X전극(133) 및 Y전극(136)과 레벨을 달리하여 배치될 수 있으나, 전극 형성 공정을 동일 공정에 수행하기 위하여 X전극(133) 및 Y전극(136)과 전면기판(111)으로부터 동일 레벨에 배치되는 것이 바람직하다.
전면기판(111)에는 유지전극쌍(112)들 및 중간전극(113)들을 매립하도록 제1유전체층(115)이 형성되어 있다. 제1유전체층(115)은, 방전 시 인접한 유지전극들(133, 136) 및 중간전극(113) 간에 직접 통전되는 것과 양이온 또는 전자가 유지전극들(133, 136) 및 중간전극(113)들에 직접 충돌하여 전극들(133, 136, 113)을 손상시키는 것을 방지하면서도, 전하를 유도하여 벽전하를 축적할 수 있는 유전체로 형성되는데, 이와 같은 유전체로서는 PbO, B2O3, SiO2 등이 있다.
제1유전체층(115)을 덮도록 보호층(116)이 형성되어 있다. 보호층(116)은, 방전시 양이온과 전자가 제1유전체층(115)에 충돌하여 제1유전체층(115)이 손상되는 것을 방지한다. 또한, 보호층(116)은 방전시 2차전자를 다량으로 방출하여, 플 라즈마 방전을 원활하게 한다. 이러한 기능을 수행하는 보호층(116)은 2차전자 방출 계수가 높고, 가시광 투과율이 높은 물질을 이용하여 형성된다.
보호층(116)으로는 제1유전체층 상에 MgO를 포함하는 물질을 박막으로 형성한다. 이러한 보호층(116)은 상판(150)의 다른 공정이 완료된 후에, 주로 스퍼터링, 전자빔 증착법으로 형성된다.
배면기판(121)의 전면에는, 단위 방전셀(170)에서 X전극(133), Y전극(136) 및 중간전극(113)과 교차하는 어드레스전극(122)들이 배치되어 있다. 어드레스전극(122)들은 X전극(133)과 Y전극(136) 간의 유지-방전을 보다 용이하게 하기 위한 어드레스방전을 일으키기 위한 것으로서, 보다 구체적으로는 유지-방전이 일어나기 위한 전압을 낮추는 역할을 한다. 상기에서, 어드레스방전은 중간전극(113)과 어드레스전극(122) 간에 일어나는 방전이다.
이렇게 배치된 한 쌍의 X전극(133), Y전극(136) 및 중간전극(113)과, 이와 교차하는 어드레스전극(122)에 의하여 이루어지는 공간이 단위 방전셀(170)로서 하나의 방전부를 형성하게 된다.
배면기판(121) 상에는 어드레스전극(122)을 매립하도록 제2유전체층(125)이 형성되어 있다. 제2유전체층(125)은 방전시 양이온 또는 전자가 어드레스전극(122)에 충돌하여 어드레스전극(122)을 손상시키는 것을 방지하면서도 전하를 유도할 수 있는 유전체로서 형성되는데, 이와 같은 유전체로서는 PbO, B2O3, SiO2 등이 있다.
방전셀(170)을 구획하는 격벽(130) 사이의 제2유전체층(125) 전면에는 적색 발광, 녹색발광, 청색발광 형광체층(126)이 형성되어 있다. 또한, 격벽(130)의 측면에도 각 방전셀에 해당하는 적색발광, 녹색발광, 청색발광 형광체층(126)이 형성되어 있다.
이러한 형광체층(126)은 자외선을 받아 가시광선을 발생하는 성분을 가지는데, 적색 방전셀에 형성된 적색발광 형광체층은 Y(V,P)O4:Eu 등과 같은 형광체를 포함하고, 녹색 방전셀에 형성된 적색발광 형광체층은 Zn2SiO4:Mn 등과 같은 형광체를 포함하며, 청색 방전셀에 형성된 청색발광 형광체층은 BAM:Eu 등과 같은 형광체를 포함한다.
또한, 상기 방전셀(170)들에는 네온(Ne), 크세논(Xe) 등이 혼합된 방전 가스가 채워진다.
본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널(100)을 구비하는 플라즈마 디스플레이 장치(200)는 도 6에 도시된 바와 같이, 전술한 플라즈마 디스플레이 패널(100), 영상 처리부(256), 논리 제어부(262), 어드레스 구동부(223), X 구동부(224), Y 구동부(225) 및 M 구동부(226)를 포함한다. 도 6에서는 다수개의 라인들을 형성하는 X전극(133)들, Y전극(136)들 및 중간전극(113)들이 도시되어 있다.
플라즈마 디스플레이 패널(100)의 구동 시, Y전극(136)들에는 동일한 전기적 신호가 인가되기 때문에, Y전극(136)들은 전기적으로 공통으로 연결된다. X전극들(133)들도 Y전극(136)들과 유사하게, 공통된 신호들이 인가되기 때문에 전기적으로 공통으로 연결된다. 그러나, 중간전극들(113)들에는 각각 독립적인 신호들이 인가되기 때문에, 중간전극들(113)은 서로 이격되어 연장되다가, 중간전극 구동부(226)에 연결된다.
여기에서의 단위 방전셀(170)에서 각 전극들(113, 122, 133, 136)의 실질적인 배치 위치 및 형상은 전술한 도 3 및 도 4의 중간전극(113), 어드레스전극(122), X전극(133) 및 Y전극(136)과 동일하다.
영상 처리부(256)는 외부 아날로그 영상 신호를 디지털 신호로 변환하여 내부 영상 신호 예를 들어, 각각 8 비트의 적색(R), 녹색(G) 및 청색(B) 영상 데이터, 클럭 신호, 수직 및 수평 동기 신호들을 발생시킨다. 논리 제어부(262)는 영상 처리부(256)로부터의 내부 영상 신호에 따라 구동 제어 신호들(SA, SX, SY, SM)을 발생시킨다.
도 6 및 도 7에서 참조부호 SA는 어드레스전극(122)에 인가되는 구동 신호를, SX은 X전극(133)에 인가되는 구동 신호를, SY는 Y전극(136)에 인가되는 구동 신호를, SM은 중간전극(113)에 인가되는 구동 신호를 가리킨다.
어드레스 구동부(223)는, 논리 제어부(262)로부터의 구동 제어 신호들(SA, SX, SY, SM) 중에서 어드레스 구동 신호(S A)를 처리하여 디스플레이 데이터 신호들을 발생시키고, 발생된 디스플레이 데이터 신호들을 어드레스전극(122)들에 인가한다. X 구동부(224)는 논리 제어부(262)로부터의 구동 제어 신호들(SA, SX, SY, SM) 중에서 X 구동 제어 신호(SX)를 처리하여 X전극(133)들에 인가한다. 또한, Y 구동부(225)는 논리 제어부(262)로부터의 구동 제어 신호들(SA, SX, SY , SM) 중에서 Y 구동 제어 신호(SY)를 처리하여 Y전극(136)들에 인가하고, M 구동부(226)는 논리 제어부(262)로부터의 구동 제어 신호들(SA, SX, SY, S M) 중에서 M 구동 제어 신호(SM)를 처리하여 중간전극(113)들에 인가한다.
도 7은 단위 서브-필드(SF)에서 플라즈마 디스플레이 패널(100)의 일 방전셀(170)들에 배치된 전극들(113, 122, 133, 136)에 인가되는 신호들의 파형도를 보여준다. 모든 단위 프레임들 각각은 시분할 계조 디스플레이를 실현하기 위하여 8개의 서브필드들로 분할된다. 또한, 각 서브필드(SF)는 리셋팅 시간(R), 어드레싱 시간(A), 및 유지-방전 시간(S)으로 분할된다.
도 7을 참조하면, 단위 서브필드(SF)의 리셋팅 시간(R)에는 중간전극(113)에 상승램프가 인가되면서 방전이 발생하고, 이후 하강램프가 인가되면서 소거방전이 발생하여, 플라즈마 디스플레이 패널(100) 전체에 리셋방전이 일어나, 방전셀(170)들 전체의 벽전하 상태가 균일화된다. 이를 상세하게 살펴보면, 어드레스전극(122) 및 Y전극(136)에는 제1전압(VG)인 접지 전압이 인가된다. 중간전극(113)에 인가되는 전압은, 먼저 제2전압(VSET+VS)으로 상승한 후에, 제1전압(VG )까지 감소된다. 이 때 X전극(133)에는 처음에 제1전압(VG)이 인가되다가, 중간전극(113)이 제2전압(VSET+VS)에서 제1전압(VG)으로 감소되는 동안에는 제3전압(V S)인 유지 전압이 인 가된다.
각 어드레싱 시간(A)에서는, 어드레스전극(122)에 어드레스 전압(VA)의 디스플레이 데이터 펄스들이 인가됨과 동시에, 제3전압(VS)보다 낮은 주사 전압(VSCAN)으로 바이어싱된 중간전극(113)에 제1전압(VG)의 주사 펄스가 인가된다. 이에 따라 주사 펄스가 인가되는 동안에 높은 레벨의 디스플레이 데이터 펄스들이 인가되면 어드레스 방전에 의하여 벽전하들이 형성된다. 따라서, 어드레스 방전 결과, X전극(133), 중간전극(113) 및 Y전극(136)에는 벽전하가 쌓이게 된다. 다만, 어드레스 방전이 불필요한 방전셀들에서는 디스플레이 데이터 펄스가 인가되지 않기 때문에, 방전셀에서 벽전하들이 형성되지 않는다.
각 유지-방전 시간(S)에서는, 모든 X전극(133) 및 Y전극(136)에 유지-방전 펄스가 교호하게 인가되어, 상응하는 어드레싱 시간(A)에서 벽전하들이 형성된 경우에 유지 방전을 일으킨다. 이 때, 중간전극(131)과 어드레스전극(122)은 각각 제3전압(VS) 및 제1전압(VG)으로 바이어싱된다.
그런데, 상기의 유지-방전이 시작될 때, 음극성의 벽전하가 쌓인 X전극(133)에 제1전압(VG)이 인가되고, 정극성의 벽전하가 쌓인 중간전극(113)에 제3전압(VS)이 인가되기 때문에, 상대적으로 거리가 가까운 X전극(133)과 중간전극(113) 사이에서 방전이 시작된다. 따라서, 가까운 거리에 배치된 전극들(113, 133) 사이에서 방전이 시작되기 때문에, 방전 개시 전압이 감소된다. X전극(133)과 중간전극 (113) 사이에서 방전이 발생한 후에는, 방전 영역이 Y전극(136)까지 확대되어, X전극(133)과 Y전극(136) 사이에 유지-방전이 활발하게 발생한다. 이 때 Y 전극(136) 및 X 전극(133)에 제1전압(VG) 및 제3전압(Vs)이 교대로 인가되면서 유지기간동안 소정의 계조를 표시하는 유지방전이 연속적으로 일어나 화상을 구현하게 된다. 특히, X전극(133)과 중간전극(113) 사이에서 낮은 압력으로 개시되기 때문에, X전극(133)과 Y전극(136) 사이의 거리를 멀게 배치할 수 있다. 이 경우 방전 공간이 증가되는 효과를 가지기 때문에, 방전이 활발하게 발생하여, 궁극적으로 발광 효율이 증가된다. 결국, X전극(133), 중간전극(113) 및 Y전극(136) 사이의 유지-방전으로 인하여, 방전 개시 전압이 감소하고, 발광 효율이 증가되는 효과를 가진다. 유지 방전 시에 여기된 방전가스의 에너지 준위가 낮아지면서 자외선이 방출된다. 그리고 이 자외선이 방전셀(170) 내에 도포된 형광체층(126)을 여기시키는데, 이 여기된 형광체층(126)의 에너지준위가 낮아지면서 가시광이 방출되며, 이 가시광이 제1유전체층(115)과 전면기판(111)을 투과하여 출사되면서 사용자가 인식할 수 있는 화상을 형성하게 된다.
플라즈마 디스플레이 패널(100)의 휘도는 단위 프레임(SF)에서 차지하는 유지-방전 시간(S)의 길이에 비례한다. 단위 프레임에서 차지하는 유지-방전 시간(S)의 길이는 255T(T는 단위 시간)이다. 이 때 모든 단위 드레임들 각각은 시분할 계조 표시를 실현하기 위하여, 8개의 서브-필드들(SF1, SF2, SF3, SF 4, SF5, SF6, SF7, SF8)로 분할된다. 여기서, 제1 서브필드(SF1)의 유지-방전 시간에는 20에 상응 하는 시간(1T)이, 제2 서브필드(SF2)의 유지-방전 시간에는 21에 상응하는 시간(2T)이, 제3 서브필드(SF3)의 유지-방전 시간에는 22에 상응하는 시간(4T)이, 제4 서브필드(SF4)의 유지-방전 시간에는 23에 상응하는 시간(8T)이, 제5 서브필드(SF 5)의 유지-방전 시간에는 24에 상응하는 시간(16T)이, 제6 서브필드(SF6)의 유지-방전 시간에는 25에 상응하는 시간(32T)이, 제7 서브필드(SF7)의 유지-방전 시간에는 2 6에 상응하는 시간(64T)이, 그리고 제8 서브필드(SF8)의 유지-방전 시간에는 27에 상응하는 시간(128T)이 각각 설정된다. 이에 따라, 8 개의 서브필드들중에서 디스플레이될 서브필드를 적절히 선택하면, 어느 서브필드에서도 디스플레이되지 않는 0(영) 계조를 포함하여 모두 256 계조의 디스플레이가 수행될 수 있다.
본 발명에 따른 플라즈마 디스플레이 패널은 다음과 같은 효과를 가진다.
첫째, 유지전극들 및 중간전극들의 버스전극들에서, 비표시 영역에 배치된 적어도 전극의 일부분이 단층 구조로 되어 있기 때문에, 비표시 영역에 배치된 버스전극의 저항이 감소된다. 따라서, 플라즈마 디스플레이 패널의 구동 안정성이 향상된다.
둘째, X전극과 Y전극 사이에 배치된 중간전극과, X전극 사이에서 방전이 개 시되기 때문에 방전 개시 전압이 감소된다. 또한, X전극과 Y전극 사이의 거리를 멀게 배치할 수 있으므로, 방전 공간이 증가하여 방전이 원활하게 발생한다. 따라서, 발광 효율이 향상된다.
본 발명은 도면에 도시된 실시예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 다른 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의하여 정해져야 할 것이다.

Claims (16)

  1. 화상을 표시하는 표시 영역과, 적어도 상기 표시 영역의 주변부에 형성되며, 화상을 표시하지 않는 비표시 영역을 구비하는 전면기판; 및
    상기 전면기판에 배치되며, 상기 표시 영역과 상기 비표시 영역을 가로질러 연장되는 유지전극들;을 구비하고,
    상기 비표시 영역으로 연장되어 배치된 상기 유지전극 부분의 적어도 일 부분이 단층 구조를 가지는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  2. 제1항에 있어서,
    상기 비표시 영역으로 연장되어 배치된 상기 유지전극 부분 전체가 단층 구조를 가지는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  3. 제1항에 있어서,
    상기 단층구조를 가지는 상기 유지전극 부분은 은(Ag), 알루미늄(Al), 또는 금(Au)을 포함하는 재료로 형성된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  4. 제1항에 있어서,
    상기 유지전극들은 각각 상기 표시 영역과 상기 비표시 영역을 가로질러 연장되는 버스전극과, 상기 버스전극에 전기적으로 접속되는 투명전극을 구비하고,
    상기 비표시 영역으로 연장되어 배치된 상기 버스전극 부분의 적어도 일 부분이 단층 구조를 가지는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  5. 제4항에 있어서,
    상기 유지전극의 버스전극에서 상기 단층구조를 가지는 부분 이외의 부분은 복층 구조를 가지는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  6. 제5항에 있어서,
    상기 복층 구조를 가지는 상기 버스전극 부분은 상기 유지전극의 투명전극 상에 배치된 제1층과, 상기 제1층 상에 배치된 제2층을 구비하고,
    상기 제1층은 암색의 도전성 재료로 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  7. 제6항에 있어서,
    상기 제1층은 루테늄(Ru), 코발트(Co), 또는 망간(Mn)을 포함하는 재료로 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  8. 제6항에 있어서,
    상기 제2층은 은(Ag), 알루미늄(Al), 또는 금(Au)을 포함하는 재료로 형성된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  9. 제1항에 있어서,
    상기 쌍을 이루는 유지전극들 사이에 각각 배치되며, 상기 표시 영역과 상기 비표시 영역을 가로질러 연장되는 중간전극을 더 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  10. 제9항에 있어서,
    상기 비표시 영역으로 연장되어 배치된 상기 중간전극 부분 전체가 단층 구조를 가지는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  11. 제9항에 있어서,
    상기 단층구조를 가지는 상기 중간전극 부분은 은(Ag), 알루미늄(Al), 또는 금(Au)을 포함하는 재료로 형성된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  12. 제9항에 있어서,
    상기 중간전극들은 각각 상기 표시 영역과 상기 비표시 영역을 가로질러 연장되는 버스전극과, 상기 버스전극에 전기적으로 접속되는 투명전극을 구비하고,
    상기 비표시 영역으로 연장되어 배치된 상기 중간전극의 버스전극 부분의 적어도 일 부분이 단층 구조를 가지는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  13. 제12항에 있어서,
    상기 중간전극의 버스전극에서 상기 단층구조를 가지는 부분 이외의 부분은 복층 구조를 가지는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  14. 제13항에 있어서,
    상기 복층 구조를 가지는 상기 중간전극 부분은 상기 중간전극의 투명전극에 배치된 제1층과, 상기 제1층 상에 배치된 제2층을 구비하고,
    상기 제1층은 암색의 도전성 재료로 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  15. 제14항에 있어서,
    상기 제1층은 루테늄(Ru), 코발트(Co), 또는 망간(Mn)을 포함하는 재료로 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  16. 제14항에 있어서,
    상기 제2층은 은(Ag), 알루미늄(Al), 또는 금(Au)을 포함하는 재료로 형성된 것을 특징으로 하는 플라즈마 디스플레이 패널.
KR1020040075481A 2004-09-21 2004-09-21 플라즈마 디스플레이 패널 KR100647615B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040075481A KR100647615B1 (ko) 2004-09-21 2004-09-21 플라즈마 디스플레이 패널

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040075481A KR100647615B1 (ko) 2004-09-21 2004-09-21 플라즈마 디스플레이 패널

Publications (2)

Publication Number Publication Date
KR20060026657A true KR20060026657A (ko) 2006-03-24
KR100647615B1 KR100647615B1 (ko) 2006-11-23

Family

ID=37137962

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040075481A KR100647615B1 (ko) 2004-09-21 2004-09-21 플라즈마 디스플레이 패널

Country Status (1)

Country Link
KR (1) KR100647615B1 (ko)

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2738887B2 (ja) * 1991-10-18 1998-04-08 富士通株式会社 面放電型プラズマディスプレイパネル
JP3526650B2 (ja) * 1995-04-21 2004-05-17 富士通株式会社 Pdpの製造方法
KR100263773B1 (ko) * 1998-03-23 2000-08-16 구자홍 플라즈마 디스플레이 패널의 유지전극 구조
JP2000243297A (ja) 1999-02-22 2000-09-08 Mitsubishi Electric Corp ディスプレイパネル及びディスプレイ装置

Also Published As

Publication number Publication date
KR100647615B1 (ko) 2006-11-23

Similar Documents

Publication Publication Date Title
JPH11185634A (ja) 面放電型プラズマディスプレイパネル
KR100592292B1 (ko) 플라즈마 디스플레이 패널
KR100647615B1 (ko) 플라즈마 디스플레이 패널
KR100581921B1 (ko) 플라즈마 디스플레이 패널
KR100615251B1 (ko) 플라즈마 디스플레이 패널
KR100683797B1 (ko) 플라즈마 디스플레이 패널
KR100592294B1 (ko) 플라즈마 디스플레이 패널
KR100581938B1 (ko) 플라즈마 디스플레이 패널
KR100719587B1 (ko) 플라즈마 디스플레이 패널
KR100581937B1 (ko) 플라즈마 디스플레이 패널
KR100581932B1 (ko) 플라즈마 디스플레이 패널
KR100659082B1 (ko) 플라즈마 디스플레이 패널
KR100647650B1 (ko) 플라즈마 디스플레이 패널
KR20060116323A (ko) 플라즈마 디스플레이 패널 및 이를 구동하기 위한 구동방법
KR100787426B1 (ko) 플라즈마 디스플레이 패널
KR100581931B1 (ko) 플라즈마 디스플레이 패널
KR100647649B1 (ko) 플라즈마 디스플레이 패널
KR100708733B1 (ko) 플라즈마 디스플레이 패널
KR100615252B1 (ko) 플라즈마 디스플레이 패널
KR100708653B1 (ko) 플라즈마 디스플레이 패널
KR100768197B1 (ko) 플라즈마 디스플레이 패널
KR100592312B1 (ko) 다전극 구조의 플라즈마 디스플레이 패널
KR100784517B1 (ko) 플라즈마 디스플레이 패널
KR100813837B1 (ko) 플라즈마 디스플레이 패널
KR100684833B1 (ko) 플라즈마 디스플레이 패널 및 이의 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee