KR20060025720A - Formation method of a trench in a semiconductor device - Google Patents
Formation method of a trench in a semiconductor device Download PDFInfo
- Publication number
- KR20060025720A KR20060025720A KR1020040074505A KR20040074505A KR20060025720A KR 20060025720 A KR20060025720 A KR 20060025720A KR 1020040074505 A KR1020040074505 A KR 1020040074505A KR 20040074505 A KR20040074505 A KR 20040074505A KR 20060025720 A KR20060025720 A KR 20060025720A
- Authority
- KR
- South Korea
- Prior art keywords
- trench
- forming
- etching
- semiconductor device
- semiconductor substrate
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 39
- 238000000034 method Methods 0.000 title claims abstract description 36
- 230000015572 biosynthetic process Effects 0.000 title claims description 8
- 239000000758 substrate Substances 0.000 claims abstract description 35
- 238000005530 etching Methods 0.000 claims abstract description 23
- 229920002120 photoresistant polymer Polymers 0.000 claims abstract description 13
- 238000001020 plasma etching Methods 0.000 claims description 16
- BOTDANWDWHJENH-UHFFFAOYSA-N Tetraethyl orthosilicate Chemical compound CCO[Si](OCC)(OCC)OCC BOTDANWDWHJENH-UHFFFAOYSA-N 0.000 claims description 11
- 229910052581 Si3N4 Inorganic materials 0.000 claims description 5
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 claims description 5
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims 1
- 229910052710 silicon Inorganic materials 0.000 claims 1
- 239000010703 silicon Substances 0.000 claims 1
- 239000007789 gas Substances 0.000 description 11
- 238000002955 isolation Methods 0.000 description 6
- QAOWNCQODCNURD-UHFFFAOYSA-N Sulfuric acid Chemical compound OS(O)(=O)=O QAOWNCQODCNURD-UHFFFAOYSA-N 0.000 description 2
- 238000004380 ashing Methods 0.000 description 1
- 239000006227 byproduct Substances 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 238000011065 in-situ storage Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 239000000463 material Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/302—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
- H01L21/306—Chemical or electrical treatment, e.g. electrolytic etching
- H01L21/3065—Plasma etching; Reactive-ion etching
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/302—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
- H01L21/306—Chemical or electrical treatment, e.g. electrolytic etching
- H01L21/308—Chemical or electrical treatment, e.g. electrolytic etching using masks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/76224—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
- H01L21/76229—Concurrent filling of a plurality of trenches having a different trench shape or dimension, e.g. rectangular and V-shaped trenches, wide and narrow trenches, shallow and deep trenches
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Plasma & Fusion (AREA)
- Drying Of Semiconductors (AREA)
Abstract
반도체 소자의 트렌치를 형성하는 방법에 관한 것으로, 그 목적은 동일 기판 내에서, 그리고 동일 로트 내에서 트렌치 깊이의 균일도를 증가시키는 것이다. 이를 위해 본 발명에서는 반도체 기판 상에 하드마스크를 형성하는 단계; 상기 하드마스크 상에 포토레지스트 패턴을 형성하는 단계; 상기 포토레지스트 패턴을 마스크로 하여 상기 하드마스크를 식각함으로써 하드마스크 패턴을 형성하는 단계; 상기 하드마스크 패턴을 마스크로 하여 상기 반도체 기판을 식각함으로써 트렌치를 형성하는 단계를 포함하는 반도체 소자의 트렌치 형성 방법을 제공한다.A method of forming a trench in a semiconductor device, the purpose of which is to increase the uniformity of the trench depth in the same substrate and in the same lot. To this end, the present invention comprises the steps of forming a hard mask on a semiconductor substrate; Forming a photoresist pattern on the hard mask; Forming a hard mask pattern by etching the hard mask using the photoresist pattern as a mask; A trench forming method of a semiconductor device includes forming a trench by etching the semiconductor substrate using the hard mask pattern as a mask.
트렌치, 하드마스크, 플라즈마, 식각Trench, Hard Mask, Plasma, Etch
Description
도 1a 내지 1c는 본 발명의 일 실시예에 따른 반도체 소자의 트렌치 형성 방법을 도시한 단면도이다.1A to 1C are cross-sectional views illustrating a trench formation method of a semiconductor device according to an embodiment of the present invention.
본 발명은 반도체 소자 제조 방법에 관한 것으로, 더욱 상세하게는 반도체 소자간 격리를 위한 트렌치를 형성하는 방법에 관한 것이다.The present invention relates to a method of manufacturing a semiconductor device, and more particularly, to a method of forming a trench for isolation between semiconductor devices.
반도체 소자가 경박단소화되는 추세에 따라 게이트의 선폭을 보다 미세하게 구현하여 트랜지스터를 최소화하는 것이 필수적으로 요구되고 있다. 이에 따라 소자 간 격리를 위한 얕은 접합 격리(STI : shallow trench isolation) 공정에서 트렌치 형성을 위한 식각 조건에 대해 많은 연구가 진행되고 있다. As semiconductor devices become thin and short, it is essential to minimize the transistors by minimizing the line width of the gate. Accordingly, many studies have been conducted on etching conditions for trench formation in a shallow trench isolation (STI) process for isolation between devices.
특히 게이트 선폭이 보다 미세해질 경우 소자 간 격리를 위한 트렌치의 깊이와 형상을 일정하게(균일하게) 구현하는 것이 더욱 중요해진다. 그러나 게이트 선폭이 보다 미세해질수록 트렌치의 가로세로비(aspect ratio)가 높아져서 기판의 중앙부와 외곽부에서 트렌치의 깊이 차이가 더욱 심해지는 문제점이 나타난다.In particular, when the gate line width becomes finer, it becomes more important to uniformly implement the depth and shape of the trench for isolation between devices. However, the finer the gate line width, the higher the aspect ratio of the trench, resulting in a deeper difference in depth between the trenches in the center and the outer portion of the substrate.
종래에는 반도체 기판 상에 포토레지스터 패턴을 형성하고 그 포토레지스트 패턴을 마스크로 하여 반도체 기판을 Cl2, O2, N2 혼합가스를 이용한 플라즈마 식각 방법으로 식각하는 것에 의해 트렌치를 형성하여 왔다.Conventionally, trenches have been formed by forming a photoresist pattern on a semiconductor substrate and etching the semiconductor substrate by a plasma etching method using a Cl 2 , O 2 , N 2 mixed gas using the photoresist pattern as a mask.
그러나 이러한 종래 방법으로는 보다 미세한 게이트 선폭을 가지는 트랜지스터의 소자 간 격리를 위한 트렌치를 균일하게 형성하는 데 한계가 있다. However, this conventional method has a limitation in uniformly forming trenches for isolation between devices of a transistor having a finer gate line width.
예를 들면 반도체 기판의 식각을 위한 플라즈마 식각 중에 노출되는 포토레지스트 물질로부터 원하지 않는 식각 부산물이 다량 발생하는 문제점이 있었고, 플라즈마 식각 공정 중에 기판의 온도가 일정하게 유지되지 못하고 이러한 온도 변화에 따라 Cl2, O2, N2 식각가스들의 특성이 민감하게 변화하였다.For example, there was a problem etch by-products undesirable from a photoresist material that is exposed to the plasma etching for etching of the semiconductor substrate is that a large amount occurs, it does not keep the temperature of the substrate constant during the plasma etch process in accordance with this temperature change Cl 2 , O 2 , N 2 etching gases have changed sensitively.
그 결과 0.13㎛ 이하의 게이트 선폭을 가지는 소자에 적용할 경우, 동일 기판 내에 형성되는 트렌치의 깊이가 150-200Å 정도로 차이가 발생하였다. 또한 식각이 진행되어 갈수록 식각 속도가 변화하여 동일 로트(lot) 내에서 첫 번째 기판에서는 목적하는 타겟(target)보다 얕은 트렌치가 형성되고 마지막 기판에서는 목적하는 타겟보다 깊은 트렌치가 형성되는 문제점이 있었다. 예를 들어 첫 번째 기판과 다섯 번째 기판 사이에서 트렌치의 깊이가 약 500Å 이상 차이가 나는 것으로 관측되었다.As a result, when applied to a device having a gate line width of 0.13 μm or less, a difference in the depth of trenches formed in the same substrate was about 150-200 μs. In addition, as the etching progresses, the etching speed is changed, so that a trench that is shallower than the target of the target is formed in the first substrate and a trench that is deeper than the target in the last substrate is formed in the same lot. For example, a difference in trench depth of more than 500 microseconds was observed between the first and fifth substrates.
이와 같이 동일 기판 내에서, 또한 동일 로트 내에서 트렌치의 깊이가 균일하지 못할 경우 소자의 특성이 불균일해지는 문제점이 있었다. Thus, there is a problem in that the characteristics of the device are uneven when the depth of the trench is not uniform in the same substrate and in the same lot.
본 발명은 상기한 바와 같은 문제점을 해결하기 위한 것으로, 그 목적은 동일 기판 내에서, 그리고 동일 로트 내에서 트렌치 깊이의 균일도를 증가시키는 것이다. The present invention has been made to solve the problems as described above, and its object is to increase the uniformity of the trench depth in the same substrate and in the same lot.
본 발명의 다른 목적은 소자의 특성을 균일하게 하고 성능을 향상시키는 것이다. Another object of the present invention is to make the characteristics of the device uniform and to improve the performance.
상술한 바와 같은 목적을 달성하기 위하여, 본 발명에서는 하드마스크를 사용하고 최적 조건의 플라즈마 식각 공정을 제공한다.In order to achieve the object as described above, the present invention uses a hard mask and provides a plasma etching process of the optimum conditions.
즉, 본 발명에서는 반도체 기판 상에 하드마스크를 형성하는 단계; 상기 하드마스크 상에 포토레지스트 패턴을 형성하는 단계; 상기 포토레지스트 패턴을 마스크로 하여 상기 하드마스크를 식각함으로써 하드마스크 패턴을 형성하는 단계; 상기 하드마스크 패턴을 마스크로 하여 상기 반도체 기판을 식각함으로써 트렌치를 형성하는 단계를 포함하는 반도체 소자의 트렌치 형성 방법을 제공한다.That is, the present invention comprises the steps of forming a hard mask on the semiconductor substrate; Forming a photoresist pattern on the hard mask; Forming a hard mask pattern by etching the hard mask using the photoresist pattern as a mask; A trench forming method of a semiconductor device includes forming a trench by etching the semiconductor substrate using the hard mask pattern as a mask.
하드마스크로는 실리콘질화막(SiN) 및 티이오에스(TEOS : tetra ethyl ortho silicate)막의 2층 적층구조를 형성할 수 있고, 상기 SiN은 1000-1500Å의 두께로 형성하고 상기 TEOS는 1500-2500Å의 두께로 형성할 수 있다. As a hard mask, a two-layer laminated structure of a silicon nitride film (SiN) and a tetra ethyl ortho silicate (TEOS) film may be formed, wherein the SiN is formed to a thickness of 1000-1500 kPa and the TEOS is 1500-2500 kPa. It can be formed as.
트렌치 형성을 위해 상기 반도체 기판을 식각할 때에는 HBr, Cl2, 및 O2 의 혼합가스를 이용한 플라즈마 식각을 수행할 수 있고, 이 때 상기 HBr은 100-300 sccm의 유량으로, 상기 Cl2는 50-150 sccm의 유량으로, 상기 O2는 1-20 sccm의 유량 으로 공급하는 것이 바람직하다. When etching the semiconductor substrate to form a trench, plasma etching using a mixed gas of HBr, Cl 2 , and O 2 may be performed, wherein the HBr is 100-300 sccm, and the Cl 2 is 50. At a flow rate of -150 sccm, the O 2 is preferably supplied at a flow rate of 1-20 sccm.
플라즈마 식각에서는 챔버의 상부 및 하부에서 각각 소스파워와 바이어스 파워를 동시에 인가하는 디커플드(decoupled) 플라즈마 방식을 이용하여, 압력 4-20 mTorr, 소스파워 200-700W, 바이어스 파워 50-200W인 조건으로 식각할 수 있으며, 상기 플라즈마 식각 중에는 챔버 상부를 50-80℃, 챔버 벽을 40-60℃, 챔버 하부를 20-40℃인 온도로 유지하는 것이 바람직하다. In plasma etching, a pressure of 4-20 mTorr, source power 200-700W, and bias power 50-200W are obtained by using a decoupled plasma method that simultaneously applies source power and bias power at the top and bottom of the chamber, respectively. In the plasma etching process, it is preferable to maintain the chamber top at 50-80 ° C, the chamber wall at 40-60 ° C, and the chamber bottom at a temperature of 20-40 ° C.
또한, 트렌치 형성을 위해 상기 반도체 기판을 식각하기 전에, 상기 반도체 기판 상에 형성된 자연산화막을 CF4 가스를 이용한 플라즈마 식각으로 제거할 수 있으며, 보다 구체적으로는 CF4 가스를 50-100 sccm의 유량으로 공급하고, 소스 파워 300-500W, 바이어스 파워 100-200W, 압력 10-50 mT인 조건으로 플라즈마 식각할 수 있다. In addition, before etching the semiconductor substrate to form the trench, the natural oxide film formed on the semiconductor substrate may be removed by plasma etching using CF 4 gas, and more specifically, the CF 4 gas may have a flow rate of 50-100 sccm. It can be supplied in the form of plasma, and the plasma can be etched under conditions of 300-500W source power, 100-200W bias power, and 10-50 mT pressure.
이하, 본 발명에 대해 첨부된 도면을 참조하여 상세히 설명한다. 도 1a 내지 1c는 본 발명의 일 실시예에 따라 반도체 소자의 트렌치를 형성하는 방법을 그 공정 순서에 따라 도시한 단면도이다.Hereinafter, with reference to the accompanying drawings for the present invention will be described in detail. 1A to 1C are cross-sectional views illustrating a method of forming a trench of a semiconductor device according to an exemplary embodiment of the present invention in the order of their processes.
먼저, 도 1a에 도시된 바와 같이, 반도체 기판(10) 상에 트렌치 형성을 위한 식각 시 하드마스크로 사용될 막을 형성한다. 하드마스크로는 실리콘질화막(SiN)(21)과 티이오에스(TEOS : tetra ethyl ortho silicate)(22)의 2층 적층구조를 형성할 수 있다.First, as shown in FIG. 1A, a film to be used as a hard mask during etching for forming trenches is formed on the
이 때 SiN(21)은 1000-1500Å의 두께로 형성하고, TEOS(22)는 1500-2500Å의 두께로 형성하는 것이 바람직하다.At this time, the SiN 21 is preferably formed to a thickness of 1000-1500 kPa, and the TEOS 22 is preferably formed to a thickness of 1500-2500 kPa.
다음, TEOS(22) 상에 포토레지스트막을 도포하고 노광 및 현상하여 목적하는 트렌치 영역이 개구부로서 오픈된 포토레지스트 패턴(30)을 형성한다.Next, a photoresist film is applied on the
다음, 도 1b에 도시된 바와 같이 포토레지스트 패턴(30)을 마스크로 하여 TEOS(22) 및 SiN(21)을 식각한다. 식각 결과 남아있는 SiN(21) 및 TEOS(22)은 하드마스크 패턴이 된다.Next, as shown in FIG. 1B, the TEOS 22 and the SiN 21 are etched using the
그 후에는 애슁 공정 및 황산 공정을 수행하여 포토레지스트 패턴을 제거하고 세정한다.Thereafter, ashing and sulfuric acid processes are performed to remove and clean the photoresist pattern.
다음, 도 1c에 도시된 바와 같이, 하드마스크 패턴인 SiN(21) 및 TEOS(22)을 마스크로 하여 반도체 기판을 식각함으로써 트렌치(100)를 형성한다. Next, as shown in FIG. 1C, the
트렌치(100) 형성을 위해 반도체 기판(10)을 식각할 때에는 HBr, Cl2, 및 O2 의 혼합가스를 공급하고 플라즈마를 발생시킨 후 그 플라즈마로 식각할 수 있다. 이러한 플라즈마 식각 시에는 HBr 가스를 100-300 sccm의 유량으로, Cl2 가스를 50-150 sccm의 유량으로, O2 가스를 1-20 sccm의 유량으로 공급하는 것이 바람직하다. When etching the
또한, 챔버의 상부에서는 소스파워를, 챔버의 하부에서는 바이어스 파워를 동시에 인가하는 디커플드(decoupled) 플라즈마 방식을 이용하는 것이 바람직하다. 이러한 디커플드 플라즈마 방식에서는 압력 4-20 mTorr, 소스파워 200-700W, 바이어스 파워 50-200W인 조건으로 식각하는 것이 바람직하다. In addition, it is preferable to use a decoupled plasma method that simultaneously applies source power at the top of the chamber and bias power at the bottom of the chamber. In such a decoupled plasma method, etching is preferably performed under conditions of a pressure of 4-20 mTorr, a source power of 200-700W, and a bias power of 50-200W.
플라즈마 식각 중에는 챔버 상부를 50-80℃, 챔버 벽을 40-60℃, 챔버 하부를 20-40℃인 온도로 유지하는 것이 바람직하다. During plasma etching, it is desirable to maintain the temperature of the chamber top at 50-80 ° C, the chamber wall at 40-60 ° C, and the chamber bottom at 20-40 ° C.
한편, 트렌치 형성을 위해 반도체 기판을 식각하기 전에, 반도체 기판 상에 형성되어 있던 자연산화막을 먼저 제거할 수도 있다. 이 경우 자연산화막은 CF4 가스를 이용한 플라즈마 식각으로 제거하는 것이 바람직하다. Meanwhile, the natural oxide film formed on the semiconductor substrate may be removed first before the semiconductor substrate is etched to form the trench. In this case, the natural oxide film is preferably removed by plasma etching using CF 4 gas.
보다 구체적으로는 CF4 가스를 50-100 sccm의 유량으로 공급하고, 소스 파워 300-500W, 바이어스 파워 100-200W, 압력 10-50 mT인 조건으로 플라즈마 식각하며, 그 후에 트렌치 형성을 위한 반도체 기판의 식각 공정을 동일 챔버 내에서(in-situ로) 연속 진행할 수 있다. More specifically, CF 4 gas is supplied at a flow rate of 50-100 sccm, plasma etched under conditions of a source power of 300-500 W, a bias power of 100-200 W, and a pressure of 10-50 mT, and then a semiconductor substrate for trench formation. The etching process can be carried out continuously (in-situ) in the same chamber.
상술한 바와 같은 방법으로 트렌치를 형성하면, 동일 기판 내에서 트렌치 깊이차가 50Å 이내인 정도로 트렌치의 깊이를 균일하게 형성할 수 있고, 또한 동일 로트(lot) 내에서 트렌치 깊이차가 100Å 이내인 정도로 트렌치의 깊이를 균일하게 형성할 수 있다. 이 정도의 트렌치 깊이의 균일도는 특히 0.13㎛ 이하의 게이트 선폭을 갖는 소자 간 격리를 위한 트렌치 형성 공정에서 더욱 유용하다. If the trench is formed in the same manner as described above, the trench depth can be uniformly formed in the same substrate to the extent that the trench depth difference is within 50 ms, and the trench depth difference is within 100 ms in the same lot. The depth can be formed uniformly. This degree of trench depth uniformity is particularly useful in trench forming processes for isolation between devices with gate line widths of 0.13 μm or less.
상술한 바와 같이, 본 발명에서는 반도체 기판 상에 하드마스크 패턴을 형성하고 그 하드마스크 패턴을 마스크로 이용하여 반도체 기판을 적정 조건에서 플라즈마 식각함으로써 트렌치를 형성하기 때문에, 트렌치의 깊이를 정확하게 구현하고 동일 기판 내에서, 그리고 동일 lot 내에서 트렌치 깊이의 균일도를 향상시키는 효 과가 있다.As described above, in the present invention, since the trench is formed by forming a hard mask pattern on the semiconductor substrate and plasma etching the semiconductor substrate under the appropriate conditions using the hard mask pattern as a mask, the trench depth is accurately realized and the same. There is an effect of improving the trench depth uniformity in the substrate and in the same lot.
상술한 본 발명의 트렌치 형성 방법은 보다 미세한 게이트 선폭을 갖는 트랜지스터 소자에 적용하여 소자의 성능을 향상시키는 효과가 있으며, 따라서 소자의 소형화를 가능하게 하는 효과가 있다. The trench formation method of the present invention described above has the effect of improving the performance of the device by applying to a transistor device having a finer gate line width, and thus has the effect of miniaturization of the device.
Claims (8)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040074505A KR100602094B1 (en) | 2004-09-17 | 2004-09-17 | Formation method of a trench in a semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040074505A KR100602094B1 (en) | 2004-09-17 | 2004-09-17 | Formation method of a trench in a semiconductor device |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20060025720A true KR20060025720A (en) | 2006-03-22 |
KR100602094B1 KR100602094B1 (en) | 2006-07-19 |
Family
ID=37131125
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020040074505A KR100602094B1 (en) | 2004-09-17 | 2004-09-17 | Formation method of a trench in a semiconductor device |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100602094B1 (en) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100838380B1 (en) * | 2007-03-26 | 2008-06-13 | 주식회사 하이닉스반도체 | Method for forming trench in semiconductor device |
CN117612944A (en) * | 2023-12-14 | 2024-02-27 | 粤芯半导体技术股份有限公司 | Method for manufacturing semiconductor device and semiconductor device |
-
2004
- 2004-09-17 KR KR1020040074505A patent/KR100602094B1/en not_active IP Right Cessation
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100838380B1 (en) * | 2007-03-26 | 2008-06-13 | 주식회사 하이닉스반도체 | Method for forming trench in semiconductor device |
CN117612944A (en) * | 2023-12-14 | 2024-02-27 | 粤芯半导体技术股份有限公司 | Method for manufacturing semiconductor device and semiconductor device |
Also Published As
Publication number | Publication date |
---|---|
KR100602094B1 (en) | 2006-07-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7314826B2 (en) | Semiconductor device and method of fabricating the same | |
KR101111924B1 (en) | Method for bilayer resist plasma etch | |
US7265013B2 (en) | Sidewall image transfer (SIT) technologies | |
US9111874B2 (en) | Semiconductor structures and fabrication method thereof | |
US20050110072A1 (en) | Precise patterning of high-K films | |
US6500727B1 (en) | Silicon shallow trench etching with round top corner by photoresist-free process | |
KR100602094B1 (en) | Formation method of a trench in a semiconductor device | |
US7541255B2 (en) | Method for manufacturing semiconductor device | |
KR20050065745A (en) | Method for fabricating patterns of shallow trench isolation | |
KR20070113604A (en) | Method for forming micro pattern of semiconductor device | |
JPH0831797A (en) | Method of selective etching | |
KR100832015B1 (en) | Method for forming contact hole in semiconductor device | |
KR100571629B1 (en) | Method for manufacturing in semiconductor device | |
US7498226B2 (en) | Method for fabricating semiconductor device with step gated asymmetric recess | |
US11658040B2 (en) | Plasma processing method | |
JP2004158538A (en) | Method for manufacturing semiconductor device | |
KR20070002735A (en) | Method for manufacturing semiconductor device using recessd gate process | |
KR100575078B1 (en) | Method For Manufacturing Semiconductor Device | |
JP2003347274A (en) | Method for patterning surface | |
KR100626743B1 (en) | Forming method of pattern in semiconductor device | |
KR100481557B1 (en) | Method for making narrow sti by using double nitride etch | |
KR100782325B1 (en) | Method for fabricating semiconductor devices | |
KR100792355B1 (en) | Method for manufacturing the semiconductor device with top round recess-gate pattern | |
KR20100032039A (en) | Method for manufacturing shallow trench isolation of semiconductor device | |
JP2008085006A (en) | Method of manufacturing semiconductor device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
N231 | Notification of change of applicant | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20100624 Year of fee payment: 5 |
|
LAPS | Lapse due to unpaid annual fee |