KR20060022995A - Method for fabrication of deep contact hole in semiconductor device - Google Patents

Method for fabrication of deep contact hole in semiconductor device Download PDF

Info

Publication number
KR20060022995A
KR20060022995A KR1020040071801A KR20040071801A KR20060022995A KR 20060022995 A KR20060022995 A KR 20060022995A KR 1020040071801 A KR1020040071801 A KR 1020040071801A KR 20040071801 A KR20040071801 A KR 20040071801A KR 20060022995 A KR20060022995 A KR 20060022995A
Authority
KR
South Korea
Prior art keywords
forming
insulating layer
layer
film
bit line
Prior art date
Application number
KR1020040071801A
Other languages
Korean (ko)
Inventor
이성권
이민석
Original Assignee
주식회사 하이닉스반도체
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 하이닉스반도체 filed Critical 주식회사 하이닉스반도체
Priority to KR1020040071801A priority Critical patent/KR20060022995A/en
Publication of KR20060022995A publication Critical patent/KR20060022995A/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31144Etching the insulating layers by chemical or physical means using masks
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/48Data lines or contacts therefor
    • H10B12/482Bit lines

Abstract

본 발명은, 깊은 콘택홀 형성 시 CD의 감소를 억제하고 충분한 저면 CD를 확보할 수 있는 반도체 소자의 깊은 콘택홀 형성 방법을 제공하기 위한 것으로, 이를 위해 본 발명은, 도전층 상에 질화막 계열의 제1절연막을 형성하는 단계; 상기 제1절연막 상에 산화막 계열의 제2절연막을 형성하는 단계; 상기 제2절연막 상에 질화막 계열의 제3절연막을 형성하는 단계; 상기 제3절연막 상에 산화막 계열의 제4절연막을 형성하는 단계; 상기 제4절연막 상에 마스크 패턴을 형성하는 단계; 상기 마스크 패턴을 식각마스크로 상기 제4절연막을 식각하여 상기 제3절연막을 노출시키는 제1오픈부를 형성하는 단계; 상기 제1오픈부의 측면으로 상기 제4절연막을 리세스시켜 상기 제1오픈부의 저면 임계치수를 확장시키는 단계; 및 임계치수가 확장된 상기 제1오픈부의 폭으로 상기 제3절연막과 상기 제2절연막 및 상기 제1절연막을 선택적으로 식각하여 상기 도전층을 노출시키는 제2오픈부를 형성하는 단계를 포함하는 반도체 소자의 깊은 콘택홀 형성 방법을 제공한다.
The present invention is to provide a method for forming a deep contact hole of a semiconductor device capable of suppressing the reduction of CD and ensuring a sufficient bottom CD when forming a deep contact hole. Forming a first insulating film; Forming an oxide-based second insulating film on the first insulating film; Forming a nitride layer-based third insulating layer on the second insulating layer; Forming an oxide-based fourth insulating film on the third insulating film; Forming a mask pattern on the fourth insulating layer; Forming a first open part exposing the third insulating layer by etching the fourth insulating layer using the mask pattern as an etching mask; Extending the bottom critical dimension of the first open portion by recessing the fourth insulating layer to the side of the first open portion; And selectively etching the third insulating layer, the second insulating layer, and the first insulating layer with a width of the first opening portion having an extended critical dimension to form a second opening portion exposing the conductive layer. Provided is a method for forming a deep contact hole.

깊은 콘택홀, 비트라인, 하드마스크, ArF, 이종 절연막, 금속 배선, 텅스텐.Deep contact holes, bit lines, hard masks, ArF, hetero insulating layers, metallization, tungsten.

Description

반도체소자의 깊은 콘택홀 형성 방법{METHOD FOR FABRICATION OF DEEP CONTACT HOLE IN SEMICONDUCTOR DEVICE} Method for forming deep contact hole in semiconductor device {METHOD FOR FABRICATION OF DEEP CONTACT HOLE IN SEMICONDUCTOR DEVICE}             

도 1은 하드마스크를 이용하여 깊은 콘택홀이 형성된 반도체 메모리 소자를 도시한 단면도.1 is a cross-sectional view illustrating a semiconductor memory device in which deep contact holes are formed using a hard mask.

도 2는 이종 물질층이 없는 경우의 깊은 콘택홀 형성 후 금속막을 증착하여 콘택홀을 갭-필한 후의 단면을 도시한 SEM 사진.FIG. 2 is a SEM photograph showing a cross section after gap-filling a contact hole by depositing a metal film after forming a deep contact hole in the absence of a heterogeneous material layer. FIG.

도 3은 이종 물질층이 있는 경우의 깊은 콘택홀 형성 후 금속막을 증착하여 콘택홀을 갭-필한 후의 단면을 도시한 SEM 사진.FIG. 3 is a SEM photograph showing a cross section after gap-filling a contact hole by depositing a metal film after forming a deep contact hole in the case where there is a dissimilar material layer. FIG.

도 4는 도 2의 평면을 도시한 SEM 사진.4 is a SEM photograph showing the plane of FIG.

도 5는 도 3의 평면을 도시한 SEM 사진.FIG. 5 is a SEM photograph showing the plane of FIG. 3. FIG.

도 6a 내지 도 6d는 본 발명의 일실시예에 따른 반도체 메모리 소자의 주변영역에서의 비트라인 금속 배선 형성을 위한 콘택홀 공정을 도시한 단면도.6A through 6D are cross-sectional views illustrating a contact hole process for forming a bit line metal wiring in a peripheral region of a semiconductor memory device according to an embodiment of the present invention.

도 7a 및 도 7b는 본 발명의 다른 실시예에 따른 반도체 메모리 소자의 주변영역에서의 비트라인 금속 배선 형성을 위한 콘택홀 공정을 도시한 단면도.7A and 7B are cross-sectional views illustrating a contact hole process for forming a bit line metal wiring in a peripheral region of a semiconductor memory device according to another exemplary embodiment of the present invention.

도 8은 도 6d의 SEM 사진. 8 is an SEM photograph of FIG. 6d.

도 9는 도 8의 평면 SEM 사진. 9 is a planar SEM photograph of FIG. 8.                 

* 도면의 주요부분에 대한 부호의 설명 *Explanation of symbols on the main parts of the drawings

600 : 기판 601 : 비트라인 전도막600: substrate 601: bit line conductive film

602 : 비트라인 하드마스크 603 : 스페이서602 bit line hard mask 603 spacer

604 : 제1절연막 605 : 식각정지막604: first insulating film 605: etch stop film

606 : 제2절연막 607 : 제3절연막606 second insulating film 607 third insulating film

608c : 하드마스크 612 : 콘택홀608c: hard mask 612: contact hole

610, 611 : 콘택홀 저면의 CD가 확장된 부분
610, 611: CD portion extending from the bottom of the contact hole

본 발명은 반도체 소자 제조 방법에 관한 것으로 특히, 반도체 소자의 깊은 콘택홀 형성 방법에 관한 것이다.The present invention relates to a method for manufacturing a semiconductor device, and more particularly, to a method for forming a deep contact hole in a semiconductor device.

일반적으로, 반도체 소자는 그 내부에 다수의 단위 소자들을 포함하여 이루어진다. 반도체 소자가 고집적화되면서 일정한 셀(Cell) 면적 상에 고밀도로 여러 요소들을 형성하여야 하며, 이로 인하여 단위 소자, 예를 들면 트랜지스터, 캐패시터들의 크기는 점차 줄어들고 있다. 특히 DRAM(Dynamic Random Access Memory)과 같은 반도체 메모리 장치에서 디자인 룰(Design rule)이 감소하면서 셀의 내부에 형성되는 단위 소자들의 크기가 점차 작아지지만, 캐패시터의 용량을 확보하기 위해서는 그 종횡비의 증가가 불가피하며, 이로 인해 특히 깊은 콘택홀 형성시 공정 상의 어려움이 발생한다.In general, a semiconductor device includes a plurality of unit devices therein. As semiconductor devices are highly integrated, various elements must be formed at a high density on a certain cell area, thereby decreasing the size of unit devices such as transistors and capacitors. In particular, in semiconductor memory devices such as DRAM (Dynamic Random Access Memory), as the design rule decreases, the size of unit elements formed inside the cell gradually decreases, but in order to secure the capacity of the capacitor, the aspect ratio increases. This is unavoidable, which causes process difficulties, especially when forming deep contact holes.

80nm 이하의 선폭을 갖는 반도체 소자에서 193nm의 파장을 갖는 ArF(불화아르곤) 노광을 이용하여 포토리소그라피 공정을 적용할 경우, 기존의 식각 공정시 필요 요건(정확한 패턴 형성과 수직한 식각 프로파일 등)에 식각 도중 발생되는 포토레지스트의 변형(Deformation)을 방지해야 하는 요건이 더 필요하게 된다. 이에 따라 80nm 이하의 반도체 소자 제조시에는, 식각의 관점에서 기존의 요구조건과 패턴 변형 방지라는 새로운 요구 조건을 동시에 만족하기 위한 공정 조건의 개발이 주요한 과제가 되었다.When applying the photolithography process using ArF (argon fluoride) exposure having a wavelength of 193 nm in a semiconductor device having a line width of 80 nm or less, the requirements for the conventional etching process (exact pattern formation and vertical etching profile, etc.) There is a further need for preventing the deformation of photoresist generated during etching. Accordingly, when manufacturing a semiconductor device of 80 nm or less, the development of process conditions for simultaneously satisfying the existing requirements and the new requirements of pattern deformation prevention has become a major problem in terms of etching.

한편, 소자의 집적도는 증가하고 디자인 룰은 감소함에 따라 인접한 도전패턴(예컨대, 게이트전극) 사이의 거리가 감소하게 되며, 이와는 반대로 도전패턴의 두께는 증가함에 따라, 도전패턴의 높이와 도전패턴들 사이의 거리의 비를 나타내는 종횡비(Aspect ratio)는 점차 증가하게 된다.Meanwhile, as the degree of integration of the device increases and the design rule decreases, the distance between adjacent conductive patterns (eg, gate electrodes) decreases. In contrast, as the thickness of the conductive pattern increases, the height of the conductive pattern and the conductive patterns decrease. The aspect ratio, which represents the ratio of the distances between, gradually increases.

그 대표적인 예가 반도체 메모리 소자 제조시 비트라인 형성 및 셀영역의 캐패시터 형성 후 주변영역에서 비트라인의 금속 배선 형성을 위한 깊은 콘택홀 형성 공정이다.A representative example is a deep contact hole forming process for forming a metal line of a bit line in a peripheral region after forming a bit line and forming a capacitor of a cell region in manufacturing a semiconductor memory device.

이러한 비트라인 금속 배선 형성을 위해서는 미세 패턴 형성 공정에 부합하도록 ArF 또는 F2 포토리소그라피 등의 공정에 적합하여야 한다. 콘택 사이즈가 150nm 이하(80nm 이하의 디자인 룰)이고 종횡비가 15/1 이상일 경우에는 포토레지스트 패턴 만으로는 마스킹 역할을 할 수가 없을 뿐만아니라, ArF용 포토레지스트 의 불소계 가스에 대한 약한 식각 내성 문제 또한 극복하여야 한다.In order to form such a bit line metal wiring, it must be suitable for a process such as ArF or F 2 photolithography to match the fine pattern forming process. When the contact size is 150 nm or less (design rule of 80 nm or less) and the aspect ratio is 15/1 or more, the photoresist pattern alone does not act as a masking function, and the problem of weak etching resistance against fluorine gas of the ArF photoresist must also be overcome. do.

이러한 ArF 포토리소그라피 공정의 한계를 극복하기 위해 하드마스크가 사용되고 있다.In order to overcome the limitations of the ArF photolithography process, a hard mask is used.

도 1은 반도체 메모리 소자에서 하드마스크를 이용하여 비트라인 금속 배선 형성을 위해 깊은 콘택홀을 형성한 공정 단면을 도시한다.FIG. 1 is a cross-sectional view illustrating a process of forming a deep contact hole for forming a bit line metal line using a hard mask in a semiconductor memory device.

도 1을 참조하면, 게이트 전극을 구비하는 트랜지스터 등의 여러 소자가 형성된 기판(100) 상에 비트라인(101)이 형성되어 있다. 비트라인은 제1절연막(102)에 의해 둘러싸여 있다.Referring to FIG. 1, a bit line 101 is formed on a substrate 100 on which various devices such as a transistor including a gate electrode are formed. The bit line is surrounded by the first insulating film 102.

제1절연막(102) 상에는 제2절연막(103)과 제3절연막(104) 및 제4절연막(105)이 적층되어 있다. 제2절연막(103) 내지 제4절연막(105) 형성 공정 사이에서 셀영역에서는 스토리지노드 콘택 및 캐패시터 형성 공정이 이루어진다.The second insulating film 103, the third insulating film 104, and the fourth insulating film 105 are stacked on the first insulating film 102. The storage node contact and the capacitor forming process are performed in the cell region between the second insulating film 103 and the fourth insulating film 105.

따라서, 비트라인 금속 배선 형성을 위해서는 제2절연막(103) 내지 제4절연막(105)을 모두 식각하여야 한다. 이를 위해 제4절연막(105)에는 하드마스크(106)가 형성되어 있다. 하드마스크(106)는 질화막 계열, 실리콘 계열 또는 텅스텐 계열 등의 물질을 사용할 수 있다.Therefore, in order to form the bit line metal wirings, all of the second insulating film 103 to the fourth insulating film 105 must be etched. To this end, a hard mask 106 is formed on the fourth insulating layer 105. The hard mask 106 may use a material such as nitride film, silicon, or tungsten.

하드마스크(106) 상에는 유기 계열의 반사방지막(107)과 비트라인 금속 배선용 콘택홀 형성을 위한 마스크인 포토레지스트 패턴(108)이 형성되어 있다.On the hard mask 106, an organic antireflection film 107 and a photoresist pattern 108, which is a mask for forming contact holes for bit line metal wirings, are formed.

식각 공정시 하드마스크(106)를 형성한 다음, 포토레지스트 패턴(108)을 제거한 후 실시할 수도 있고, 포토레지스트 패턴(108)을 제거하지 않고 포토레지스트 패턴(108)과 하드마스크(106)를 식각마스크로 하여 실시할 수도 있다. 여기서는, 포토레지스트 패턴(108)과 하드마스크(106)를 식각마스크로 하였다.After the hard mask 106 is formed in the etching process, the photoresist pattern 108 may be removed and then the photoresist pattern 108 and the hard mask 106 may be removed without removing the photoresist pattern 108. It may be performed as an etching mask. In this case, the photoresist pattern 108 and the hard mask 106 are used as etching masks.

포토레지스트 패턴(108)과 하드마스크(106)를 식각마스크로 한 식각 공정에 의해 제2절연막(103) 내지 제4절연막(105)이 식각되어 비트라인(101)의 전도막을 노출시키는 깊은 콘택홀(109)이 형성되어 있다.The second contact layer 103 to the fourth insulating layer 105 are etched by an etching process using the photoresist pattern 108 and the hard mask 106 as an etching mask to expose the conductive layer of the bit line 101. 109 is formed.

비트라인(101)은 통상 절연성의 비트라인 하드마스크/비트라인 전도막/배리어막의 적층 구조를 가지며, 금속 배선 형성을 위해서는 비트라인 하드마스크까지 식각이 이루어진다.The bit line 101 generally has a laminated structure of an insulating bit line hard mask / bit line conductive film / barrier film, and etching is performed to the bit line hard mask to form metal wires.

하드마스크(106)를 사용함으로 인해, 포토레지스트 패턴(108)의 식각마스크로서의 한계를 극복할 수 있는 장점이 있는 반면, 하드마스크(106)의 두께 증가 만큼 후속 금속막 증착시 갭-필 마진을 감소시킨다. 또한, 콘택홀(109)의 상부 개구부에서 폭이 좁아 갭-필 문제는 더욱 심각해 진다.The use of the hard mask 106 has the advantage of overcoming the limitations of the photoresist pattern 108 as an etch mask, while providing a gap-fill margin in subsequent metal film deposition by increasing the thickness of the hard mask 106. Decrease. In addition, the gap in the upper opening of the contact hole 109 is narrower, the gap-fill problem becomes more serious.

도 2는 이종 물질층이 없는 경우의 깊은 콘택홀 형성 후 금속막을 증착하여 콘택홀을 갭-필한 후의 단면을 도시한 SEM(Scanning Electron Microscopy) 사진이며, 도 3은 이종 물질층이 있는 경우의 깊은 콘택홀 형성 후 금속막을 증착하여 콘택홀을 갭-필한 후의 단면을 도시한 SEM 사진이다.FIG. 2 is a SEM (Scanning Electron Microscopy) photograph showing a cross section after gap-filling a contact hole by depositing a metal film after forming a deep contact hole in the absence of a heterogeneous material layer, and FIG. SEM image showing a cross section after gap-filling a contact hole by depositing a metal film after contact hole formation.

도 2를 참조하면, 금속막(M)이 증착되어 콘택홀(H)을 갭-필하고 있음을 알 수 있다. 예컨대, 셀 주변영역에서의 비트라인 배선 형성을 위한 깊은 콘택홀의 경우 그 식각 깊이가 30000Å 정도로 매우 깊으며, 이로 인해 도시된 바와 같이 하부로 갈수록 임계치수가(CD)가 cd1 --> cd4로 점점 감소하게 된다. Referring to FIG. 2, it can be seen that the metal film M is deposited to gap-fill the contact hole H. For example, in the case of a deep contact hole for forming a bit line interconnection in the cell peripheral region, the etching depth is very deep, such as 30000Å, and as a result, the critical dimension (CD) gradually decreases from cd1 to cd4 as shown below. Done.

도 2에서는 이상적인 경우로서 각 절연막(ILD1 ∼ ILD4)이 거의 비슷한 계열 예컨대, 산화막 계열의 물질로 이루어진 것으로서 식각 깊이의 증가 분에 따라 그 CD가 감소함을 나타내고 있다.In FIG. 2, as an ideal case, each of the insulating films ILD1 to ILD4 is made of a substantially similar series, for example, an oxide-based material, and the CD decreases with increasing etching depth.

도 4는 도 2의 평면을 도시한 SEM 사진이다. 도 4를 참조하면, 콘택홀(H)의 CD가 원래의 의도했던 것보다 감소하였음을 확인할 수 있다.4 is a SEM photograph showing the plane of FIG. 2. Referring to FIG. 4, it can be seen that the CD of the contact hole H is reduced than originally intended.

그러나, 실제의 경우 각 절연막(ILD1 ∼ ILD4) 사이에는 이종의 절연막이 그 사이 사이에 적층되어 있다. 절연막(ILD1 ∼ ILD4)이 산화막 계열일 경우 그 대표적인 예가 도 3에 도시된 바와 같이 질화막 계열의 절연막(Nt1, Nt2)이 적층된 경우이다. 질화막 계열의 절연막(Nt1, Nt2)은 하드마스크 또는 식각정지막으로서의 역할을 하고 남겨 두는 경우가 대부분이다.However, in practice, different types of insulating films are stacked between the insulating films ILD1 to ILD4. In the case where the insulating films ILD1 to ILD4 are oxide film-based examples, a representative example is a case where the nitride film-based insulating films Nt1 and Nt2 are stacked. The nitride films Nt1 and Nt2 serve as hard masks or etch stop films and are often left.

깊은 콘택홀 형성을 위한 식각 공정은 통상 하드마스크 또는 포토레지스트 패턴과 하드마스크를 식각마스크로 하나의 가스 조합으로 진행된다. 하지만, 이종의 절연막들에 대한 식각선택비를 1:1로 제어하는 것이 매우 어렵기 때문에 도 3의 'X'와 같이 질화막(Nt1, Nt2)에서의 급격한 CD의 감소(cd3 -> cd4, cd5 -> cd6)가 발생한다.An etching process for forming a deep contact hole is usually performed by combining a hard mask or a photoresist pattern and a hard mask into one gas combination. However, since it is very difficult to control the etch selectivity for heterogeneous insulating films 1: 1, as shown in 'X' of FIG. 3, a sudden decrease in CD in the nitride films Nt1 and Nt2 (cd3-> cd4, cd5). -> cd6) occurs.

도 5는 도 3의 평면을 도시한 SEM 사진이다. 도 5를 참조하면, 도 4에 비해 콘택홀(H)의 CD 감소가 현저하게 나타남을 알 수 있다.FIG. 5 is an SEM photograph showing the plane of FIG. 3. Referring to FIG. 5, it can be seen that the CD of the contact hole H is markedly reduced compared to FIG. 4.

한편, 이러한 문제를 해결하기 위해 각 절연막 간의 식각 공정을 달리할 경우 생산성이 저하되어 실제 공정에 사용이 불가능하게 된다.On the other hand, in order to solve this problem, if the etching process between the insulating film is different, the productivity is lowered, it is impossible to use the actual process.

CD의 감소는 금속막(M)의 갭-필 특성의 열화를 초래하며, 이는 금속 배선의 리프팅(Lifting)과 EM(Electro Migration) 등의 문제를 유발한다. The reduction of CD causes deterioration of the gap-fill characteristics of the metal film M, which causes problems such as lifting of the metal wiring and electromigration (EM).                         

한편, 이러한 갭-필 문제를 해결하기 위해 마스크의 콘택 사이즈를 키울 수도 있으나, 이 경우에는 이웃하는 패턴과의 오버랩 마진 문제를 유발할 수 있다.On the other hand, in order to solve this gap-fill problem, the contact size of the mask may be increased, but in this case, it may cause a problem of overlap margin with neighboring patterns.

CD가 감소함에 따라 콘택 저항이 증가하게 되며, 심할 경우에는 콘택 낫 오픈(Contact not open)을 유발할 수 있다.
As the CD decreases, the contact resistance increases, and in severe cases, it may cause contact not open.

본 발명은 상기한 종래기술의 문제점을 해결하기 위해 제안된 것으로서, 깊은 콘택홀 형성 시 CD의 감소를 억제하고 충분한 저면 CD를 확보할 수 있는 반도체 소자의 깊은 콘택홀 형성 방법을 제공하는 것을 그 목적으로 한다.
The present invention has been proposed to solve the above-mentioned problems of the prior art, and an object of the present invention is to provide a method for forming a deep contact hole in a semiconductor device capable of suppressing a reduction in CD and securing a sufficient bottom CD when forming a deep contact hole. It is done.

상기의 목적을 달성하기 위해 본 발명은, 도전층 상에 질화막 계열의 제1절연막을 형성하는 단계; 상기 제1절연막 상에 산화막 계열의 제2절연막을 형성하는 단계; 상기 제2절연막 상에 질화막 계열의 제3절연막을 형성하는 단계; 상기 제3절연막 상에 산화막 계열의 제4절연막을 형성하는 단계; 상기 제4절연막 상에 마스크 패턴을 형성하는 단계; 상기 마스크 패턴을 식각마스크로 상기 제4절연막을 식각하여 상기 제3절연막을 노출시키는 제1오픈부를 형성하는 단계; 상기 제1오픈부의 측면으로 상기 제4절연막을 리세스시켜 상기 제1오픈부의 저면 임계치수를 확장시키는 단계; 및 임계치수가 확장된 상기 제1오픈부의 폭으로 상기 제3절연막과 상기 제2절연막 및 상기 제1절연막을 선택적으로 식각하여 상기 도전층을 노출시키는 제 2오픈부를 형성하는 단계를 포함하는 반도체 소자의 깊은 콘택홀 형성 방법을 제공한다.In order to achieve the above object, the present invention, forming a nitride film-based first insulating film on the conductive layer; Forming an oxide-based second insulating film on the first insulating film; Forming a nitride layer-based third insulating layer on the second insulating layer; Forming an oxide-based fourth insulating film on the third insulating film; Forming a mask pattern on the fourth insulating layer; Forming a first open part exposing the third insulating layer by etching the fourth insulating layer using the mask pattern as an etching mask; Extending the bottom critical dimension of the first open portion by recessing the fourth insulating layer to the side of the first open portion; And selectively etching the third insulating layer, the second insulating layer, and the first insulating layer with a width of the first open portion having an extended critical dimension to form a second opening portion exposing the conductive layer. Provided is a method for forming a deep contact hole.

또한, 상기의 목적을 달성하기 위해 본 발명은, 도전층 상에 질화막 계열의 제1절연막을 형성하는 단계; 상기 제1절연막 상에 산화막 계열의 제2절연막을 형성하는 단계; 상기 제2절연막 상에 질화막 계열의 제3절연막을 형성하는 단계; 상기 제3절연막 상에 산화막 계열의 제4절연막을 형성하는 단계; 상기 제4절연막 상에 마스크 패턴을 형성하는 단계; 상기 마스크 패턴을 식각마스크로 상기 제4절연막 내지 제2절연막을 식각하여 상기 제1절연막을 노출시키는 제1오픈부를 형성하는 단계; 상기 제1오픈부의 측면으로 상기 제2절연막을 리세스시켜 상기 제1오픈부의 저면 임계치수를 확장시키는 단계; 및 임계치수가 확장된 상기 제1오픈부의 폭으로 상기 제1절연막을 선택적으로 식각하여 상기 도전층을 노출시키는 제2오픈부를 형성하는 단계를 포함하는 반도체 소자의 깊은 콘택홀 형성 방법을 제공한다.In addition, to achieve the above object, the present invention, forming a nitride film-based first insulating film on the conductive layer; Forming an oxide-based second insulating film on the first insulating film; Forming a nitride layer-based third insulating layer on the second insulating layer; Forming an oxide-based fourth insulating film on the third insulating film; Forming a mask pattern on the fourth insulating layer; Forming a first open part exposing the first insulating layer by etching the fourth insulating layer to the second insulating layer using the mask pattern as an etching mask; Extending the bottom critical dimension of the first open portion by recessing the second insulating layer to the side of the first open portion; And selectively etching the first insulating layer with a width of the first open portion having an extended critical dimension to form a second open portion exposing the conductive layer.

또한, 상기의 목적을 달성하기 위해 본 발명은, 비트라인 하드마스크/비트라인 전도막의 적층 구조를 갖는 비트라인을 형성하는 단계; 상기 비트라인 상에 산화막 계열의 제1절연막을 형성하는 단계; 상기 제1절연막 상에 질화막 계열의 식각정지막을 형성하는 단계; 상기 식각정지막 상에 산화막 계열의 제2절연막을 형성하는 단계; 상기 제2절연막 상에 마스크 패턴을 형성하는 단계; 상기 마스크 패턴을 식각마스크로 상기 제2절연막을 식각하여 상기 식각정지막을 노출시키는 제1오픈부를 형성하는 단계; 상기 제1오픈부의 측면으로 상기 제2절연막을 리세스시켜 상기 제1오픈부의 저면 임계치수를 확장시키는 단계; 및 임계치수가 확장된 상기 제1오 픈부의 폭으로 상기 식각정지막과 상기 제1절연막 및 상기 비트라인 하드마스크를 선택적으로 식각하여 상기 비트라인 전도막을 노출시키는 제2오픈부를 형성하는 단계를 포함하는 반도체 소자의 깊은 콘택홀 형성 방법을 제공한다.In addition, to achieve the above object, the present invention, forming a bit line having a laminated structure of a bit line hard mask / bit line conductive film; Forming an oxide-based first insulating layer on the bit line; Forming an etch stop layer based on the nitride layer on the first insulating layer; Forming an oxide-based second insulating layer on the etch stop layer; Forming a mask pattern on the second insulating layer; Forming a first open part exposing the etch stop layer by etching the second insulating layer using the mask pattern as an etch mask; Extending the bottom critical dimension of the first open portion by recessing the second insulating layer to the side of the first open portion; And selectively etching the etch stop layer, the first insulating layer, and the bit line hard mask to form a second open portion exposing the bit line conductive layer by a width of the first open portion having an extended critical dimension. A method of forming a deep contact hole in a semiconductor device is provided.

또한, 상기의 목적을 달성하기 위해 본 발명은, 비트라인 하드마스크/비트라인 전도막의 적층 구조를 갖는 비트라인을 형성하는 단계; 상기 비트라인 상에 산화막 계열의 제1절연막을 형성하는 단계; 상기 제1절연막 상에 질화막 계열의 식각정지막을 형성하는 단계; 상기 식각정지막 상에 산화막 계열의 제2절연막을 형성하는 단계; 상기 제2절연막 상에 마스크 패턴을 형성하는 단계; 상기 마스크 패턴을 식각마스크로 상기 제2절연막과 식각정지막 및 상기 제1절연막을 식각하여 상기 비트라인 하드마스크를 노출시키는 제1오픈부를 형성하는 단계; 상기 제1오픈부의 측면으로 상기 제1절연막을 리세스시켜 상기 제1오픈부의 저면 임계치수를 확장시키는 단계; 및 임계치수가 확장된 상기 제1오픈부의 폭으로 상기 비트라인 하드마스크를 선택적으로 식각하여 상기 비트라인 전도막을 노출시키는 제2오픈부를 형성하는 단계를 포함하는 반도체 소자의 깊은 콘택홀 형성 방법을 제공한다.
In addition, to achieve the above object, the present invention, forming a bit line having a laminated structure of a bit line hard mask / bit line conductive film; Forming an oxide-based first insulating layer on the bit line; Forming an etch stop layer based on the nitride layer on the first insulating layer; Forming an oxide-based second insulating layer on the etch stop layer; Forming a mask pattern on the second insulating layer; Forming a first open portion exposing the bit line hard mask by etching the second insulating layer, the etch stop layer, and the first insulating layer using the mask pattern as an etch mask; Extending the bottom critical dimension of the first open portion by recessing the first insulating layer to the side of the first open portion; And selectively etching the bit line hard mask with a width of the first open portion having an extended critical dimension to form a second open portion exposing the bit line conductive layer. .

본 발명은 산화막과 질화막의 이종의 절연막이 적층된 절연층을 식각하여 깊은 콘택홀을 형성하는 경우 산화막까지 식각하여 하부의 질화막이 남는 타겟으로 플라즈마 식각 공정을 실시하여 오픈부를 형성한 다음, 습식 세정 공정을 실시하여 식각된 산화막을 리세스시켜 콘택 영역의 오픈 면적을 확장시킨 다음, 플라즈마 식각 공정을 실시한다. According to the present invention, when the deep insulating layer is formed by etching an insulating layer in which different kinds of insulating layers of an oxide film and a nitride film are laminated, an open portion is formed by performing a plasma etching process to a target where the lower nitride film remains by etching to an oxide film, followed by wet cleaning. The process may be performed to recess the etched oxide layer to expand the open area of the contact region, and then perform a plasma etching process.                     

따라서, 산화막 및 질화막과 같은 이종의 절연막 구조를 갖는 절연층 식각시 이종 구조를 이용하여 콘택 저면의 CD를 증가시킬 수 있다.
Therefore, the CD of the bottom surface of the contact may be increased by using the hetero structure when etching the insulating layer having the hetero insulating layer structure such as the oxide layer and the nitride layer.

이하, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자가 본 발명을 보다 용이하게 실시할 수 있도록 하기 위하여 본 발명의 바람직한 실시예를 첨부한 도면을 참조하여 상세하게 설명한다.DETAILED DESCRIPTION Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings so that those skilled in the art can more easily implement the present invention.

도 6a 내지 도 6d는 본 발명의 일실시예에 따른 반도체 메모리 소자의 주변영역에서의 비트라인 금속 배선 형성을 위한 콘택홀 공정을 도시한 단면도로서, 이를 참조하여 본 발명의 깊은 콘택홀 형성 공정을 상세히 설명한다.6A through 6D are cross-sectional views illustrating a contact hole process for forming a bit line metal wiring in a peripheral region of a semiconductor memory device according to an embodiment of the present invention. It explains in detail.

후술하는 본 발명의 실시예에서는 반도체소자의 스페이스 패턴(Space pattern) 예컨대, 콘택홀 패턴 형성 공정을 그 일예로 하여 설명하는 바, 본 발명의 적용 대상이 되는 콘택홀 패턴은 금속배선 콘택과 비트라인 또는 캐패시터의 스토리지 노드 콘택을 위한 소스/드레인 접합 등의 기판 내의 불순물 접합층과의 콘택 및 콘택 패드 형성을 위한 공정 등에 적용이 가능하다.In the embodiment of the present invention described below, a process of forming a space pattern, for example, a contact hole pattern, of a semiconductor device is described as an example. The contact hole pattern to which the present invention is applied is a metal wiring contact and a bit line. Alternatively, the present invention may be applied to a process for forming a contact pad and contact with an impurity bonding layer in a substrate such as a source / drain junction for a storage node contact of a capacitor.

먼저 도 6a에 도시된 바와 같이, 반도체 소자를 이루기 위한 여러 요소가 형성된 기판(600) 상에 비트라인 하드마스크(602)/비트라인 전도막(601)의 적층 구조와 그 측벽의 스페이서(603)를 구비하는 비트라인(B/L)을 형성한다.First, as shown in FIG. 6A, a stack structure of a bit line hard mask 602 / bit line conductive layer 601 and a spacer 603 on a sidewall thereof are formed on a substrate 600 on which various elements for forming a semiconductor device are formed. To form a bit line (B / L) having a.

비트라인 전도막(601)으로는 주로 텅스텐이 사용되고, 비트라인 하드마스크(602)로는 실리콘 질화막 또는 실리콘 산화질화막 등의 질화막 계열의 절연막이 주로 사용된다. Tungsten is mainly used as the bit line conductive film 601, and an insulating film based on a nitride film such as a silicon nitride film or a silicon oxynitride film is mainly used as the bit line hard mask 602.                     

비트라인(B/L)은 Ti/TiN 등의 구조를 배리어막을 매개로 하부의 소스/드레인 접합, 셀콘택 플러그 또는 게이트전극과 콘택된다. 여기서는, 반도체 메모리 소자의 주변영역을 그 예로 하였으므로, 비트라인(B/L)은 소스/드레인 접합 또는 게이트전극과 콘택된다.The bit line B / L is contacted with a source / drain junction, a cell contact plug, or a gate electrode below the structure of Ti / TiN via a barrier layer. Here, since the peripheral region of the semiconductor memory device is taken as an example, the bit line B / L is in contact with the source / drain junction or the gate electrode.

비트라인(B/L) 상에 산화막 계열의 제1절연막(604)을 형성한다. 제1절연막(604) 상에 질화막 계열의 식각정지막(605)을 형성한다.An oxide-based first insulating film 604 is formed on the bit line B / L. An etching stop film 605 of a nitride film series is formed on the first insulating film 604.

식각정지막은 콘택 형성을 위한 식각 공정시 비트라인(B/L) 또는 플러그 등의 식각 손실을 방지하기 위해 일차적인 식각 정지 역할을 한다. The etch stop layer serves as a primary etch stop to prevent etch loss of a bit line (B / L) or a plug during an etching process for forming a contact.

식각정지막(605) 상에 산화막 계열의 제2절연막(606)을 형성한 다음, 제2절연막(606) 상에 제3절연막(607)을 형성한다.After forming an oxide-based second insulating layer 606 on the etch stop layer 605, a third insulating layer 607 is formed on the second insulating layer 606.

제2절연막(606)과 제3절연막(607) 형성시 셀영역에서는 셀 캐패시터를 형성한다. 또한, 두 절연막(606, 607)은 캐패시터의 수직 높이에 해당하므로 그 수직 두께가 상당히 크다.A cell capacitor is formed in the cell region when the second insulating layer 606 and the third insulating layer 607 are formed. In addition, since the two insulating films 606 and 607 correspond to the vertical height of the capacitor, the vertical thickness thereof is quite large.

제3절연막(607)은 복수의 산화막과 질화막 계열이 적층된 구조이다.The third insulating film 607 has a structure in which a plurality of oxide films and nitride film series are stacked.

산화막 계열의 절연막은 예컨대, HDP(High Density Plasma) 산화막, TEOS(Tetra Ethyl Ortho Silicate)막, BPSG(Boro Phospho Silicate Glass)막, BSG(Boro Silicate Glass)막, PSG(Phospho Silicate Glass)막, SOG(Spin On Glass)막, APL(Advanced Planarization Layer)막 등을 포함하며, 질화막 계열의 절연막은 실리콘산화질화막 또는 실리콘질화막 등을 포함한다. Examples of the oxide-based insulating film include HDP (High Density Plasma) oxide film, TEOS (Tetra Ethyl Ortho Silicate) film, BPSG (Boro Phospho Silicate Glass) film, BSG (Boro Silicate Glass) film, PSG (Phospho Silicate Glass) film, SOG (Spin On Glass) film, APL (Advanced Planarization Layer) film, and the like, and the nitride film-based insulating film includes a silicon oxynitride film or a silicon nitride film.

이어서, 제3절연막(607) 상에 피식각층인 제3절연막(607)과 제2절연막(606) 및 제1절연막(604) 등과 선택비를 갖는 재료를 이용하여 하드마스크용 물질막(608a)을 형성한다.Subsequently, the material layer 608a for the hard mask is formed on the third insulating layer 607 by using a material having a selectivity with the third insulating layer 607, the second insulating layer 606, the first insulating layer 604, and the like. To form.

하드마스크용 물질막(608a)은 질화막, 폴리실리콘막, Al막, W막, WSix(x는 1 내지 2)막, WN막, Ti막, TiN막, TiSix(x는 1 내지 2)막, TiAlN막, TiSiN막, Pt막, Ir막, IrO2막, Ru막, RuO2막, Ag막, Au막, Co막, Au막, TaN막, CrN막, CoN막, MoN막, MoSix(x는 1 내지 2)막, Al2O3막, AlN막, PtSix(x는 1 내지 2)막 및 CrSix(x는 1 내지 2)막, 아모르포스 카본막으로 이루어진 그룹으로부터 선택된 적어도 어느 하나의 박막을 포함한다.The hard mask material film 608a includes a nitride film, a polysilicon film, an Al film, a W film, a WSix (x is 1 to 2) film, a WN film, a Ti film, a TiN film, a TiSix (x is 1 to 2) film, TiAlN film, TiSiN film, Pt film, Ir film, IrO 2 film, Ru film, RuO 2 film, Ag film, Au film, Co film, Au film, TaN film, CrN film, CoN film, MoN film, MoSix (x At least one thin film selected from the group consisting of 1 to 2) film, Al 2 O 3 film, AlN film, PtSix (x is 1 to 2) film, CrSix (x is 1 to 2) film, and amorphous carbon film It includes.

이어서, 하드마스크용 물질막(608a) 상에 패턴 형성을 위한 노광시 하부 즉, 하드마스크용 물질막(608a)의 광반사도가 높음으로 인해 난반사가 이루어져 원하지 않는 패턴이 형성되는 것을 방지하며, 하드마스크용 물질막(608a)과 후속 포토레지스트의 접착력을 향상시킬 목적으로 반사방지막(도시하지 않음, Anti-Reflective Coating)을 형성한다. 반사방지막은 포토레지스트와 그 식각 특성이 유사하여 포토레지스트 스트립(Photoresist strip) 공정을 통해 동시에 제거가 가능한 유기계열(Organic)의 물질을 주로 사용한다.Subsequently, due to the high light reflectivity of the lower portion of the material layer 608a for exposing the pattern on the hard mask material layer 608a, that is, due to the high light reflectivity, an unwanted pattern is prevented from being formed. An anti-reflective film (not shown, anti-reflective coating) is formed to improve the adhesion between the mask material film 608a and the subsequent photoresist. The anti-reflection film mainly uses an organic material that is similar to the photoresist and has an etching property thereof, which can be simultaneously removed through a photoresist strip process.

이어서, F2 노광원용 또는 ArF 노광원용의 포토레지스트(예컨대, COMA 또는 아크릴레이드를 포함하는 포토레지스트)를 스핀 코팅(Spin coating) 등의 방법을 통해 반사방지막 상에 적절한 두께로 도포한 다음, F2 노광원 또는 ArF 노광원과 비트라인 금속 배선용 깊은 콘택홀의 폭을 정의하기 위한 소정의 레티클(도시하지 않 음)을 이용하여 포토레지스트의 소정 부분을 선택적으로 노광하고, 현상 공정을 통해 노광 공정에 의해 노광되거나 혹은 노광되지 않은 부분을 잔류시킨 다음, 후세정 공정 등을 통해 식각 잔유물 등을 제거함으로써 포토레지스트 패턴(609)을 형성한다.Subsequently, a photoresist (for example, a photoresist including COMA or acrylate) for an F 2 exposure source or an ArF exposure source is applied to the antireflection film at an appropriate thickness by a method such as spin coating, and then F 2 Selectively expose a predetermined portion of the photoresist using a predetermined reticle (not shown) to define the width of the exposure source or the ArF exposure source and the deep contact hole for the bit line metal wiring, and then The photoresist pattern 609 is formed by leaving the exposed or unexposed portions of the photoresist and then removing the etching residues through a post-cleaning process or the like.

이어서, 포토레지스트 패턴(609)을 식각 마스크로 하는 선택적 식각 공정을 통해 반사방지막을 선택적으로 식각한다.Subsequently, the antireflection film is selectively etched through a selective etching process using the photoresist pattern 609 as an etching mask.

이 때, 포토레지스트 패턴(609)의 손실을 최소화하기 위해 주로 Cl2, BCl3, CCl4 또는 HCl 등의 염소계 가스를 사용한 플라즈마를 이용하여 식각 공정을 실시하거나, CF 계열의 가스를 사용할 경우 C/F의 비율이 낮은 가스 예컨대, CF4, C2F2 , CHF3 및 CH2F2로 이루어진 그룹으로부터 선택된 어느 하나의 가스에 의한 플라즈마를 이용하여 식각 공정을 실시한다.In this case, in order to minimize the loss of the photoresist pattern 609, the etching process is mainly performed using a plasma using a chlorine-based gas such as Cl 2 , BCl 3 , CCl 4, or HCl, or when using a CF-based gas. The etching process is performed using a plasma having a gas having a low / F ratio, for example, any one selected from the group consisting of CF 4 , C 2 F 2 , CHF 3 and CH 2 F 2 .

반사방지막(609) 식각시에는 CD의 조절이 용이해야 하므로 폴리머를 거의 발생시키지 않도록 하기 위해 상기한 식각 조건을 적용하는 것이 바람직하다.When the anti-reflection film 609 is to be etched, it is preferable to apply the above etching conditions in order to hardly generate a polymer.

이어서, 도 6b에 도시된 바와 같이, 포토레지스트 패턴(609)을 식각마스크로 하드마스크용 물질막(608a)을 식각하여 하드마스크(608b)를 형성한다.Subsequently, as illustrated in FIG. 6B, the hard mask material layer 608a is etched using the photoresist pattern 609 as an etch mask to form a hard mask 608b.

이 과정에서 포토레지스트 패턴(609)과 반사방지막은 공정 진행 과정에서 자연스럽게 제거된다. 한편, 제거되지 않을 경우 별도의 포토레지스트 스트립 공정을 실시할 수도 있다.In this process, the photoresist pattern 609 and the anti-reflection film are naturally removed during the process. If not removed, a separate photoresist strip process may be performed.

이하, 전술한 하드마스크용 물질막(608a)의 식각 공정을 구체적으로 살펴본 다.Hereinafter, the etching process of the hard mask material layer 608a will be described in detail.

하드마스크용 물질막(608a)이 W막, WSix막 또는 WN막과 같이 텅스텐(W)을 포함하는 박막인 경우, SF6/N2의 혼합 가스를 사용한 플라즈마를 이용하며, 이 때 SF6/N2의 혼합비율이 0.10 ∼ 0.60인 것을 사용하는 것이 바람직하다.When the hard mask material film 608a is a thin film containing tungsten (W) such as a W film, a WSix film, or a WN film, a plasma using a mixed gas of SF 6 / N 2 is used, in which case SF 6 / to use the mixing ratio of N 2 is 0.10 ~ 0.60 are preferred.

하드마스크용 물질막(608a)이 폴리실리콘막 또는 Ti막, TiN막, TiSix막, TiAlN막 또는 TiSiN막과 같이 티타늄(Ti)을 포함하는 박막인 경우, 염소 계열의 가스 특히, Cl2를 주식각가스로 하며, 이 때 식각 프로파일의 제어를 위해 산소(O2) 또는 CF 가스를 적절히 첨가하여 사용한다.When the hard mask material film 608a is a thin film containing titanium (Ti) such as a polysilicon film or a Ti film, a TiN film, a TiSix film, a TiAlN film, or a TiSiN film, chlorine-based gas, in particular, Cl 2 In this case, oxygen (O 2 ) or CF gas is appropriately added to control the etching profile.

하드마스크용 물질막(608a)이 Pt, Ir, Ru 등의 귀금속 또는 이들의 산화물 또는 질화막을 포함하는 경우 염소 계열 또는 불소 계열의 가스를 사용한 플라즈마를 이용하며, 이 때 식각 프로파일의 제어를 위해서는 높은 이온에너지(High ion energy)가 필요하므로 이를 위해 저압(Low pressure) 및 고 바이어스 파워(High bias power) 조건을 유지하도록 하는 것이 바람직하다.When the hard mask material layer 608a includes a noble metal such as Pt, Ir, Ru, or an oxide or nitride thereof, plasma using a chlorine-based or fluorine-based gas is used, and in order to control the etching profile, Since high ion energy is required, it is desirable to maintain low pressure and high bias power conditions for this purpose.

이어서, 하드마스크(608b)를 식각마스크로 제3절연막(607)과 제2절연막(606)을 식각하여 식각정지막(605)에서 식각 정지를 함으로써, 오픈부(609)를 형성한다.Subsequently, the third insulating layer 607 and the second insulating layer 606 are etched using the hard mask 608b as an etch mask to etch stop the etch stop layer 605, thereby forming the open portion 609.

이 때, 플라즈마 식각 방식을 이용하며, CxFy(x,y는 1 내지 10) 및 CaHbFc(a,b,c는 1 내지 10) 등의 가스를 베이스 가스로 사용하며, 여기에 N2 ,O2 ,Ar 등의 가스를 조합하여 사용한다. In this case, a plasma etching method is used, and gases such as C x F y (x and y are 1 to 10) and C a H b F c (a and b and c are 1 to 10) are used as base gases. And a combination of gases such as N 2 , O 2 , and Ar are used here.

CxFy는 통상 피식각층이 산화막 계열일 때 식각시 주로 사용하는 불소계 가스로서 C2F4, C2F6, C3F8, C4 F6, C5F8 또는 C5F10 등을 포함하며, Ca HbFc는 SAC(Self Align Contact) 공정시 폴리머를 발생시키기 위한 가스로서 CH2F2, C3HF 5 또는 CHF3 등을 포함한다. N2/O2는 식각 프로파일을 개선하기 위하여 사용하며, Ar은 캐리어 가스로 사용된다.C x F y is a fluorine-based gas that is usually used for etching when the layer to be etched is an oxide-based layer, and C 2 F 4 , C 2 F 6 , C 3 F 8 , C 4 F 6 , C 5 F 8, or C 5 F 10 And C a H b F c is a gas for generating a polymer in a SAC (Self Align Contact) process, and includes CH 2 F 2 , C 3 HF 5, or CHF 3 . N 2 / O 2 is used to improve the etching profile, and Ar is used as the carrier gas.

이어서, 도면부호 '610'과 같이 산화막 계열인 제2절연막(606)을 측면으로 일부 리세스시켜 오픈부(609) 저면의 CD를 증가시킨다.Subsequently, as shown by reference numeral 610, the oxide-based second insulating layer 606 is partially recessed to the side to increase the CD of the bottom of the open part 609.

이 때, 제3절연막(607)도 산화막 계열을 일부 포함하므로 도면부호 '611'과 같이 리세스된다.At this time, since the third insulating film 607 also includes a part of the oxide film series, it is recessed as indicated by reference numeral 611.

제2절연막(606)에 대한 리세스 시에는 산화막 계열의 식각 용액인 불산계 용액을 사용한다. 불산계 용액은 순수에 희석된 HF 또는 BOE(Buffered Oxide Etchant)를 포함한다.In the recess of the second insulating layer 606, a hydrofluoric acid-based solution, which is an oxide-based etching solution, is used. The hydrofluoric acid solution includes HF or BOE (Buffered Oxide Etchant) diluted in pure water.

오픈부(609) 저면의 CD를 확장시키는 과정에서 불산계 용액에 대해 상대적으로 식각 내성을 갖는 하드마스크(608c)는 그 상부에서 일부 식각이 이루어져 도 6c에 도시된 프로파일을 갖는다.The hard mask 608c which is relatively etch resistant to the hydrofluoric acid-based solution in the process of expanding the CD of the bottom of the open portion 609 has a profile shown in FIG.

이어서, 도 6d에 도시된 바와 같이, 오픈부(609) 저면의 CD가 확장된 상태에서 CxFy 및 CaHbFc 가스를 이용한 플라즈마 식각 공정을 실시하여 식각정지막(605)과 제1절연막(604) 및 비트라인 하드마스크(602)를 식각한다.Subsequently, as illustrated in FIG. 6D, a plasma etching process using CxFy and CaHbFc gas is performed while the CD on the bottom of the open portion 609 is extended to etch the stop film 605, the first insulating film 604, and the bit. Line hardmask 602 is etched.

따라서, 비트라인 전도막(601)을 노출시키는 오픈부(612) 즉 깊은 콘택홀이 형성된다.Accordingly, an open portion 612, that is, a deep contact hole, is formed to expose the bit line conductive layer 601.

도 6c의 공정에서 실시한 CD 확장 공정으로 인해 도 6d의 최종 단면에서 오픈부(612)의 CD가 도면부호 '613'과 같이 확장되었음을 알 수 있다.It can be seen that the CD of the open portion 612 is extended as indicated by reference numeral 613 in the final section of FIG. 6D due to the CD expansion process performed in the process of FIG. 6C.

한편, 상기한 일실시예에서는 비트라인 전도막(601)을 노출시키는 공정을 그예로 하였으므로 비트라인 전도막(601) 상부가 질화막 계열인 비트라인 하드마스크(602)였다.Meanwhile, in the above-described exemplary embodiment, since the bit line conductive layer 601 is exposed, the upper portion of the bit line conductive layer 601 is a nitride line-based bit line hard mask 602.

한편, 금속배선이 연결되기 위해 노출되는 부분이 비트라인 전도막(601)이 아닌 소스/드레인 접합인 경우에는 비트라인 하드마스크(602)는 질화막 계열의 다른 식각정지막이 될 것이다.
On the other hand, when the portion exposed to connect the metal wiring is a source / drain junction instead of the bit line conductive layer 601, the bit line hard mask 602 may be another etch stop layer of the nitride layer.

상기한 일실시예에서는 식각정지막(605)에서 식각 정지를 한 후 CD 확장 공정을 실시하였으나, 비트라인 하드마스크(602) 상부에서 식각 정지를 한 후 CD 확장 공정을 실시할 수 있는 바, 후술하는 다른 실시예에서는 비트라인 하드마스크(602) 상부에서 식각 정지를 한 후 CD 확장 공정을 실시하는 예를 나타낸다.In the above-described embodiment, the CD expansion process is performed after the etch stop in the etch stop layer 605, but the CD expansion process may be performed after the etch stop is performed on the bit line hard mask 602. In another embodiment of the present invention, an CD expansion process is performed after an etch stop is performed on the bit line hard mask 602.

도 7a 및 도 7b는 본 발명의 다른 실시예에 따른 반도체 메모리 소자의 주변영역에서의 비트라인 금속 배선 형성을 위한 콘택홀 공정을 도시한 단면도이다.7A and 7B are cross-sectional views illustrating a contact hole process for forming a bit line metal wiring in a peripheral region of a semiconductor memory device according to another exemplary embodiment of the present invention.

여기서, 상기한 일실시예와 동일한 구성 요소에 대해서는 동일한 도면부호를 사용하고, 그 구체적인 설명은 생략한다.Here, the same reference numerals are used for the same components as those of the above-described embodiment, and a detailed description thereof will be omitted.

먼저, 도 6a에 도시된 바와 같은 구조를 형성한다. 이어서, 도 7a에 도시된 바와 같이, 하드마스크(608b)를 식각마스크로 제3절연막(607)과 제2절연막(606)과 식각정지막(605) 및 제1절연막(604)을 식각하여 비트라인 하드마스크(602)에서 식각 정지를 함으로써, 오픈부(614)를 형성한다.First, a structure as shown in FIG. 6A is formed. Subsequently, as illustrated in FIG. 7A, the third insulating layer 607, the second insulating layer 606, the etch stop layer 605, and the first insulating layer 604 are etched using the hard mask 608b as an etch mask. The etch stop is performed on the line hard mask 602 to form the open portion 614.

이 때, 플라즈마 식각 방식을 이용하며, CxFy(x,y는 1 내지 10) 및 CaHbFc(a,b,c는 1 내지 10) 등의 가스를 베이스 가스로 사용하며, 여기에 N2 ,O2 ,Ar 등의 가스를 조합하여 사용한다.In this case, a plasma etching method is used, and gases such as C x F y (x and y are 1 to 10) and C a H b F c (a and b and c are 1 to 10) are used as base gases. And a combination of gases such as N 2 , O 2 , and Ar are used here.

이어서, 도 7b에 도시된 바와 같이, 도면부호 '615'와 같이 산화막 계열인 제1절연막(615)을 측면으로 일부 리세스시켜 오픈부(614) 저면의 CD를 증가시킨다.Subsequently, as shown in FIG. 7B, as shown by reference numeral 615, the first insulating layer 615, which is an oxide film series, is partially recessed to the side to increase the CD of the bottom of the open part 614.

이 때, 제3절연막(607)도 산화막 계열을 일부 포함하므로 도면부호 '617'과 같이 리세스되며, 제2절연막(606)은 산화막 계열이므로 도면부호 '616'과 같이 그 CD가 확장된다.At this time, since the third insulating film 607 also includes a portion of the oxide film series, the third insulating film 607 is recessed as shown by reference numeral 617, and the second insulating film 606 is an oxide film series, and thus the CD is extended as shown by reference numeral 616.

제1절연막(604)에 대한 리세스 시에는 산화막 계열의 식각 용액인 불산계 용액을 사용한다. 불산계 용액은 순수에 희석된 HF 또는 BOE를 포함한다.When the first insulating layer 604 is recessed, a hydrofluoric acid solution, which is an oxide-based etching solution, is used. The hydrofluoric acid solution contains HF or BOE diluted in pure water.

이어서, 오픈부(614) 저면의 CD가 확장된 상태에서 CxFy 및 CaHbFc 가스를 이용한 플라즈마 식각 공정을 실시하여 비트라인 하드마스크(602)를 식각함으로써, 도 6d의 공정 단면을 완성할 수 있다.Subsequently, the bit line hard mask 602 may be etched by performing a plasma etching process using CxFy and CaHbFc gas in a state where the CD of the bottom of the open part 614 is extended, thereby completing the process cross section of FIG. 6D.

도 8은 도 6d의 SEM 사진이다. 도 8을 참조하면 콘택홀(612)의 저면 CD가 도면부호 '610'과 같이 확장되었음을 알 수 있다.FIG. 8 is an SEM photograph of FIG. 6D. Referring to FIG. 8, it can be seen that the bottom CD of the contact hole 612 is extended as indicated by reference numeral 610.

또한, 도 9는 도 8의 평면 SEM 사진이다. 도 9를 참조하면, 도 4 및 도 5에 비해 콘택홀(612)의 저면 CD가 증가되었음을 알 수 있다. 9 is a planar SEM photograph of FIG. 8. 9, it can be seen that the bottom CD of the contact hole 612 is increased compared to FIGS. 4 and 5.                     

이어서, 도면에 도시되지는 않았지만 하드마스크(608b, 608c)를 제거한다. 하드마스크(608b, 608c) 제거시에는 각 물질에 따라 전술한 하드마스크(608b, 608c) 식각 공정에서 사용한 식각 조건을 이용한다.Next, although not shown in the figure, the hard masks 608b and 608c are removed. When the hard masks 608b and 608c are removed, the etching conditions used in the above-described hard masks 608b and 608c etching processes are used according to the respective materials.

이어서, 세정 공정을 실시하여 식각 공정시 발생한 부산물을 제거한 다음, 그 개구부가 확장된 콘택홀(612) 전면에 배리어막과 금속막을 증착하여 콘택홀(612)을 매립한다.Subsequently, a by-product generated during the etching process is removed by performing a cleaning process, and then a barrier film and a metal film are deposited on the entire surface of the contact hole 612 whose opening is extended to fill the contact hole 612.

이 때, 콘택홀(612)의 CD가 충분히 확장되어 있어 배리어막 및 금속막 증착시 갭-필 특성을 향상시킬 수 있다.At this time, the CD of the contact hole 612 is sufficiently extended to improve the gap-fill characteristics during deposition of the barrier film and the metal film.

배리어막으로는 Ti, TiN, Ta, TaN 등의 단독 또는 조합된 구조를 이용하며, 금속막으로는 Cu, Al, W 등을 이용한다.As the barrier film, a single or combined structure such as Ti, TiN, Ta, TaN, or the like is used. As the metal film, Cu, Al, W, or the like is used.

이어서, 배리어막과 금속막을 선택적으로 패터닝함으로써, 금속막과 배리어막의 적층 구조로 비트라인(B/L)에 전기적으로 접속된 금속 배선 형성 공정이 완료된다.
Subsequently, by selectively patterning the barrier film and the metal film, the metal wiring forming process electrically connected to the bit lines B / L in a lamination structure of the metal film and the barrier film is completed.

전술한 바와 같이 이루어지는 본 발명은, 깊은 콘택홀 형성시 ArF 포토리소그라피 등의 미세 패턴 형성 공정시 패턴 변형을 방지하면서도 콘택 CD를 확장함으로써 콘택 낫 오픈을 방지하고, 콘택 저항을 감소시킬 수 있으며, 깊은 콘택홀에 대한 갭-필 특성을 향상시킬 수 있음을 실시예를 통해 알아 보았다.
According to the present invention made as described above, the contact CD can be prevented from opening and the contact resistance can be reduced by expanding the contact CD while preventing the pattern deformation during the fine pattern formation process such as ArF photolithography when forming the deep contact hole. It was found through the examples that the gap-fill characteristics for contact holes can be improved.

본 발명의 기술 사상은 상기 바람직한 실시예에 따라 구체적으로 기술되었으 나, 상기한 실시예는 그 설명을 위한 것이며 그 제한을 위한 것이 아님을 주의하여야 한다. 또한, 본 발명의 기술 분야의 통상의 전문가라면 본 발명의 기술 사상의 범위 내에서 다양한 실시예가 가능함을 이해할 수 있을 것이다.Although the technical spirit of the present invention has been described in detail according to the above preferred embodiment, it should be noted that the above-described embodiment is for the purpose of description and not of limitation. In addition, those skilled in the art will understand that various embodiments are possible within the scope of the technical idea of the present invention.

예컨대, 전술한 본 발명의 실시예에서는 비트라인 금속 배선 공정을 그 예로 하였으나, 게이트전극 패턴, 콘택 패드 또는 금속배선 등과의 콘택홀 형성 공정 등 콘택홀을 형성하는 모든 공정으로 응용이 가능하다.
For example, in the above-described embodiment of the present invention, the bit line metal wiring process is taken as an example. However, the present invention may be applied to any process for forming contact holes, such as forming a contact hole with a gate electrode pattern, a contact pad, or a metal wiring.

상술한 바와 같은 본 발명은, 깊은 콘택홀 형성시 임계치수를 충분히 확보할 수 있어, 반도체 소자 제조시 결함 발생을 줄여 수율을 향상시킬 수 있는 효과가 있다.As described above, the present invention can sufficiently secure the critical dimension at the time of forming the deep contact hole, thereby reducing the occurrence of defects in manufacturing a semiconductor device and improving the yield.

Claims (8)

도전층 상에 질화막 계열의 제1절연막을 형성하는 단계;Forming a nitride layer-based first insulating layer on the conductive layer; 상기 제1절연막 상에 산화막 계열의 제2절연막을 형성하는 단계;Forming an oxide-based second insulating film on the first insulating film; 상기 제2절연막 상에 질화막 계열의 제3절연막을 형성하는 단계;Forming a nitride layer-based third insulating layer on the second insulating layer; 상기 제3절연막 상에 산화막 계열의 제4절연막을 형성하는 단계;Forming an oxide-based fourth insulating film on the third insulating film; 상기 제4절연막 상에 마스크 패턴을 형성하는 단계;Forming a mask pattern on the fourth insulating layer; 상기 마스크 패턴을 식각마스크로 상기 제4절연막을 식각하여 상기 제3절연막을 노출시키는 제1오픈부를 형성하는 단계;Forming a first open part exposing the third insulating layer by etching the fourth insulating layer using the mask pattern as an etching mask; 상기 제1오픈부의 측면으로 상기 제4절연막을 리세스시켜 상기 제1오픈부의 저면 임계치수를 확장시키는 단계; 및Extending the bottom critical dimension of the first open portion by recessing the fourth insulating layer to the side of the first open portion; And 임계치수가 확장된 상기 제1오픈부의 폭으로 상기 제3절연막과 상기 제2절연막 및 상기 제1절연막을 선택적으로 식각하여 상기 도전층을 노출시키는 제2오픈부를 형성하는 단계Selectively etching the third insulating layer, the second insulating layer, and the first insulating layer to form a second open portion exposing the conductive layer with a width of the first open portion having an extended critical dimension; 를 포함하는 반도체 소자의 깊은 콘택홀 형성 방법.Deep contact hole forming method of a semiconductor device comprising a. 도전층 상에 질화막 계열의 제1절연막을 형성하는 단계;Forming a nitride layer-based first insulating layer on the conductive layer; 상기 제1절연막 상에 산화막 계열의 제2절연막을 형성하는 단계;Forming an oxide-based second insulating film on the first insulating film; 상기 제2절연막 상에 질화막 계열의 제3절연막을 형성하는 단계;Forming a nitride layer-based third insulating layer on the second insulating layer; 상기 제3절연막 상에 산화막 계열의 제4절연막을 형성하는 단계;Forming an oxide-based fourth insulating film on the third insulating film; 상기 제4절연막 상에 마스크 패턴을 형성하는 단계;Forming a mask pattern on the fourth insulating layer; 상기 마스크 패턴을 식각마스크로 상기 제4절연막 내지 제2절연막을 식각하여 상기 제1절연막을 노출시키는 제1오픈부를 형성하는 단계;Forming a first open part exposing the first insulating layer by etching the fourth insulating layer to the second insulating layer using the mask pattern as an etching mask; 상기 제1오픈부의 측면으로 상기 제2절연막을 리세스시켜 상기 제1오픈부의 저면 임계치수를 확장시키는 단계; 및Extending the bottom critical dimension of the first open portion by recessing the second insulating layer to the side of the first open portion; And 임계치수가 확장된 상기 제1오픈부의 폭으로 상기 제1절연막을 선택적으로 식각하여 상기 도전층을 노출시키는 제2오픈부를 형성하는 단계Selectively etching the first insulating layer with a width of the first opening portion having an extended critical dimension to form a second opening portion exposing the conductive layer; 를 포함하는 반도체 소자의 깊은 콘택홀 형성 방법.Deep contact hole forming method of a semiconductor device comprising a. 제 1 항 또는 제 2 항에 있어서,The method according to claim 1 or 2, 상기 제1오픈부의 저면 임계치수를 확장시키는 단계에서, 불산을 포함하는 용액을 사용하는 것을 특징으로 하는 반도체 소자의 깊은 콘택홀 형성 방법.In the step of extending the bottom critical dimension of the first open portion, a method for forming a deep contact hole of a semiconductor device, characterized in that using a solution containing hydrofluoric acid. 제 1 항 또는 제 2 항에 있어서,The method according to claim 1 or 2, 상기 도전층은 게이트전극 패턴, 비트라인, 콘택 패드 또는 금속배선 중 어느 하나를 포함하는 것을 특징으로 하는 반도체 장치 제조 방법.The conductive layer includes any one of a gate electrode pattern, a bit line, a contact pad or a metal wiring. 비트라인 하드마스크/비트라인 전도막의 적층 구조를 갖는 비트라인을 형성하는 단계;Forming a bit line having a stacked structure of a bit line hard mask / bit line conductive film; 상기 비트라인 상에 산화막 계열의 제1절연막을 형성하는 단계;Forming an oxide-based first insulating layer on the bit line; 상기 제1절연막 상에 질화막 계열의 식각정지막을 형성하는 단계;Forming an etch stop layer based on the nitride layer on the first insulating layer; 상기 식각정지막 상에 산화막 계열의 제2절연막을 형성하는 단계;Forming an oxide-based second insulating layer on the etch stop layer; 상기 제2절연막 상에 마스크 패턴을 형성하는 단계;Forming a mask pattern on the second insulating layer; 상기 마스크 패턴을 식각마스크로 상기 제2절연막을 식각하여 상기 식각정지막을 노출시키는 제1오픈부를 형성하는 단계;Forming a first open part exposing the etch stop layer by etching the second insulating layer using the mask pattern as an etch mask; 상기 제1오픈부의 측면으로 상기 제2절연막을 리세스시켜 상기 제1오픈부의 저면 임계치수를 확장시키는 단계; 및Extending the bottom critical dimension of the first open portion by recessing the second insulating layer to the side of the first open portion; And 임계치수가 확장된 상기 제1오픈부의 폭으로 상기 식각정지막과 상기 제1절연막 및 상기 비트라인 하드마스크를 선택적으로 식각하여 상기 비트라인 전도막을 노출시키는 제2오픈부를 형성하는 단계Selectively etching the etch stop layer, the first insulating layer, and the bit line hard mask to form a second open portion exposing the bit line conductive layer by a width of the first open portion having an extended critical dimension; 를 포함하는 반도체 소자의 깊은 콘택홀 형성 방법.Deep contact hole forming method of a semiconductor device comprising a. 비트라인 하드마스크/비트라인 전도막의 적층 구조를 갖는 비트라인을 형성하는 단계;Forming a bit line having a stacked structure of a bit line hard mask / bit line conductive film; 상기 비트라인 상에 산화막 계열의 제1절연막을 형성하는 단계;Forming an oxide-based first insulating layer on the bit line; 상기 제1절연막 상에 질화막 계열의 식각정지막을 형성하는 단계;Forming an etch stop layer based on the nitride layer on the first insulating layer; 상기 식각정지막 상에 산화막 계열의 제2절연막을 형성하는 단계;Forming an oxide-based second insulating layer on the etch stop layer; 상기 제2절연막 상에 마스크 패턴을 형성하는 단계;Forming a mask pattern on the second insulating layer; 상기 마스크 패턴을 식각마스크로 상기 제2절연막과 식각정지막 및 상기 제1절연막을 식각하여 상기 비트라인 하드마스크를 노출시키는 제1오픈부를 형성하는 단계;Forming a first open portion exposing the bit line hard mask by etching the second insulating layer, the etch stop layer, and the first insulating layer using the mask pattern as an etch mask; 상기 제1오픈부의 측면으로 상기 제1절연막을 리세스시켜 상기 제1오픈부의 저면 임계치수를 확장시키는 단계; 및Extending the bottom critical dimension of the first open portion by recessing the first insulating layer to the side of the first open portion; And 임계치수가 확장된 상기 제1오픈부의 폭으로 상기 비트라인 하드마스크를 선택적으로 식각하여 상기 비트라인 전도막을 노출시키는 제2오픈부를 형성하는 단계Selectively etching the bit line hard mask with a width of the first open portion having an extended critical dimension to form a second open portion exposing the bit line conductive layer; 를 포함하는 반도체 소자의 깊은 콘택홀 형성 방법.Deep contact hole forming method of a semiconductor device comprising a. 제 5 항 또는 제 6 항에 있어서,The method according to claim 5 or 6, 상기 제1오픈부의 저면 임계치수를 확장시키는 단계에서, 불산을 포함하는 용액을 사용하는 것을 특징으로 하는 반도체 소자의 깊은 콘택홀 형성 방법.In the step of extending the bottom critical dimension of the first open portion, a method for forming a deep contact hole of a semiconductor device, characterized in that using a solution containing hydrofluoric acid. 제 5 항 또는 제 6 항에 있어서,The method according to claim 5 or 6, 상기 비트라인 전도막은, 기판의 소스/드레인 접합 또는 게이트전극에 전기 적으로 연결된 것을 특징으로 하는 반도체 소자의 깊은 콘택홀 형성 방법.And the bit line conductive film is electrically connected to a source / drain junction or a gate electrode of the substrate.
KR1020040071801A 2004-09-08 2004-09-08 Method for fabrication of deep contact hole in semiconductor device KR20060022995A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040071801A KR20060022995A (en) 2004-09-08 2004-09-08 Method for fabrication of deep contact hole in semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040071801A KR20060022995A (en) 2004-09-08 2004-09-08 Method for fabrication of deep contact hole in semiconductor device

Publications (1)

Publication Number Publication Date
KR20060022995A true KR20060022995A (en) 2006-03-13

Family

ID=37129339

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040071801A KR20060022995A (en) 2004-09-08 2004-09-08 Method for fabrication of deep contact hole in semiconductor device

Country Status (1)

Country Link
KR (1) KR20060022995A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101120180B1 (en) * 2008-12-22 2012-02-27 주식회사 하이닉스반도체 Method for Manufacturing Semiconductor Device

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101120180B1 (en) * 2008-12-22 2012-02-27 주식회사 하이닉스반도체 Method for Manufacturing Semiconductor Device

Similar Documents

Publication Publication Date Title
US7196004B2 (en) Method and fabricating semiconductor device
KR100652791B1 (en) Method for fabrication of semiconductor device
US7842593B2 (en) Semiconductor device and method for fabricating the same
US7122467B2 (en) Method for fabricating semiconductor device
KR100616499B1 (en) Method for fabrication of semiconductor device
KR100685677B1 (en) Method for fabrication of semiconductor device
KR20060000912A (en) Method for fabrication of semiconductor device
KR20060022995A (en) Method for fabrication of deep contact hole in semiconductor device
KR20050116314A (en) Method for fabrication of deep contact hole in semiconductor device
KR100643568B1 (en) Method for fabrication of deep contact hole in semiconductor device
KR100991379B1 (en) Method for fabrication of semiconductor device
KR20060023004A (en) Forming method of contact plug in semiconductor device
KR100701425B1 (en) Method for fabrication of semiconductor device
KR100910868B1 (en) Method for fabrication of semiconductor device
KR100908827B1 (en) Conductive Pattern Formation Method of Semiconductor Device
KR100695417B1 (en) Method for fabrication of semiconductor device capable of forming fine pattern
KR20050063374A (en) Method for fabrication of deep contact hole of semiconductor device
KR20050116483A (en) Forming method of contact hole in semiconductor device
KR20050041264A (en) Method for fabrication of semiconductor device
KR20060036705A (en) Method for fabrication of semiconductor device
KR20060038585A (en) Method for fabrication of deep contact hole in semiconductor device
KR20050116490A (en) Forming method of contact plug in semiconductor device
KR20060029007A (en) Method for fabrication of semiconductor device
KR20050063410A (en) Method for fabrication of semiconductor device
KR20060038589A (en) Forming method of plug in semiconductor device

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid