KR20050121857A - 2개의 구동부들만을 사용하는 플라즈마 디스플레이 패널의구동 방법 - Google Patents
2개의 구동부들만을 사용하는 플라즈마 디스플레이 패널의구동 방법 Download PDFInfo
- Publication number
- KR20050121857A KR20050121857A KR1020040046949A KR20040046949A KR20050121857A KR 20050121857 A KR20050121857 A KR 20050121857A KR 1020040046949 A KR1020040046949 A KR 1020040046949A KR 20040046949 A KR20040046949 A KR 20040046949A KR 20050121857 A KR20050121857 A KR 20050121857A
- Authority
- KR
- South Korea
- Prior art keywords
- electrode lines
- display panel
- potential
- plasma display
- address
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/28—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
- G09G3/288—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
- G09G3/291—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
- G09G3/294—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/28—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
- G09G3/288—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
- G09G3/296—Driving circuits for producing the waveforms applied to the driving electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0202—Addressing of scan or signal lines
- G09G2310/0216—Interleaved control phases for different scan lines in the same sub-field, e.g. initialization, addressing and sustaining in plasma displays that are not simultaneous for all scan lines
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Plasma & Fusion (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of Gas Discharge Display Tubes (AREA)
Abstract
본 발명은 X 전극라인들을 구동하지 않고 Y 전극라인들과 어드레스 전극라인들만을 구동하는 플라즈마 디스플레이 패널의 구동 방법에 관한 것이다. 플라즈마 디스플레이 패널에 인가되는 단위 프레임은 시분할 계조 디스플레이를 위한 복수의 서브필드들로 구분되고, 상기 서브필드들 각각에서 리셋팅, 어드레싱, 및 디스플레이-유지 단계들이 수행된다. 본 발명의 플라즈마 디스플레이 패널의 구동 방법에 따른 디스플레이-유지 단계는 (a) 초기의 소정 시간 동안 Y 전극라인들에 접지 전위를 인가하고 상기 어드레스 전극라인들에 플러스 전위를 갖는 펄스 신호를 인가하는 단계와, (b) 플러스 전위와 마이너스 전위를 갖는 펄스 신호들을 상기 Y 전극라인들에 교번적으로 인가하는 단계, 및 (c) 상기 Y 전극라인들에 인가되는 펄스 신호들 중 마지막 펄스 신호의 극성과 반대의 극성을 갖는 펄스 신호를 상기 어드레스 전극라인들에 인가하는 단계를 포함한다. 본 발명에 따르면, 플라즈마 디스플레이 패널의 제조 가격이 감소되고, 디스플레이-유지 단계 동안 어드레스 전극라인들 주위에 플러스 벽전하가 축적되는 것이 방지된다.
Description
본 발명은, 플라즈마 디스플레이 패널의 구동 방법에 관한 것으로서, 특히, 플라즈마 디스플레이 패널을 구동하기 위한 X 구동부와 Y 구동부 및 어드레스 구동부들 중에서 X 구동부를 사용하지 않고 Y 구동부와 어드레스 구동부만을 사용하여 플라즈마 디스플레이 패널을 구동하는 방법에 관한 것이다.
도 1은 종래의 플라즈마 디스플레이 패널의 전극 라인들에 인가되는 신호들의 파형도이다. 플라즈마 디스플레이 패널에 적용되는 단위 프레임은 시분할 계조 디스플레이를 위한 복수의 서브필드(sub-field)들로 구분된다.
도 1을 참조하면, 단위 서브필드(SF)는 리셋팅(resetting) 단계(R), 어드레싱(addressing) 단계(A), 및 디스플레이-유지(display-sustain) 단계(S)로 구분된다. 도 1에서 참조부호 Sa1∼San은 어드레스 전극라인들에 인가되는 어드레스 구동 신호들을, 참조부호 Sx1∼Sxn은 X 전극라인들에 인가되는 X 구동신호들을, 참조부호 Sy1∼Syn은 Y 전극라인들에 인가되는 Y 구동 신호들을 가리킨다.
리셋팅 단계(R)에서, 어드레스전극 구동신호들(Sa1∼San)은 접지 전위(Vg)로 유지된다. X전극 구동신호들(Sx1∼Sxn)은 초기(t0)부터 전위(Vs)로 상승한 후에 시점(t1)에서 접지 전위(Vg)로 낮아지며, 시점(t2)에서 다시 전위(Vs)로 상승한다. Y전극 구동신호들(Sy1∼Syn)은 초기(t0)에는 접지 전위(Vg)로 유지되다가 시점(t1)에서 전위(Vs)로 급격히 상승한 후에 전위(Vset)까지 지속적으로 상승하며, 시점(t2)에서 전위(Vs)로 급격히 하강한 후에 시점(t3)부터 접지 전위(Vg)로 지속적으로 낮아지며, 시구간(t4∼t5)에서 접지 전위(Vg)로 유지된다.
어드레싱 단계(A)에서, 어드레스 구동신호들(Sa1∼San)은 어드레스 전극라인들에 플러스 전위(Va)를 갖는 펄스 신호들(Sa1,Sa2,San)로써 인가되며, Y 구동신호들(Sy1∼Syn)은 Y 전극라인들에 전위(Vnf)보다 낮은 전위(Vscl)를 갖는 스캔 신호들로써 순차적으로 인가된다. 따라서, 원활한 어드레싱이 수행될 수 있다. 어드레스 구동신호들(Sa1∼San)은 디스플레이 셀을 선택할 경우에 해당되는 어드레스 전극라인들에 플러스 전위(Va)로써 인가되고, 그렇지 않을 경우에 접지 전위(Vg)로써 인가된다.
디스플레이-유지 단계(S)에서는 Y 구동신호들(Sy1∼Syn)과 X 구동신호들(Sx1∼Sxn)은 전위(Vs)를 갖는 펄스 신호들로써 교차적으로 인가되며, 이에 따라 상응하는 어드레싱 단계(A)에 벽전하들이 축적된 디스플레이 셀들에서 디스플레이-유지를 위한 방전이 발생한다.
그런데, 종래에는 X 전극라인들과 Y 전극라인들 및 어드레스 전극라인들을 구동하기 위한 X 구동부와 Y 구동부 및 어드레스 구동부를 가지고 있다. 이와 같이, 3개의 구동부들을 구비함으로 인하여 플라즈마 디스플레이 패널의 제조 가격이 상승하며, 결국 플라즈마 디스플레이 패널의 경쟁력이 떨어지는 요인이 되고 있다. 따라서, 플라즈마 디스플레이 패널의 경쟁력을 확보하기 위해서는 3개의 구동부들 중 하나를 사용하지 않아야 한다. 그러기 위해서는 사용하지 않는 구동부의 기능을 다른 구동부가 감당할 수 있어야 한다.
본 발명이 이루고자하는 기술적 과제는 제조 가격을 낮추기 위하여 플라즈마 디스플레이 패널을 구동하기 위한 X 구동부와 Y 구동부 및 어드레스 구동부들 중에서 X 구동부를 사용하지 않으며, 그 대신 X 구동부의 기능을 다른 구동부들이 수행하며, 그에 따라 디스플레이-유지 단계에서 어드레스 전극라인들 주위에 플러스 벽전하가 축적되는 것을 방지하기 위한 플라즈마 디스플레이 패널의 구동 방법을 제공하는 것이다.
상기 기술적 과제를 이루기 위하여 본 발명은
X 전극라인들과 Y 전극라인들이 교호하게 배열되어 XY 전극라인쌍들을 이루며, 상기 XY 전극라인쌍들과 어드레스 전극라인들이 교차하는 영역들에서 디스플레이셀들이 설정된 플라즈마 디스플레이 패널을 구동하는 방법에 있어서, 상기 플라즈마 디스플레이 패널에 인가되는 단위 프레임은 복수의 서브필드들로 구성되고, 상기 서브필드들은 각각 리셋팅 단계, 어드레싱 단계 및 디스플레이-유지 단계들로 이루어지며, 상기 디스플레이-유지 단계는 (a) 초기의 소정 시간 동안 X 전극라인들과 Y 전극라인들에 접지 전위를 인가하고, 어드레스 전극라인들에 플러스 전위를 갖는 펄스 신호를 인가하는 단계; (b) 플러스 전위와 마이너스 전위를 갖는 펄스 신호들을 상기 Y 전극라인들에 교번적으로 인가하는 단계; 및 (c) 상기 Y 전극라인들에 인가되는 펄스 신호들 중 마지막 펄스 신호의 극성과 반대의 극성을 갖는 펄스 신호를 상기 어드레스 전극라인들에 인가하는 단계를 포함하는 플라즈마 디스플레이 패널의 구동 방법을 제공한다.
상기 기술적 과제를 이루기 위하여 본 발명은 또한,
Y 전극라인들과 어드레스 전극라인들이 교차하는 영역들에서 디스플레이 셀들이 설정된 플라즈마 디스플레이 패널을 구동하는 방법에 있어서, 상기 플라즈마 디스플레이 패널에 인가되는 단위 프레임은 복수의 서브필드들로 구성되고, 상기 서브필드들은 각각 리셋팅 단계, 어드레싱 단계 및 디스플레이-유지 단계들로 이루어지며, 상기 디스플레이-유지 단계는 (a) 초기의 소정 시간 동안 상기 Y 전극라인들에 접지 전위를 인가한 후에 플러스 전위와 마이너스 전위를 갖는 펄스 신호들을 상기 Y 전극라인들에 순차적으로 인가하는 단계; (b) 초기에 플러스 전위를 갖는 펄스 신호를 상기 초기의 소정 시간보다 더 길게 상기 어드레스 전극라인들에 인가하는 단계; 및 (c) 상기 Y 전극라인들에 인가되는 펄스 신호들 중 마지막 펄스 신호의 극성과 반대의 극성을 갖는 펄스 신호를 상기 어드레스 전극라인들에 인가하는 단계를 포함하는 플라즈마 디스플레이 패널의 구동 방법을 제공한다.
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시예를 설명함으로써, 본 발명을 상세히 설명한다. 각 도면에 제시된 동일한 참조부호는 동일한 부재를 나타낸다.
도 2는 본 발명을 적용하기 위한 3-전극 면방전 방식의 플라즈마 디스플레이 패널의 내부 사시도이고, 도 3은 도 2에 도시된 플라즈마 디스플레이 패널에 구비된 다수개의 디스플레이 셀들 중 하나를 보여주는 단면도이다. 도 2 및 3을 참조하면, 통상적인 면방전 플라즈마 디스플레이 패널(201)의 앞쪽 및 뒤쪽 글라스 기판들(210,213) 사이에는, 어드레스 전극 라인들(AR1∼ARm), 유전체층들(211, 215), Y 전극 라인들(Y1∼Yn), X 전극 라인들(X1∼Xn), 형광체(216), 격벽(217) 및 보호층으로서의 일산화마그네슘(MgO)층(212)이 마련되어 있다.
어드레스 전극 라인들(AR1∼ARm)은 뒤쪽 글라스 기판(213)의 앞쪽에 일정한 패턴으로 형성된다. 하부 유전체층(215)은 어드레스 전극 라인들(AR1∼ARm)의 앞쪽에 전면 도포된다. 하부 유전체층(215)의 앞쪽에는 격벽(217)들이 어드레스 전극 라인들(AR1∼ARm)과 평행한 방향으로 형성된다. 이 격벽(217)들은 각 디스플레이 셀의 방전 영역을 구획하고 각 디스플레이 셀 사이의 광학적 간섭(cross talk)을 방지하는 기능을 한다. 형광층(216)은 격벽(217)들 사이에 도포된다.
X 전극 라인들(X1∼Xn)과 Y 전극 라인들(Y1∼Yn)은 어드레스 전극 라인들(AR1∼ARm)과 교차되도록 앞쪽 글라스 기판(210)의 뒤쪽에 일정한 패턴으로 형성된다. 각 교차점은 상응하는 디스플레이 셀을 설정한다. X 전극 라인들(X1∼Xn)과 Y 전극 라인들(Y1∼Yn)은 ITO(Indium Tin Oxide) 등과 같은 투명한 도전성 재질의 투명 전극 라인들(Xna,Yna)과 전도도를 높이기 위한 금속 전극 라인들(Xnb,Ynb)이 결합되어 형성된다. 앞쪽 유전체층(211)은 X 전극 라인들(X1∼Xn)과 Y 전극 라인들(Y1∼Yn)의 뒤쪽에 전면 도포되어 형성된다. 강한 전계로부터 패널(201)을 보호하기 위한 보호층(212) 예를 들어, 일산화마그네슘(MgO)층은 앞쪽 유전체층(211)의 뒤쪽에 전면 도포되어 형성된다. 방전 공간(214)에는 플라즈마 형성용 가스가 밀봉된다.
이와 같은 방전 디스플레이 패널에 기본적으로 적용되는 구동 방법에서는, 리셋팅(resetting), 어드레싱(addressing), 및 디스플레이-유지(display-sustain) 단계들이 단위 서브필드에서 순차적으로 수행된다. 리셋팅 단계에서는 모든 디스플레이 셀들의 전하 상태들이 균일해진다. 어드레싱 단계에서는, 선택된 디스플레이 셀들에 소정의 벽전압이 생성된다. 디스플레이-유지 단계에서는, 모든 XY 전극 라인쌍들에 소정의 교류 전압이 인가됨으로써 어드레싱 단계에서 상기 벽전압이 인가된 디스플레이 셀들이 디스플레이-유지 방전을 일으킨다. 이 디스플레이-유지 단계에 있어서, 디스플레이-유지 방전을 일으키는 선택된 디스플레이 셀들의 방전 공간(214) 즉, 가스층에서 플라즈마가 형성되고, 그 자외선 방사에 의하여 형광층(216)이 여기되어 빛이 발생된다.
도 4는 도 2에 도시된 플라즈마 디스플레이 패널을 구동하는 구동 장치의 블록도이다. 도 4를 참조하면, 플라즈마 디스플레이 패널(201)의 통상적인 구동 장치는 영상 처리부(451), 논리 제어부(441), 어드레스 구동부(411), X 구동부(421) 및 Y 구동부(431)를 포함한다.
영상 처리부(451)는 외부 아날로그 영상 신호를 디지털 신호로 변환하여 내부 영상 신호 예를 들어, 각각 8 비트의 적색(R), 녹색(G) 및 청색(B) 영상 데이터, 클럭 신호, 수직 및 수평 동기 신호들을 발생시킨다. 논리 제어부(441)는 영상 처리부(451)로부터의 내부 영상 신호에 따라 구동 제어 신호들(SA, SY, SX
)을 발생시킨다. 어드레스 구동부(411)는, 논리 제어부(441)로부터의 구동 제어 신호들(SA, SY, SX)중에서 어드레스 신호(SA)를 처리하여 표시 데이터 신호를 발생시키고, 발생된 표시 데이터 신호를 어드레스 전극 라인들에 인가한다. X 구동부(421)는 논리 제어부(441)로부터의 구동 제어 신호들(SA, SY, SX)중에서 X 구동 제어 신호(SX)를 처리하여 X 전극 라인들에 인가한다. Y 구동부(431)는 논리 제어부(441)로부터의 구동 제어 신호들(SA, SY, SX)중에서 Y 구동 제어 신호(SY)를 처리하여 Y 전극 라인들에 인가한다.
도 5는 도 2에 도시된 플라즈마 디스플레이 패널의 Y 전극 라인들에 대한 구동 방법을 보여주는 타이밍도이다. 도 5를 참조하면, 모든 단위 프레임들 각각은 시분할 계조 표시를 실현하기 위하여 8 개의 서브필드들(SF1∼SF8)로 분할된다. 또한, 서브필드들(SF1∼SF8)은 리셋팅 시간(R1∼R8), 어드레싱 시간(A1∼A8), 및 디스플레이-유지 시간(S1∼S8)으로 분할된다.
플라즈마 디스플레이 패널의 휘도는 단위 프레임에서 차지하는 디스플레이-유지 시간(S1∼Sn)의 길이에 비례한다. 단위 프레임에서 차지하는 디스플레이-유지 시간(S1∼Sn)의 길이는 255T(T는 단위 시간)이다. 따라서 단위 프레임에서 한 번도 표시되지 않은 경우를 포함하여 256 계조로써 표시할 수 있다.
8 개의 서브필드들(SF1∼SF8) 중에서 표시될 서브필드를 적절히 선택하면, 어느 서브필드에서도 표시되지 않는 0(영) 계조를 포함하여 모두 256 계조의 디스플레이가 수행될 수 있다.
도 6은 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널의 전극 라인들에 인가되는 신호들의 파형도이다. 구체적으로, 도 6은 도 5의 단위 서브필드(SF)에서 도 2의 플라즈마 디스플레이 패널(201)의 전극 라인들에 인가되는 구동 신호들을 보여준다. 도 6에서 참조 부호 Sa1∼San은 어드레스 전극라인들(도 2의 AR1∼ABm)에 인가되는 어드레스 구동신호들을, Sy1∼Syn은 Y 전극라인들(도 2의 Y1∼Yn)에 인가되는 Y 구동신호들을 가리킨다.
도 6에 도시된 바와 같이, X 전극라인들(도 2의 X1∼Xn)에 인가되는 X 구동신호들(Sx1∼Sxn)은 접지전위로 유지된다. 즉, X 전극라인들(도 2의 X1∼Xn)은 접지된다. 따라서, 종래의 X 전극라인들(도 2의 X1∼Xn)에 인가되던 펄스 신호들이 Y 전극라인들(도 2의 Y1∼Yn)에 인가됨으로써 X 전극라인들을 구동하는 장치(도 4의 421)가 불필요하게 되어 플라즈마 디스플레이 패널(201)의 제조 가격을 낮출 수가 있다.
도 6을 참조하여 구동 신호들(Sa1∼San,Sy1∼Syn)의 동작을 설명하기로 한다.
리셋팅 단계(R)의 초기 시간(t0~t1) 동안, Y전극 구동신호들(Sy1∼Syn) 및 어드레스전극 구동신호들(Sa1∼San)은 모두 접지 전위(Vg)로 유지된다.
리셋팅 단계(R)의 벽전하 축적 시간(t1~t2) 동안, Y 구동신호들(Sy1∼Syn)은 접지 전위(Vg)로부터 전위(Vset)까지 지속적으로 상승한다. 이 때, 어드레스 구동신호들(Sa1∼San)은 접지 전위(Vg)로 계속 유지된다. 따라서, Y 전극라인들(도 2의 Y1∼Yn)과 X 전극라인들(도 2의 X1∼Xn) 사이, 및 Y 전극라인들(도 2의 Y1∼Yn)과 어드레스 전극라인들(도 2의 AR1∼ARm) 사이에 방전이 일어나면서 Y 전극라인들(도 2의 Y1∼Yn) 주위에 마이너스 벽전하들이 발생한다.
리셋팅 단계(R)의 전위 변환 시간(t2~t3) 동안, 어드레스전극 구동신호들(Sa1∼San)은 접지 전위(Vg)로 유지되며, Y전극 구동신호들(Sy1∼Syn)은 전위(Vs)로 하강한다. 이와 같이, Y전극 구동신호들(Sy1∼Syn)의 전위가 전위(Vset)로부터 전위(Vs)로 급속하게 하강함으로 인하여 Y 전극라인들(도 2의 Y1∼Yn)과 X 전극라인들(도 2의 X1∼Xn) 사이의 평균 전압이 줄어든다. 따라서, 과도 방전이 방지되어 플라즈마 디스플레이 패널(도 2의 201)의 콘트라스트 성능이 증진될 수 있다.
리셋팅 단계(R)의 벽전하 배분 시간(t3~t6) 동안, 어드레스전극 구동신호들(Sa1∼San)은 접지 전위(Vg)로 유지되며, Y전극 구동신호들(Sy1∼Syn)은 전위(Vs)에서 접지 전위(Vg)로 급격히 낮아진 다음 접지 전위(Vg)보다 낮은 전위(Vnf)까지 지속적으로 하강한 후에 다시 전위(Vsch)로 상승한다. 벽전하 배분 시간(t3~t6)동안, Y 전극라인들(도 2의 Y1∼Yn)과 어드레스 전극라인들(도 2의 AR1∼ABm) 사이의 방전으로 인하여, Y 전극라인들(도 2의 Y1∼Yn) 주위의 마이너스 벽전하들의 일부가 어드레스 전극라인들(도 2의 AR1∼ABm) 주위로 이동하고, 어드레스 전극라인들(도 2의 AR1∼ARm) 주위의 플러스 벽전하들은 약간 소멸된다. 이로 인하여, 이어지는 어드레싱 단계(A)에서 선택된 어드레스 전극 라인과 Y 전극 라인 사이의 대향 방전에 요구되는 어드레싱 전압(Va)이 낮아질 수 있다.
어드레싱 단계(A)에서, 어드레스 전극라인들(도 2의 AR1∼ARm)에 플러스 전위(Ve)를 갖는 펄스 신호들이 인가되고, Y 전극라인들(도 2의 Y1∼Yn)에는 전위(Vnf)보다 낮은 전위(Vscl)의 신호가 순차적으로 인가됨에 따라, 원활한 어드레싱이 수행될 수 있다. 어드레스 전극라인들(도 2의 AR1∼ARm)에 인가되는 어드레스 구동신호들(Sa1∼San)은 선택된 디스플레이 셀들에는 플러스 전위(Va)를 갖는 펄스 신호로써 인가되고, 선택되지 않은 디스플레이 셀들에는 접지 전위(Vg)로써 인가된다. 선택된 디스플레이 셀들에 전위(Vscl)를 갖는 Y 구동신호들이 인가됨과 동시에 전위(Va)를 갖는 어드레스 구동신호들이 인가되면 상기 선택된 디스플레이 셀들에 어드레싱 방전에 의하여 벽전하들이 축적되며, 선택되지 않은 디스플레이 셀들에는 벽전하들이 축적되지 않는다.
디스플레이-유지 단계(S)에서, X 전극라인들(도 2의 X1∼Xn)에는 모두 접지 전위(Vg)를 인가하고, Y 전극라인들(도 2의 Y1∼Yn)에는 펄스 신호들을 인가하며, 어드레스 전극 라인들(도 2의 AR1∼ABm)에는 처음과 마지막에 제1 및 제2 펄스 신호들을 인가한다. 좀 더 구체적으로 설명한다.
먼저, 초기의 소정 시간(ta) 동안 Y 전극라인들(도 2의 Y1∼Yn)에 접지 전위(Vg)를 인가하며, 이 때 어드레스 전극라인들에 플러스 전위를 갖는 제1 펄스 신호(Sa11)들을 인가한다.
이어서, 플러스 전위와 마이너스 전위를 갖는 펄스 신호들을 Y 전극라인들(도 2의 Y1∼Yn)에 순차적으로 인가한다. 따라서, Y 전극라인들(도 2의 Y1∼Yn)에는 플러스 전위와 마이너스 전위를 갖는 펄스 신호들이 순차적으로 인가되어 디스플레이 셀들의 방전을 유지한다.
다음에는, Y 전극라인들(도 2의 Y1∼Yn)에 마지막 펄스 신호가 인가될 때 어드레스 전극라인들(도 2의 AR1∼ABm)에는 상기 마지막 펄스와는 반대의 극성을 갖는 제2 펄스 신호(Sa22)들을 인가한다. 즉, Y 전극라인들(도 2의 Y1∼Yn)에 인가되는 마지막 펄스 신호는 플러스 전위(Vs)를 가지므로, 어드레스 전극라인들(도 2의 AR1∼ARm)에 인가되는 제2 펄스 신호(Sa22)들은 마이너스 전위를 갖는다. 이와 같이, 어드레스 전극들(도 2의 AR1∼ABm)에 펄스 신호들(Sa11,Sa22)을 인가함으로써 어드레스 전극들(도 2의 AR1∼ABm) 주위에 플러스 벽전하가 축적되는 것이 방지된다
여기서, 제1 펄스 신호(Sa11)들과 제2 펄스(Sa22)들은 Y 전극라인들(도2의 Y1∼Yn)에 인가되는 펄스 신호들의 25% 내지 75% 크기 즉, (1/4)∼(3/4) 크기의 전압 레벨로 설정함으로써 전력 소모가 감소된다.
도 7은 본 발명의 다른 실시예에 따른 플라즈마 디스플레이 패널의 전극 라인들에 인가되는 신호들의 파형도이다. 도 7에서 리셋팅 단계(R)와 어드레싱 단계(A)는 도 6에서 설명한 것과 동일함으로 이에 대해서는 중복 설명을 생략하기로 한다.
디스플레이-유지 단계(S)에서, X 전극라인들(도 2의 X1∼Xn)에는 모두 접지 전위(Vg)를 인가하고, Y 전극라인들(도 2의 Y1∼Yn)에는 펄스 신호들을 인가하며, 어드레스 전극 라인들(도 2의 AR1∼ABm)에는 처음과 마지막에 제1 및 제2 펄스 신호들을 인가한다. 좀 더 구체적으로 설명한다.
먼저, 초기의 소정 시간(ta) 동안 Y 전극라인들(도 2의 Y1∼Yn)에 접지 전위(Vg)를 인가하며, 이어서 플러스 전위와 마이너스 전위를 갖는 펄스 신호들을 순차적으로 인가한다. 따라서, 디스플레이 셀들의 방전이 유지된다. 이와 같이, 종래의 X 전극라인들(도 2의 X1∼Xn)에 인가되던 펄스 신호들이 Y 전극라인들(도 2의 Y1∼Yn)에 인가됨으로써 X 전극라인들을 구동하는 장치(도 4의 421)가 불필요하게 되어 플라즈마 디스플레이 패널의 제조 가격을 낮출 수가 있다.
다음에, 초기에 플러스 전위를 갖는 제1 펄스 신호(Sa111)들을 소정 시간(ta)보다 더 긴 시간(tb)동안 어드레스 전극라인들에 인가한다. 이와 같이, 소정 시간(ta)보다 더 긴 시간(tb) 동안 제1 펄스 신호(Sa111)들을 어드레스 전극라인들에 인가함으로써 어드레스 전극라인들(도 2의 AR1∼ABm) 주위에 플러스 벽전하들이 축적되는 것을 더 강하게 방지할 수 있다.
다음에, Y 전극라인들(도 2의 Y1∼Yn)에 마지막 펄스 신호가 인가될 때 어드레스 전극라인들(도 2의 AR1∼ABm)에는 상기 마지막 펄스와는 반대의 극성을 갖는 제2 펄스 신호(Sa222)들을 인가한다. 즉, Y 전극라인들(도 2의 Y1∼Yn)에 인가되는 마지막 펄스 신호는 플러스 전위(Vs)를 가지므로, 어드레스 전극라인들(도 2의 AR1∼ARm)에 인가되는 제2 펄스 신호(Sa22)들은 마이너스 전위를 갖는다.
여기서, 제1 펄스 신호(Sa111)들과 제2 펄스(Sa222)들은 Y 전극라인들(도2의 Y1∼Yn)에 인가되는 펄스 신호들의 25% 내지 75% 크기 즉, (1/4)∼(3/4) 크기의 전압 레벨로 설정함으로써 전력 소모가 감소된다.
도면과 명세서에서 최적 실시예가 개시되었으며, 여기서 사용된 용어들은 단지 본 발명을 설명하기 위한 목적에서 사용된 것이며, 의미한정이나 특허청구범위에 기재된 본 발명의 범위를 제한하기 위하여 사용된 것은 아니다. 그러므로 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능할 것이며, 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의해 정해져야 할 것이다.
상술한 바와 같이 본 발명에 따라 종래의 X 전극라인들(도 2의 X1∼Xn)에 인가되던 펄스 신호들이 Y 전극라인들(도 2의 Y1∼Yn)에 인가됨으로써 X 전극라인들을 구동하는 장치(도 4의 421)가 불필요하게 되어 플라즈마 디스플레이 패널(201)의 제조 가격이 감소된다.
또한, 디스플레이-유지 단계(S)에서, 어드레스 전극 라인들(도 2의 AR1∼ABm)에 초기의 소정 시간(ta,tb) 동안 제1 펄스들(Sa11,Sa111)을 인가하고 후반부에 제2 펄스들(Sa22,Sa222)을 인가함으로써 디스플레이-유지 단계(S) 동안 어드레스 전극라인들(AR1∼ABm) 주위에 플러스 벽전하가 축적되는 것이 방지된다.
또한, 제1 펄스 신호들(Sa11,Sa111)과 제2 펄스들(Sa22,Sa222)은 Y 전극라인들(도2의 Y1∼Yn)에 인가되는 펄스 신호들의 25% 내지 75% 크기 즉, (1/4)∼(3/4) 크기의 전압 레벨로 설정함으로써 플라즈마 디스플레이 패널(201)의 전력 소모가 감소된다.
본 발명의 상세한 설명에서 인용되는 도면을 보다 충분히 이해하기 위하여 각 도면의 간단한 설명이 제공된다.
도 1은 종래의 플라즈마 디스플레이 패널의 전극 라인들에 인가되는 신호들의 파형도이다.
도 2는 본 발명을 적용하기 위한 3-전극 면방전 방식의 플라즈마 디스플레이 패널의 내부 사시도이다.
도 3은 도 2에 도시된 플라즈마 디스플레이 패널에 구비된 다수개의 디스플레이 셀들 중 하나를 보여주는 단면도이다.
도 4는 도 2에 도시된 플라즈마 디스플레이 패널을 구동하는 구동 장치의 블록도이다.
도 5는 도 2에 도시된 플라즈마 디스플레이 패널의 Y 전극 라인들에 대한 구동 방법을 보여주는 타이밍도이다.
도 6은 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널의 전극 라인들에 인가되는 신호들의 파형도이다.
도 7은 본 발명의 다른 실시예에 따른 플라즈마 디스플레이 패널의 전극 라인들에 인가되는 신호들의 파형도이다.
<도면의 주요 부분에 대한 부호의 설명>
201; 플라즈마 디스플레이 패널, 210; 앞쪽 글라스 기판
211/215; 유전체층, 212; 보호층
213; 뒤쪽 글라스 기판, 214; 방전 공간
216; 형광층, 217; 격벽
X1∼Xn; X 전극라인들, Y1∼Yn; Y 전극라인들
AR1∼ARm; 어드레스 전극 라인들, Xna/Yna; 투명 전극 라인들
Xnb/Ynb; 금속 전극 라인들, 411; 어드레스 구동부
421; X 구동부, 431; Y 구동부
441; 논리 제어부, 451; 영상 처리부
SF1∼SF8; 서브필드들, Sy1∼Syn; Y전극 구동신호들
Sa1∼San; 어드레스전극 구동신호들, Sx1∼Sxn; X전극 구동신호들
Claims (8)
- X 전극라인들과 Y 전극라인들이 교호하게 배열되어 XY 전극라인쌍들을 이루며, 상기 XY 전극라인쌍들과 어드레스 전극라인들이 교차하는 영역들에서 디스플레이셀들이 설정된 플라즈마 디스플레이 패널을 구동하는 방법에 있어서,상기 플라즈마 디스플레이 패널에 인가되는 단위 프레임은 복수의 서브필드들로 구성되고, 상기 서브필드들은 각각 리셋팅 단계, 어드레싱 단계 및 디스플레이-유지 단계들로 이루어지며, 상기 디스플레이-유지 단계는(a) 초기의 소정 시간 동안 X 전극라인들과 Y 전극라인들에 접지 전위를 인가하고, 어드레스 전극라인들에 플러스 전위를 갖는 펄스 신호를 인가하는 단계;(b) 플러스 전위와 마이너스 전위를 갖는 펄스 신호들을 상기 Y 전극라인들에 교번적으로 인가하는 단계; 및(c) 상기 Y 전극라인들에 인가되는 펄스 신호들 중 마지막 펄스 신호의 극성과 반대의 극성을 갖는 펄스 신호를 상기 어드레스 전극라인들에 인가하는 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
- 제1항에 있어서, 상기 (c) 단계에서,상기 Y 전극라인들에 인가되는 펄스 신호들 중 마지막 펄스 신호는 플러스 전위를 가지며, 이 때 상기 어드레스 전극라인들에 인가되는 펄스 신호는 마이너스 전위를 갖는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
- 제1항에 있어서, 상기 어드레스 전극라인들에 인가되는 펄스 신호들은 상기 Y 전극라인들에 인가되는 펄스 신호들의 25% 내지 75% 크기의 전압 레벨인 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
- 제1항에 있어서, X 전극라인들에는 접지 전위를 인가하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
- Y 전극라인들과 어드레스 전극라인들이 교차하는 영역들에서 디스플레이 셀들이 설정된 플라즈마 디스플레이 패널을 구동하는 방법에 있어서,상기 플라즈마 디스플레이 패널에 인가되는 단위 프레임은 복수의 서브필드들로 구성되고, 상기 서브필드들은 각각 리셋팅 단계, 어드레싱 단계 및 디스플레이-유지 단계들로 이루어지며, 상기 디스플레이-유지 단계는(a) 초기의 소정 시간 동안 상기 Y 전극라인들에 접지 전위를 인가한 후에 플러스 전위와 마이너스 전위를 갖는 펄스 신호들을 상기 Y 전극라인들에 순차적으로 인가하는 단계;(b) 초기에 플러스 전위를 갖는 펄스 신호를 상기 초기의 소정 시간보다 더 길게 상기 어드레스 전극라인들에 인가하는 단계; 및(c) 상기 Y 전극라인들에 인가되는 펄스 신호들 중 마지막 펄스 신호의 극성과 반대의 극성을 갖는 펄스 신호를 상기 어드레스 전극라인들에 인가하는 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
- 제5항에 있어서, 상기 (c) 단계에서,상기 Y 전극라인들에 인가되는 펄스 신호들 중 마지막 펄스 신호는 플러스 전위를 가지며, 상기 어드레스 전극라인들에 인가되는 펄스 신호는 마이너스 전위를 갖는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
- 제5항에 있어서, 상기 어드레스 전극라인들에 인가하는 펄스 신호들은 상기 Y 전극라인들에 인가되는 펄스 신호들의 25% 내지 75% 크기의 전압 레벨인 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
- 제5항에 있어서, X 전극라인들에는 접지 전위를 인가하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040046949A KR20050121857A (ko) | 2004-06-23 | 2004-06-23 | 2개의 구동부들만을 사용하는 플라즈마 디스플레이 패널의구동 방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040046949A KR20050121857A (ko) | 2004-06-23 | 2004-06-23 | 2개의 구동부들만을 사용하는 플라즈마 디스플레이 패널의구동 방법 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20050121857A true KR20050121857A (ko) | 2005-12-28 |
Family
ID=37293849
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020040046949A KR20050121857A (ko) | 2004-06-23 | 2004-06-23 | 2개의 구동부들만을 사용하는 플라즈마 디스플레이 패널의구동 방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR20050121857A (ko) |
-
2004
- 2004-06-23 KR KR1020040046949A patent/KR20050121857A/ko not_active Application Discontinuation
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4068089B2 (ja) | アドレス−ディスプレイ混合による放電ディスプレイパネルの駆動方法 | |
KR100603371B1 (ko) | 어드레스 전극라인별로 상승시간이 다른 펄스를 인가하는플라즈마 디스플레이 패널의 구동 방법 | |
KR100647641B1 (ko) | X 구동부를 사용하지 않는 플라즈마 디스플레이 패널의구동 방법 | |
KR20050121855A (ko) | 2개의 구동부들만을 사용하는 플라즈마 디스플레이 패널의구동 방법 | |
KR100615254B1 (ko) | 휘도 및 발광효율을 향상시키는 플라즈마 디스플레이패널의 구동 방법 | |
KR100467691B1 (ko) | 어드레스 전압의 여유도를 넓히기 위한 플라즈마디스플레이 패널의 어드레스-디스플레이 동시 구동 방법 | |
KR100603394B1 (ko) | 플라즈마 디스플레이 패널의 계조 확장 방법 | |
KR20050121857A (ko) | 2개의 구동부들만을 사용하는 플라즈마 디스플레이 패널의구동 방법 | |
KR100603372B1 (ko) | 선택적으로 리셋시키는 플라즈마 디스플레이 패널의 구동방법 | |
KR100637173B1 (ko) | 플라즈마 디스플레이 패널의 계조 확장 방법 | |
KR20050121854A (ko) | 2개의 구동부들만을 사용하는 플라즈마 디스플레이 패널의구동 방법 | |
KR20060055761A (ko) | 2개의 구동부들에 의해 구동되는 플라즈마 디스플레이패널의 구동 방법 | |
KR100502341B1 (ko) | 플라즈마 디스플레이 패널의 구동 방법 | |
KR100615306B1 (ko) | 유지 방전을 급속히 안정화시키는 플라즈마 디스플레이패널의 구동 방법 | |
KR20050121856A (ko) | 플라즈마 디스플레이 패널의 구동 방법 | |
KR100603395B1 (ko) | 휘도가 향상되는 플라즈마 디스플레이 패널의 구동 방법 | |
KR100603396B1 (ko) | 홀짝 교대로 어드레싱을 수행하는 플라즈마 디스플레이패널의 구동 방법 | |
KR100573169B1 (ko) | 홀짝 교대로 어드레싱을 수행하는 플라즈마 디스플레이패널의 구동 방법 | |
KR100509592B1 (ko) | 플라즈마 표시 패널의 구동방법 | |
KR100647674B1 (ko) | 중간 전극 라인들에 의해 어드레싱되는 플라즈마디스플레이 장치의 구동 방법 | |
KR100581962B1 (ko) | 중간 전극 라인들에 의해 어드레싱되는 플라즈마디스플레이 장치의 구동 방법 | |
KR100537610B1 (ko) | 디스플레이-유지 펄스들의 주파수가 변하는 플라즈마디스플레이 패널의 구동 방법 | |
KR20050123406A (ko) | 보조 리셋 펄스가 인가되는 플라즈마 디스플레이 패널의구동 방법 | |
KR20050123408A (ko) | 리셋 펄스가 조정되는 플라즈마 디스플레이 패널의 구동방법 | |
KR20050121853A (ko) | 효율적인 어드레싱을 수행하는 플라즈마 디스플레이패널의 구동 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Withdrawal due to no request for examination |