KR20050066566A - 재구성 가능한 디지털 중간주파수 송신기 및 이를 이용한송신 장치 - Google Patents

재구성 가능한 디지털 중간주파수 송신기 및 이를 이용한송신 장치 Download PDF

Info

Publication number
KR20050066566A
KR20050066566A KR1020030097871A KR20030097871A KR20050066566A KR 20050066566 A KR20050066566 A KR 20050066566A KR 1020030097871 A KR1020030097871 A KR 1020030097871A KR 20030097871 A KR20030097871 A KR 20030097871A KR 20050066566 A KR20050066566 A KR 20050066566A
Authority
KR
South Korea
Prior art keywords
digital
frequency
analog
converter
converting
Prior art date
Application number
KR1020030097871A
Other languages
English (en)
Other versions
KR100599200B1 (ko
Inventor
백동명
김진업
Original Assignee
한국전자통신연구원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한국전자통신연구원 filed Critical 한국전자통신연구원
Priority to KR1020030097871A priority Critical patent/KR100599200B1/ko
Publication of KR20050066566A publication Critical patent/KR20050066566A/ko
Application granted granted Critical
Publication of KR100599200B1 publication Critical patent/KR100599200B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/0003Software-defined radio [SDR] systems, i.e. systems wherein components typically implemented in hardware, e.g. filters or modulators/demodulators, are implented using software, e.g. by involving an AD or DA conversion stage such that at least part of the signal processing is performed in the digital domain
    • H04B1/0007Software-defined radio [SDR] systems, i.e. systems wherein components typically implemented in hardware, e.g. filters or modulators/demodulators, are implented using software, e.g. by involving an AD or DA conversion stage such that at least part of the signal processing is performed in the digital domain wherein the AD/DA conversion occurs at radiofrequency or intermediate frequency stage
    • H04B1/001Channel filtering, i.e. selecting a frequency channel within the SDR system
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/005Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission adapting radio receivers, transmitters andtransceivers for operation on two or more bands, i.e. frequency ranges
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/02Transmitters
    • H04B1/04Circuits
    • H04B1/0475Circuits with means for limiting noise, interference or distortion
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/02Transmitters
    • H04B1/04Circuits
    • H04B2001/0491Circuits with frequency synthesizers, frequency converters or modulators

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Transmitters (AREA)

Abstract

본 발명은 다중 모드와 다중 대역에 사용할 수 있는 소프트웨어 정의 무선 시스템(SDR) 구조를 갖는 재구성 가능한 디지털 중간주파수 송신기 및 이를 이용한 송신 장치에 관한 것이다. 이 디지털 중간주파수 송신기는 적어도 1개의 디지털 프론트-엔드와 적어도 1개의 디지털/아날로그 변환기를 포함한다. 적어도 1개의 디지털 프론트-엔드는 송신을 위한 데이터에 대해 다중 주파수 모드 각각의 클럭 주파수에 맞도록 샘플 레이트를 변환하여 채널 필터링 처리한 후 무선주파수(RF) 또는 중간주파수(IF)로 상향 변환하여 출력한다. 적어도 1개의 디지털/아날로그 변환기는 디지털 프론트-엔드에서 출력되는 디지털 신호를 아날로그 신호로 변환하여 출력한다. 본 발명에 따르면, SDR 시스템이 요구하는 다중 대역, 다중 모드의 특징을 만족시킬 수 있는 디지털 중간주파수 송신기를 제공할 수 있다. 또한, 구조적으로 DAC를 중심으로 디지털단과 아날로그단을 분리하여, 아날로그단이 하우징과 에어컨 설치로 인해 안정화될 수 있고, 디지털단의 경우에는 기지국을 구성할 때 집중 허브 방식이 가능해지므로 유지 보수 비용이 절감될 수 있다.

Description

재구성 가능한 디지털 중간주파수 송신기 및 이를 이용한 송신 장치 {DIGITAL INTERMEDIATE FREQUENCY TRANSMITTER CAPABLE OF RECONFIGURING AND TRANSMITTER USING THE SAME}
본 발명은 재구성 가능한 디지털 중간주파수 송신기에 관한 것으로, 보다 구체적으로, 다중 모드(multi mode)와 다중 대역(multi band)에 사용할 수 있는 소프트웨어 정의 무선 시스템(Software Defined Radio: SDR) 구조를 갖는 재구성 가능한 디지털 중간주파수 송신기 및 이를 이용한 송신 장치에 관한 것이다.
종래 기술로서, 대한민국 특허출원번호 제1998-31442호(1998. 8. 1 출원)에 "다중 주파수 대역폭 무선통신 시스템의 송신장치"가 개시되어 있으며, 이 기술은 각 대역폭을 가장 좁은 대역폭의 정수배로 가정하고서 오버 샘플링 동작에 의한 '0' 삽입 개수를 조절하여 다중 주파수 대역을 지원함으로써 전력 소모를 줄이고 크기를 감소시킬 수 있다. 그러나, 이 기술에는 다중 대역을 SDR을 통해 다루는 기술이 개시되어 있지 않다.
한편, 단일 대역 송신기에서 많이 사용되는 송신기는 2단의 중간주파수를 사용하는 헤테로다인 방식이다. 이는 아날로그 방식으로 전력 소모가 많고, 비용이 많이 들며, 성능 유지가 고르지 못하다는 아날로그적인 단점을 지닌다.
더욱이 다중 대역과 다중 모드일 때에 사용하려면 매우 복잡하고 비용이 많이 들어서 적합한 구조가 되지 못한다. 이를 극복하기 위해, 첨부한 도 1에 도시된 바와 같이, 송신을 위해 1단 중간주파수를 사용할 때는 디지털 업 컨버터(10)를 사용하고, 디지털 업 컨버터(10)에서 출력되는 신호는 디지털/아날로그 컨버터(Digital-to-Analog:DAC, 20)를 거쳐서 2단에서는 아날로그 업 컨버터(30)가 사용되어 송신 안테나(40)를 통해 송신된다. 그러나 도 1에 도시된 바와 같은 구조는 아직까지 상세히 구현되지 못하고 있는 실정이다.
또한, 종래의 아날로그 중간주파수 송신기의 경우에는 주파수가 고정적이고 대역폭이 좁은 아날로그 필터의 한계성 때문에 다중 대역에 대한 사용을 위해서는 각 대역마다 다른 중간주파수가 들어가는 복잡한 구조를 이루어야 하므로 다중 대역을 이루는 SDR 구조에는 적합하지 않다는 문제점이 있다.
상기한 문제점을 해결하기 위한 본 발명의 목적은 SDR 시스템이 요구하는 다중 대역, 다중 모드의 특징을 만족시킬 수 있는 재구성 가능한 디지털 중간주파수 송신기 및 이를 이용한 송신 장치를 제공하기 위한 것이다.
또한, 본 발명의 다른 목적은 구조적으로 DAC를 중심으로 디지털단과 아날로그단을 분리함으로써, 집중 허브 방식의 기지국 구성이 가능해지고, 이로 인해 기지국 구성 시에 신뢰도가 높아질 뿐만 아니라 유지 보수 비용도 절감할 수 있는 재구성 가능한 디지털 중간주파수 송신기 및 이를 이용한 송신 장치를 제공하기 위한 것이다.
상기 목적을 달성하기 위한 본 발명의 하나의 특징에 따른 디지털 중간주파수 송신기는,
다중 주파수 대역폭을 지원하는 무선통신 시스템의 디지털 중간주파수 송신기로서,
송신을 위한 데이터에 대해 다중 주파수 모드 각각의 클럭 주파수에 맞도록 샘플 레이트를 변환하여 채널 필터링 처리한 후 무선주파수(RF) 또는 중간주파수(IF)로 상향 변환하여 출력하는 적어도 1개의 디지털 프론트-엔드(Digital Front-End); 및 상기 디지털 프론트-엔드에서 출력되는 디지털 신호를 아날로그 신호로 변환하여 출력하는 적어도 1개의 디지털/아날로그 변환기를 포함한다.
여기서, 상기 적어도 1개의 디지털 프론트-엔드는, 입력 디지털 신호에 대해 상기 다중 주파수 모드 각각의 클럭 주파수에 맞도록 샘플 레이트를 변환하여 출력하는 샘플 레이트 변환부; 상기 샘플 레이트 변환부에서 출력되는 신호에 대해 각종의 앨리어싱 방지 및 이미지 제거를 위한 채널 필터링을 수행하는 필터링부; 상기 필터링부에서 출력되는 신호를 일시적으로 저장하는 FIFO(First In First Out)부; 및 상기 FIFO부에서 출력되는 신호의 주파수를 샘플링하여 RF 또는 중간주파수로 상향 변환하여 상기 디지털/아날로그 변환기로 출력하는 디지털 업 컨버터를 포함한다.
또한, 상기 디지털 업 컨버터는 사인/코사인 출력값을 지닌 테이블을 순차적으로 독출하는 다이렉트 디지털 신시사이저(Direct Digital Synthesizer)인 것을 특징으로 한다.
또한, 상기 샘플 레이트 변환부는 클럭 주파수까지 조정해서 변환하기 위한 인터폴레이션(interpolation)과 데시메이션(decimation) 필터의 혼합체인 폴리페이저 필터 또는 CIC(Cascaded-Integrator-Comb) 필터로 구성되는 것을 특징으로 한다.
또한, 상기 필터링부는 관심 채널을 추출하도록 이미지 제거 필터, 앨리아싱 제거 필터, 채널 선택 필터를 포함한다.
또한, 다중 모드를 지원하도록 각각의 클럭 주파수를 변경할 수 있는 클럭 제어기를 더 포함한다.
또한, 상기 적어도 1개의 디지털 프론트-엔드의 입력단에 접속되어, 기저대역 처리 또는 다른 모듈과의 PCI 인터페이스를 위해서 입/출력 데이터 형식을 포맷팅하는 형식자(formatter)를 더 포함한다.
본 발명의 다른 특징에 따른 송신 장치는,
다중 주파수 대역폭을 지원하는 무선통신 시스템의 송신 장치로서,
송신을 위한 데이터에 대한 형식을 포맷팅하는 형식자; 상기 형식자에서 출력되는 데이터에 대해 다중 주파수 모드 각각의 클럭 주파수에 맞도록 샘플 레이트를 변환하여 채널 필터링 처리한 후 무선주파수(RF) 또는 중간주파수(IF)로 상향 변환하여 출력하는 적어도 1개의 디지털 프론트-엔드(Digital Front-End); 상기 디지털 프론트-엔드에서 출력되는 디지털 신호를 아날로그 신호로 변환하여 출력하는 적어도 1개의 디지털/아날로그 변환기; 및 상기 적어도 1개의 디지털/아날로그 변환기에서 출력되는 아날로그 신호를 받아서 송신을 위한 주파수 신호로 상향 변환하여 송신용 안테나를 통해 외부로 송신하는 아날로그 프론트-엔드를 포함한다.
여기서, 상기 아날로그 프론트-엔드는, 상기 디지털/아날로그 변환기에서 출력되는 아날로그 신호를 송신용 주파수 신호로 상향 변환하는 아날로그 업 컨버터; 및 상기 아날로그 업 컨버터에 의해 상향 변환된 주파수 신호를 고출력 증폭하여 상기 송신용 안테나로 출력하는 고출력 증폭기를 포함한다.
또한, 상기 아날로그 프론트-엔드는 전자파 방해가 없도록 하우징되고, 온도가 일정하도록 에어컨디션 장치가 설치되는 것을 특징으로 한다.
이하, 첨부된 도면을 참조하여, 본 발명의 실시예에 따른 재구성 가능한 디지털 중간주파수 송신기에 대해 상세하게 설명한다.
도 2는 본 발명의 실시예에 따른 디지털 중간주파수 송신기를 포함하는 송신 장치의 개략적인 블록도이다.
도 2에 도시된 바와 같이, 본 발명의 실시예에 따른 송신 장치는 디지털 프론트-엔드(Digital Front-End:DFE, 200), DAC(300) 및 아날로그 프론트-엔드(Analog Front-End:AFE, 400)를 포함하며, DAC(300)를 중심으로 전단의 디지털단과 후단의 아날로그단으로 구분하고, 전단의 디지털단(200)의 개선을 통해서 다중 대역에 적용하게 된다.
전단의 디지털단인 DFE(200)는 샘플 레이트 변환부(210), 필터링부(220), FIFO(First In First Out)부(230) 및 디지털 업 컨버터(240)를 포함하며, 입/출력 형식자(formatter, 100)로부터 입력되는 디지털 신호를 중간주파수 처리하여 DAC(300)로 출력한다. 이 때, 전단의 디지털단인 DFE(200)는 DAC(300)와 함께 송신 장치에서 디지털 중간주파수 송신기로써 동작한다. 또한, 형식자(100)는 송신 데이터에 대한 기저대역 처리 또는 다른 모듈과의 PCI 인터페이스를 위해 데이터의 형식을 포맷팅하여 출력한다.
후단의 아날로그단인 AFE(400)는 아날로그 업 컨버터(410) 및 고출력 증폭기(420)를 포함하며, DAC(300)를 통해 DFE(200)에서 출력되어 아날로그로 변환된 신호를 받아서 중간주파수(IF) 또는 무선주파수(RF) 처리를 한 후 안테나(500)를 통해 수신기로 송신한다. 이때, 후단의 AFE(400)는 통상적으로 잡음의 영향을 많이 받기 때문에 전자파 방해가 없도록 하우징시키고, 온도가 일정하도록 에어컨디션 장치를 설치함으로써 신뢰도를 높일 수 있다.
이와 같이 디지털단(200)과 아날로그단(400)으로 명확히 구분하는 이유는 기지국을 만들 때 집중 허브 방식이 될 가능성이 높기 때문이며, 이러한 디지털 중간주파수 기술이 포함된 송신 장치를 사용함에 따라 기지국에서 디지털단과 아날로그단이 분리됨으로써 결과적으로 무선주파수(RF) 트랜시버와 채널 카드가 분리되어 집중 허브 구조가 가능해질 수 있다. 이와 같이, 기지국에서의 집중 허브 구조가 가능해지면, 다중 모드와 다중 대역을 수용하는 디지털 중간주파수단을 한곳에 집중해서 관리함으로써 유지 보수 비용이 많이 절감될 수 있다.
한편, DAC(300)와 디지털 하드웨어의 발전에 따라 다양한 형태의 송신단이 나타날 수 있다.
가장 발달된 기술이 사용되는 경우에는 하나의 디지털 하드웨어의 디지털 중간주파수 송신기와 하나의 DAC로 처리할 수 있고, DAC의 발전 속도가 느린 것을 감안하는 경우에는 각각의 채널마다 DAC를 구비하고 하나의 디지털 하드웨어의 디지털 중간주파수 송신기로 처리한 신호를 각각의 DAC로 출력하여 처리할 수 있으며, 또한, 기술이 미비해서 한 개의 디지털 하드웨어의 디지털 중간주파수 송신기로 통합할 수 없는 경우나 또는 칩 제조 기술의 발달로 인해 하나의 디지털 하드웨어의 디지털 중간주파수 송신기의 기능을 하나의 칩으로 구현 가능한 경우에는 다수의 ADC와 다수의 디지털 하드웨어 칩(각 칩마다 1개의 디지털 중간주파수 송신기가 내장됨)으로 구성할 수 있다.
이하, 상기한 3가지 경우에 대해 상세하게 설명한다.
도 3은 본 발명의 제1 실시예에 따른 1개의 디지털 하드웨어와 1개의 DAC로 구성되는 디지털 중간주파수 송신기의 블록도이다.
도 4는 본 발명의 제2 실시예에 따른 1개의 디지털 하드웨어와 다수 개의 DAC로 구성되는 디지털 중간주파수 송신기의 블록도이다.
도 5는 본 발명의 제3 실시예에 따른 다수 개의 디지털 하드웨어와 다수 개의 DAC로 구성되는 디지털 중간주파수 송신기의 블록도이다.
도 3 내지 도 5에 도시된 바와 같이, 본 발명의 실시예에 따른 디지털 중간주파수 송신기의 형태는 달라질 수 있지만, 각 구성 요소들의 기능은 동일하므로 일괄적으로 설명하기로 한다.
(1) 디지털 업 컨버터: 아날로그 방식의 경우에는 입력 신호에 로테이팅 복소 페이저를 곱해서 업 컨버팅을 실현하지만, 디지털 방식의 경우에는 그 값들이 메모리에 저장되어 사인(sin)과 코사인(cos)값들이 각각 {0, 1, 0, -1}과 {1, 0, -1, 0}이라는 로테이팅 복소 페이저로 표현되는데, 형식자에서 출력되는 기저대역 주파수의 디지털 신호를 무선 주파수(RF)나 중간주파수 신호로 상향 변환하게 된다. 본 발명의 실시예에 따른 디지털 업 컨버터는 사인/코사인 출력값을 지닌 테이블을 순차적으로 독출하는 다이렉트 디지털 신시사이저(direct digital synthesizer)일 수 있다.
(2) 샘플 레이트 변환: SDR 단말기는 매우 다양한 통신 표준에 따라 처리를 수행해야 하므로, 통상적으로 서로 다른 마스터 클럭(master clock)으로 동작된다. 따라서 다중 모드일 경우는 다양한 마스터 클럭을 다수 개 사용해야한다. 이럴 경우 구성이 복잡해지고 비용이 많이 들며, 무엇보다 클럭 지터(clock jitter) 등의 클럭 품질에 의해 송신기의 성능이 크게 저하될 수 있다. 따라서, 고정된 클럭 주파수를 한 개 사용하고, 소트프웨어에 의해 디지털 샘플 레이트를 각각 변환해서 사용한다. 본 발명의 실시예에서는 샘플 레이트 변환은 클럭 주파수까지 조정해서 변환하게 되며, 인터폴레이션(interpolation)과 데시메이션(decimation) 필터의 혼합체로써 수행된다. 이러한 샘플 레이트 변환에는 CIC(cascaded-integrator-comb) 필터 등이 많이 사용된다.
(3) FIFO: 디지털 업 컨버터에서의 다량의 계산으로 인해 데이터 전달 속도의 차이가 발생하므로, 이러한 속도 차이를 줄이기 위해 데이터를 일시적으로 저장하여 대기시키는 선입 선출 버퍼이다.
(4) 필터링: 채널 필터링을 수행하는 것을 나타내며, 송신기에서 인접 채널로 인한 간섭(interference)을 최소화하기 위해 사용된다. 이러한 필터링을 위한 필터로는 이미지 제거 필터, 앨리어싱 제거 필터, 채널 선택 필터 등의 관심 채널을 추출하는 필터 등이 사용될 수 있다.
도 3을 참조하면, 본 발명의 제1 실시예에 따른 1개의 디지털 하드웨어와 1개의 DAC로 구성되는 재구성 가능한 디지털 중간주파수 송신기에서, 도면부호 600은 DFE를 나타내고, 형식자(100)와 DAC(300)은 그 기능이 도 2에서 설명한 바와 동일하므로 동일한 도면부호를 사용한다.
이러한 디지털 중간주파수 송신기에서, 형식자(100)에서 출력되는 디지털 데이터는 샘플 레이트 변환부(610)에서 다중 모드들의 클럭 주파수에 맞게 그 디지털 샘플 레이트가 소프트웨어로 변환되어 출력되고, 필터링부(620)에서 각종 앨리어싱 방지 및 이미지 제거 등의 채널 필터링이 수행된 후 출력되어, FIFI부(630)에 일시적으로 저장된 후, 디지털 업 컨버터(640)에서 RF 또는 중간주파수로 신호 주파수가 상향되어 DAC(300)로 출력된다.
DAC(300)는 DFE(600)의 디지털 업 컨버터(640)에서 출력되는 신호를 아날로그 신호로 변환하여 광대역 채널로 송신한다.
이 실시예는 1개의 디지털 하드웨어(600)와 1개의 DAC(300)로 구성되므로 가장 바람직한 예이다.
한편, 도 4를 참조하면, 본 발명의 제2 실시예에 따른 1개의 디지털 하드웨어와 다수 개의 DAC로 구성되는 재구성 가능한 디지털 중간주파수 송신기에서, 도면부호 700은 DFE를 나타내고, 도면부호 810, 820 및 830은 DAC를 나타내며, 도면부호 900은 클럭 제어기를 나타낸다. 형식자(100)는 그 기능이 도 2에서 설명한 바와 동일하므로 동일한 도면부호를 사용한다.
이러한 디지털 중간주파수 송신기에서 형식자(100)에서 출력되는 디지털 데이터는 DFE(700)의 샘플 레이트 변환부(710), 필터링부(720), FIFO부(730) 및 디지털 업 컨버터(740)를 거쳐 RF 또는 중간주파수의 신호로 상향 변환된 후, 각각의 DAC(810, 820, 830)를 통해 아날로그 신호로 변환되어 각각의 채널(채널 1, 채널 2, 채널 3)을 통해 송신된다. 여기서 클럭 제어기(900)는 다수의 DAC(810, 820, 830)에서 요구하는 다중 모드를 지원하는 클럭을 각각 공급하기 위한 것으로, DFE(700)의 샘플 레이트 변환부(710)와 더불어 클럭 주파수를 변경할 수 있다.
한편, 도 5를 참조하면, 본 발명의 제3 실시예에 따른 다수 개의 디지털 하드웨어와 다수 개의 DAC로 구성되는 재구성 가능한 디지털 중간주파수 송신기에서, 도면부호 1000, 1010 및 1020은 각각 DFE를 나타내고, 도면부호 1110, 1120 및 1130은 각각 DAC를 나타내며, 도면부호 1200은 클럭 제어기를 나타낸다. 형식자(100)는 그 기능이 도 2에서 설명한 바와 동일하므로 동일한 도면부호를 사용한다.
이러한 디지털 중간주파수 송신기에서, 형식자(100)에서 출력되는 디지털 데이터는 채널별로 각각의 DFE(1000, 1010, 1020)를 거쳐 RF 또는 중간주파수의 신호로 상향된 후, 각각의 DAC(1110, 1120, 1130)를 통해 대응되는 아날로그 신호로 변환되어 각각의 채널(채널 1, 채널 2, 채널 3)을 통해 송신된다. 마찬가지로, 클럭 제어기(1200)는 다수의 DAC(1110, 1120, 1130)에서 요구하는 다중 모드를 지원하는 클럭을 각각 공급하기 위한 것이다. 이 때, DFE(1000, 1010, 1020)가 각각의 채널에 따른 샘플 레이트로 변환되므로, 클럭 제어기(1200)의 제어가 필요하지 않게 된다.
이와 같이 도 5에서 기술된 각 DFE는 각각 하나의 칩으로 만들어질 수 있다.
도 6은 본 발명의 실시예에 따른 재구성 가능한 디지털 중간주파수 송신기를 이용하여 기지국을 집중형 허브화하는 것을 예시하는 도면이다.
도 6을 참조하면, 집중형 기지국 허브(1400)는 각 기지국(1410, 1420, 1430)으로 이루어지며, 망에서 입력되는 데이터를 각각 처리하여 대응되는 RF 블랙박스(1310, 1320, 1330)를 통해 각각 송신한다. 이 때, 기지국(1410, 1420, 1430)들은 상기한 디지털 중간주파수 송신 기술을 적용하여 집중형 기지국 허브(1400)로 구현되는 것을 나타내고 있다.
본 발명의 실시예에 따른 디지털 중간주파수 송신기를 적용할 경우, 각각의 기지국(1410, 1420, 1430)에서 디지털단과 아날로그단이 각각 분리됨으로써 무선주파수 트랜시버와 채널 카드가 분리될 수 있어 집중 허브 구조가 구현될 수 있다. 즉, 다중 모드와 다중 대역을 수용하는 디지털 중간주파수단이 한곳에 집중해서 관리될 수 있음으로써 유지 보수 비용이 많이 절감될 수 있게 된다.
이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명은 이에 한정되는 것은 아니며, 그 외의 다양한 변경이나 변형이 가능하다.
본 발명에 따르면, SDR 시스템이 요구하는 다중 대역, 다중 모드의 특징을 만족시킬 수 있는 디지털 중간주파수 송신기를 제공할 수 있다.
또한, 구조적으로 DAC를 중심으로 디지털단과 아날로그단을 분리하여, 아날로그단이 하우징과 에어컨 설치로 인해 안정화될 수 있고, 디지털단의 경우에는 기지국을 구성할 때 집중 허브 방식이 가능해지므로 유지 보수 비용이 절감될 수 있다.
도 1은 종래의 송신 장치를 개략적으로 도시한 도면이다.
도 2는 본 발명의 실시예에 따른 디지털 중간주파수 송신기를 포함하는 송신 장치의 개략적인 블록도이다.
도 3은 본 발명의 제1 실시예에 따른 1개의 디지털 하드웨어와 1개의 DAC로 구성되는 디지털 중간주파수 송신기의 블록도이다.
도 4는 본 발명의 제2 실시예에 따른 1개의 디지털 하드웨어와 다수 개의 DAC로 구성되는 디지털 중간주파수 송신기의 블록도이다.
도 5는 본 발명의 제3 실시예에 따른 다수 개의 디지털 하드웨어와 다수 개의 DAC로 구성되는 디지털 중간주파수 송신기의 블록도이다.
도 6은 본 발명의 실시예에 따른 재구성 가능한 디지털 중간주파수 송신기를 이용하여 기지국을 집중형 허브화하는 것을 예시하는 도면이다.

Claims (12)

  1. 다중 주파수 대역폭을 지원하는 무선통신 시스템의 디지털 중간주파수 송신기에 있어서,
    송신을 위한 데이터에 대해 다중 주파수 모드 각각의 클럭 주파수에 맞도록 샘플 레이트를 변환하여 채널 필터링 처리한 후 무선주파수(RF) 또는 중간주파수(IF)로 상향 변환하여 출력하는 적어도 1개의 디지털 프론트-엔드(Digital Front-End); 및
    상기 디지털 프론트-엔드에서 출력되는 디지털 신호를 아날로그 신호로 변환하여 출력하는 적어도 1개의 디지털/아날로그 변환기
    를 포함하는 디지털 중간주파수 송신기.
  2. 제1항에 있어서,
    상기 적어도 1개의 디지털 프론트-엔드가,
    입력 디지털 신호에 대해 상기 다중 주파수 모드 각각의 클럭 주파수에 맞도록 샘플 레이트를 변환하여 출력하는 샘플 레이트 변환부;
    상기 샘플 레이트 변환부에서 출력되는 신호에 대해 각종의 앨리어싱 방지 및 이미지 제거를 위한 채널 필터링을 수행하는 필터링부;
    상기 필터링부에서 출력되는 신호를 일시적으로 저장하는 FIFO(First In First Out)부; 및
    상기 FIFO부에서 출력되는 신호의 주파수를 샘플링하여 RF 또는 중간주파수로 상향 변환하여 상기 디지털/아날로그 변환기로 출력하는 디지털 업 컨버터
    를 포함하는 디지털 중간주파수 송신기.
  3. 제2항에 있어서,
    상기 디지털 업 컨버터는 사인/코사인 출력값을 지닌 테이블을 순차적으로 독출하는 다이렉트 디지털 신시사이저(Direct Digital Synthesizer)인 것을 특징으로 하는 디지털 중간주파수 송신기.
  4. 제2항에 있어서,
    상기 샘플 레이트 변환부는 클럭 주파수까지 조정해서 변환하기 위한 인터폴레이션(interpolation)과 데시메이션(decimation) 필터의 혼합체인 폴리페이저 필터 또는 CIC(Cascaded-Integrator-Comb) 필터로 구성되는 것을 특징으로 하는 디지털 중간주파수 송신기.
  5. 제2항에 있어서,
    상기 필터링부는 관심 채널을 추출하도록 이미지 제거 필터, 앨리아싱 제거 필터, 채널 선택 필터를 포함하는 디지털 중간주파수 송신기.
  6. 제2항에 있어서,
    다중 모드를 지원하도록 각각의 클럭 주파수를 변경할 수 있는 클럭 제어기를 더 포함하는 디지털 중간주파수 송신기.
  7. 제1항에 있어서,
    상기 적어도 1개의 디지털 프론트-엔드는 각각 단일 칩으로 구현되는 것을 특징으로 하는 디지털 중간주파수 송신기.
  8. 제1항 또는 제2항에 있어서,
    상기 적어도 1개의 디지털 프론트-엔드의 입력단에 접속되어, 기저대역 처리 또는 다른 모듈과의 PCI 인터페이스를 위해서 입/출력 데이터 형식을 포맷팅하는 형식자(formatter)를 더 포함하는 디지털 중간주파수 송신기.
  9. 다중 주파수 대역폭을 지원하는 무선통신 시스템의 송신 장치에 있어서,
    송신을 위한 데이터에 대한 형식을 포맷팅하는 형식자;
    상기 형식자에서 출력되는 데이터에 대해 다중 주파수 모드 각각의 클럭 주파수에 맞도록 샘플 레이트를 변환하여 채널 필터링 처리한 후 무선주파수(RF) 또는 중간주파수(IF)로 상향 변환하여 출력하는 적어도 1개의 디지털 프론트-엔드(Digital Front-End);
    상기 디지털 프론트-엔드에서 출력되는 디지털 신호를 아날로그 신호로 변환하여 출력하는 적어도 1개의 디지털/아날로그 변환기; 및
    상기 적어도 1개의 디지털/아날로그 변환기에서 출력되는 아날로그 신호를 받아서 송신을 위한 주파수 신호로 상향 변환하여 송신용 안테나를 통해 외부로 송신하는 아날로그 프론트-엔드
    를 포함하는 송신 장치.
  10. 제9항에 있어서,
    상기 적어도 1개의 디지털 프론트-엔드가,
    상기 형식자에서 출력되는 데이터에 대해 상기 다중 주파수 모드 각각의 클럭 주파수에 맞도록 샘플 레이트를 변환하여 출력하는 샘플 레이트 변환부;
    상기 샘플 레이트 변환부에서 출력되는 신호에 대해 각종의 앨리어싱 방지 및 이미지 제거를 위한 채널 필터링을 수행하는 필터링부;
    상기 필터링부에서 출력되는 신호를 일시적으로 저장하는 FIFO(First In First Out)부; 및
    상기 FIFO부에서 출력되는 신호의 주파수를 샘플링하여 RF 또는 중간주파수로 상향 변환하여 상기 디지털/아날로그 변환기로 출력하는 디지털 업 컨버터
    를 포함하는 송신 장치.
  11. 제9항 또는 제10항에 있어서,
    상기 아날로그 프론트-엔드가,
    상기 디지털/아날로그 변환기에서 출력되는 아날로그 신호를 송신용 주파수 신호로 상향 변환하는 아날로그 업 컨버터; 및
    상기 아날로그 업 컨버터에 의해 상향 변환된 주파수 신호를 고출력 증폭하여 상기 송신용 안테나로 출력하는 고출력 증폭기
    를 포함하는 송신 장치.
  12. 제11항에 있어서,
    상기 아날로그 프론트-엔드는 전자파 방해가 없도록 하우징되고, 온도가 일정하도록 에어컨디션 장치가 설치되는 것을 특징으로 하는 송신 장치.
KR1020030097871A 2003-12-26 2003-12-26 재구성 가능한 디지털 중간주파수 송신기 및 이를 이용한송신 장치 KR100599200B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020030097871A KR100599200B1 (ko) 2003-12-26 2003-12-26 재구성 가능한 디지털 중간주파수 송신기 및 이를 이용한송신 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030097871A KR100599200B1 (ko) 2003-12-26 2003-12-26 재구성 가능한 디지털 중간주파수 송신기 및 이를 이용한송신 장치

Publications (2)

Publication Number Publication Date
KR20050066566A true KR20050066566A (ko) 2005-06-30
KR100599200B1 KR100599200B1 (ko) 2006-07-12

Family

ID=37257631

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030097871A KR100599200B1 (ko) 2003-12-26 2003-12-26 재구성 가능한 디지털 중간주파수 송신기 및 이를 이용한송신 장치

Country Status (1)

Country Link
KR (1) KR100599200B1 (ko)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100722871B1 (ko) * 2005-12-08 2007-05-30 한국전자통신연구원 무선통신 시스템의 다중모드 기지국 및 그 제어방법
KR100866231B1 (ko) * 2006-03-06 2008-10-30 삼성전자주식회사 소프트웨어 기반 무선 통신 시스템에서 샘플 레이트 전환장치 및 방법
KR100884191B1 (ko) * 2006-08-31 2009-02-18 브로드콤 코포레이션 온칩 포토다이오드 어레이를 갖는 무선 주파수 송신기
KR100897193B1 (ko) * 2006-08-31 2009-05-14 브로드콤 코포레이션 온칩 음향 변환기 회로를 구비한 무선 주파수 집적회로
WO2011078498A2 (ko) * 2009-12-23 2011-06-30 한국전자통신연구원 다중 모드 광대역 무선통신 장치 및 방법
US9000958B1 (en) 2013-10-04 2015-04-07 Electronics And Telecommunications Research Institute Device and method for converting data rate

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100722871B1 (ko) * 2005-12-08 2007-05-30 한국전자통신연구원 무선통신 시스템의 다중모드 기지국 및 그 제어방법
KR100866231B1 (ko) * 2006-03-06 2008-10-30 삼성전자주식회사 소프트웨어 기반 무선 통신 시스템에서 샘플 레이트 전환장치 및 방법
US8165190B2 (en) 2006-03-06 2012-04-24 Samsung Electronics Co., Ltd. Apparatus and method for sample rate conversion in a software defined radio communication system
KR100884191B1 (ko) * 2006-08-31 2009-02-18 브로드콤 코포레이션 온칩 포토다이오드 어레이를 갖는 무선 주파수 송신기
KR100897193B1 (ko) * 2006-08-31 2009-05-14 브로드콤 코포레이션 온칩 음향 변환기 회로를 구비한 무선 주파수 집적회로
WO2011078498A2 (ko) * 2009-12-23 2011-06-30 한국전자통신연구원 다중 모드 광대역 무선통신 장치 및 방법
WO2011078498A3 (ko) * 2009-12-23 2011-11-03 한국전자통신연구원 다중 모드 광대역 무선통신 장치 및 방법
US9083395B2 (en) 2009-12-23 2015-07-14 Electronics And Telecommunications Research Institute Multiple-mode broadband wireless communication device and method
US9000958B1 (en) 2013-10-04 2015-04-07 Electronics And Telecommunications Research Institute Device and method for converting data rate

Also Published As

Publication number Publication date
KR100599200B1 (ko) 2006-07-12

Similar Documents

Publication Publication Date Title
US10432437B2 (en) Systems and methods for transporting digital RF signals
EP2387841B1 (en) Systems and methods for improved digital rf transport in distributed antenna systems
US7162218B2 (en) System and method for a direct conversion multi-carrier processor
EP2137989B1 (en) Modular wireless communications platform
CN101197606B (zh) 应用于直放站中的数字中频变频方法及其变频系统
US20120314797A1 (en) Distributed Antenna System Interface for Processing Digital Signals in a Standardized Format
US10044382B2 (en) Dynamic bias control
US20070058742A1 (en) Distributed antenna system using signal precursors
KR20050119427A (ko) 멀티 모드용 아날로그 베이스밴드 처리기 및 신호 처리 방법
US10516424B2 (en) Signal processing arrangement for a transmitter
KR20130068189A (ko) 디지털 rf 수신기
KR100599200B1 (ko) 재구성 가능한 디지털 중간주파수 송신기 및 이를 이용한송신 장치
KR100514289B1 (ko) 재구성 가능한 디지털 중간주파수 수신기
JP5359130B2 (ja) 無線基地局装置及び無線装置及び外部インターフェース信号装置
US20160323126A1 (en) Wireless device and data transfer method
EP1628406B1 (en) Method and system for digital baseband receiver with digital RF/IF/VLIF support in GSM/GPRS/EDGE compliant handsets
CN214384612U (zh) 一种宽带射频信号直接采样模块
CN102790640A (zh) 基于fpga的多系统、多频段、多载波数字直放站
KR100404385B1 (ko) Dsp를 이용한 무선통신 시스템의 신호처리 방법 및 장치
GB2453939A (en) Clockless analogue band-pass delta-sigma modulator
Efstathiou Base station transceiver trends for 3G and beyond wireless systems
JP2010272932A (ja) 無線通信器、半導体集積回路装置及び携帯端末装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee