KR20050059227A - 단일 셸프 라우터 - Google Patents

단일 셸프 라우터 Download PDF

Info

Publication number
KR20050059227A
KR20050059227A KR1020057005614A KR20057005614A KR20050059227A KR 20050059227 A KR20050059227 A KR 20050059227A KR 1020057005614 A KR1020057005614 A KR 1020057005614A KR 20057005614 A KR20057005614 A KR 20057005614A KR 20050059227 A KR20050059227 A KR 20050059227A
Authority
KR
South Korea
Prior art keywords
modules
fabric
ring
assembly
links
Prior art date
Application number
KR1020057005614A
Other languages
English (en)
Inventor
크리스 군너
마크 해밀톤
Original Assignee
애비시 시스템스 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 애비시 시스템스 인코포레이티드 filed Critical 애비시 시스템스 인코포레이티드
Publication of KR20050059227A publication Critical patent/KR20050059227A/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L45/00Routing or path finding of packets in data switching networks
    • H04L45/58Association of routers
    • H04L45/583Stackable routers
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K7/00Constructional details common to different types of electric apparatus
    • H05K7/14Mounting supporting structure in casing or on frame or rack
    • H05K7/1438Back panels or connecting means therefor; Terminals; Coding means to avoid wrong insertion
    • H05K7/1459Circuit configuration, e.g. routing signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Signal Processing (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Buffer Packaging (AREA)
  • Structure Of Telephone Exchanges (AREA)

Abstract

모듈들의 패브릭은 물리적으로 오프셋된 다수의 인접 모듈들 및 상기 모듈들의 적어도 하나의 선형 배열에서 단일 오프셋 모듈들을 링으로 접속하는 1차원 링크를 포함한다. 패브릭은 또한 상기 각각의 배열의 모듈들 사이의 실질적으로 모든 링크들이 단일 모듈을 바이패스하는 2중 오프셋 링크인 적어도 하나의 링으로 상기 각각의 선형 배열의 모듈들을 접속하는 2차원 링크, 및 상기 각각의 배열의 모듈들 사이의 실질적으로 모든 링크들이 2개의 모듈을 바이패스하는 3중 오프셋 링크인 적어도 하나의 링으로 상기 각각의 선형 배열의 모듈들을 접속하는 3차원 링크를 포함한다.

Description

단일 셸프 라우터{SINGLE SHELF ROUTER}
본 출원은 2002년 11월 21일자 제출된 미국 출원 10/302,808호의 계속 출원으로, 이에 대한 우선권을 주장하고, 이는 2002년 10월 1일자 제출된 미국 가출원 60/415,087호의 이익을 청구하며, 그 전체 내용이 본원에 참조로 포함된다.
본 발명은 단일 셸프 라우터에 관한 것이다.
컴퓨터 시스템들은 다양한 토폴러지에 이르고 있다. 다중 데이터 프로세싱 모듈(또는 노드)을 포함하는 시스템들은 흔히 복잡한 토폴러지들을 갖고 있다. 흔히 이러한 토폴러지들의 모듈을 접속하는 상호 접속 어셈블리들 또한 복잡하다. 특히, 토러스(torus)와 같은 메쉬(mesh)형 구조를 갖는 특정 시스템들에 의해 요구되는 바와 같이, 상호 접속 어셈블리가 각각의 모듈에 각각의 접속(또는 링크)을 제공하는 것은 힘든 작업이다.
통상적인 다중 모듈 컴퓨터 시스템은 백플레인(backplane), 모듈 접속기 및 플렉서블 와이어 케이블을 포함하는 상호 접속 어셈블리를 구비한다. 백플레인은 모듈 접속기들이 장착되는 강성 회로 기판이다. 각각의 모듈은 장착된 모듈 접속기들 중 하나에 플러그될 때 백플레인과 전기적으로 접속하는 회로 기판이다. 플렉서블 와이어 케이블은 백플레인과 접속하여 특정 크기를 갖는 네트워크 토폴러지로 시스템을 구성한다.
통상적인 다중 모듈 컴퓨터 시스템의 네트워크 토폴러지는 백플레인에 모듈을 추가하고 백플레인을 추가하여 플렉서블 와이어 케이블로 재접속함으로써 확장될 수 있어 더욱 큰 네트워크 토폴러지로 시스템을 구성한다. 일반적으로, 시스템의 토폴러지는 다수의 모듈에 의해 동시에 확장된다. 예를 들면, 4×4×4 토러스 토폴러지를 갖는 하나의 시스템은 16-모듈 백플레인을 추가하고 플렉서블 와이어 케이블로 재접속함으로써 확장되어 시스템을 4×4×5 토러스 토폴러지까지 확장한다. 어떤 시스템들은 핫 플러그, 즉 케이블을 플러그 및 언플러그함으로써 확장을 가능하게 하여 전원이 온인 동안 시스템이 토폴러지를 확장한다.
본원에 참조로 포함된 미국 특허 6,205,532호 및 6,370,145호에 개시된 바와 같은 다중 노드 라우터에 비슷한 토폴러지가 사용되었다.
도 1a는 본 발명에 따른 모듈 세트를 구비한 라우터의 백플레인의 사시도이다.
도 1b는 도 1a의 백플레인의 반대편을 상호 접속기들과 함께 도시한 사시도이다.
도 2a는 도 1a 및 도 1b의 라우터의 기본적인 패브릭 구조를 나타낸다.
도 2b는 모듈들이 10개의 모든 슬롯을 점유할 때 도 2a의 패브릭 구조의 물리적인 상호 접속을 나타낸다.
도 3은 도 2a의 패브릭 구조의 X 패브릭 연결성을 나타낸다.
도 4a는 도 2a의 패브릭 구조의 Y 패브릭 연결성을 나타낸다.
도 4b는 도 4a의 Y 패브릭 연결성의 물리적인 상호 접속을 나타낸다.
도 4c는 도 4a의 Y 패브릭 연결성의 4 노드 링을 나타낸다.
도 4d는 도 4a의 Y 패브릭 연결성의 6 노드 링을 나타낸다.
도 5는 도 2a의 Z 패브릭 연결성을 나타낸다.
도 6은 도 2a의 패브릭 구조의 패브릭 토폴러지를 나타낸다.
도 7은 패브릭 필러 모듈을 구비한 2개의 모듈을 나타낸다.
도 8은 패브릭 필러 모듈을 구비한 3개의 모듈을 나타낸다.
도 9는 패브릭 필러 모듈을 구비한 4개의 모듈을 나타낸다.
도 10은 패브릭 필러 모듈을 구비한 5개의 모듈을 나타낸다.
도 11은 패브릭 필러 모듈을 구비한 6개의 모듈을 나타낸다.
도 12는 단일 패브릭 필러 모듈을 구비한 7개의 모듈을 나타낸다.
도 13은 2개의 서버 사이에 위치하는 8개의 모듈을 나타낸다.
도 14a는 2개의 셸프를 구비한 라우터의 기본적인 패브릭 구조를 나타낸다.
도 14b는 도 14a의 라우터의 모듈의 물리적인 상호 접속을 나타낸다.
도 15a는 도 14a의 라우터의 Y 연결성의 8 노드 링을 나타낸다.
도 15b는 도 14a의 라우터의 Y 연결성의 12 노드 링을 나타낸다.
도 16은 4개의 셸프를 구비한 라우터의 기본적인 패브릭 구조를 나타낸다.
도 17a는 도 16의 라우터의 기본적인 패브릭 구조를 나타낸다.
도 17b는 도 16의 라우터의 Y 연결성의 24 노드 링을 나타낸다.
도 18은 2개의 셸프를 구비한 라우터 및 스태커블(stackable) 라우터의 기본적인 패브릭 구조를 나타낸다.
도 19는 단일 셸프의 빌드아웃(build out) 순서를 나타낸다.
도 20은 2개의 생성 모듈을 구비한 셸프를 나타낸다.
도 21a-21e는 모듈의 2 셸프 다중 생성 빌드아웃의 여러 구조를 나타낸다.
도 22는 모듈의 3 셸프 다중 생성 빌드아웃을 나타낸다.
모듈들의 패브릭은 물리적으로 오프셋된 다수의 인접 모듈들 및 상기 모듈들의 적어도 하나의 선형 배열에서 단일 오프셋 모듈들을 링으로 접속하는 1차원 링크를 포함한다. 패브릭은 또한 상기 각각의 배열의 모듈들 사이의 실질적으로 모든 링크들이 단일 모듈을 바이패스하는 2중 오프셋 링크인 적어도 하나의 링으로 상기 각각의 선형 배열의 모듈들을 접속하는 2차원 링크, 및 상기 각각의 배열의 모듈들 사이의 실질적으로 모든 링크들이 2개의 모듈을 바이패스하는 3중 오프셋 링크인 적어도 하나의 링으로 상기 각각의 선형 배열의 모듈들을 접속하는 3차원 링크를 포함한다.
상기 2차원 링크는 2개의 링을 형성하며, 각각의 링은 상기 각각의 링의 모듈들 사이의 모든 링크들이 2중 오프셋인 5개의 모듈로 구성된다.
상기 3차원 링크는 4개의 모듈을 가진 제 1 링 및 6개의 모듈을 가진 제 2 링을 형성한다. 특정 실시예들에서 상기 제 1 링의 4개의 모듈 사이의 링크는 1, 3, 3 및 3의 오프셋을 갖고, 상기 제 2 링의 6개의 모듈 사이의 접속은 3, 3, 5, 3, 3 및 3의 오프셋을 가지며, 오프셋은 특정 모듈로부터 이격된 슬롯의 개수로 정의된다.
적어도 하나의 링을 확장하는 3차원 링크들에 의해 상호 접속된 모듈들로 이루어진 다수의 배열이 있다. 상기 배열들 사이의 링크들은 단일 링크 오프셋 링크이다.
패브릭에 접속된 모듈들의 어셈블리는 모듈들을 수용하는 모듈 접속부 및 적어도 1차원으로 상기 모듈들을 상호 접속하기 위한 리드를 갖는 백플레인, 상기 각각의 모듈에 결합되는 제 1 및 제 2 링크 접속기, 상기 제 1 링크 접속기들을 제 1 링크 접속기 세트로 접속하도록 구성된 제 1 상호 접속기, 및 상기 제 2 링크 접속기들을 제 2 링크 접속기 세트로 접속하도록 구성된 제 2 상호 접속기를 포함한다. 상기 상호 접속기들은 2차원으로 상기 모듈들을 접속하는 리드들을 구비할 수 있다. 제 1 어셈블리로부터 상기 제 1 상호 접속기를 제거하고, 제 2 어셈블리로부터 상기 제 2 상호 접속기를 제거하여, 상기 각각의 제 1 및 제 2 링크 접속기 세트를 접속함으로써, 2개의 어셈블리가 2차원으로 접속될 수 있다.
상기 백플레인은 3차원으로 상기 모듈들을 상호 접속하기 위한 리드를 가질 수 있다.
어떤 실시예들에서는, 상기 제 2 어셈블리로부터 상기 제 1 상호 접속기를 제거하고, 제 3 어셈블리로부터 상기 제 1 및 제 2 상호 접속기를 제거하며, 제 4 어셈블리로부터 상기 제 2 상호 접속기를 제거하여, 상기 제 2 어셈블리의 상기 제 1 링크 접속기 세트를 상기 제 3 어셈블리의 상기 제 2 링크 접속기 세트와 접속하고, 상기 제 3 어셈블리의 상기 제 1 링크 접속기 세트를 상기 제 4 어셈블리의 상기 제 2 링크 접속기 세트와 접속함으로써 4개의 어셈블리가 2차원으로 접속된다.
모듈들의 패브릭은 모듈들의 적어도 하나의 배열에서 적어도 1차원으로 접속되는 물리적으로 오프셋된 적어도 2개의 인접 모듈, 및 상기 적어도 2개의 인접 모듈에 물리적으로 인접한 각각의 개방 슬롯을 점유하는 1개 또는 2개의 필러 모듈을 포함할 수 있다. 상기 필러 모듈은 1차원 및 2차원으로 상기 적어도 2개의 인접 모듈에 접속한다.
상기 물리적으로 오프셋된 적어도 2개의 인접 모듈은 1차원 및 2차원으로 상호 접속된 3개의 모듈을 포함하며, 상기 적어도 하나의 필러 모듈은 2개의 필러 모듈을 포함할 수 있다. 어떤 실시예들에서, 상기 물리적으로 오프셋된 적어도 2개의 인접 모듈은 1차원, 2차원 및 3차원으로 상호 접속되는 4개 이상의 모듈을 포함한다.
다른 실시예들은 상술한 모듈들의 패브릭의 다양한 구조들을 접속하는 방법을 포함한다.
어떤 실시예들은 다음의 이점들 중 하나 이상을 가질 수 있다. 패브릭 구조는 라우터로서 모듈들의 단일 배열 또는 셸프의 이용을 용이하게 한다. 사용자는 모듈들의 단일 셸프에서 패브릭에 한번에 하나씩 모듈을 추가할 수 있다. 패브릭의 빌드아웃은 매우 유연성이 있다. 즉, 어떻게 모듈들이 추가될 수 있는지에 대한 제약이 거의 없기 때문에 다양한 방법으로 모듈들이 패브릭에 추가될 수 있다. 패브릭은 다수의 셸프들을 단일 라우터로 구성하는 것을 용이하게 한다. 필러에 의해 상당수의 링크가 생성되기 때문에, 필러 모듈의 사용은 충분한 패브릭 다이버시티를 제공한다. 따라서, 필러에 의해 생성된 링크에 의해 제공된 리던던시 때문에 패브릭은 패브릭 고장에 대해 회복력이 좋다.
본 발명의 상기 및 그 밖의 목적, 특징 및 이점들은 각각의 도면에서 동일 부분에 대해 동일 부호로 나타낸 첨부 도면에 도시한 바와 같이 다음 본 발명의 보다 구체적인 설명으로부터 명백해진다. 도면은 반드시 일정한 비율은 아니며, 본 발명의 원리를 설명할 때 강조된다.
본 발명의 바람직한 실시예들의 설명은 다음과 같다.
도 1a는 예를 들어 패브릭 라우터 망에 의해 형성된 인터넷 라우터와 같은 다중 모드 데이터 프로세싱 시스템, 또는 다중 컴퓨터 시스템의 다른 라우터 시스템들과 상호 접속되는 라우터 시스템의 셸프(10), 달리 말하면 베이를 나타내고 있다. 패브릭 라우터 망에 의해 형성된 인터넷 스위치 라우터들은 미국 특허 6,370,145호에 개시되어 있으며, 그 전체가 본원에 참조로 포함된다.
셸프(10)는 하나의 셸프에 배열된 10개의 모듈 슬롯(12)을 구비한 백플레인(11)을 포함한다. 슬롯(12)은 각각의 모듈(14)을 수용하는 모듈 접속부를 구비한다. 백플레인(11)은 또한 라우터 시스템 주위의 모니터링을 조정하는 한 쌍의 제어기(20)용 슬롯(18) 세트를 구비한다.
셸프(10)의 패브릭 토폴러지는 미국 특허 6,205,532호 및 Coutinho, Briggs 및 DeLisle에 의해 "Rack Mounted Routers"라는 명칭으로 2002년 9월 19일자 제출되어, 이하 "스태커블 라우터"라 하며, 그 전체가 본원에 참조로 포함된 미국 출원(Attorney Docket No. 2390.2004-001)에 개시된 라우터 시스템의 3차원 토로이드형(toroidal) 메쉬와 달리 3차원 하이퍼메쉬(hypermesh)를 형성한다. 셸프(10)는 충분한 패브릭 다이버시티를 갖는 소규모 모듈 개체군을 지원하며, 모듈들이 셸프에 한번에 하나씩 추가될 수 있게 한다. 또한, 미국 특허 6,205,532호에 개시된 라우터 및 스태커블 라우터에서 작동하는 동일한 모듈들이 셸프(10)에서도 작동할 수 있다.
단일 셸프(10)가 라우터 기능을 할 수 있으며, 여기서 각각의 모듈은 패브릭 라우터이다. 혹은, 2개 이상의 셸프(10)가 예를 들어 단일 랙으로 상호 접속 및 조립되어 단일 접속 라우터를 형성할 수 있다. 또한, 2개 이상의 셸프(10)는 단일 접속 라우터를 형성하는 스태커블 라우터로 구성될 수도 있다. 통상적으로, 셸프(10)는 최소 2개의 서버(20)를 지원한다. 그러나 서버들이 셸프에 존재하지 않으면, 슬롯들은 모듈(14)에 유효하다. 셸프(10)는 또한 다중 생성 모듈을 지원할 수 있다. 예를 들면, 어떤 모듈들은 5 Gbps에서 작동할 수 있는 한편, 어떤 모듈들은 10 Gbps, 20 Gbps 및/또는 40 Gbps에서 작동한다. 통상적으로, 단일 셸프(10)의 10개의 모듈(14)이 3차원으로 상호 접속되며, 각각의 차원으로 링크된 모듈 간의 오프셋 수는 최소화되어 모듈 개체군의 유연성을 최대화하며, 오프셋은 특정 모듈로부터 이격된 슬롯의 개수로 정의되다. 1차원에서 단일 오프셋 모듈들은 하나의 링으로 접속되고, 2차원에서는 이중 오프셋 모듈들이 2개의 링으로 접속된다. 3차원에서는 대개 3중 오프셋 모듈들이 2개의 링으로 접속되지만, 10개의 모듈은 3의 정수 세트로 완전히 분할될 수 없기 때문에, 단일 오프셋 모듈 및 5의 오프셋을 갖는 모듈이 있다. 물론, 라우터가 다른 개수의 모듈로 형성된다면, 다양한 차원의 링이 다른 크기를 갖게 된다.
도면과 관련된 다음 설명은 다양한 구조의 하나 이상의 셸프(10)의 패브릭 토폴러지 및 물리적 구조를 개시한다. 도면에서 다음의 규칙이 사용된다.
ㆍ 원들은 모듈 슬롯을 나타낸다.
ㆍ 번호가 매겨진 원들은 모듈을 나타내며, 번호는 특정 슬롯 위치를 식별한다.
ㆍ 부호가 "F"인 원들은 필러(filler) 모듈을 나타낸다.
ㆍ 부호가 "S"인 원들은 서버를 나타낸다.
ㆍ 다중 생성 모듈을 나타내는 도면에서, 부호가 "1"인 빗금 친 원들은 생성 1 모듈을 나타내고, 부호가 "2"인 빗금 친 원들은 생성 2 모듈을 나타낸다.
ㆍ 화살표로 된 호는 패브릭 링크를 나타내며, 화살표 끝은 플러스 패브릭 끝점을 나타내고, 화살표가 아닌 끝은 마이너스 패브릭 끝점을 나타낸다. 또한,
- 참조번호(50)로 식별되는 호는 Z 패브릭 링크이다.
- 참조번호(60)로 식별되는 호는 X 패브릭 링크이다.
- 참조번호(70)로 식별되는 호는 Y 패브릭 링크이다.
- 참조번호(80)로 식별되는 호는 필러 모듈에 의해 접속된 패브릭 링크, 즉 접속된 X 및 Z 링크이다.
도 2a는 셸프(10)의 기본적인 패브릭 구조를 나타낸다. X 및 Z차원의 상호 접속은 단일 백플레인(11)(도 1a 및 도 1b) 내에 포함된다. Y차원은 다중 셸프 및 스태커블 라우터 구조에 대한 확장성을 제공한다. 도 1b 및 도 2b에 나타낸 바와 같이, Y 패브릭 링크는 상위 행(22) 및 하위 행(24)의 10개의 Y 링크 또는 커넥터 각각에 배선된다. 단일 셸프 구조 및 다중 셸프 구조에 고도의 패브릭 다이버시티를 제공하기 위해, 10개의 Y 커넥터로 된 각각의 행은 행마다 5개의 Y 패브릭 링크에 접속하는 외부 상호 접속 어셈블리(26a, 26b)(도 1b)를 구비한다.
셸프가 라우터에 추가될 때, Y 상호 접속기(26a, 26b) 중 일부는 제거되고 그 자리에 내부 셸프 Y 커넥터 케이블이 설치된다. 도 2b에 나타낸 바와 같이, 각각의 행에서 Y 패브릭 링크의 극성은 상호 접속기들이 각각의 행마다 서로 완전히 독립적으로 하나씩 2개의 피스로 제조될 수 있도록 혼합되어 있다. 이는 다중 셸프 확장 프로시저를 간소화할 뿐 아니라, 상호 접속기의 제조를 더욱 쉽고 더욱 경제적이게 한다.
도 3을 참조하면, X 패브릭은 5개의 노드 또는 모듈로 이루어진 2 인터리브-2 링을 포함한다. 제 1 링은 호(60-1)로 나타낸 바와 같이 슬롯(1, 3, 5, 7, 9) 내의 모듈의 상호 접속에 의해 형성되고, 제 2 링은 호(60-2)로 나타낸 바와 같이 슬롯(2, 4, 6, 8, 10) 내의 모듈의 상호 접속에 의해 형성된다. 따라서, 슬롯(1, 10)은 서로 물리적으로 인접한 것으로 간주하기 때문에, 각각의 링에 링크된 5개의 모듈 간 오프셋은 2, 2, 2, 2, 2이며, 오프셋은 특정 모듈로부터 이격된 슬롯의 개수로 정의된다.
다음에 도 4a를 참조하면, Y 차원에 대한 패브릭 레이아웃은 2 인터리브-3 링으로 구성되며, 이들은 도 4c 및 도 4d에 개별적으로 분류된다. 2개의 상호 접속기(26)(도 1b)가 각각의 접속기(22, 24) 행에 설치되면, 2개의 링 중 제 1 링은 호(70-1)로 나타낸 바와 같이 슬롯(1, 4, 7, 10) 내의 모듈들을 상호 접속함으로써 형성된 4 노드 링이고(도 4c), 제 2 링은 호(70-2)로 나타낸 바와 같이 슬롯(2, 3, 5, 6, 8, 9) 내의 모듈을 상호 접속함으로써 형성된 6 노드 링이다. 여기서, 슬롯(1)의 모듈에서 시작하는 도 4c에 나타낸 링의 모듈 간 오프셋은 1, 3, 3, 3이며, 슬롯(2)의 모듈에서 시작하는 도 4d에 나타낸 링의 모듈 간 오프셋은 3, 3, 5, 3, 3, 3이다.
도 5를 참조하면, Z차원의 패브릭은 10개의 노드로 이루어진 단일 링으로 구성되어, 인접 슬롯들 내의 모듈들은 호(50)로 나타낸 바와 같이 접속된다. 따라서, 링크된 모듈들간 오프셋은 1이다.
인터리빙된 링 구조를 쉽게 볼 수 있도록, 도 6은 슬롯들의 싸여진 원으로 나타낸 셸프(10)의 기본적인 패브릭 토폴러지를 나타낸다.
이와 같이 설명한 패브릭은 홀수 및 짝수가 매겨진 모듈 개체군을 제공한다. 또한, 대부분이 단일 고장 모드에서 상기 패브릭은 양호한 패브릭 다이버시티를 제공한다.
정상 작동 하에서, 또는 링크의 어떤 단일 고장 모드 후, 다음을 제외하고 각각의 모듈(14) 상에 3개의 액티브 패브릭 링크가 있다. 단일 모듈 시스템은 0개의 패브릭 링크를 활성화시켜, 쓰루풋을 단일 모듈의 셀프 포워딩 성능으로 제한하고, 중간 모듈이 고장 나는 3 모듈 시스템에 의해 나머지 2개의 모듈 간 하나의 액티브 패브릭 링크가 되며, 임의의 모듈이 고장 나는 4 모듈 시스템은 하나 이상의 모듈이 단 2개의 액티브 패브릭 링크를 갖게 되며, 제 3 모듈이 고장 나는 7 모듈 시스템은 제 2 모듈이 단 2개의 액티브 패브릭 링크를 갖게 된다.
적당한 다이버시티를 제공하고 한번에 하나씩 모듈 빌드아웃을 지원하는데 패브릭 필러 모듈이 사용된다. 패브릭 필러 모듈은 이 모듈이 위치하는 슬롯에서 +X에서 -Z로 패브릭 끝점을 접속하고 -X에서 +Z로 패브릭 끝점을 접속하는 수동 배선 디바이스이다. 어떤 실시예들에서는 필러 모듈이 이들 접속을 모두 제공한다. 필러 모듈들은 셸프 내 인접한 모듈 세트의 "에지"에 배치된다. 배치 규칙에 대한 효과적인 유추는 "북엔드(book ends)"의 유추이다. 책꽂이의 책 세트의 에지에 북엔드를 배치하는 것과 같은 방식으로, 셸프의 모듈 세트의 에지에 패브릭 필러 모듈을 배치한다. 또한, 필러는 (이러한 슬롯이 있다면) 에지에 인접한 슬롯이 비어 있을 때만 사용되는데, 다시 말하면, 슬롯은 서버를 포함하지 않는다. X 및 Z 끝점을 서로 접속함으로써, 필러는 인접한 다음 2개의 슬롯 사이에 패브릭 링크를 형성할 수 있는 물리적 "브리지"를 제공한다.
필러 모듈의 사용 예들은 도 7 내지 도 12에 도시되어 있다. 도시한 바와 같이, 10개의 슬롯 배열에서 양끝 슬롯에 서버(20)가 배치되고, 서버들 사이에 2개 이상의 모듈(14)이 배치된다. 도 7은 모듈(14) 세트의 양 에지의 필러 모듈을 나타내며, X 패브릭 링크(50) 외에 또 여분의 패브릭 링크(80)를 형성한다. 이 결과, 필러 모듈이 존재하지 않는 하나의 링크(50) 대신 2개의 모듈(14)이 3개의 액티브 패브릭 링크에 접속된다. 여기서, 필러 모듈(90)이 생략 또는 고장 나는 경우, 구조상의 영향은 단지 토폴러지로부터 패브릭 링크를 제거하는 것이다. 필러 모듈 고장에 의해 모듈은 결코 분할되지 않으며, 단지 패브릭 쓰루풋의 감소가 일어날 수 있다.
도 8은 2개의 필러 모듈(90) 사이에 모듈(14)이 배치되고 Z 및 X 패브릭 링크(50, 60)는 물론, 여분의 패브릭 링크(80)에 의해 서로 접속되는 3 모듈 구조를 나타낸다.
도 9, 도 10 및 도 11에 각각 나타낸 4 모듈, 5 모듈 및 6 모듈 구조에 대해, X, Y 및 Z 패브릭 링크(60, 70, 80)는 물론 여분의 링크(80)가 채용되어 모듈(14)들을 서로 접속한다.
상술한 바와 같이, 에지 모듈에 인접한 슬롯을 서버가 점유할 때 필러 모듈은 필요하지 않다. 예를 들면, 도 12에 나타낸 바와 같이 단일 필러 모듈(90)이 사용되어, 가장 오른쪽 모듈(14)과 서버(20) 사이의 슬롯을 점유한다. X, Y 및 Z 패브릭 링크(60, 70, 50)에 의해 7개의 모듈(14)이 서로 접속되고, 여분의 링크(80)에 의해 단일 필러 모듈(90)에 접속된다. 가장 오른쪽 모듈(14) 옆의 슬롯은 서버(20)가 점유하기 때문에, 여기서 필러 모듈은 사용되지 않는다. 마찬가지로, 도 13에 나타낸 구조에서 에지 모듈(14)은 서버가 점유하는 슬롯에 인접하므로, 이 구조에 필러 모듈이 사용되지 않는다. 따라서, 도 13의 8개의 모듈은 여분의 패브릭 링크(80)를 사용하지 않고 X, Y 및 Z 패브릭 링크(60, 70, 50)에 의해 서로 링크된다.
어떤 실시예들에서는 서버 패키지가 패브릭 필러 기능 또한 포함하여, 슬롯에 서버가 있을 때 모듈 슬롯의 인접 쌍에 패브릭 필러 기능을 제공한다.
어떤 배치에서는, 2개 이상의 셸프(10)가 상호 접속되어 단일 라우터를 형성한다. 예를 들어 도 14를 참조하면, 상위 베이(10-2) 및 하위 베이(10-2)로 구성된 2 셸프 구조(100)가 도시되며, 각각의 베이는 다수의 관리 용도에 쓰이며 단일 셸프에 대응한다. 하위 셸프 및 상위 셸프는 각각 번호 "1" 및 "2"로 식별되기 때문에, 시스템(100)에 대한 슬롯 넘버링은 하위 셸프에 대해 1/1 내지 1/10이고 상위 셸프에 대해 2/1 내지 2/10이다.
이러한 다중 셸프 구조에서, 하위 셸프(10-1)는 하위 Y 상호 접속기(26b)(도 1b)를 보유하는 한편, 상위 셸프(10-2)는 상위 Y 상호 접속기 어셈블리(26a)(도 1b)를 보유하고, 도 14b에 나타낸 바와 같이, 하위 셸프(10-1)의 상위 열의 접속기(22)들은 예를 들어 Y 내부 셸프 접속기 케이블로 상위 셸프(10-2)의 하위 열의 접속기(24)들에 접속된다.
이와 같이, Y 패브릭 링크(70)에 의해 다중 셸프에 대한 확장성이 발생하는 한편, X 및 Z 패브릭 링크(60, 50)는 각각의 셸프에 대해 그대로 동일하다. 이러한 2 셸프 구현에서, Y 패브릭은 Y 패브릭 링크(70-3, 70-4)로 각각 나타낸 바와 같이 8 노드 링(도 15a) 및 12 노드 링(도 15b)으로 구성된다. 패브릭 링크(70-3)는 모듈(1/1)에서 시작하여 오프셋(1, 1, 1, 3, 1, 3, 1, 3)을 갖는 모듈(1/1, 2/1, 2/10, 1/10, 1/7, 2/7, 2/4, 1/4)들을 접속한다. 도 15b의 12 노드 Y 링은 슬롯(1/2)의 모듈에서 시작할 때 오프셋(1, 3, 1, 3, 1, 5, 1, 3, 1, 3, 1, 3)을 갖는 모듈(1/2, 2/2, 2/5, 1/5, 1/8, 2/8, 2/3, 1/3, 1/6, 2/6, 2/9, 1/9)들을 접속하는 패브릭 링크(70-4)의 상호 접속에 의해 구성된다.
상기 2 셸프 구조의 확장에 의해, 도 16에 나타낸 바와 같이 4개의 베이(10-1, 10-2, 10-3, 10-4)로부터 4 셸프(200) 시스템이 쉽게 구성될 수 있으며, 시스템(200)에 대한 슬롯 넘버링은 셸프(10-1)에 대해 1/1 내지 1/10, 셸프(10-2)에 대해 2/1 내지 2/10, 셸프(10-3)에 대해 3/1 내지 3/10, 셸프(10-4)에 대해 4/1 내지 4/10이다.
또 시스템(200)의 X 및 Z 패브릭 링크(60, 50)는 각각에 셸프에 그대로 있으며, 셸프들간 상호 접속은 Y 차원에서 이루어진다. Y 패브릭 링크(70)를 형성하기 위해, 셸프(10-2, 10-3)로부터 상위 및 하위 Y 상호 접속기(26a, 26b)(도 1b) 모두 제거되는 한편, 상위 셸프(10-4)로부터 하위 Y 상호 접속기(26b)가 제거되고 하위 셸프(10-1)로부터 상위 Y 상호 접속기(26a)가 제거된다. 셸프들은 Y 접속기 케이블에 의해 물리적으로 함께 접속되며, 하위 셸프(10-1)의 상위 열의 접속기(22)(도 1b)들은 제 2 셸프(10-2)의 하위 열이 접속기(24)들에 접속하고, 제 2 셸프(10-2)의 상위 열의 접속기들은 제 3 셸프(10-3)의 하위 열의 접속기들에 접속하며, 제 3 셸프(10-3)의 상위 열의 접속기들은 상위 셸프(10-4)의 하위 열의 접속기들에 접속하여, 상위 및 하위 열의 접속기들간 접속은 2 셸프 구조에 대해 도 14b에 나타낸 바와 같이 이루어진다. 4 셸프 구조에 대해 이와 같이 형성된 Y 패브릭은 6개의 모듈이 Y 패브릭 링크(70-5)에 의해 상호 접속하는 제 1 링(도 17a), 및 24개의 모듈이 Y 패브릭 링크(70-6)에 의해 상호 접속하는 제 2 링(도 17b)으로 구성된다.
셸프(10)들은 상술한 스태커블 라우터와 같은 다른 종류의 라우터 시스템과 결합될 수 있다. 예를 들어 도 18에는 2개의 셸프(10-1, 10-2) 및 2개의 셸프를 단일 베이로 간주하는 스태커블 라우터(302)로 구성된 단일 라우터 시스템(300)이 도시된다. 따라서, 시스템(300)에 대한 슬롯 넘버링은 하위 셸프(10-1)에 대해 1/1 내지 1/10, 제 2 셸프(10-2)에 대해 2/1 내지 2/10, 스태커블 라우터(302)에 대해 3/1 내지 3/20이다. 상기와 같이, 셸프(10-1, 10-2)들과 스태커블 라우터(302) 사이의 상호 접속은 Y 패브릭 링크(70)에 의해 이루어지지만, X 및 Z 패브릭 링크(60, 50)는 단일 셸프 구조 그대로이다. 여기서, 최상위 셸프(10-2)와 스태커블 라우터(302) 사이의 Y 내부 셸프 접속기 케이블은 셸프의 Y 극성에 따라 스태커블 라우터(302)의 상위(3/1-3/10) 또는 하위(3/11-3/20) 셸프에 접속된다.
상술한 셸프(10) 및 시스템(100, 200, 300)에 대해, 특정 빌드아웃 규칙들은 하기에 개략적으로 기재한 바와 같이 다양한 구조들을 모듈에 추가하는 것이 이어진다.
ㆍ 슬롯(10, 1), 또는 단일 서버만 있다면 슬롯(10)에 서버(20)를 배치한다.
ㆍ 제 1 셸프(10)의 슬롯(5, 6)에 제 1 및 제 2 모듈을 배치하고, 슬롯(4, 7)에 필러 모듈(90)들을 배치한다.
ㆍ 슬롯에 4, 7, 3, 8, 2, 9의 순서로 한번에 하나 또는 그 이상씩 모듈(14)을 추가한다. 각각의 모듈이 추가될 때, 필러 모듈(90)을 다음 인접 슬롯으로 이동시킨다.
ㆍ 제 2 셸프(10-2)를 채우기 전에 제 1 셸프(10-1)를 채운다.
ㆍ 제 2 셸프를 설치하기 위해, 제 1 셸프(10-1)로부터 상위 Y 상호 접속기(26a)를 제거하고 제 2 셸프(10-2)로부터 하위 Y 상호 접속기(26b)를 제거하고, 각각의 접속기에 10개의 내부 셸프 Y 접속기 케이블을 설치한다.
ㆍ 제 1 셸프와 동일한 방식으로 제 2 셸프를 구성한다. 여기서, 제 2 셸프에서의 모듈 제 1 증분은 적어도 2개의 모듈이다.
ㆍ 외삽에 의해 제 3 및 제 4 셸프(10-3, 10-4)를 동일한 방식으로 구성한다.
ㆍ 2개의 셸프(10-1, 10-2)를 스태커블 라우터(302)와 접속시키기 위해, 우선 셸프(10-1, 10-2)를 채운 다음 스태커블 라우터의 셸프 중앙(도 16에 도시한 바와 같이 슬롯(3/5, 3/6, 4/15, 4/16)에 최소 4개의 모듈을 추가한다.
ㆍ 이어서 X 링에서 스태커블 라우터(302)에 2개의 모듈을 한번에 추가한다.
상기 프로시저를 따르는 단일 셸프(10)의 빌드아웃 순서를 도 19에 나타내며, 동그라미를 친 번호들은 모듈이 셸프에 배치되는 순서를 나타낸다.
셸프(10)들은 다른 속도로 작동하는 다른 생성 모듈들을 수용할 수 있다. 통상적으로, 다중 생성 모듈 빌드아웃의 일반 원리는 인접 슬롯들에 더욱 고속의 생성 모듈을 수평 및 수직으로 클러스터하는 것이다. 단일 셸프에서 하나의 모듈 생성의 클러스터는 에지에 다른 생성 모듈 또는 필러 모듈을 갖는 인접 슬롯 세트의 임의의 개수의 모듈일 수 있다. 다수의 셸프를 갖는 구조에서 하나의 모듈 생성의 클러스터는 또한 Y에서 수직으로 인접하지만, 클러스터 에지들에 다른 생성 모듈의 "오버행"이 가능하다. 클러스터는 모든 셸프에서 수평으로 적어도 2개의 모듈 폭이다. 또한, 다수의 셸프들에서 하나의 모듈 생성의 클러스터는 1, 2, 3 또는 4개의 셸프로 확장할 수 있으며, 모든 셸프에 걸쳐 수직으로 확장할 필요는 없다.
다중 생성 모듈의 빌드아웃의 예는 도 20, 도 21a-21e 및 도 22에 도시된다. 도 20은 예를 들어 20 Gbps에서 작동하는 단일 생성 2 모듈(142) 및 예를 들어 10 Gbps에서 작동하는 다중 생성 1 모듈(141)을 갖는 단일 셸프를 나타낸다. 여기서, 생성 2 모듈(142)에 부착된 모든 패브릭 링크(50, 60, 70)들은 생성 1 속도, 예를 들어 10 Gbps에서 동작한다.
도 21a-21e는 Y 패브릭 링크(70)에 의해 Y 차원에서 상호 접속된 2개의 셸프(10-1, 10-2)에 빌드아웃된 2개의 생성 모듈을 나타낸다. 상술한 바와 같이, 제 1 셸프(10-1)는 2개의 추가 모듈을 갖는 새로운 셸프(10-2)를 개시하기 전에 적어도 8개의 슬롯으로 빌드아웃된다.
도 21a에서 하위 셸프(10-1)의 8개의 슬롯은 X 및 Z 링크(60, 70)와 상호 접속된 생성 1 모듈(141)로 채워지는 한편, 상위 셸프(10-2)의 2개의 중앙 슬롯은 생성 2 링크(50')로 서로 접속되며 여분의 링크(80')로 2개의 필러 모듈(90)에 접속되는 생성 2 모듈(142)로 채워진다. 여기서, 도 21a 및 하기에 설명하는 도 21b-22의 주요 링크들은 생성 2 속도로 동작하는 링크를 나타낸다.
이에 반해, 도 21b에 나타낸 구조는 제 2 셸프(10-2)의 2개의 중앙 슬롯에 생성 1 모듈(141)을 갖고, 제 1 셸프(10-1)의 중앙 슬롯에 6개의 다른 생성 1 모듈(141)과 함께 2개의 생성 2 모듈(142)을 갖는다. 여기서 제 1 셸프의 생성 2 모듈(142)들 사이에 고속 링크(50')가 개설된다. 일반적으로, 도 21a의 구조와 비교하여, 도 21b에 나타낸 구조는 생성 2 모듈과 생성 1 모듈 사이에 보다 나은 단면 대역폭을 제공하여 생성 간에 모든 트래픽이 지나가는 트래픽 패턴을 지원하지만, 생성 2 모듈이 코어 라우터에 대한 업링크로서 사용될 수 있기 때문에 이러한 트래픽 패턴이 가능하지 않을 수도 있다.
도 21c는 제 1 셸프(10-1)에는 8개의 생성 1 모듈(141)이 실장되고, 제 2 셸프(10-2)에는 2개의 필러 모듈(90) 사이에 2개의 생성 2 모듈(142) 및 단일 생성 1 모듈(141)이 실장되는 구조를 나타낸다.
도 21d 및 도 21e에서 셸프(10-1, 10-2)는 둘 다 생성 1 모듈(141) 및 생성 2 모듈(142)을 구비한다. 도 21d에 대해 하위 셸프(10-1)는 8개의 모듈로 채워져 필러 모듈을 사용하지 않는 한편, 상위 셸프(10-2)는 6개의 모듈로 채워지기 때문에 에지 모듈 옆에 2개의 필러 모듈을 구비한다. 도 21e의 구조에 대해서는 제 2 셸프(10-2)에서 가장 오른쪽 생성 1 모듈(141) 옆의 슬롯을 채우는데 단 하나의 필러 모듈이 사용된다. 다중 생성 모듈에 대해 개략적으로 설명한 빌드아웃 프로시저는 도 22에 나타낸 것과 같이 3개 이상의 셸프로 쉽게 확장될 수 있다.
본 발명은 바람직한 실시예를 참조로 구체적으로 도시 및 설명하였지만, 당업자들은 첨부된 청구항에 의해 달성되는 본 발명의 범위를 벗어나지 않으며 형태 및 상세의 다양한 변형이 이루어질 수 있음을 이해할 것이다.

Claims (26)

  1. 모듈들의 패브릭으로서,
    물리적으로 오프셋된 다수의 인접 모듈들;
    상기 모듈들의 적어도 하나의 선형 배열에서 단일 오프셋 모듈들을 링으로 접속하는 1차원 링크;
    상기 각각의 배열의 모듈들 사이의 실질적으로 모든 링크들이 단일 모듈을 바이패스하는 2중 오프셋 링크인 적어도 하나의 링으로 상기 각각의 선형 배열의 모듈들을 접속하는 2차원 링크; 및
    상기 각각의 배열의 모듈들 사이의 실질적으로 모든 링크들이 2개의 모듈을 바이패스하는 3중 오프셋 링크인 적어도 하나의 링으로 상기 각각의 선형 배열의 모듈들을 접속하는 3차원 링크를 포함하는 모듈들의 패브릭.
  2. 제 1 항에 있어서, 상기 2차원 링크는 2개의 링을 형성하며, 각각의 링은 상기 각각의 링의 모듈들 사이의 모든 링크들이 2중 오프셋인 5개의 모듈로 구성되는 것을 특징으로 하는 모듈들의 패브릭.
  3. 제 1 항에 있어서, 상기 모듈들의 적어도 하나의 선형 배열은 적어도 하나의 링을 확장하는 3차원 링크들에 의해 상호 접속된 모듈들로 이루어진 다수의 배열을 포함하는 것을 특징으로 하는 모듈들의 패브릭.
  4. 제 1 항에 있어서, 상기 3차원 링크는 4개의 모듈을 가진 제 1 링 및 6개의 모듈을 가진 제 2 링을 형성하는 것을 특징으로 하는 모듈들의 패브릭.
  5. 제 4 항에 있어서, 상기 제 1 링의 4개의 모듈 사이의 링크는 1, 3, 3 및 3의 오프셋을 갖고, 상기 제 2 링의 6개의 모듈 사이의 링크는 3, 3, 5, 3, 3 및 3의 오프셋을 갖는 것을 특징으로 하는 모듈들의 패브릭.
  6. 제 5 항에 있어서, 상기 모듈들의 적어도 하나의 선형 배열은 적어도 하나의 링을 확장하는 3차원 링크들에 의해 상호 접속된 모듈들로 이루어진 다수의 배열을 포함하는 것을 특징으로 하는 모듈들의 패브릭.
  7. 제 6 항에 있어서, 상기 배열들 사이의 링크들은 단일 오프셋 링크인 것을 특징으로 하는 모듈들의 패브릭.
  8. 패브릭에 접속된 모듈들의 어셈블리로서,
    모듈들을 수용하는 모듈 접속부 및 적어도 1차원으로 상기 모듈들을 상호 접속하기 위한 리드를 갖는 백플레인;
    상기 각각의 모듈에 결합되는 제 1 및 제 2 링크 접속기;
    상기 제 1 링크 접속기들을 제 1 링크 접속기 세트로 접속하도록 구성된 제 1 상호 접속기, 및 상기 제 2 링크 접속기들을 제 2 링크 접속기 세트로 접속하도록 구성된 제 2 상호 접속기를 포함하며,
    상기 상호 접속기들은 2차원으로 상기 모듈들을 접속하는 리드들을 구비하고, 제 1 어셈블리로부터 상기 제 1 상호 접속기를 제거하고, 제 2 어셈블리로부터 상기 제 2 상호 접속기를 제거하여, 상기 각각의 제 1 및 제 2 링크 접속기 세트를 접속함으로써, 2개의 어셈블리가 2차원으로 접속될 수 있는 것을 특징으로 하는 모듈들의 어셈블리.
  9. 제 8 항에 있어서, 상기 백플레인은 상기 모듈들을 3차원으로 상호 접속하기 위한 리드를 갖는 것을 특징으로 하는 모듈들의 어셈블리.
  10. 제 8 항에 있어서, 상기 제 2 어셈블리로부터 상기 제 1 상호 접속기를 제거하고, 제 3 어셈블리로부터 상기 제 1 및 제 2 상호 접속기를 제거하며, 제 4 어셈블리로부터 상기 제 2 상호 접속기를 제거하여, 상기 제 2 어셈블리의 상기 제 1 링크 접속기 세트를 상기 제 3 어셈블리의 상기 제 2 링크 접속기 세트와 접속하고, 상기 제 3 어셈블리의 상기 제 1 링크 접속기 세트를 상기 제 4 어셈블리의 상기 제 2 링크 접속기 세트와 접속함으로써 4개의 어셈블리가 2차원으로 접속될 수 있는 것을 특징으로 하는 모듈들의 어셈블리.
  11. 제 10 항에 있어서, 상기 백플레인은 상기 모듈들을 3차원으로 상호 접속하기 위한 리드를 갖는 것을 특징으로 하는 모듈들의 어셈블리.
  12. 모듈들의 패브릭으로서,
    모듈들의 적어도 하나의 배열에서 적어도 1차원으로 접속되는 물리적으로 오프셋된 적어도 2개의 인접 모듈; 및
    상기 적어도 2개의 인접 모듈에 물리적으로 인접한 각각의 개방 슬롯을 점유하는 1개 또는 2개의 필러 모듈을 포함하며,
    상기 필러 모듈은 1차원 및 2차원으로 상기 적어도 2개의 인접 모듈에 접속하여 상기 필러 모듈에 인접한 2개의 인접 모듈 사이에 추가 패브릭 링크를 형성하는 것을 특징으로 하는 모듈들의 패브릭.
  13. 제 12 항에 있어서, 상기 물리적으로 오프셋된 적어도 2개의 인접 모듈은 1차원 및 2차원으로 상호 접속된 3개의 모듈을 포함하며, 상기 적어도 하나의 필러 모듈은 2개의 필러 모듈을 포함하는 것을 특징으로 하는 모듈들의 패브릭.
  14. 제 13 항에 있어서, 상기 물리적으로 오프셋된 적어도 2개의 인접 모듈은 1차원, 2차원 및 3차원으로 상호 접속되는 4개 이상의 모듈을 포함하는 것을 특징으로 하는 모듈들의 패브릭.
  15. 제 14 항에 있어서, 상기 적어도 하나의 필러 모듈은 2개의 필러 모듈을 포함하는 것을 특징으로 하는 모듈들의 패브릭.
  16. 모듈들의 패브릭을 접속하는 방법으로서,
    다수의 물리적으로 오프셋된 인접 모듈들을 가진 모듈들의 적어도 하나의 선형 배열에서 1차원 링크에 의해 단일 오프셋 모듈들을 링으로 접속하는 단계;
    상기 각각의 배열의 모듈들 사이의 실질적으로 모든 링크들이 단일 모듈을 바이패스하는 2중 오프셋 링크인 적어도 하나의 링으로 2차원 링크로 접속하는 단계; 및
    상기 각각의 배열의 모듈들 사이의 실질적으로 모든 링크들이 2개의 모듈을 바이패스하는 3중 오프셋 링크인 적어도 하나의 링으로 3차원 링크로 접속하는 단계를 포함하는 모듈들의 패브릭 접속 방법.
  17. 제 16 항에 있어서, 상기 2차원 링크로 접속하는 단계는 2개의 링을 형성하는 단계를 포함하며, 각각의 링은 상기 각각의 링의 모듈들 사이의 모든 링크들이 2중 오프셋인 5개의 모듈로 구성되는 것을 특징으로 하는 모듈들의 패브릭 접속 방법.
  18. 제 16 항에 있어서, 상기 3차원 링크로 접속하는 단계는 모듈들로 이루어진 다수의 배열을 상호 접속하여 상기 적어도 하나의 링을 확장하는 단계를 포함하는 것을 특징으로 하는 모듈들의 패브릭 접속 방법.
  19. 제 16 항에 있어서, 상기 3차원 링크로 접속하는 단계는 4개의 모듈을 가진 제 1 링 및 6개의 모듈을 가진 제 2 링을 형성하는 단계를 포함하는 것을 특징으로 하는 모듈들의 패브릭 접속 방법.
  20. 제 19 항에 있어서, 상기 제 1 링을 형성하는 단계는 1, 3, 3 및 3의 오프셋을 갖는 상기 제 1 링의 4개의 모듈 사이를 접속하는 단계를 포함하고, 상기 제 2 링을 형성하는 단계는 3, 3, 5, 3, 3 및 3의 오프셋을 갖는 상기 제 2 링의 6개의 모듈 사이를 접속하는 단계를 포함하는 것을 특징으로 하는 모듈들의 패브릭 접속 방법.
  21. 패브릭에 접속된 모듈들의 어셈블리를 접속하는 방법으로서,
    백플레인의 각각의 모듈 접속부에 모듈들을 수용하고, 상기 백플레인의 리드로 상기 모듈들을 적어도 1차원으로 상호 접속하는 단계; 및
    상기 모듈들을 2차원으로 접속하기 위한 리드를 갖는 제 1 및 제 2 상호 접속기로 제 1 및 제 2 링크 접속기 세트를 접속하는 단계를 포함하며,
    제 1 어셈블리로부터 상기 제 1 상호 접속기를 제거하고, 제 2 어셈블리로부터 상기 제 2 상호 접속기를 제거하여, 상기 각각의 제 1 및 제 2 링크 접속기 세트를 접속함으로써, 2개의 어셈블리가 2차원으로 접속될 수 있는 것을 특징으로 하는 모듈들의 어셈블리 접속 방법.
  22. 제 21 항에 있어서, 상기 모듈들을 3차원으로 상호 접속하는 단계를 더 포함하는 것을 특징으로 하는 모듈들의 어셈블리 접속 방법.
  23. 제 21 항에 있어서, 상기 제 2 어셈블리로부터 상기 제 1 상호 접속기를 제거하고, 제 3 어셈블리로부터 상기 제 1 및 제 2 상호 접속기를 제거하며, 제 4 어셈블리로부터 상기 제 2 상호 접속기를 제거하여, 상기 제 2 어셈블리의 상기 제 1 링크 접속기 세트를 상기 제 3 어셈블리의 상기 제 2 링크 접속기 세트와 접속하고, 상기 제 3 어셈블리의 상기 제 1 링크 접속기 세트를 상기 제 4 어셈블리의 상기 제 2 링크 접속기 세트와 접속함으로써 4개의 어셈블리가 2차원으로 접속될 수 있는 것을 특징으로 하는 모듈들의 어셈블리 접속 방법.
  24. 패브릭에서 모듈들을 접속하는 방법으로서,
    모듈들의 적어도 하나의 배열에서 물리적으로 오프셋된 적어도 2개의 인접 모듈을 적어도 1차원으로 접속하는 단계; 및
    상기 적어도 2개의 인접 모듈에 물리적으로 인접한 각각의 개방 슬롯을 점유하는 1개 또는 2개의 필러 모듈을 상기 적어도 2개의 인접 모듈에 1차원 및 2차원으로 접속하는 단계를 포함하는 것을 특징으로 하는 모듈들의 패브릭 접속 방법.
  25. 제 24 항에 있어서, 상기 물리적으로 오프셋된 적어도 2개의 인접 모듈은 1차원 및 2차원으로 상호 접속된 3개의 모듈을 포함하며, 상기 적어도 하나의 필러 모듈은 2개의 필러 모듈을 포함하는 것을 특징으로 하는 모듈들의 패브릭 접속 방법.
  26. 제 24 항에 있어서, 상기 물리적으로 오프셋된 적어도 2개의 인접 모듈은 1차원, 2차원 및 3차원으로 상호 접속되는 4개 이상의 모듈을 포함하는 것을 특징으로 하는 모듈들의 패브릭 접속 방법.
KR1020057005614A 2002-10-01 2003-09-25 단일 셸프 라우터 KR20050059227A (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US41508702P 2002-10-01 2002-10-01
US60/415,087 2002-10-01
US10/302,808 2002-11-21
US10/302,808 US20040062196A1 (en) 2002-10-01 2002-11-21 Single shelf router

Publications (1)

Publication Number Publication Date
KR20050059227A true KR20050059227A (ko) 2005-06-17

Family

ID=32033289

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020057005614A KR20050059227A (ko) 2002-10-01 2003-09-25 단일 셸프 라우터

Country Status (7)

Country Link
US (1) US20040062196A1 (ko)
EP (1) EP1576485A2 (ko)
JP (1) JP2006513595A (ko)
KR (1) KR20050059227A (ko)
AU (1) AU2003272666A1 (ko)
CA (1) CA2500460A1 (ko)
WO (1) WO2004031968A2 (ko)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7275081B1 (en) 2002-06-10 2007-09-25 Juniper Networks, Inc. Managing state information in a computing environment
US7739403B1 (en) 2003-10-03 2010-06-15 Juniper Networks, Inc. Synchronizing state information between control units
US7606241B1 (en) 2005-08-12 2009-10-20 Juniper Networks, Inc. Extending standalone router syntax to multi-chassis routers
US7552262B1 (en) 2005-08-31 2009-06-23 Juniper Networks, Inc. Integration of an operative standalone router into a multi-chassis router
US7747999B1 (en) 2005-09-26 2010-06-29 Juniper Networks, Inc. Software installation in a multi-chassis network device
US8135857B1 (en) 2005-09-26 2012-03-13 Juniper Networks, Inc. Centralized configuration of a multi-chassis router
US7518986B1 (en) 2005-11-16 2009-04-14 Juniper Networks, Inc. Push-based hierarchical state propagation within a multi-chassis network device
US7804769B1 (en) * 2005-12-01 2010-09-28 Juniper Networks, Inc. Non-stop forwarding in a multi-chassis router
KR100730279B1 (ko) * 2005-12-16 2007-06-19 삼성전자주식회사 스타 토로스 토폴로지를 이용하여 칩 상의 디바이스를연결한 컴퓨터 칩

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2028062B (en) * 1979-08-17 1982-07-21 Standard Telephones Cables Ltd Transmission system
JP2644718B2 (ja) * 1983-12-28 1997-08-25 株式会社日立製作所 コンピュータシステム
US4700274A (en) * 1987-02-05 1987-10-13 Gte Laboratories, Incorporated Ring-connected circuit module assembly
US5170482A (en) * 1987-08-14 1992-12-08 Regents Of The University Of Minnesota Improved hypercube topology for multiprocessor computer systems
US5301104A (en) * 1990-08-07 1994-04-05 Honeywell Inc. Method for allocating processing elements interconnected in a hypercube topology
US5255368A (en) * 1991-08-19 1993-10-19 Hewlett-Packard Company Method for selecting data communications paths for routing messages between processors in a parallel processing computer system organized as a hypercube
JP2512272B2 (ja) * 1992-01-10 1996-07-03 インターナショナル・ビジネス・マシーンズ・コーポレイション マルチプロセッサ・コンピュ―タ・システムおよびそのデ―タ割振り方法
US5430887A (en) * 1992-10-19 1995-07-04 General Electric Company Cube-like processor array architecture
US5603044A (en) * 1995-02-08 1997-02-11 International Business Machines Corporation Interconnection network for a multi-nodal data processing system which exhibits incremental scalability
JP2770788B2 (ja) * 1995-06-13 1998-07-02 富士ゼロックス株式会社 リングバスマルチプロセッサ装置及びリングバスマルチプロセッサ装置を構成するためのプロセッサボード
JPH11143847A (ja) * 1997-11-10 1999-05-28 Fujitsu Ltd データ処理装置
US6205532B1 (en) * 1998-05-22 2001-03-20 Avici Systems, Inc. Apparatus and methods for connecting modules using remote switching
US6598145B1 (en) * 1999-02-12 2003-07-22 Avici Systems Irregular network
US6693901B1 (en) * 2000-04-06 2004-02-17 Lucent Technologies Inc. Backplane configuration without common switch fabric

Also Published As

Publication number Publication date
WO2004031968A3 (en) 2007-10-18
JP2006513595A (ja) 2006-04-20
EP1576485A2 (en) 2005-09-21
WO2004031968A2 (en) 2004-04-15
AU2003272666A8 (en) 2004-04-23
US20040062196A1 (en) 2004-04-01
AU2003272666A1 (en) 2004-04-23
CA2500460A1 (en) 2004-04-15

Similar Documents

Publication Publication Date Title
US6504841B1 (en) Three-dimensional interconnection geometries for multi-stage switching networks using flexible ribbon cable connection between multiple planes
US6598145B1 (en) Irregular network
EP0726528B1 (en) Interconnection network for a multi-nodal data processing system
US6606656B2 (en) Apparatus and methods for connecting modules using remote switching
US5715391A (en) Modular and infinitely extendable three dimensional torus packaging scheme for parallel processing
US8433816B2 (en) Network topology for a scalable multiprocessor system
US20080315985A1 (en) Multi-switch chassis
US20130073814A1 (en) Computer System
JP2016119063A (ja) 高密度のケーブルドミッドプレーンおよびバックプレーン
JPH07505490A (ja) 低近接3次元インターコネクト
KR20050059227A (ko) 단일 셸프 라우터
Lei et al. Bundlefly: a low-diameter topology for multicore fiber
Louri et al. 3D optical interconnects for high-speed interchip and interboard communications
US6301247B1 (en) Pad and cable geometries for spring clip mounting and electrically connecting flat flexible multiconductor printed circuit cables to switching chips on spaced-parallel planar modules
Yeh et al. VLSI layout and packaging of butterfly networks
US10237204B2 (en) Switch chassis with flexible topology
CN108183872B (zh) 交换机系统及其构建方法
US9750135B2 (en) Dual faced ATCA backplane
JP2005531849A (ja) センタープレーンレス・コンピュータ・システム
US20160285741A1 (en) Efficient High-Radix Networks for Large Scale Computer Systems
US8144697B2 (en) System and method for networking computing clusters
EP0270198B1 (en) Parallel processor
KR0155266B1 (ko) 멀티프로세서 컴퓨터 시스템
Wilkinson Overlapping connectivity interconnection networks for shared memory multiprocessor systems
JPH04113445A (ja) 並列計算機

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid