KR20050037869A - Thin film transistor array panel and manufacturing method thereof - Google Patents

Thin film transistor array panel and manufacturing method thereof Download PDF

Info

Publication number
KR20050037869A
KR20050037869A KR1020030073149A KR20030073149A KR20050037869A KR 20050037869 A KR20050037869 A KR 20050037869A KR 1020030073149 A KR1020030073149 A KR 1020030073149A KR 20030073149 A KR20030073149 A KR 20030073149A KR 20050037869 A KR20050037869 A KR 20050037869A
Authority
KR
South Korea
Prior art keywords
opening
thin film
film transistor
transistor array
array panel
Prior art date
Application number
KR1020030073149A
Other languages
Korean (ko)
Other versions
KR100997969B1 (en
Inventor
이청
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020030073149A priority Critical patent/KR100997969B1/en
Publication of KR20050037869A publication Critical patent/KR20050037869A/en
Application granted granted Critical
Publication of KR100997969B1 publication Critical patent/KR100997969B1/en

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • G02F1/133509Filters, e.g. light shielding masks
    • G02F1/133514Colour filters

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Liquid Crystal (AREA)
  • Thin Film Transistor (AREA)

Abstract

본 발명에 따른 박막 트랜지스터 표시판은 절연 기판, 절연 기판 위에 형성되어 있는 복수의 게이트선, 게이트선 위에 형성되어 있는 게이트 절연막, 게이트 절연막 위에 형성되어 있는 반도체층, 반도체층 위에 형성되어 있는 복수의 데이터선 및 복수의 드레인 전극, 데이터선 위에 형성되어 있으며 접촉구 및 개구부를 가지는 보호막, 보호막 위에 형성되어 있으며 드레인 전극과 접촉구를 통하여 전기적으로 연결되어 있는 복수의 화소 전극을 포함하고, 개구부는 데이터선을 따라 형성되어 있으며, 서로 이웃하는 화소 전극의 경계 사이 영역에 위치한다.The thin film transistor array panel according to the present invention includes an insulating substrate, a plurality of gate lines formed on the insulating substrate, a gate insulating film formed on the gate lines, a semiconductor layer formed on the gate insulating film, and a plurality of data lines formed on the semiconductor layer. And a plurality of drain electrodes, a passivation layer formed on the data line and having a contact hole and an opening, and a plurality of pixel electrodes formed on the passivation layer and electrically connected to the drain electrode through the contact hole. And formed along the boundary between the neighboring pixel electrodes.

Description

박막 트랜지스터 표시판 및 그의 제조 방법{THIN FILM TRANSISTOR ARRAY PANEL AND MANUFACTURING METHOD THEREOF}Thin film transistor array panel and method for manufacturing same {THIN FILM TRANSISTOR ARRAY PANEL AND MANUFACTURING METHOD THEREOF}

본 발명은 박막 트랜지스터 표시판에 관한 것으로서, 더욱 상세하게는 액정 표시 장치용 박막 트랜지스터 표시판 및 그의 제조 방법에 관한 것이다.The present invention relates to a thin film transistor array panel, and more particularly, to a thin film transistor array panel for a liquid crystal display device and a manufacturing method thereof.

액정 표시 장치는 전계를 생성하는 전계 생성 전극을 가지고 있으며 소정의 간극을 두고 떨어져 있는 두 표시판과 두 표시판 사이의 간극에 주입되어 있는 이방성 유전율을 갖는 액정층을 포함한다. 이러한 액정 표시 장치는 전계 생성 전극에 전압을 인가하여 액정층에 전계를 생성하고, 전압의 크기에 의존하는 전계의 세기를 조절하여 액정층을 통과하는 빛의 투과율을 조절함으로써 화상을 표시한다.The liquid crystal display device includes a liquid crystal layer having an anisotropy dielectric constant having an electric field generating electrode for generating an electric field and injected into two gaps between the two display panels and the two display panels separated by a predetermined gap. Such a liquid crystal display generates an electric field in the liquid crystal layer by applying a voltage to the field generating electrode, and displays an image by controlling the transmittance of light passing through the liquid crystal layer by adjusting the intensity of the electric field depending on the magnitude of the voltage.

액정 표시 장치 중에서도 현재 주로 사용되는 것은, 한 표시판에는 복수의 화소 전극이 구비되어 있고, 다른 표시판에는 하나의 공통 전극이 전면에 걸쳐 형성되어 있는 것이다. 이 액정 표시 장치는 삼단자 소자인 박막 트랜지스터를 사용하여 화소 전극에 인가되는 전압을 스위칭함으로써 화상을 표시하며 화소 전극 및 박막 트랜지스터가 구비된 표시판을 박막 트랜지스터 표시판이라 한다. Among the liquid crystal display devices currently used mainly, a plurality of pixel electrodes are provided on one display panel, and one common electrode is formed on the entire surface of the other display panel. The liquid crystal display displays an image by switching a voltage applied to a pixel electrode using a thin film transistor, which is a three-terminal element, and a display panel provided with the pixel electrode and the thin film transistor is called a thin film transistor display panel.

최근 들어 액정 표시 장치가 고개구율 구조를 이루며 대형화되고, 고해상도화 됨에 따라서 화소와 이웃하는 화소 사이의 폭이 점점 감소한다.In recent years, as the liquid crystal display becomes larger in size with a high-aperture structure and becomes higher in resolution, the width between pixels and neighboring pixels gradually decreases.

그러나 종래 기술에 의한 박막 트랜지스터 표시판에서 화소와 이웃하는 화소 사이의 폭이 감소하게 되면, 화소 전극을 형성하는 감광막 패턴을 미세하게 형성하기 어렵다. 또한 감광막 패턴의 패턴 불량으로 인하여 서로 이웃하는 화소들이 서로 분리되지 않고 단락되어 화소 불량이 발생한다.However, when the width between the pixel and the neighboring pixel is reduced in the thin film transistor array panel according to the related art, it is difficult to form a photosensitive film pattern for forming the pixel electrode finely. In addition, due to the pattern defect of the photoresist pattern, pixels adjacent to each other are shorted without being separated from each other, thereby causing pixel defects.

본 발명이 이루고자 하는 한 기술적 과제는 화소 불량을 방지할 수 있는 박막 트랜지스터 표시판 및 그의 제조 방법을 제공하는 것이다.One object of the present invention is to provide a thin film transistor array panel and a method of manufacturing the same that can prevent pixel defects.

이러한 과제를 이루기 위하여 본 발명에서는 다음과 같은 박막 트랜지스터 표시판 및 그의 제조 방법을 마련한다.In order to achieve the above object, the present invention provides a thin film transistor array panel and a method of manufacturing the same.

보다 상세하게는 절연 기판, 절연 기판 위에 형성되어 있는 복수의 게이트선, 게이트선 위에 형성되어 있는 게이트 절연막, 게이트 절연막 위에 형성되어 있는 반도체층, 반도체층 위에 형성되어 있는 복수의 데이터선 및 복수의 드레인 전극, 데이터선 위에 형성되어 있으며 접촉구 및 개구부를 가지는 보호막, 보호막 위에 형성되어 있으며 드레인 전극과 접촉구를 통하여 전기적으로 연결되어 있는 복수의 화소 전극을 포함하고, 개구부는 데이터선을 따라 형성되어 있으며, 서로 이웃하는 화소 전극의 경계 사이 영역에 위치하는 박막 트랜지스터 표시판을 마련한다. More specifically, an insulating substrate, a plurality of gate lines formed on the insulating substrate, a gate insulating film formed on the gate lines, a semiconductor layer formed on the gate insulating film, a plurality of data lines formed on the semiconductor layer, and a plurality of drains A protective film formed on the electrode, the data line and having a contact hole and an opening, and a plurality of pixel electrodes formed on the protective film and electrically connected to the drain electrode through the contact hole, wherein the opening is formed along the data line. And a thin film transistor array panel positioned in a region between boundaries of neighboring pixel electrodes.

여기서 개구부는 개구부의 바닥이 개구부 입구의 폭 보다 넓거나 같은 폭을 가지는 것이 바람직하다.In this case, it is preferable that the opening has a width equal to or greater than the width of the opening inlet.

또한 게이트선과 동일한 층으로 형성되어 있으며 화소 전극과 중첩하는 유지 전극선을 더 포함하는 것이 바람직하다.Further, it is preferable to further include a storage electrode line formed of the same layer as the gate line and overlapping the pixel electrode.

또한 드레인 전극은 유지 전극선과 중첩하는 것이 바람직하다.In addition, the drain electrode preferably overlaps with the sustain electrode line.

또한 보호막 아래에 형성되어 있는 복수의 색필터를 더 포함하는 것이 바람직하다.It is also preferable to further include a plurality of color filters formed under the protective film.

또 다르게는 절연 기판 위에 게이트선을 형성하는 단계, 게이트선 위에 게이트 절연막을 형성하는 단계, 게이트 절연막 위에 반도체층을 형성하는 단계, 반도체층 위에 데이터선 및 드레인 전극을 형성하는 단계, 데이터선 및 드레인 전극을 덮으며 접촉구 및 개구부를 가지는 보호막을 형성하는 단계, 보호막 위에 접촉구를 통해 드레인 전극과 연결되는 화소 전극을 형성하는 단계를 포함하고, 접촉구 및 개구부는 불투명 영역, 반투명 영역 및 투명 영역을 가지는 광마스크를 이용하여 형성하는 박막 트랜지스터 표시판의 제조 방법을 마련한다.Alternatively, forming a gate line on the insulating substrate, forming a gate insulating film on the gate line, forming a semiconductor layer on the gate insulating film, forming a data line and a drain electrode on the semiconductor layer, data line and drain Forming a protective film covering the electrode and having a contact hole and an opening, and forming a pixel electrode connected to the drain electrode through the contact hole on the protective film, wherein the contact hole and the opening are formed of an opaque region, a translucent region, and a transparent region. A method of manufacturing a thin film transistor array panel formed using an optical mask having a structure is provided.

이하 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings so that those skilled in the art may easily implement the present invention. As those skilled in the art would realize, the described embodiments may be modified in various different ways, all without departing from the spirit or scope of the present invention.

도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 확대하여 나타내었다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다. 층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 있다고 할 때, 이는 다른 부분 "바로 위에" 있는 경우뿐 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다. 반대로 어떤 부분이 다른 부분 "바로 위에" 있다고 할 때에는 중간에 다른 부분이 없는 것을 뜻한다.In the drawings, the thickness of layers, films, panels, regions, etc., are exaggerated for clarity. Like parts are designated by like reference numerals throughout the specification. When a part of a layer, film, region, plate, etc. is said to be "on" another part, this includes not only the other part being "right over" but also another part in the middle. On the contrary, when a part is "just above" another part, there is no other part in the middle.

이제 본 발명의 실시예에 따른 박막 트랜지스터 표시판에 대하여 도면을 참고로 하여 상세하게 설명한다.A thin film transistor array panel according to an exemplary embodiment of the present invention will now be described in detail with reference to the accompanying drawings.

먼저, 도 1 내지 도 2b를 참고로 하여 본 발명의 제1 실시예에 따른 박막 트랜지스터 표시판에 대하여 상세히 설명한다.First, a thin film transistor array panel according to a first exemplary embodiment of the present invention will be described in detail with reference to FIGS. 1 to 2B.

도 1은 본 발명의 제1 실시예에 따른 박막 트랜지스터 표시판의 배치도이고, 도 2a 및 도 2b는 각각 도 1의 박막 트랜지스터 표시판을 IIa-IIa' 선 및 IIb-IIb' 선을 따라 잘라 도시한 단면도의 한 예이다.1 is a layout view of a thin film transistor array panel according to a first exemplary embodiment of the present invention, and FIGS. 2A and 2B are cross-sectional views of the thin film transistor array panel of FIG. 1 taken along lines IIa-IIa 'and IIb-IIb', respectively. Is one example.

도 1 내지 도 2b에 도시한 바와 같이, 절연 기판(110) 위에 복수의 게이트선(gate line)(121) 및 복수의 유지 전극선(storage electrode lines)(131)이 형성되어 있다.1 to 2B, a plurality of gate lines 121 and a plurality of storage electrode lines 131 are formed on the insulating substrate 110.

게이트선(121)과 유지 전극선(131)은 주로 가로 방향으로 뻗어 있고 서로 분리되어 있다. 게이트선(121)은 게이트 신호를 전달하며, 각 게이트선(121)의 일부는 위로 돌출하여 복수의 게이트 전극(gate electrode)(124)을 이룬다. 유지 전극선(131)은 공통 전압(common voltage) 따위의 미리 정해진 전압을 인가 받으며, 폭이 아래위로 확장된 확장부(expansion)(137)를 포함한다.The gate line 121 and the storage electrode line 131 mainly extend in the horizontal direction and are separated from each other. The gate line 121 transmits a gate signal, and a portion of each gate line 121 protrudes upward to form a plurality of gate electrodes 124. The storage electrode line 131 receives a predetermined voltage such as a common voltage, and includes an expansion 137 that extends up and down in width.

게이트선(121) 및 유지 전극선(131)은 비저항(resistivity)이 낮은 은(Ag)이나 은 합금 등 은 계열 금속, 알루미늄(Al)이나 알루미늄 합금 등 알루미늄 계열 금속 및 구리나 구리 합금 등 구리 계역의 금속 따위로 이루어진 도전막을 포함하며, 이러한 도전막에 더하여 다른 물질, 특히 ITO 또는 IZO와의 물리적, 화학적, 전기적 접촉 특성이 좋은 크롬(Cr), 티타늄(Ti), 탄탈륨(Ta), 몰리브덴(Mo) 및 이들의 합금[보기: 몰리브덴-텅스텐(MoW) 합금] 따위로 이루어진 다른 도전막을 포함하는 다층막 구조를 가질 수도 있다. 하부막과 상부막의 조합의 예로는 크롬/알루미늄-네오디뮴(Nd) 합금을 들 수 있다.The gate line 121 and the storage electrode line 131 may be formed of a silver-based metal such as silver (Ag) or a silver alloy having low resistivity, an aluminum-based metal such as aluminum (Al) or an aluminum alloy, and a copper-based copper such as copper or a copper alloy. It includes a conductive film made of metal, and in addition to the conductive film, chromium (Cr), titanium (Ti), tantalum (Ta), and molybdenum (Mo) having good physical, chemical and electrical contact properties with other materials, particularly ITO or IZO. And other conductive films made of alloys thereof (eg, molybdenum-tungsten (MoW) alloys). An example of the combination of the lower layer and the upper layer is chromium / aluminum-neodymium (Nd) alloy.

게이트선(121) 및 유지 전극선(131)의 측면은 경사져 있으며, 경사각은 기판(110)의 표면에 대하여 약 30-80° 범위이다.Sides of the gate line 121 and the storage electrode line 131 are inclined, and the inclination angle is in a range of about 30-80 ° with respect to the surface of the substrate 110.

게이트선(121) 및 유지 전극선(131) 위에 질화규소(SiNx) 따위로 이루어진 게이트 절연막(140)이 형성되어 있다.A gate insulating layer 140 made of silicon nitride (SiNx) is formed on the gate line 121 and the storage electrode line 131.

게이트 절연막(140) 위에는 수소화 비정질 규소(hydrogenated amorphous silicon)(비정질 규소는 약칭 a-Si로 씀) 등으로 이루어진 복수의 선형 반도체(151)가 형성되어 있다. 선형 반도체(151)는 주로 세로 방향으로 뻗어 있으며 이로부터 복수의 돌출부(extension)(154)가 게이트 전극(124)을 향하여 뻗어 나와 있다.A plurality of linear semiconductors 151 made of hydrogenated amorphous silicon (amorphous silicon is abbreviated a-Si) and the like are formed on the gate insulating layer 140. The linear semiconductor 151 extends mainly in the longitudinal direction, from which a plurality of extensions 154 extend toward the gate electrode 124.

반도체(151)의 상부에는 실리사이드(silicide) 또는 n형 불순물이 고농도로 도핑되어 있는 n+ 수소화 비정질 규소 따위의 물질로 만들어진 복수의 선형 및 섬형 저항성 접촉 부재(ohmic contact)(161, 165)가 형성되어 있다. 선형 접촉 부재(161)는 복수의 돌출부(163)를 가지고 있으며, 이 돌출부(163)와 섬형 접촉 부재(165)는 쌍을 이루어 반도체(151)의 돌출부(154) 위에 위치한다.A plurality of linear and island ohmic contacts 161 and 165 made of a material such as n + hydrogenated amorphous silicon doped with silicide or n-type impurities at a high concentration are formed on the semiconductor 151. have. The linear contact member 161 has a plurality of protrusions 163, and the protrusions 163 and the island contact members 165 are paired and positioned on the protrusions 154 of the semiconductor 151.

반도체(151)와 저항성 접촉 부재(161, 165)의 측면 역시 경사져 있으며 경사각은 30-80°이다.Side surfaces of the semiconductor 151 and the ohmic contacts 161 and 165 are also inclined, and the inclination angle is 30 to 80 degrees.

저항성 접촉 부재(161, 165) 및 게이트 절연막(140) 위에는 각각 복수의 데이터선(data line)(171)과 복수의 드레인 전극(drain electrode)(175)이 형성되어 있다.A plurality of data lines 171 and a plurality of drain electrodes 175 are formed on the ohmic contacts 161 and 165 and the gate insulating layer 140, respectively.

데이터선(171)은 주로 세로 방향으로 뻗어 게이트선(121)과 교차하며 데이터 전압(data voltage)을 전달한다. 각 데이터선(171)에서 드레인 전극(175)을 향하여 뻗은 복수의 가지가 소스 전극(source electrode)(173)을 이룬다. 한 쌍의 소스 전극(173)과 드레인 전극(175)은 서로 분리되어 있으며 게이트 전극(123)에 대하여 서로 반대쪽에 위치한다. 드레인 전극(175)은 유지 전극선(131)의 확장부(137) 쪽으로 연장되어 확장부(137)와 중첩하는 돌출부(177)를 가지고 있다. 게이트 전극(124), 소스 전극(173) 및 드레인 전극(175)은 반도체(151)의 돌출부(154)와 함께 박막 트랜지스터(thin film transistor, TFT)를 이루며, 박막 트랜지스터의 채널(channel)은 소스 전극(173)과 드레인 전극(175) 사이의 돌출부(154)에 형성된다.The data line 171 mainly extends in the vertical direction to cross the gate line 121 and transmit a data voltage. A plurality of branches extending from the data line 171 toward the drain electrode 175 forms a source electrode 173. The pair of source electrode 173 and the drain electrode 175 are separated from each other and positioned opposite to the gate electrode 123. The drain electrode 175 extends toward the extension portion 137 of the storage electrode line 131 and has a protrusion 177 overlapping the extension portion 137. The gate electrode 124, the source electrode 173, and the drain electrode 175 form a thin film transistor (TFT) together with the protrusion 154 of the semiconductor 151, and the channel of the thin film transistor is a source. A protrusion 154 is formed between the electrode 173 and the drain electrode 175.

데이터선(171) 및 드레인 전극(175) 또한 은 계열 금속 또는 알루미늄 계열 금속 따위로 이루어진 도전막을 포함하며, 이러한 도전막에 더하여 크롬(Cr), 티타늄(Ti), 탄탈륨(Ta), 몰리브덴(Mo) 및 이들의 합금 따위로 이루어진 다른 도전막을 포함하는 다층막 구조를 가질 수 있다. 데이터선(171)과 드레인 전극(175)의 측면 역시 경사져 있으며, 경사각은 수평면에 대하여 약 30-80° 범위이다.The data line 171 and the drain electrode 175 may also include a conductive film made of a silver metal or an aluminum metal. In addition to the conductive film, chromium (Cr), titanium (Ti), tantalum (Ta), and molybdenum (Mo) may be used. ) And other conductive films made of alloys thereof. Sides of the data line 171 and the drain electrode 175 are also inclined, and the inclination angle is in the range of about 30-80 ° with respect to the horizontal plane.

저항성 접촉 부재(161, 165)는 그 하부의 반도체(151)와 그 상부의 데이터선(171) 및 드레인 전극(175) 사이에만 존재하며 접촉 저항을 낮추어 주는 역할을 한다. 선형 반도체(151)는 소스 전극(173)과 드레인 전극(175) 사이를 비롯하여 데이터선(171) 및 드레인 전극(175)에 가리지 않고 노출된 부분을 가지고 있으며, 대부분의 곳에서는 선형 반도체(151)의 폭이 데이터선(171)의 폭보다 작지만 앞서 설명했듯이 게이트선(121)과 만나는 부분에서 폭이 커져서 게이트선(121)과 데이터선(171) 사이의 절연을 강화한다.The ohmic contacts 161 and 165 exist only between the semiconductor 151 below and the data line 171 and the drain electrode 175 above and serve to lower the contact resistance. The linear semiconductor 151 has an exposed portion between the source electrode 173 and the drain electrode 175 and is not covered by the data line 171 and the drain electrode 175, and in most places, the linear semiconductor 151 is provided. Although the width of is smaller than the width of the data line 171, as described above, the width becomes larger at the portion that meets the gate line 121 to strengthen the insulation between the gate line 121 and the data line 171.

데이터선(171) 및 드레인 전극(175)과 노출된 반도체(151) 부분의 위에는 데이터선(171), 드레인 전극(175) 및 유지 축전기용 도전체(177)와 노출된 반도체(151) 부분의 위에는 평탄화 특성이 우수하며 감광성(photosensitivity)을 가지는 유기 물질, 플라스마 화학 기상 증착(plasma enhanced chemical vapor deposition, PECVD)으로 형성되는 a-Si:C:O, a-Si:O:F 등의 저유전율 절연 물질, 또는 무기 물질인 질화규소 따위로 이루어진 보호막(passivation layer)(180)이 형성되어 있다.The data line 171, the drain electrode 175, and the exposed portion of the semiconductor 151 may be disposed on the data line 171, the drain electrode 175, and the conductive capacitor 177 for the storage capacitor and the exposed portion of the semiconductor 151. Low dielectric constants such as a-Si: C: O and a-Si: O: F, which are formed by plasma enhanced chemical vapor deposition (PECVD), are organic materials having excellent planarization characteristics and photosensitivity. A passivation layer 180 made of an insulating material or an inorganic material silicon nitride is formed.

보호막(180)에는 데이터선(171)의 끝 부분과 드레인 전극(175)을 각각 드러내는 복수의 접촉구(contact hole)(182, 187) 및 데이터선(171)을 따라 길게 형성되어 있으며 데이터선의 일부분을 드러내는 개구부(60)가 형성되어 있다. 여기서 복수의 접촉구(182, 187)는 접촉구(182, 187)의 측벽이 소정의 경사각을 가지는 경사면으로 이루어져 완만한 프로파일을 가진다. 또한 개구부(60)는 개구부(60)의 바닥 폭과 개구부(60)의 입구 폭이 같은 폭을 가지고 있으며 개구부(60)의 바닥 폭을 개구부(60)의 입구 폭보다 넓게 형성 할 수 도 있다.The passivation layer 180 is formed to extend along the plurality of contact holes 182 and 187 and the data line 171 exposing the end portion of the data line 171 and the drain electrode 175, respectively. The opening 60 which exposes the opening is formed. Here, the plurality of contact holes 182 and 187 have a gentle profile by forming sidewalls of the contact holes 182 and 187 having an inclined surface having a predetermined inclination angle. In addition, the opening 60 may have the same width as the bottom width of the opening 60 and the opening width of the opening 60, and the bottom width of the opening 60 may be wider than the opening width of the opening 60.

보호막(180) 위에는 IZO 또는 ITO 따위의 투명한 도전체 또는 반사성 금속으로 이루어진 복수의 화소 전극(pixel electrode)(190)과 복수의 접촉 보조 부재(contact assistant)(82)가 형성되어 있다. A plurality of pixel electrodes 190 and a plurality of contact assistants 82 made of a transparent conductor such as IZO or ITO or a reflective metal are formed on the passivation layer 180.

화소 전극(190)은 접촉 구멍(187)을 통하여 드레인 전극(175)과 물리적·전기적으로 연결되어 드레인 전극(175)으로부터 데이터 전압을 인가 받는다. 또한 서로 이웃하는 화소 전극(190)의 경계 사이 영역에 단차를 가지는 보호막(180)의 개구부(60)가 위치하여 고개구율 구조 및 고해상도화를 실현하기 위해 서로 이웃하는 화소 전극(190)의 경계 사이가 점점 인접되더라도 서로 이웃하는 화소 전극(190)이 서로 단락되는 현상을 방지할 수 있다.The pixel electrode 190 is physically and electrically connected to the drain electrode 175 through the contact hole 187 to receive a data voltage from the drain electrode 175. In addition, an opening 60 of the passivation layer 180 having a step is positioned in an area between borders of neighboring pixel electrodes 190 so as to realize a high opening ratio structure and high resolution. Even if are gradually adjacent to each other, it is possible to prevent the neighboring pixel electrode 190 from being short-circuited with each other.

데이터 전압이 인가된 화소 전극(190)은 공통 전압(common voltage)을 인가 받는 다른 표시판(도시하지 않음)의 공통 전극(도시하지 않음)과 함께 전기장을 생성함으로써 두 전극 사이의 액정층의 액정 분자들을 재배열시킨다.The pixel electrode 190 applied with the data voltage generates an electric field together with a common electrode (not shown) of another display panel (not shown) to which a common voltage is applied, thereby generating liquid crystal molecules of the liquid crystal layer between the two electrodes. Rearrange them.

접촉 보조 부재(82)는 접촉 구멍(182)을 통하여 데이터선(171)의 끝 부분과 각각 연결된다. 접촉 보조 부재(82)는 데이터선(171)의 끝 부분과 외부 장치와의 접착성을 보완하고 이들을 보호하는 역할을 하는 것으로 필수적인 것은 아니며, 이들의 적용 여부는 선택적이다.The contact auxiliary members 82 are connected to ends of the data line 171 through the contact holes 182, respectively. The contact assistant 82 is not essential to serve to protect adhesion between the end portion of the data line 171 and an external device and to protect them, and application thereof is optional.

또한, 이러한 접촉 구멍(182) 및 접촉 보조 부재(82)는 게이트선(121)의 끝부분에도 형성될 수 있으나 게이트 구동 회로가 기판(110) 위에 직접 박막 트랜지스터 등으로 만들어지는 경우에는 도 1 및 도 2와 같이 접촉 구멍 및 접촉 보조 부재가 필요하지 않다. 반면, 게이트선(121)에 신호를 공급하는 게이트 구동 회로(도시하지 않음)가 칩의 형태로 기판(110) 또는 가요성 회로 기판(도시하지 않음) 위에 장착되는 경우에 게이트선(121)의 끝부분에 게이트선(121)과 연결하는 접촉 구멍 및 접촉 보조 부재가 필요하다. In addition, the contact hole 182 and the contact auxiliary member 82 may be formed at the end of the gate line 121, but when the gate driving circuit is made of a thin film transistor or the like directly on the substrate 110, FIGS. As shown in FIG. 2, a contact hole and a contact auxiliary member are not required. On the other hand, when the gate driving circuit (not shown) for supplying a signal to the gate line 121 is mounted on the substrate 110 or the flexible circuit board (not shown) in the form of a chip, At the end, a contact hole and a contact auxiliary member for connecting with the gate line 121 are required.

그러면, 도 1 내지 도 2b에 도시한 박막 트랜지스터 표시판을 본 발명의 한 실시예에 따라 제조하는 방법에서 대하여 도 3 내지 11b와 앞서의 도 1 내지 도 2b를 참고로 하여 상세히 설명한다.Next, a method of manufacturing the thin film transistor array panel shown in FIGS. 1 to 2B according to an exemplary embodiment of the present invention will be described in detail with reference to FIGS. 3 to 11B and FIGS. 1 to 2B.

도 3, 도 5, 도 7 및 도 10은 각각 도 1 내지 도 2b에 도시한 박막 트랜지스터 표시판을 본 발명의 제1 실시예에 따라 제조하는 방법의 중간 단계에서의 배치도로서, 공정 순서대로 나열한 도면이고, 도 4a 및 도 4b는 각각 도 3의 박막 트랜지스터 표시판을 IVa-IVa' 선 및 IVb-IVb' 선을 따라 잘라 도시한 단면도이고, 도 6a 및 도 6b는 각각 도 5의 박막 트랜지스터 표시판을 VIa-VIa' 선 및 VIb-VIb' 선을 따라 잘라 도시한 단면도이고, 도 8a 및 도 8b는 각각 도 7의 박막 트랜지스터 표시판을 VIIIa-VIIIa' 선 및 VIIIb-VIIIb' 선을 따라 잘라 도시한 단면도이고, 도 9a 및 도 9b는 각각 도 7에 도시한 박막 트랜지스터 표시판을 VIIIa-VIIIa' 선 및 VIIIb-VIIIb' 선을 따라 잘라 도시한 단면도로서 도 8a 및 도 8b 다음 단계에서의 도면이고, 도 11a 및 도 11b는 각각 도 10의 박막 트랜지스터 표시판을 XIa-XIa' 선 및 XIb-XIb' 선을 따라 잘라 도시한 단면도이다.3, 5, 7 and 10 are layout views at an intermediate stage of the method for manufacturing the thin film transistor array panel shown in FIGS. 1 to 2B according to the first embodiment of the present invention, respectively, arranged in the order of the process. 4A and 4B are cross-sectional views of the thin film transistor array panel of FIG. 3 taken along lines IVa-IVa 'and IVb-IVb', respectively, and FIGS. 6A and 6B are VIa of the thin film transistor array panel of FIG. 5, respectively. 8A and 8B are cross-sectional views illustrating the thin film transistor array panel of FIG. 7 taken along the lines VIIIa-VIIIa 'and VIIIb-VIIIb', respectively. 9A and 9B are cross-sectional views of the thin film transistor array panel illustrated in FIG. 7 taken along the lines VIIIa-VIIIa 'and VIIIb-VIIIb', respectively, and are shown in the following steps of FIGS. 8A and 8B, and FIGS. 11B illustrates the thin film transistor array panel of FIG. 10, respectively. Sectional drawing cut along the lines XIa-XIa 'and XIb-XIb'.

먼저, 도 3 내지 4b에 도시한 바와 같이, 투명한 유리 따위로 만들어진 절연 기판(110) 위에 금속 따위의 도전체층을 스퍼터링 따위의 방법으로 1,000 Å 내지 3,000 Å의 두께로 증착하고 사진 식각하여 복수의 게이트 전극(124)을 포함하는 복수의 게이트선(121) 및 복수의 확장부(137)를 포함하는 복수의 유지 전극선(131)을 형성한다.First, as shown in FIGS. 3 to 4B, a conductive layer such as a metal is deposited on the insulating substrate 110 made of transparent glass to a thickness of 1,000 kPa to 3,000 kPa by a sputtering method, and photo-etched to form a plurality of gates. A plurality of gate lines 121 including the electrodes 124 and a plurality of storage electrode lines 131 including the plurality of extension parts 137 are formed.

도 5 내지 도 6b에 도시한 바와 같이, 게이트 절연막(140) 위에 진성 비정질 규소층(intrinsic amorphous silicon), 불순물 비정질 규소층(extrinsic amorphous silicon)을 연속하여 적층하고, 불순물 비정질 규소층과 진성 비정질 규소층을 사진식각하여 복수의 선형 불순물 반도체(164)와 복수의 돌출부(154)를 각각 포함하는 선형 진성 반도체(151)를 형성한다.5 to 6B, an intrinsic amorphous silicon layer and an impurity amorphous silicon layer are successively stacked on the gate insulating layer 140, and the impurity amorphous silicon layer and the intrinsic amorphous silicon layer are stacked. The layer is photo-etched to form a linear intrinsic semiconductor 151 each including a plurality of linear impurity semiconductors 164 and a plurality of protrusions 154.

도 7 내지 도 8b에 도시한 바와 같이, 복수의 소스 전극(173)을 각각 포함하는 복수의 데이터선(171), 복수의 드레인 전극(175) 및 복수의 유지 축전기용 도전체(177)를 사진 식각으로 형성한다. As shown in FIG. 7 to FIG. 8B, a plurality of data lines 171, a plurality of drain electrodes 175, and a plurality of conductors 177 for storage capacitors each including a plurality of source electrodes 173 are photographed. Form by etching.

이어, 데이터선(171), 드레인 전극(175) 및 유지 축전기용 도전체(177)로 덮이지 않고 노출된 불순물 반도체(164) 부분을 제거함으로써 복수의 돌출부(163)를 각각 포함하는 복수의 선형 저항성 접촉 부재(161)와 복수의 섬형 저항성 접촉 부재(165)를 완성하는 한편, 그 아래의 진성 반도체(151) 부분을 노출시킨다. 이때 진성 반도체(151) 돌출부(154)의 상층부도 일정 두께 식각될 수 있으며, 노출된 진성 반도체(151) 부분의 표면을 안정화시키기 위하여 산소 플라스마를 뒤이어 실시하는 것이 바람직하다.Subsequently, a plurality of linear portions each including a plurality of protrusions 163 may be removed by removing portions of the impurity semiconductor 164 that are not covered by the data line 171, the drain electrode 175, and the storage capacitor conductor 177. The ohmic contact 161 and the plurality of islands of ohmic contact 165 are completed, while the portion of the intrinsic semiconductor 151 underneath is exposed. In this case, the upper layer portion of the protrusion 154 of the intrinsic semiconductor 151 may also be etched to a predetermined thickness, and it is preferable to carry out an oxygen plasma after stabilizing the surface of the exposed intrinsic semiconductor 151.

도 9a 및 도 9b에 도시한 바와 같이, 데이터선(171) 및 드레인 전극(175)을 포함하는 게이트 절연막(140) 위에 감광성 유기 물질막(50)을 형성하고 그 위에 광마스크(40)를 정렬한다. 광마스크는 투명한 기판(41)과 그 위의 차광층(42)으로 이루어지며, 차광층(42)의 폭이 소정 값 이상인 불투명 영역(B)과 일정 폭 이상 차광층(42)이 없는 투명 영역(A), 그리고 차광층(42)의 폭 및/또는 간격이 소정 값 이하인 슬릿형의 반투명 영역(C)을 포함한다. 이 광마스크(40)의 정렬은 투명 영역(A)은 데이터선(171)의 일부분 및 드레인 전극(175)의 일부분과 대응되도록 하고, 반투명 영역(C)은 드레인 전극(175)의 일부분과 대응되도록 하면서 드레인 전극(175)의 일부분과 대응하는 투명 영역(A)의 양측에 위치한다. 이러한 광마스크(40)를 통하여 감광성 유기 물질막(50)에 빛을 조사한 후 현상하면, 두께가 두꺼운 제1 부분(52)과 두께가 점점 얇아지는 제2 부분(54)이 남는다. 도면 부호 56(빗금친 부분)은 현상 후 없어지는 부분을 의미한다.9A and 9B, the photosensitive organic material layer 50 is formed on the gate insulating layer 140 including the data line 171 and the drain electrode 175, and the photomask 40 is aligned thereon. do. The photomask is composed of a transparent substrate 41 and a light shielding layer 42 thereon, the opaque region B having a width of the light shielding layer 42 of a predetermined value or more and a transparent region having no light shielding layer 42 of a predetermined width or more. (A) and the slit-like translucent region C whose width and / or space | interval of the light shielding layer 42 are below a predetermined value. The alignment of the photomask 40 causes the transparent region A to correspond to a portion of the data line 171 and a portion of the drain electrode 175, and the translucent region C corresponds to a portion of the drain electrode 175. And positioned at both sides of the transparent region A corresponding to a portion of the drain electrode 175. When the photosensitive organic material layer 50 is irradiated with light through the photomask 40 and developed, the first portion 52 having a thick thickness and the second portion 54 having a thinner thickness remain. Reference numeral 56 (hatched portions) means portions that disappear after development.

이어 도 10 내지 도 11b에 도시한 바와 같이, 감광성 유기 물질막을 현상하여 데이터선(171)의 끝 부분 및 드레인 전극(175)의 돌출부(177) 일부를 드러내는 접촉구(182, 187) 및 데이터선(171)을 따라 길게 형성되어 있는 개구부(60)를 가지는 보호막(180)을 형성한다.10 to 11B, the contact holes 182 and 187 and the data line exposing the end portion of the data line 171 and the portion of the protrusion 177 of the drain electrode 175 by developing the photosensitive organic material film are shown. A passivation layer 180 having an opening 60 formed along 171 is formed.

도 1 내지 도 2b에 도시한 바와 같이, IZO 또는 ITO막을 스퍼터링으로 적층하고 사진 식각하여 복수의 화소 전극(190)과 복수의 접촉 보조 부재(82)를 형성한다. 여기서 IZO 또는 ITO막을 스퍼터링으로 적층할 때 개구부(60)의 상부에 적층되는 IZO 또는 ITO막은 개구부(60)의 단차로 인하여 적층이 불량하게 되어, 서로 이웃하는 화소와 화소를 분리시킬 수 있다. 또한 IZO 또는 ITO막을 사진 식각하는 공정에 의해 서로 이웃하는 화소 전극(190)을 완전하게 분리하여 서로 이웃하는 화소 전극(190)이 서로 단락되는 문제를 방지할 수 있다. As shown in FIGS. 1 to 2B, the IZO or ITO films are stacked by sputtering and photo-etched to form the plurality of pixel electrodes 190 and the plurality of contact assistants 82. In this case, when the IZO or ITO film is stacked by sputtering, the IZO or ITO film stacked on the upper portion of the opening 60 may be poorly stacked due to the step difference of the opening 60, so that the pixels adjacent to each other may be separated from each other. In addition, the photolithography process of the IZO or ITO film may be completely separated from each other, thereby preventing the neighboring pixel electrodes 190 from being shorted to each other.

화소 전극(190)과 접촉 보조 부재(82)의 재료가 IZO인 경우 표적으로는 일본 이데미츠(Idemitsu)사의 IDIXO(indium x-metal oxide)라는 상품을 사용할 수 있고, In2O3 및 ZnO를 포함하며, 인듐과 아연의 총량에서 아연이 차지하는 함유량은 약 15-20 atomic% 범위인 것이 바람직하다. 또한, IZO의 스퍼터링 온도는 250℃ 이하인 것이 접촉 저항을 최소화하기 위해 바람직하다.When the material of the pixel electrode 190 and the contact auxiliary member 82 is IZO, a product called indium x-metal oxide (IDIXO), manufactured by Idemitsu, Japan, may be used as a target, and may include In 2 O 3 and ZnO. The content of zinc in the total amount of and zinc is preferably in the range of about 15-20 atomic%. In addition, it is preferable that the sputtering temperature of IZO is 250 ° C. or less in order to minimize contact resistance.

도 12 본 발명의 제2 실시예에 따른 박막 트랜지스터 표시판의 배치도이며, 도 13a 및 도 13b는 도 12의 박막 트랜지스터 표시판을 XIIIa-XIIIa' 선 및 XIIIb-XIII'b 선을 잘라 도시한 단면도이다.12 is a layout view of a thin film transistor array panel according to a second exemplary embodiment of the present invention, and FIGS. 13A and 13B are cross-sectional views illustrating the thin film transistor array panel of FIG. 12 taken along lines XIIIa-XIIIa 'and XIIIb-XIII'b.

도 12 내지 도 13b에 도시한 바와 같이, 박막 트랜지스터 표시판의 층상 구조는 대개 도 1 내지 도 2b에 도시한 박막 트랜지스터 표시판의 층상 구조와 유사하다. 즉, 절연 기판(110) 위에 복수의 게이트 전극(124)을 포함하는 복수의 게이트선(121)이 형성되어 있고, 그 위에 게이트 절연막(140), 복수의 돌출부(154)를 포함하는 복수의 선형 반도체(151), 복수의 돌출부(163)를 각각 포함하는 복수의 선형 저항성 접촉 부재(161) 및 복수의 섬형 저항성 접촉 부재(165)가 차례로 형성되어 있다. 저항성 접촉 부재(161, 165) 및 게이트 절연막(140) 위에는 복수의 소스 전극(153)을 포함하는 복수의 데이터선(171) 및 복수의 드레인 전극(175)이 형성되어 있고 그 위에 보호막(180)이 형성되어 있다. 보호막(180)에는 복수의 접촉 구멍(182, 187)이 형성되어 있으며, 보호막(180) 위에는 복수의 화소 전극(190)과 복수의 접촉 보조 부재(82)가 형성되어 있다.As shown in Figs. 12 to 13B, the layer structure of the thin film transistor array panel is generally similar to the layer structure of the thin film transistor array panel shown in Figs. That is, a plurality of gate lines 121 including a plurality of gate electrodes 124 are formed on the insulating substrate 110, and a plurality of linear lines including the gate insulating layer 140 and the plurality of protrusions 154 thereon. The semiconductor 151, a plurality of linear ohmic contacts 161 each including a plurality of protrusions 163, and a plurality of island-type ohmic contacts 165 are sequentially formed. A plurality of data lines 171 including a plurality of source electrodes 153 and a plurality of drain electrodes 175 are formed on the ohmic contacts 161 and 165 and the gate insulating layer 140, and the passivation layer 180 is formed thereon. Is formed. A plurality of contact holes 182 and 187 are formed in the passivation layer 180, and a plurality of pixel electrodes 190 and a plurality of contact assistants 82 are formed on the passivation layer 180.

그러나 도 1 내지 도 2b에 도시한 박막 트랜지스터 표시판과 달리, 본 실시예에 따른 박막 트랜지스터 표시판은 보호막(180) 아래에 형성되어 있는 복수의 삼원색, 예를 들면 적색, 녹색 및 청색의 색필터(230R)를 더 포함한다. 이러한 색필터(230)는 도 13a에 도시한 바와 같이 경계 부분에서 빛을 차단하는 역할을 한다. 또한 박막 트랜지스터의 채널 상부에 위치한 적색 또는 녹색의 색필터(230)는 박막 트랜지스터의 채널로 입사하는 단파장의 가시 광선을 차단하거나 흡수하는 역할을 한다.However, unlike the thin film transistor array panel shown in FIGS. 1 to 2B, the thin film transistor array panel according to the present exemplary embodiment has a plurality of three primary colors, for example, red, green, and blue color filters 230R formed under the passivation layer 180. More). The color filter 230 serves to block light at the boundary portion as shown in FIG. 13A. In addition, the red or green color filter 230 positioned on the channel of the thin film transistor blocks or absorbs visible light having a short wavelength incident to the channel of the thin film transistor.

색필터(230)는 또한 보호막(180)과 함께 드레인 전극(175)을 드러내는 접촉 구멍(187)을 가지고 있다.The color filter 230 also has a contact hole 187 exposing the drain electrode 175 along with the passivation layer 180.

한편, 앞에서는 반도체층과 데이터선을 서로 다른 마스크를 이용한 사진 식각 공정으로 형성하는 제조 방법에 본 발명의 실시예를 적용하여 설명하였지만, 본 발명에 따른 제조 방법은 제조 비용을 최소화하기 위하여 반도체층과 데이터선을 하나의 감광막 패턴을 이용한 사진 식각 공정으로 형성하는 박막 트랜지스터 표시판의 제조 방법에서도 동일하게 적용할 수 있으며, 이에 대하여 도면을 참조하여 구체적으로 설명하기로 한다.On the other hand, while the above-described embodiment of the present invention was applied to the manufacturing method for forming the semiconductor layer and the data line by a photolithography process using a different mask, the manufacturing method according to the present invention in order to minimize the manufacturing cost The same applies to the method of manufacturing the thin film transistor array panel in which the photo data line is formed by a photolithography process using one photoresist pattern, which will be described in detail with reference to the accompanying drawings.

도 14는 본 발명의 제3 실시예에 따른 박막 트랜지스터 표시판의 배치도이고, 도 15a 및 도 15b는 도 14의 박막 트랜지스터 표시판을 XVa-XVa' 선 및 XVb-XVb' 선을 따라 잘라 도시한 단면도이다.14 is a layout view of a thin film transistor array panel according to a third exemplary embodiment of the present invention, and FIGS. 15A and 15B are cross-sectional views illustrating the thin film transistor array panel of FIG. 14 taken along lines XVa-XVa 'and XVb-XVb'. .

도 14 내지 도 15b에서 보는 바와 같이, 본 실시예에 따른 박막 트랜지스터 표시판 의 층상 구조는 대개 도 1 내지 도 2b에 도시한 액정 표시 장치의 층상 구조와 동일하다. 즉, 절연 기판(110) 위에 복수의 게이트 전극(124)을 포함하는 복수의 게이트선(121)이 형성되어 있고, 그 위에 게이트 절연막(140), 복수의 돌출부(154)를 포함하는 복수의 선형 반도체(151), 복수의 돌출부(163)를 각각 포함하는 복수의 선형 저항성 접촉 부재(161) 및 복수의 섬형 저항성 접촉 부재(165)가 차례로 형성되어 있다. 저항성 접촉 부재(161, 165) 및 게이트 절연막(140) 위에는 복수의 소스 전극(153)을 포함하는 복수의 데이터선(171) 및 복수의 드레인 전극(175)이 형성되어 있고 그 위에 보호막(180)이 형성되어 있다. 보호막(180)에는 복수의 접촉구(182, 187) 및 개구부(60)가 형성되어 있으며, 보호막(180) 위에는 복수의 화소 전극(190)과 복수의 접촉 보조 부재(82)가 형성되어 있다.As shown in FIG. 14 to FIG. 15B, the layer structure of the thin film transistor array panel according to the present embodiment is generally the same as the layer structure of the liquid crystal display device shown in FIGS. That is, a plurality of gate lines 121 including a plurality of gate electrodes 124 are formed on the insulating substrate 110, and a plurality of linear lines including the gate insulating layer 140 and the plurality of protrusions 154 thereon. The semiconductor 151, a plurality of linear ohmic contacts 161 each including a plurality of protrusions 163, and a plurality of island-type ohmic contacts 165 are sequentially formed. A plurality of data lines 171 including a plurality of source electrodes 153 and a plurality of drain electrodes 175 are formed on the ohmic contacts 161 and 165 and the gate insulating layer 140, and the passivation layer 180 is formed thereon. Is formed. A plurality of contact holes 182 and 187 and openings 60 are formed in the passivation layer 180, and a plurality of pixel electrodes 190 and a plurality of contact assistants 82 are formed on the passivation layer 180.

반도체(151)는 박막 트랜지스터가 위치하는 돌출부(154)를 제외하면 데이터선(171), 드레인 전극(175) 및 그 하부의 저항성 접촉 부재(161, 165)와 실질적으로 동일한 평면 형태를 가지고 있다. 단, 반도체(151)는 데이터선(171) 및 드레인 전극(175)과 그 하부의 저항성 접촉 부재(161, 165)의 아래에 존재하는 부분 외에도 소스 전극(173)과 드레인 전극(175) 사이에 이들에 가리지 않고 노출된 부분을 가지고 있다.The semiconductor 151 has a planar shape substantially the same as the data line 171, the drain electrode 175, and the ohmic contacts 161 and 165 below the semiconductor 151 except for the protrusion 154 where the thin film transistor is located. However, the semiconductor 151 may be disposed between the source electrode 173 and the drain electrode 175 in addition to the portion of the data line 171 and the drain electrode 175 below the ohmic contacts 161 and 165. They do not have any exposed parts.

그러면, 도 14 내지 도 15b의 구조를 가지는 박막 트랜지스터 표시판을 본 발명의 제3 실시예에 따라 제조하는 방법에 대하여 도 15 내지 도 21b 및 도 13 내지 도 14b를 참조하여 상세하게 설명한다.Next, a method of manufacturing the thin film transistor array panel having the structure of FIGS. 14 to 15B according to the third exemplary embodiment of the present invention will be described in detail with reference to FIGS. 15 to 21B and 13 to 14B.

도 16, 도 19 및 도 22는 각각 도 14 내지 도 15b에 도시한 박막 트랜지스터 표시판을 본 발명의 제3 실시예에 따라 제조하는 방법의 중간 단계에서의 배치도로서, 공정 순서대로 나열한 도면이고, 도 17a 및 도 17b는 각각 도 16의 박막 트랜지스터 표시판을 XVIIa-XVIIa' 선 및 XVIIb-XVIIb' 선을 따라 잘라 도시한 단면도이고, 도 18a 및 도 18b는 각각 도 16에 도시한 박막 트랜지스터 표시판을 XVIIa-XVIIa' 선 및 XVIIb-XVIIb' 선을 따라 잘라 도시한 단면도로서 도 17a 및 도 17b 다음 단계에서의 도면이고, 도 20a 및 도 20b는 각각 도 19의 박막 트랜지스터 표시판을 XXa-XXa' 선 및 XXb-XXb' 선을 따라 잘라 도시한 단면도이고, 도 21a 및 도 21b는 각각 도 19에 도시한 박막 트랜지스터 표시판을 XXa-XXa' 선 및 XXb-XXb' 선을 따라 잘라 도시한 단면도로서 도 20a 및 도 20b 다음 단계에서의 도면이고, 도 23a 및 도 23b는 각각 도 22에 도시한 박막 트랜지스터 표시판을 XIIIa-XIIIa' 선 및 XIIIb-XIIIb' 선을 따라 잘라 도시한 단면도이다.16, 19 and 22 are layout views at intermediate stages of the method for manufacturing the thin film transistor array panel shown in FIGS. 14 to 15B according to the third embodiment of the present invention, and are arranged in the order of the process. 17A and 17B are cross-sectional views of the thin film transistor array panel of FIG. 16 taken along the lines XVIIa-XVIIa 'and XVIIb-XVIIb', respectively, and FIGS. 18A and 18B are the XVIIa- line views of the thin film transistor array panel shown in FIG. 16, respectively. 17A and 17B are cross-sectional views taken along the XVIIa 'line and the XVIIb-XVIIb' line, and FIGS. 20A and 20B show the thin film transistor array panel of FIG. 19, respectively, as indicated by lines XXa-XXa 'and XXb-. 21A and 21B are cross-sectional views of the thin film transistor array panel illustrated in FIG. 19 taken along lines XXa-XXa 'and XXb-XXb', respectively. FIGS. 20A and 20B. In the next step, 23A and 23B are cross-sectional views of the thin film transistor array panel illustrated in FIG. 22 taken along the lines XIIIa-XIIIa 'and XIIIb-XIIIb', respectively.

먼저, 도 16 내지 17b에 도시한 바와 같이, 절연 기판(110) 위에 금속 따위의 도전체층을 스퍼터링 따위의 방법으로 증착하고 사진 식각하여 복수의 게이트 전극(123)을 포함하는 복수의 게이트선(121) 및 복수의 확장부(137)를 포함하는 복수의 유지 전극선(131)을 형성한다.First, as illustrated in FIGS. 16 to 17B, a plurality of gate lines 121 including a plurality of gate electrodes 123 are deposited by photolithography and depositing a conductive layer such as a metal on the insulating substrate 110 by sputtering or the like. ) And a plurality of storage electrode lines 131 including a plurality of extension portions 137.

게이트 절연막(140), 진성 비정질 규소층(150), 불순물 비정질 규소층(160)의 삼층막을 화학 기상 증착(CVD) 등으로 연속하여 적층한다.Three layers of the gate insulating layer 140, the intrinsic amorphous silicon layer 150, and the impurity amorphous silicon layer 160 are successively stacked by chemical vapor deposition (CVD) or the like.

다음, 도 18a 및 도 18b에 도시한 바와 같이, 게이트 절연막(140), 진성 비정질 규소층(150), 불순물 비정질 규소층(160)을 화학 기상 증착법(CVD) 등으로 연속하여 적층한다. 게이트 절연막(140)의 재료로는 질화규소가 좋으며 적층 온도는 약 250~400℃, 두께는 2,000∼5,000Å 정도인 것이 바람직하다. 이어 금속 따위의 도전체층(170)을 스퍼터링 등의 방법으로 소정의 두께로 증착한 다음 그 위에 감광막(70)을 1 μm 내지 2 μm의 두께로 도포한다.Next, as shown in FIGS. 18A and 18B, the gate insulating layer 140, the intrinsic amorphous silicon layer 150, and the impurity amorphous silicon layer 160 are successively stacked by chemical vapor deposition (CVD) or the like. Silicon nitride is preferred as the material of the gate insulating film 140, and the lamination temperature is preferably about 250 to 400 DEG C, and the thickness is about 2,000 to 5,000 GPa. Subsequently, the conductive layer 170 such as metal is deposited to a predetermined thickness by a method such as sputtering, and then a photosensitive film 70 is applied thereon to a thickness of 1 μm to 2 μm.

그 후, 광마스크(도시하지 않음)를 통하여 감광막(70)에 빛을 조사한 후 현상한다. 현상된 감광막의 두께는 위치에 따라 다른데, 도 18a 및 18b에서 감광막(70)은 두께가 점점 작아지는 제1 내지 제3 부분으로 이루어진다. 영역(A)(이하 배선 영역이라 함)에 위치한 제1 부분과 영역(C)(이하 채널 영역이라 함)에 위치한 제2 부분은 각각 도면 부호 72와 74로 나타내었고 영역(B)(이하 기타 영역이라 함)에 위치한 제3 부분에 대한 도면 부호는 부여하지 않았는데, 이는 제3 부분이 0의 두께를 가지고 있어 아래의 도전체층(170)이 드러나 있기 때문이다. 제1 부분(72)와 제2 부분(74)의 두께의 비는 후속 공정에서의 공정 조건에 따라 다르게 하되, 제2 부분(74)의 두께를 제1 부분(72)의 두께의 1/2 이하로 하는 것이 바람직하며, 예를 들면, 4,000 Å 이하인 것이 좋다.Thereafter, the photosensitive film 70 is irradiated with light through a photomask (not shown) and then developed. The thickness of the developed photoresist film varies depending on the position. In FIGS. 18A and 18B, the photoresist film 70 includes first to third portions whose thickness becomes smaller. The first part located in the area A (hereinafter referred to as the wiring area) and the second part located in the area C (hereinafter referred to as the channel area) are denoted by reference numerals 72 and 74, respectively. Reference numerals are not given to the third portion located in the region, because the third portion has a thickness of zero, so that the lower conductive layer 170 is exposed. The ratio of the thicknesses of the first portion 72 and the second portion 74 is different depending on the process conditions in the subsequent process, but the thickness of the second portion 74 is 1/2 of the thickness of the first portion 72. It is preferable to set it as the following, for example, it is good that it is 4,000 Pa or less.

이와 같이, 위치에 따라 감광막의 두께를 달리하는 방법으로 여러 가지가 있을 수 있는데, 노광 마스크에 투명 영역(transparent area)과 차광 영역(light blocking area)뿐 아니라 반투명 영역(translucent area)을 두는 것이 그 예이다. 반투명 영역에는 슬릿(slit) 패턴, 격자 패턴(lattice pattern) 또는 투과율이 중간이거나 두께가 중간인 박막이 구비된다. 슬릿 패턴을 사용할 때에는, 슬릿의 폭이나 슬릿 사이의 간격이 사진 공정에 사용하는 노광기의 분해능(resolution)보다 작은 것이 바람직하다. 다른 예로는 리플로우가 가능한 감광막을 사용하는 것이다. 즉, 투명 영역과 차광 영역만을 지닌 통상의 마스크로 리플로우 가능한 감광막 패턴을 형성한 다음 리플로우시켜 감광막이 잔류하지 않은 영역으로 흘러내리도록 함으로써 얇은 부분을 형성한다.As described above, there may be various methods of varying the thickness of the photoresist film according to the position, and the transparent mask and the light blocking area as well as the translucent area may be provided in the exposure mask. Yes. The translucent region is provided with a slit pattern, a lattice pattern, or a thin film having a medium transmittance or a medium thickness. When using the slit pattern, it is preferable that the width of the slits and the interval between the slits are smaller than the resolution of the exposure machine used for the photographic process. Another example is to use a photoresist film that can be reflowed. That is, a thin portion is formed by forming a reflowable photoresist pattern with a normal mask having only a transparent region and a light shielding region and then reflowing so that the photoresist film flows into an area where no photoresist remains.

적절한 공정 조건을 주면 감광막(72, 74)의 두께 차 때문에 하부 층들을 선택적으로 식각할 수 있다. 따라서 일련의 식각 단계를 통하여 도 19 내지 20b에 도시한 바와 같은 복수의 소스 전극(173)을 각각 포함하는 복수의 데이터선(171) 및 복수의 드레인 전극(175)를 형성하고 복수의 돌출부(163)를 각각 포함하는 복수의 선형 저항성 접촉 부재(161) 및 복수의 섬형 저항성 접촉 부재(165), 그리고 복수의 돌출부(154)를 포함하는 복수의 선형 반도체(151)를 형성한다.Given the appropriate process conditions, the underlying layers may be selectively etched due to the difference in thickness of the photoresist films 72 and 74. Accordingly, a plurality of data lines 171 and a plurality of drain electrodes 175 each including a plurality of source electrodes 173 as shown in FIGS. 19 through 20B are formed through a series of etching steps, and a plurality of protrusions 163 are formed. A plurality of linear resistive contact members 161, a plurality of island-like resistive contact members 165, and a plurality of linear semiconductors 151 each including a plurality of protrusions 154.

설명의 편의상, 배선 영역(A)에 위치한 도전체층(170), 불순물 비정질 규소층(160), 진성 비정질 규소층(150)의 부분을 제1 부분이라 하고, 채널 영역(C)에 위치한 도전체층(170), 불순물 비정질 규소층(160), 진성 비정질 규소층(150)의 부분을 제2 부분이라 하고, 기타 영역(B)에 위치한 도전체층(170), 불순물 비정질 규소층(160), 진성 비정질 규소층(150)의 부분을 제3 부분이라 하자.For convenience of description, portions of the conductor layer 170 located in the wiring region A, the impurity amorphous silicon layer 160, and the intrinsic amorphous silicon layer 150 are referred to as first portions, and the conductor layer located in the channel region C. A portion of the impurity amorphous silicon layer 160 and the intrinsic amorphous silicon layer 150 is referred to as a second portion, and the conductor layer 170 located in the other region B, the impurity amorphous silicon layer 160, and the intrinsic A part of the amorphous silicon layer 150 is called a third part.

이러한 구조를 형성하는 순서의 한 예는 다음과 같다.One example of the order of forming such a structure is as follows.

(1) 기타 영역(B)에 위치한 도전체층(170), 불순물 비정질 규소층(160) 및 비정질 규소층(150)의 제3 부분 제거,(1) removing the third portion of the conductor layer 170, the impurity amorphous silicon layer 160 and the amorphous silicon layer 150 located in the other region (B),

(2) 채널 영역에 위치한 감광막의 제2 부분(74) 제거,(2) removing the second portion 74 of the photoresist film located in the channel region,

(3) 채널 영역(C)에 위치한 도전체층(170) 및 불순물 비정질 규소층(160)의 제2 부분 제거, 그리고 (3) removing the second portion of the conductor layer 170 and the impurity amorphous silicon layer 160 located in the channel region C, and

(4) 배선 영역(A)에 위치한 감광막의 제1 부분(72) 제거.(4) Removal of the first portion 72 of the photosensitive film located in the wiring region A. FIG.

이러한 순서의 다른 예는 다음과 같다.Another example of this order is as follows.

(1) 기타 영역(B)에 위치한 도전체층(170)의 제3 부분 제거,(1) removing the third portion of conductor layer 170 located in other region B,

(2) 채널 영역(C)에 위치한 감광막의 제2 부분(74) 제거,(2) removing the second portion 74 of the photosensitive film located in the channel region C,

(3) 기타 영역(B)에 위치한 불순물 비정질 규소층(160) 및 비정질 규소층(150)의 제3 부분 제거,(3) removing the third portion of the impurity amorphous silicon layer 160 and the amorphous silicon layer 150 located in the other region (B),

(4) 채널 영역(C)에 위치한 도전체층(170)의 제2 부분 제거,(4) removing the second portion of conductor layer 170 located in channel region C,

(5) 배선 영역(A)에 위치한 감광막의 제1 부분(72) 제거, 그리고(5) removing the first portion 72 of the photosensitive film located in the wiring region A, and

(6) 채널 영역(C)에 위치한 불순물 비정질 규소층(160)의 제2 부분 제거.(6) Removal of the second portion of the impurity amorphous silicon layer 160 located in the channel region (C).

감광막의 제2 부분(74)을 제거할 때 감광막의 제1 부분(72)의 두께가 줄겠지만, 감광막의 제2 부분(74)의 두께가 감광막의 제1 부분(72)보다 얇기 때문에, 하부층이 제거되거나 식각되는 것을 방지하는 제1 부분(72)이 제거되지는 않는다.The thickness of the first portion 72 of the photoresist film will decrease when the second portion 74 of the photoresist film is removed, but since the thickness of the second portion 74 of the photoresist film is thinner than the first portion 72 of the photoresist film, the lower layer The first portion 72 that prevents it from being removed or etched away is not removed.

적절한 식각 조건을 선택하면, 감광막의 제3 부분 아래의 불순물 비정질 규소층(160) 및 진성 비정질 규소층(150) 부분과 감광막의 제2 부분(74)을 동시에 제거할 수 있다. 이와 유사하게, 감광막의 제2 부분(74) 아래의 불순물 비정질 규소층(160) 부분과 감광막의 제1 부분(72)을 동시에 제거할 수 있다. 예를 들면, SF6과 HCl의 혼합 기체나, SF6과 O2의 혼합 기체를 사용하면 거의 동일한 식각율로 감광막과 진성 비정질 규소층(150)[또는 불순물 비정질 규소층(160)]을 식각할 수 있다.By selecting an appropriate etching condition, a portion of the impurity amorphous silicon layer 160 and the intrinsic amorphous silicon layer 150 and the second portion 74 of the photoresist film under the third portion of the photoresist film may be removed at the same time. Similarly, the portion of the impurity amorphous silicon layer 160 under the second portion 74 of the photosensitive film and the first portion 72 of the photosensitive film may be removed at the same time. For example, when the mixed gas of SF6 and HCl or the mixed gas of SF6 and O2 is used, the photosensitive film and the intrinsic amorphous silicon layer 150 (or impurity amorphous silicon layer 160) can be etched at almost the same etching rate. .

도전체층(170)의 표면에 감광막 찌꺼기가 남아 있으면 애싱(ashing)을 통하여 제거한다.If the photoresist residue remains on the surface of the conductor layer 170, it is removed through ashing.

첫 번째 예의 단계(3) 또는 두 번째 예의 단계(4)에서, 진성 비정질 규소층(150)을 식각할 때 사용하는 식각 기체의 예로는 CF4와 HCl의 혼합 기체나 CF4와 O2의 혼합 기체를 들 수 있으며, CF4와 O2를 사용하면 균일한 두께로 비정질 규소층(150)을 깎아낼 수 있다.In step (3) of the first example or step (4) of the second example, examples of the etching gas used to etch the intrinsic amorphous silicon layer 150 include a mixture of CF4 and HCl or a mixture of CF4 and O2. In addition, the use of CF4 and O2 allows the amorphous silicon layer 150 to be scraped off to a uniform thickness.

이어 도 21 내지 도 22b에 도시한 바와 같이, 데이터선(171) 및 드레인 전극(175)을 포함하는 게이트 절연막(140) 위에 감광성 유기 물질막(50)을 형성하고 그 위에 광마스크(40)를 정렬한다. 광마스크는 투명한 기판(41)과 그 위의 차광층(42)으로 이루어지며, 차광층(42)의 폭이 소정 값 이상인 불투명 영역(B)과 일정 폭 이상 차광층(42)이 없는 투명 영역(A), 그리고 차광층(42)의 폭 및/또는 간격이 소정 값 이하인 슬릿형의 반투명 영역(C)을 포함한다. 이 광마스크(40)의 정렬은 투명 영역(A)은 데이터선(171)의 일부분 및 드레인 전극(175)의 일부분과 대응되도록 하고, 반투명 영역(C)은 드레인 전극(175)의 일부분과 대응되도록 하면서 드레인 전극(175)의 일부분과 대응하는 투명 영역(A)의 양측에 위치한다. 이러한 광마스크(40)를 통하여 감광성 유기 물질막(50)에 빛을 조사한 후 현상하면, 두께가 두꺼운 제1 부분(52)과 두께가 점점 얇아지는 제2 부분(54)이 남는다. 도면 부호 56(빗금친 부분)은 현상 후 없어지는 부분을 의미한다.21 to 22B, a photosensitive organic material layer 50 is formed on the gate insulating layer 140 including the data line 171 and the drain electrode 175, and the photomask 40 is formed thereon. Sort it. The photomask is composed of a transparent substrate 41 and a light shielding layer 42 thereon, the opaque region B having a width of the light shielding layer 42 of a predetermined value or more and a transparent region having no light shielding layer 42 of a predetermined width or more. (A) and the slit-like translucent region C whose width and / or space | interval of the light shielding layer 42 are below a predetermined value. The alignment of the photomask 40 causes the transparent region A to correspond to a portion of the data line 171 and a portion of the drain electrode 175, and the translucent region C corresponds to a portion of the drain electrode 175. And positioned at both sides of the transparent region A corresponding to a portion of the drain electrode 175. When the photosensitive organic material layer 50 is irradiated with light through the photomask 40 and developed, the first portion 52 having a thick thickness and the second portion 54 having a thinner thickness remain. Reference numeral 56 (hatched portions) means portions that disappear after development.

이어 도 22 내지 도 23b에 도시한 바와 같이, 감광성 유기 물질막을 현상하여 데이터선(171)의 끝 부분 및 드레인 전극(175)의 돌출부(177) 일부를 드러내는 접촉구(182, 187) 및 데이터선(171)을 따라 길게 형성되어 있는 개구부(60)를 가지는 보호막(180)을 형성한다.22 to 23B, the contact holes 182 and 187 and the data line exposing the end portion of the data line 171 and the part of the protrusion 177 of the drain electrode 175 by developing the photosensitive organic material film are shown. A passivation layer 180 having an opening 60 formed along 171 is formed.

도 14 내지 도 15b에 도시한 바와 같이, IZO 또는 ITO막을 스퍼터링으로 적층하고 사진 식각하여 복수의 화소 전극(190)과 복수의 접촉 보조 부재(82)를 형성한다. 화소 전극(190)과 접촉 보조 부재(82)의 재료가 IZO인 경우 표적으로는 일본 이데미츠(Idemitsu)사의 IDIXO(indium x-metal oxide)라는 상품을 사용할 수 있고, In2O3 및 ZnO를 포함하며, 인듐과 아연의 총량에서 아연이 차지하는 함유량은 약 15-20 atomic% 범위인 것이 바람직하다. 또한, IZO의 스퍼터링 온도는 250℃ 이하인 것이 접촉 저항을 최소화하기 위해 바람직하다.As shown in FIG. 14 to FIG. 15B, the IZO or ITO films are stacked by sputtering and photo-etched to form the plurality of pixel electrodes 190 and the plurality of contact assistants 82. When the material of the pixel electrode 190 and the contact auxiliary member 82 is IZO, a product called indium x-metal oxide (IDIXO), manufactured by Idemitsu, Japan, may be used as a target, and may include In 2 O 3 and ZnO. The content of zinc in the total amount of and zinc is preferably in the range of about 15-20 atomic%. In addition, it is preferable that the sputtering temperature of IZO is 250 ° C. or less in order to minimize contact resistance.

본 실시예에서는 데이터선(171) 및 드레인 전극(175)과 그 하부의 저항성 접촉 부재(161, 165) 및 반도체(151)를 하나의 사진 공정으로 형성하므로 제조 공정을 단순화할 수 있다.In this embodiment, since the data line 171, the drain electrode 175, the ohmic contacts 161 and 165, and the semiconductor 151 are formed in one photo process, the manufacturing process may be simplified.

이러한 본 발명의 실시예에 따른 박막 트랜지스터 표시판은 이외에도 여러 가지 변형된 형태 및 방법으로 제조할 수 있다.The thin film transistor array panel according to the exemplary embodiment of the present invention may be manufactured in various modified forms and methods.

이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.Although the preferred embodiments of the present invention have been described in detail above, the scope of the present invention is not limited thereto, and various modifications and improvements of those skilled in the art using the basic concepts of the present invention defined in the following claims are also provided. It belongs to the scope of rights.

이상에서 설명한 바와 같이 본 발명에 따르면 서로 이웃하는 화소 전극의 경계 사이 영역에 단차를 가지는 개구부를 형성함으로써, 서로 이웃하는 화소 전극이 서로 단락되는 것을 방지할 수 있다. 또한, 박막 트랜지스터 표시판의 고개구율 구조 및 고해상도화를 구현 할 수 있다.As described above, according to the present invention, by forming an opening having a step in a region between boundaries of neighboring pixel electrodes, it is possible to prevent the neighboring pixel electrodes from being shorted to each other. In addition, it is possible to realize a high opening ratio structure and high resolution of the thin film transistor array panel.

도 1은 본 발명의 제1 실시예에 따른 박막 트랜지스터 표시판의 배치도이고,1 is a layout view of a thin film transistor array panel according to a first exemplary embodiment of the present invention.

도 2a 및 도 2b는 각각 도 1의 박막 트랜지스터 표시판을 IIa-IIa' 선 및 IIb-IIb' 선을 따라 잘라 도시한 단면도이고,2A and 2B are cross-sectional views of the thin film transistor array panel of FIG. 1 taken along lines IIa-IIa 'and IIb-IIb', respectively.

도 3, 도 5, 도 7 및 도 10은 각각 도 1 내지 도 2b에 도시한 박막 트랜지스터 표시판을 본 발명의 제1 실시예에 따라 제조하는 방법의 중간 단계에서의 배치도로서, 공정 순서대로 나열한 도면이고,3, 5, 7 and 10 are layout views at an intermediate stage of the method for manufacturing the thin film transistor array panel shown in FIGS. ego,

도 4a 및 도 4b는 각각 도 3의 박막 트랜지스터 표시판을 IVa-IVa' 선 및 IVb-IVb' 선을 따라 잘라 도시한 단면도이고,4A and 4B are cross-sectional views of the thin film transistor array panel of FIG. 3 taken along lines IVa-IVa 'and IVb-IVb', respectively.

도 6a 및 도 6b는 각각 도 5의 박막 트랜지스터 표시판을 VIa-VIa' 선 및 VIb-VIb' 선을 따라 잘라 도시한 단면도이고,6A and 6B are cross-sectional views of the thin film transistor array panel of FIG. 5 taken along lines VIa-VIa 'and VIb-VIb', respectively.

도 8a 및 도 8b는 각각 도 7의 박막 트랜지스터 표시판을 VIIIa-VIIIa' 선 및 VIIIb-VIIIb' 선을 따라 잘라 도시한 단면도이고,8A and 8B are cross-sectional views of the thin film transistor array panel of FIG. 7 taken along lines VIIIa-VIIIa 'and VIIIb-VIIIb', respectively;

도 9a 및 도 9b는 각각 도 7에 도시한 박막 트랜지스터 표시판을 VIIIa-VIIIa' 선 및 VIIIb-VIIIb' 선을 따라 잘라 도시한 단면도로서 도 8a 및 도 8b 다음 단계에서의 도면이고, 9A and 9B are cross-sectional views of the thin film transistor array panel illustrated in FIG. 7 taken along the lines VIIIa-VIIIa 'and VIIIb-VIIIb', respectively, and are views of the next steps of FIGS. 8A and 8B.

도 11a 및 도 11b는 각각 도 10의 박막 트랜지스터 표시판을 XIa-XIa' 선 및 XIb-XIb' 선을 따라 잘라 도시한 단면도이고,11A and 11B are cross-sectional views of the thin film transistor array panel of FIG. 10 taken along lines XIa-XIa 'and XIb-XIb', respectively.

도 12는 본 발명의 제2 실시예에 따른 박막 트랜지스터 표시판의 배치도이고,12 is a layout view of a thin film transistor array panel according to a second exemplary embodiment of the present invention.

도 13a 및 도 13b는 각각 도 12의 박막 트랜지스터 표시판을 XIIIa-XIIIa' 선 및 XIIIb-XIIIb' 선을 따라 잘라 도시한 단면도이고,13A and 13B are cross-sectional views of the thin film transistor array panel of FIG. 12 taken along lines XIIIa-XIIIa 'and XIIIb-XIIIb', respectively.

도 14는 본 발명의 제3 실시예에 따른 박막 트랜지스터 표시판의 배치도이고,14 is a layout view of a thin film transistor array panel according to a third exemplary embodiment of the present invention.

도 15a 및 도 15b는 각각 도 14의 박막 트랜지스터 표시판을 XVa-XVa' 선 및 XVb-XVb' 선을 따라 잘라 도시한 단면도이고,15A and 15B are cross-sectional views of the thin film transistor array panel of FIG. 14 taken along lines XVa-XVa 'and XVb-XVb', respectively.

도 16, 도 19 및 도 22는 각각 도 14 내지 도 15b에 도시한 박막 트랜지스터 표시판을 본 발명의 제3 실시예에 따라 제조하는 방법의 중간 단계에서의 배치도로서, 공정 순서대로 나열한 도면이고,16, 19, and 22 are layout views at intermediate stages of the method for manufacturing the thin film transistor array panel shown in FIGS.

도 17a 및 도 17b는 각각 도 16의 박막 트랜지스터 표시판을 XVIIa-XVIIa' 선 및 XVIIb-XVIIb' 선을 따라 잘라 도시한 단면도이고,17A and 17B are cross-sectional views of the thin film transistor array panel of FIG. 16 taken along lines XVIIa-XVIIa 'and XVIIb-XVIIb', respectively;

도 18a 및 도 18b는 각각 도 16에 도시한 박막 트랜지스터 표시판을 XVIIa-XVIIa' 선 및 XVIIb-XVIIb' 선을 따라 잘라 도시한 단면도로서 도 17a 및 도 17b 다음 단계에서의 도면이고,18A and 18B are cross-sectional views of the thin film transistor array panel illustrated in FIG. 16 taken along the lines XVIIa-XVIIa 'and XVIIb-XVIIb', respectively, and are views of the next steps of FIGS. 17A and 17B.

도 20a 및 도 20b는 각각 도 19의 박막 트랜지스터 표시판을 XXa-XXa' 선 및 XXb-XXb' 선을 따라 잘라 도시한 단면도이고, 20A and 20B are cross-sectional views of the thin film transistor array panel of FIG. 19 taken along lines XXa-XXa 'and XXb-XXb', respectively.

도 21a 및 도 21b는 각각 도 19에 도시한 박막 트랜지스터 표시판을 XXa-XXa' 선 및 XXb-XXb' 선을 따라 잘라 도시한 단면도로서 도 20a 및 도 20b 다음 단계에서의 도면이고,21A and 21B are cross-sectional views of the thin film transistor array panel illustrated in FIG. 19 taken along lines XXa-XXa 'and XXb-XXb', respectively, and are views of the next steps of FIGS. 20A and 20B.

도 23a 및 도 23b는 각각 도 22에 도시한 박막 트랜지스터 표시판을 XIIIa-XIIIa' 선 및 XIIIb-XIIIb' 선을 따라 잘라 도시한 단면도이다.23A and 23B are cross-sectional views of the thin film transistor array panel illustrated in FIG. 22 taken along the lines XIIIa-XIIIa 'and XIIIb-XIIIb', respectively.

Claims (7)

절연 기판,Insulation board, 상기 절연 기판 위에 형성되어 있는 복수의 게이트선,A plurality of gate lines formed on the insulating substrate, 상기 게이트선 위에 형성되어 있는 게이트 절연막,A gate insulating film formed on the gate line, 상기 게이트 절연막 위에 형성되어 있는 반도체층,A semiconductor layer formed on the gate insulating film, 상기 반도체층 위에 형성되어 있는 복수의 데이터선 및 복수의 드레인 전극,A plurality of data lines and a plurality of drain electrodes formed on the semiconductor layer, 상기 데이터선 위에 형성되어 있으며 접촉구 및 개구부를 가지는 보호막,A protective film formed on the data line and having a contact hole and an opening; 상기 보호막 위에 형성되어 있으며 상기 드레인 전극과 접촉구를 통하여 전기적으로 연결되어 있는 복수의 화소 전극을 포함하고,A plurality of pixel electrodes formed on the passivation layer and electrically connected to the drain electrode through a contact hole; 상기 개구부는 데이터선을 따라 형성되어 있으며, 서로 이웃하는 상기 화소 전극의 경계 사이 영역에 위치하는 박막 트랜지스터 표시판.The opening is formed along the data line and is positioned in an area between boundaries of the pixel electrodes adjacent to each other. 제1항에서,In claim 1, 상기 개구부는 상기 개구부의 바닥이 상기 개구부 입구의 폭 보다 넓거나 같은 폭을 가지는 박막 트랜지스터 표시판. The opening of the thin film transistor array panel has a width equal to or greater than a width of the opening of the opening. 제1항에서,In claim 1, 상기 게이트선과 동일한 층으로 형성되어 있으며 상기 화소 전극과 중첩하는 유지 전극선을 더 포함하는 박막 트랜지스터 표시판.And a storage electrode line formed of the same layer as the gate line and overlapping the pixel electrode. 제3항에서,In claim 3, 상기 드레인 전극은 상기 유지 전극선과 중첩하는 박막 트랜지스터 표시판.The drain electrode overlaps the storage electrode line. 제1항에서,In claim 1, 상기 보호막 아래에 형성되어 있는 복수의 색필터를 더 포함하는 박막 트랜지스터 표시판.And a plurality of color filters formed under the passivation layer. 절연 기판 위에 게이트선을 형성하는 단계,Forming a gate line on the insulating substrate, 상기 게이트선 위에 게이트 절연막을 형성하는 단계,Forming a gate insulating film on the gate line; 상기 게이트 절연막 위에 반도체층을 형성하는 단계,Forming a semiconductor layer on the gate insulating film, 상기 반도체층 위에 데이터선 및 드레인 전극을 형성하는 단계,Forming a data line and a drain electrode on the semiconductor layer; 상기 데이터선 및 드레인 전극을 덮으며 접촉구 및 개구부를 가지는 보호막을 형성하는 단계,Forming a protective film covering the data line and the drain electrode and having a contact hole and an opening; 상기 보호막 위에 상기 접촉구를 통해 상기 드레인 전극과 연결되는 화소 전극을 형성하는 단계를 포함하고,Forming a pixel electrode connected to the drain electrode through the contact hole on the passivation layer, 상기 접촉구 및 상기 개구부는 불투명 영역, 반투명 영역 및 투명 영역을 가지는 광마스크를 이용하여 형성하는 박막 트랜지스터 표시판의 제조 방법.And the contact hole and the opening are formed using an optical mask having an opaque region, a translucent region, and a transparent region. 제6항에서, In claim 6, 상기 개구부는 상기 개구부의 바닥 폭이 상기 개구부의 입구 폭 보다 넓거나 같게 형성하는 박막 트랜지스터 표시판의 제조 방법.And the opening is formed such that the bottom width of the opening is equal to or greater than the width of the opening of the opening.
KR1020030073149A 2003-10-20 2003-10-20 Thin film transistor array panel and manufacturing method thereof KR100997969B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020030073149A KR100997969B1 (en) 2003-10-20 2003-10-20 Thin film transistor array panel and manufacturing method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030073149A KR100997969B1 (en) 2003-10-20 2003-10-20 Thin film transistor array panel and manufacturing method thereof

Publications (2)

Publication Number Publication Date
KR20050037869A true KR20050037869A (en) 2005-04-25
KR100997969B1 KR100997969B1 (en) 2010-12-02

Family

ID=37240464

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030073149A KR100997969B1 (en) 2003-10-20 2003-10-20 Thin film transistor array panel and manufacturing method thereof

Country Status (1)

Country Link
KR (1) KR100997969B1 (en)

Also Published As

Publication number Publication date
KR100997969B1 (en) 2010-12-02

Similar Documents

Publication Publication Date Title
KR101112538B1 (en) THIN film transistor array panel and manufacturing Method thereof
US20070211188A1 (en) Thin film transistor array panel
US10386684B2 (en) Semiconductor device, display apparatus, and method of manufacturing semiconductor device
KR101219041B1 (en) Thin film transistor array panel and manufacturing method thereof
JP4898229B2 (en) Optical mask and method of manufacturing thin film transistor display panel using the same
KR20060016920A (en) Thin film transistor array panel and manufacturing method thereof
KR20050014060A (en) Thin film transistor array panel and method for manufacturing the same
KR20060030664A (en) Method for manufacturing thin film transistor array panel
KR101061844B1 (en) Manufacturing method of thin film display panel
KR20070038331A (en) Thin film transistor array panel and manufacturing method thereof
KR101090256B1 (en) Optical mask and manufacturing method of thin film transistor array panel using the mask
KR100997969B1 (en) Thin film transistor array panel and manufacturing method thereof
KR100961950B1 (en) Thin film transistor array panel and manufacturing method thereof
KR100980019B1 (en) Thin film transistor array panel and manufacturing method thereof
KR101026797B1 (en) Thin film transistor array panel and manufacturing method thereof
KR100973804B1 (en) Thin film transistor array panel
KR20070048412A (en) Thin film transistor array panel and manufacturing method thereof
KR20050019278A (en) Thin film transistor array panel and method for manufacturing the same
KR20070014335A (en) Manufacturing method of thin film transistor array panel
KR20050093881A (en) Method of manufacturing a thin film transistor array panel
KR20080021952A (en) Manufacturing method of thin film transistor array panel
KR20060028517A (en) Thin film transistor array panel and method for manufacturing the same
KR20050004412A (en) Thin film transistor array panel
KR20060019028A (en) Thin film transistor array panel and manufacturing method thereof
KR20050041464A (en) Liquid crystal display

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20131031

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20141030

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20151030

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee