KR20050035312A - 플라즈마 디스플레이 패널의 휘발성 집적회로 초기화 장치 - Google Patents

플라즈마 디스플레이 패널의 휘발성 집적회로 초기화 장치 Download PDF

Info

Publication number
KR20050035312A
KR20050035312A KR1020030070594A KR20030070594A KR20050035312A KR 20050035312 A KR20050035312 A KR 20050035312A KR 1020030070594 A KR1020030070594 A KR 1020030070594A KR 20030070594 A KR20030070594 A KR 20030070594A KR 20050035312 A KR20050035312 A KR 20050035312A
Authority
KR
South Korea
Prior art keywords
signal
initialization
power
unit
integrated circuit
Prior art date
Application number
KR1020030070594A
Other languages
English (en)
Other versions
KR100563051B1 (ko
Inventor
문장호
송유진
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020030070594A priority Critical patent/KR100563051B1/ko
Publication of KR20050035312A publication Critical patent/KR20050035312A/ko
Application granted granted Critical
Publication of KR100563051B1 publication Critical patent/KR100563051B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/025Reduction of instantaneous peaks of current

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 플라즈마 디스플레이 패널의 휘발성 집적회로 초기화 장치에 관한 것이다. 본 발명에 의한 플라즈마 디스플레이 패널의 휘발성 집적회로 초기화 장치는, 전원 온, 동작 중 전원의 전압변동, 및 전원 오프 각각의 경우에, 플라즈마 디스플레이 패널 구동장치에 장착되는 휘발성 집적회로의 초기화 신호를 생성하는 것으로, 전원전압 변동 검출부; 전원신호 지연부; 초기화시간 조정부; 및 초기화 신호 출력부를 구비한다. 상기 전원전압 변동 검출부는 전원의 전압 변동을 검출하여 전압변동신호를 생성한다. 상기 전원신호 지연부는 전원신호를 지연시켜 지연전원신호를 생성한다. 상기 초기화시간 조정부는 상기 전압변동신호와 상기 지연전원신호를 입력받아 소정 시간폭을 갖는 초기화시간 조정신호를 생성한다. 상기 초기화 신호 출력부는 상기 전압변동신호와 상기 초기화시간 조정신호를 입력받아 상기 초기화 신호를 생성하고, 상기 초기화 신호를 상기 휘발성 집적회로의 초기화 신호 입력단자로 출력한다. 본 발명에 따르면, 전원 온, 동작 중 전원의 전압변동, 및 전원 오프 각각의 경우에 FPGA 등의 휘발성 집적회로를 초기화하여 플라즈마 디스플레이 패널을 안정적으로 구동할 수 있다.

Description

플라즈마 디스플레이 패널의 휘발성 집적회로 초기화 장치{Resetting apparatus of volatile integrated circuit in plasma display panel}
본 발명은 플라즈마 디스플레이 패널의 휘발성 집적회로 초기화 장치에 관한 것으로서, 보다 상세하게는 플라즈마 디스플레이 패널의 구동장치에 장착되는 휘발성 집적회로의 초기화에 필요한 초기화 시간의 확보가 가능하고 동작 중 전원 변동에 대응할 수 있는 플라즈마 디스플레이 패널의 휘발성 집적회로 초기화 장치에 관한 것이다.
도 1은 통상적인 3-전극 면방전 방식의 플라즈마 디스플레이 패널의 구조를 보여주는 내부 사시도이다. 도 2는 도 1의 패널의 단위 셀의 구성을 보여주는 단면도이다.
도면을 참조하면, 통상적인 면방전 플라즈마 디스플레이 패널(1)의 앞쪽 및 뒤쪽 글라스 기판들(10, 13) 사이에는, 어드레스 전극 라인들(AR1, AG1, ..., A Gm, ABm), 유전층(11, 15), Y 전극 라인들(Y1, ..., Yn), X 전극 라인들(X 1, ..., Xn), 형광층(16), 격벽(17) 및 보호층으로서의 일산화마그네슘(MgO)층(12)이 마련되어 있다.
어드레스 전극 라인들(AR1, AG1, ..., AGm, ABm)은 뒤쪽 글라스 기판(13)의 앞쪽에 일정한 패턴으로 형성된다. 아래쪽 유전층(15)은 어드레스 전극 라인들(AR1, AG1, ..., AGm, ABm)의 앞쪽에서 전면(全面) 도포된다. 아래쪽 유전층(15)의 앞쪽에는 격벽(17)들이 어드레스 전극 라인들(AR1, AG1, ..., AGm, ABm )과 평행한 방향으로 형성된다. 이 격벽(17)들은 각 방전셀의 방전 영역을 구획하고 각 방전셀 사이의 광학적 간섭(cross talk)을 방지하는 기능을 한다. 형광층(16)은, 격벽(17)들 사이에서 형성된다.
X 전극 라인들(X1, ..., Xn)과 Y 전극 라인들(Y1, ..., Yn)은 어드레스 전극 라인들(AR1, AG1, ..., AGm, ABm)과 직교되도록 앞쪽 글라스 기판(10)의 뒤쪽에 일정한 패턴으로 형성된다. 각 교차점은 상응하는 방전셀을 설정한다. 각 X 전극 라인(X1, ..., Xn)과 각 Y 전극 라인(Y1, ..., Yn)은 ITO(Indium Tin Oxide) 등과 같은 투명한 도전성 재질의 투명 전극 라인과 전도도를 높이기 위한 금속 전극 라인이 결합되어 형성된다. 앞쪽 유전층(11)은 X 전극 라인들(X1, ..., Xn)과 Y 전극 라인들(Y1, ..., Yn)의 뒤쪽에 전면(全面) 도포되어 형성된다. 강한 전계로부터 패널(1)을 보호하기 위한 보호층(12) 예를 들어, 일산화마그네슘(MgO)층은 앞쪽 유전층(11)의 뒤쪽에 전면 도포되어 형성된다. 방전 공간(14)에는 플라즈마 형성용 가스가 밀봉된다.
상기한 바와 같은 구조의 플라즈마 디스플레이 패널(1)의 구동방법으로, 주로 사용되는 어드레스-디스플레이 분리 구동방법이 미국특허 제5541618호에 개시되어 있다.
도 3은 도 1의 플라즈마 디스플레이 패널의 통상적인 구동 장치를 보여주는 블록도이다.
플라즈마 표시 패널(1)의 통상적인 구동 장치(2)는 영상 처리부(26), 논리 제어부(22), 어드레스 구동부(23), X 구동부(24) 및 Y 구동부(25)를 포함한다. 영상 처리부(26)는 외부 아날로그 영상 신호를 디지털 신호로 변환하여 내부 영상 신호 예를 들어, 각각 8 비트의 적색(R), 녹색(G) 및 청색(B) 영상 데이터, 클럭 신호, 수직 및 수평 동기 신호들을 발생시킨다. 논리 제어부(22)는 영상 처리부(26)로부터의 내부 영상 신호에 따라 구동 제어 신호들(SA, SY, SX)을 발생시킨다.
이때, 어드레스 구동부(23), X 구동부(24) 및 Y 구동부(25) 등의 구동부에서 상기 구동 제어 신호들(SA, SY, SX)로부터 입력받아 각각의 구동 신호들을 발생시키고, 발생된 구동 신호를 각각의 전극 라인들에 인가한다.
즉, 어드레스 구동부(23)는, 논리 제어부(22)로부터의 구동 제어 신호들(SA, SY, SX)중에서 어드레스 신호(SA)를 처리하여 표시 데이터 신호를 발생시키고, 발생된 표시 데이터 신호를 어드레스 전극 라인들에 인가한다. X 구동부(24)는 논리 제어부(22)로부터의 구동 제어 신호들(SA, SY, SX)중에서 X 구동 제어 신호(S X)를 처리하여 X 전극 라인들에 인가한다. Y 구동부(25)는 논리 제어부(22)로부터의 구동 제어 신호들(SA, SY, SX)중에서 Y 구동 제어 신호(SY)를 처리하여 Y 전극 라인들에 인가한다. 특히, 상기한 바와 같은 기능을 수행하는 구동장치에는 FPGA(Field Programmable Gate Array) 등의 집적회로가 장착될 수 있는데, 이러한 집적회로는 휘발성(volatile) 소자로서 정상적인 작동을 위하여 초기화가 필요하다.
도 4는 도 3의 구동장치에 인가되는 전원의 전압변동의 일 예를 개략적으로 도시한 파형도이다. 도 5는 도4의 Ⅲ 구간에서의 로직 제어신호와 구동신호의 일 예를 개략적으로 도시한 파형도이다.
도면을 참조하면, 플라즈마 디스플레이 패널의 구동장치에 인가되는 전원의 전압변동은, 전원이 온(ON)되는 경우(제1 구간, Ⅰ), 정상 작동 중 갑자기 전원의 전압이 변동되는 경우(제2 구간, Ⅱ), 전원이 오프(OFF)되는 경우(제3 구간, Ⅲ)로 각각 나누어 볼 수 있다.
전원이 온되는 경우(제1 구간)에는 전원의 전압(Vcc)이 기준 레벨(예, 0V)에서 정상 레벨(예, 3.3V)로 변경되는 구간으로서, 동작 레벨(예, 2.9V)부터 구동장치가 정상적으로 작동되기 시작한다. 또한, 정상 작동 중 갑자기 전원의 전압이 변동되는 경우(제2 구간), 특히 정상 레벨에서 동작 레벨이하로 떨어졌다가 동작 레벨이상으로 올라 정상 레벨로 되돌아 오는 구간이다. 또한, 전원이 오프되는 경우(제3 구간)에는 전원이 정상 레벨로부터 기준 레벨로 변경되는 구간이다.
제1, 제2, 및 제3 구간 각각 경우 구동장치가 정상적으로 작동하기 위해서는 구동장치에 사용되는 집적회로들이 초기화될 필요가 있다. 특히, 최근에 플라즈마 디스플레이 패널 등의 전자 장비에 FPGA(Field Programable Gate Array)가 사용될 수 있는데, 내부 회로 배열이 복잡해지고 용량이 커짐에 따라 정상적인 작동을 위하여 충분한 초기화 시간이 필요하다. 또한, 제2 구간의 경우와 같이 작동 중의 갑작스런 전압 변동에 대해서도 시스템의 정상 작동을 위하여 적절한 조치가 필요하다.
또한, 도 5에서와 같이 전원이 오프되어 전압 레벨이 기준 레벨로 떨어지게되는 제3 구간의 경우에도 문제가 된다. 즉, 전원이 동작 레벨 이하로 떨어지는 경우 로직 제어신호는 전원의 동작 레벨 이하에서는 신호를 발생시키지 아니하나, 구동신호의 레벨은 전원의 동작 레벨이하에서도 전원의 전압 레벨이 떨어지는 것과 함께 떨어지면서 계속 신호를 발생시키므로, 패널에 비정상적인 표시를 하거나 시스템에 비정상적인 동작을 일으킬 수 있는 문제점이 있다.
미국 특허 제5,180,926호, 전원 온 시의 초기화 구조(Power-on reset architecture)에는 전원 온 시에 집적회로의 능동 소자들을 위한 초기화 신호의 생성 회로를 개시하고 있다. 상기 특허에서도 상기한 바와 같은 문제를 해결하지는 못하고 있다. 이에 대한 자세한 사항에 대한 기술은 생략하고, 그 내용은 본 명세서에 포함되는 것으로 한다.
본 발명은 상기와 같은 문제점을 해결하기 위한 것으로, 플라즈마 디스플레이 패널의 구동장치에 장착되는 휘발성 집적회로의 초기화에 필요한 초기화 시간의 확보가 가능하고 동작 중 전원 변동에 대응할 수 있는 플라즈마 디스플레이 패널의 휘발성 집적회로 초기화 장치를 제공하는 것을 목적으로 한다.
상기와 같은 목적을 달성하기 위한 본 발명에 의한 플라즈마 디스플레이 패널의 휘발성 집적회로 초기화 장치는, 전원 온, 동작 중 전원의 전압변동, 및 전원 오프 각각의 경우에, 플라즈마 디스플레이 패널 구동장치에 장착되는 휘발성 집적회로의 초기화 신호를 생성하는 것으로, 전원전압 변동 검출부; 전원신호 지연부; 초기화시간 조정부; 및 초기화 신호 출력부를 구비한다.
상기 전원전압 변동 검출부는 전원의 전압 변동을 검출하여 전압변동신호를 생성한다. 상기 전원신호 지연부는 전원신호를 지연시켜 지연전원신호를 생성한다. 상기 초기화시간 조정부는 상기 전압변동신호와 상기 지연전원신호를 입력받아 소정 시간폭을 갖는 초기화시간 조정신호를 생성한다. 상기 초기화 신호 출력부는 상기 전압변동신호와 상기 초기화시간 조정신호를 입력받아 상기 초기화 신호를 생성하고, 상기 초기화 신호를 상기 휘발성 집적회로의 초기화 신호 입력단자로 출력한다.
상기 초기화시간 조정부는, 상기 초기화 시간을 조정하는 시상수를 생성하는 시상수 생성부와, 상기 시상수를 입력받아 초기화시간 조정신호를 생성하는 초기화시간 조정신호 생성부, 및 상기 전압변동신호와 상기 지연전원신호를 입력받아 논리곱하여 상기 초기화시간 조정신호 생성부로 입력하는 신호 입력부를 구비한다.
상기 시상수 생성부는, 상기 전원과 접지 사이에 저항과 콘덴서가 순서대로 직렬 연결되어 개재되고, 상기 콘덴서의 양단이 상기 초기화시간 조정신호 생성부로 연결된다.
상기 시상수가 상기 저항의 저항값과 상기 커패시턴스의 곱에 의하여 정해지고, 상기 초기화시간 조정신호의 시간폭이 상기 시상수의 0.7배가 되는 것이 바람직하다.
상기 전원신호 지연부는, 상기 전원과 접지 사이에 저항과 콘덴서가 순서대로 직렬 연결되어 개재되고, 상기 콘덴서의 양단이 상기 초기화시간 조정신호 생성부로 연결된다.
상기 지연전원신호의 지연 시간폭이 상기 저항의 저항값과 상기 커패시턴스의 곱에 의하여 정해지는 것이 바람직하다.
상기 초기화 신호 출력부는, 상기 전압변동신호와 상기 초기화시간 조정신호를 논리곱하여 상기 초기화 신호를 생성하는 것이 바람직하다.
또한, 본 발명에 의한 플라즈마 디스플레이 패널의 휘발성 집적회로 초기화 장치는 강제 초기화 신호를 발생하도록 하는 리셋부를 더 구비하는 것이 바람직하다.
본 발명의 다른 측면에 의한 휘발성 집적회로 초기화 장치는, 전원 온, 동작 중 전원의 전압변동, 및 전원 오프 각각의 경우에 휘발성 집적회로의 초기화 신호를 생성하는 것으로, 전원전압 변동 검출부; 전원신호 지연부; 초기화시간 조정부; 및 초기화 신호 출력부를 구비한다.
상기 전원전압 변동 검출부는 전원의 전압 변동을 검출하여 전압변동신호를 생성한다. 상기 전원신호 지연부는 전원신호를 지연시켜 지연전원신호를 생성한다. 상기 초기화시간 조정부는 상기 전압변동신호와 상기 지연전원신호를 입력받아 소정 시간폭을 갖는 초기화시간 조정신호를 생성한다. 상기 초기화 신호 출력부는 상기 전압변동신호와 상기 초기화시간 조정신호를 입력받아 상기 초기화 신호를 생성하고, 상기 초기화 신호를 상기 휘발성 집적회로의 초기화 신호 입력단자로 출력한다.
본 발명에 따르면, 전원 온, 동작 중 전원의 전압변동, 및 전원 오프 각각의 경우에 FPGA 등의 휘발성 집적회로를 초기화하여 플라즈마 디스플레이 패널을 안정적으로 구동할 수 있다.
이하, 첨부된 도면을 참조하여 바람직한 실시예에 따른 본 발명을 상세히 설명하기로 한다.
도 6은 본 발명에 따른 일 실시예로서, 플라즈마 디스플레이 패널의 휘발성 집적회로 초기화 장치를 개략적으로 도시한 블록도이다. 도 7은 도 6의 휘발성 집적회로 초기화 장치를 더욱 구체적으로 구현한 회로도이다. 도 8은 도 6의 휘발성 집적회로 초기화 장치에 의한 초기화 신호를 개략적으로 도시한 파형도이다.
도면을 참조하면, 본 발명에 의한 플라즈마 디스플레이 패널의 휘발성 집적회로 초기화 장치(3)는, 전원 온, 동작 중 전원의 전압변동, 및 전원 오프 각각의 경우에, 플라즈마 디스플레이 패널 구동장치에 장착되는 휘발성 집적회로(41)의 초기화 신호를 생성하는 것으로, 전원전압 변동 검출부(31); 전원신호 지연부(32); 초기화시간 조정부(33); 및 초기화 신호 출력부(34)를 구비한다.
상기 전원전압 변동 검출부(31)는 전원의 전압 변동을 검출하여 전압변동신호를 생성한다. 상기 전원신호 지연부(32)는 전원신호를 지연시켜 지연전원신호를 생성한다. 상기 초기화시간 조정부(33)는 전압변동신호와 지연전원신호를 입력받아 소정 시간폭을 갖는 초기화시간 조정신호를 생성한다. 상기 초기화 신호 출력부(34)는 전압변동신호와 초기화시간 조정신호를 입력받아 초기화 신호를 생성하고, 초기화 신호를 휘발성 집적회로(41)의 초기화 신호 입력단자로 출력한다.
이때, 플라즈마 디스플레이 패널 구동장치에 장착되는 휘발성 집적회로(41)로는 FPGA(Field Programmable Gate Array)가 사용되고, 본 발명에 따른 구동장치에서는 내부 회로 배열이 복잡하고 용량이 큰 것이 필요하므로, 정상적인 작동을 위하여 충분한 초기화 시간이 필요하다.
특히, 본 발명에 따른 휘발성 집적회로 초기화 장치(3)는 플라즈마 디스플레이 패널 구동장치의 논리 제어부(도 3의 22)에 사용될 수 있는데, 논리 제어부가 영상처리부에서 입력되는 내부 영상신호를 처리하는 프런트 FPGA와 프레임 메모리를 제어하는 메모리 제어부를 포함하여 이루어질 수 있다.
FPGA는 임의의 논리 회로를 사용자가 의도한대로 설계하고, 작동하도록 회로에 실장하여 사용하는 것으로, 사용 중 설계 사항이 바뀌면 새롭게 바뀐 논리 회로를 FPGA 소자에 입력하여, 바뀐 논리 회로로 작동하도록 할 수 있는 집적회로이다. 따라서, 논리 제어부(도 3의 22)를 FPGA를 포함하여 구성할 수 있다.
즉, 논리 제어부는 클럭 버퍼, 동기 조정부, 감마 정정부, 오차 확산부, 선입선출(First-In First-Out) 메모리, 서브필드 발생부, 서브필드 행렬부, 행렬 버퍼부, 메모리 제어부, 프레임-메모리들, 재배열부, 평균신호레벨 검출부, 전력 제어부, 이이피롬, I2C 직렬통신 인터페이스, 타이밍-신호 발생기, 및 XY 제어부를 포함하여 이루어지는데, 상기 구성요소들 중에서 많은 부분을 FPGA로 구현할 수 있을 것이다.
상기 전원전압 변동 검출부(31)는 전원의 전압 변동을 검출하여 전압변동신호를 생성하는 것으로, 전원의 전압이 일정 레벨을 기준으로 변동이 생기면 그에 따라 정해진 레벨의 전압변동신호를 생성하여 출력하다. 즉, 전원전압 변동 검출부(31)는 전원의 전압이 일정 레벨이하로 내려가면 출력 전압을 기준 레벨(예, 0V)로 클램핑(clamping)하고, 전원의 전압이 일정 레벨이상으로 올라가면 출력 전압을 정해진 레벨(예, 3.3V)로 출력하여, 전원의 전압 변동을 검출하여 전압변동신호를 생성한다.
본 실시예의 경우, 상기한 바와 같은 전원전압 변동 검출부를 구현하기 위하여 전원전압 변동 검출소자(311)가 사용된다. 상기 전원전압 변동 검출소자로는 상용의 집적회로를 사용할 수 있는데, KIA70××계열이 사용될 수 있을 것이다. 이때, 전원 단자와 접지 사이에 저항(R1)과 콘덴서(C1)가 직렬로 연결되고, 전원 단자와 저항(R1)과 콘덴서(C1)의 연결부가 각각 전원전압 변동 검출소자(311)와 연결될 수 있다.
상기 전원신호 지연부(32)는 전원신호를 지연시켜 지연전원신호를 생성하는 것으로, 초기화시간 조정부(33)에 입력되는 전원신호를 소정의 시간폭만큼 지연시켜 초기화시간 조정부가 정상적으로 작동될 수 있도록 한다. 즉, 입력되는 전원신호를 소정의 시간폭만큼 지연시킨 후에 초기화시간 조정부(33)의 입력단자로 입력시켜, 상기 초기화시간 조정부(33)에 안정적인 작동 전압이 인가된 후에 입력 전원신호가 초기화시간 조정부(33)로 입력될 수 있도록 한다.
상기 전원신호 지연부(32)는, 상기 전원과 접지 사이에 저항(R2)과 콘덴서(C2)가 순서대로 직렬 연결되어 개재되고, 상기 콘덴서(C2)의 양단이 상기 초기화시간 조정부(33)로 연결된다. 즉, 저항(R2)과 콘덴서(C2) 일단과의 연결부가 초기화시간 조정부(33)에 연결되고, 콘덴서(C2)의 타단은 접지되어 초기화시간 조정부(33)에 연결된다.
전원신호 지연부(32)는, 전원(Vcc)이 직렬 연결된 저항과 콘덴서에 연결되어, 처음 전원의 인가시에는 전류가 콘덴서로 흘러 초기화 시간 조정부(33)로 전류가 흐르지 않다가, 콘덴서가 충전됨에 따라 점차로 초기화 시간 조정부(33)로 전류가 흐르고 초기화 시간 조정부(33)에 전압이 점차로 인가된다. 따라서, 전원신호 지연부(32)에 의하여 입력된 전원 신호(Vcc)가 지연되어 초기화 시간 조정부에 인가된다.
이때, 지연전원신호의 지연 시간폭(td)이 저항(R2)의 저항값과 상기 콘덴서(C2)의 커패시턴스의 곱에 의하여 정해지는 것이 바람직하다.
상기 초기화시간 조정부(33)는 전압변동신호와 지연전원신호를 입력받아 소정 시간폭(tp)을 갖는 초기화시간 조정신호를 생성하는 것으로, 시상수 생성부(331)와, 초기화시간 조정신호 생성부(332), 및 신호 입력부(333)를 구비하여 이루어진다.
시상수 생성부(331)는 초기화 시간(tr)을 조정하는 시상수를 생성한다. 초기화시간 조정신호 생성부(332)는 상기 시상수를 입력받아 초기화시간 조정신호를 생성한다. 신호 입력부(333)는 전원전압 변동 검출부로부터 전압변동신호를 입력받고 전원신호 지연부로부터 지연전원신호를 입력받아 전압변동신호와 지연전원신호를 논리곱하여 초기화시간 조정신호 생성부(332)로 입력한다.
시상수 생성부(331)는, 상기 전원과 접지 사이에 저항(R3)과 콘덴서(C3)가 순서대로 직렬 연결되어 개재되고, 콘덴서(C3)의 양단이 상기 초기화시간 조정신호 생성부(332)로 연결되는 것이 바람직하다. 이때, 시상수가 저항(R3)의 저항값과 상기 콘덴서(C3)의 커패시턴스의 곱에 의하여 정해지고, 상기 초기화시간 조정신호의 시간폭이 상기 시상수의 0.7배가 되는 것이 바람직하다.
즉, 시상수 생성부의 저항(R3)의 저항값과 콘덴서(C3)의 커패시턴스를 조정하면, 본 발명에 의한 초기화 장치에서 출력되는 초기화 시간을 조정할 수 있다. 따라서, 충분한 초기화 시간이 필요한 FPGA 등의 휘발성 집적회로의 초기화를 성공적으로 수행하여 집적회로의 안정적인 작동을 보장할 수 있다.
이를 위하여, 본 발명에 의한 휘발성 집적회로 초기화 장치를 위하여 초기화시간 조정신호 생성부(332)로 상용의 집적회로를 사용할 수 있는데, 본 실시예의 경우에는 멀티 바이브레이터(multi-vibrator) 74HC221를 사용할 수 있다.
상기 초기화 신호 출력부(34)는 전압변동신호와 초기화시간 조정신호를 입력받아 초기화 신호를 생성하고, 초기화 신호를 휘발성 집적회로(41)의 초기화 신호 입력단자로 출력한다. 이때, 상기 초기화 신호 출력부(34)는 상기 전압변동신호와 상기 초기화시간 조정신호를 논리곱하여 상기 초기화 신호를 생성하는 것이 바람직하다.
또한, 본 발명에 의한 플라즈마 디스플레이 패널의 휘발성 집적회로 초기화 장치는, 강제 초기화 신호를 발생하도록 하는 리셋부(35)를 더 구비하는 것이 바람직하다. 상기 리셋부(35)는 강제적으로 휘발성 집적회로 초기화 장치(3)가 초기화 신호를 발생시키도록 하는 것으로, 개폐 스위치가 사용되어 스위치 온(ON)시에 하드웨어적으로 초기화 신호를 발생하도록 할 수 있다.
본 발명에 따른 휘발성 집적회로 초기화 장치는 플라즈마 디스플레이 패널 이외에도 FPGA 등의 휘발성 집적회로가 전자기기라면 어떠한 경우라도 적용될 수 있다.
도 9는 전원이 온되는 경우에 본 발명에 따른 휘발성 집적회로 초기화 장치의 각 단자에서의 파형도이다. 도 10은 전압이 갑자기 변동되는 경우에 본 발명에 따른 휘발성 집적회로 초기화 장치의 각 단자에서의 파형도이다. 도 11은 전원이 오프되는 경우에 본 발명에 따른 휘발성 집적회로 초기화 장치의 각 단자에서의 파형도이다.
도면을 참조하면, 본 발명에 따른 휘발성 집적회로 초기화 장치는 전원이 온되는 경우(도 8의 Ⅰ), 정상 작동 중 전원의 전압이 갑자기 변동되는 경우(도 8의 Ⅱ), 전원이 오프되는 경우(도 8의 Ⅲ), 각각의 경우에 긴 초기화 시간이 필요한 FPGA 등의 휘발성 집적회로에 충분한 시간폭을 갖는 초기화 신호를 생성한다.
전원이 온(도 8의 Ⅰ), 동작 중 전원의 전압변동(도 8의 Ⅱ), 및 전원이 오프되는 경우(도 8의 Ⅲ), 각각에 신호 입력부(도 7의 333)의 출력단자(A3), 초기화신호 출력부(도 7의 34)의 입력단자(B1), 초기화시간 조정신호 생성부(도 7의 332)의 출력단자(Q), 및 초기화신호 출력부(도 7의 34)의 출력단자(B3) 각각의 파형도를 도시하였다.
이때, 본 발명에 따른 휘발성 집적회로 초기화 장치는, FPGA 등의 휘발성 집적회로의 초기화 단자에 출력되는 초기화 신호를 생성하여 출력하는 것으로, 상기 초기화 신호가 L 상태인 경우에 초기화되는 집적회로에 적용된다. 즉, 본 발명에 의한 휘발성 집적회로 초기화 장치는 초기화를 위하여 L 레벨의 초기화 출력을 생성하도록 구성되며, 반대의 경우에도 본 발명에서 제시하는 동일한 원리가 적용될 수 있을 것이다.
도 9를 참조하면, 신호 입력부(도 7의 333)의 출력단자(A3)에서의 신호는 입력전압 신호(Vcc)가 지연시간(td)만큼 시간이 지연되어 출력된다. 초기화신호 출력부(도 7의 34)의 입력단자(B1)에서의 신호는 전원 전압(Vcc) 레벨이 동작 레벨이상이 되면서 H상태로 변경되어 유지된다.
초기화시간 조정신호 생성부(도 7의 332)의 출력단자(Q)에서는 초기화시간 조정신호가 출력되는데, 초기화시간 조정신호는 전원 전압(Vcc) 레벨이 동작 레벨이상이 되면서 H상태로 변경되어 유지되다가 지연시간(td)후에 A3 단자의 신호의 레벨이 동작 레벨이상으로 올라가는 경우에 L 상태로 반전되고, 저항(R3)의 저항값과 콘덴서(C3)의 커패시턴스에 의해 정해지는 시정수에 따라 결정되는 시간폭(tp)만큼 L 상태가 지속된 후에 다시 H 상태로 출력된다. 초기화신호 출력부(도 7의 34)의 출력단자(B3)에서의 신호는 B1 단자의 입력신호와 Q신호가 논리곱되어 초기화 신호의 시간 폭(tr)만큼 L 상태로 출력된다.
도 10을 참조하면, 입력전원(Vcc)의 전압레벨 정상 레벨에서 동작 레벨이하로 떨어지는 구간(ti)이 발생한다. 그에 따라, 초기화신호 출력부(도 7의 34)의 입력단자(B1)에서의 신호는 H 상태에서 ti구간에서 L 상태로 떨어지고, 신호 입력부(도 7의 333)의 출력단자(A3)에서의 신호도 H 상태에서 ti구간에서 L 상태로 떨어진다.
초기화시간 조정신호 생성부(도 7의 332)의 출력단자(Q)에서의 신호는 A3 단자에서의 신호가 L 상태에서 H 상태로 변경되는 부분에서 H 상태로부터 L 상태로 변경되고, 저항(R3)의 저항값과 콘덴서(C3)의 커패시턴스에 의해 정해지는 시정수에 따라 결정되는 시간폭(tp)만큼 L 상태가 지속된 후에 다시 H 상태로 출력된다. 초기화신호 출력부(도 7의 34)의 출력단자(B3)에서의 신호는 B1 단자의 입력신호와 Q신호가 논리곱되어 초기화 신호의 시간 폭(tr)만큼 L 상태로 출력된다.
도 11을 참조하면, 전원의 오프 시에 전원(Vcc)의 전압 레벨이 정상 레벨에서 점차로 기준 레벨로 떨어진다. 그에 따라, 전원(Vcc)의 전압 레벨이 동작 레벨이하로 떨어지는 시점에서, 초기화신호 출력부(도 7의 34)의 입력단자(B1)에서의 신호와 신호 입력부(도 7의 333)의 출력단자(A3)에서의 신호가 H 상태로부터 L 상태로 떨어진다.
초기화시간 조정신호 생성부(도 7의 332)의 출력단자(Q)에서의 신호는 A3 단자에서의 신호가 L 레벨에서 H 레벨로 변경되는 경우에 H 레벨에서 L 레벨로 변경되는 것으로, 전원(Vcc)의 전압 레벨이 일정 레벨에 도달하기 전까지는 H 상태를 유지하다가, 일정 레벨에 도달된 후부터 점차로 감소한다.
초기화신호 출력부(도 7의 34)의 출력단자(B3)에서의 신호는 B1 단자의 입력신호와 Q신호가 논리곱되어 B1 단자에서의 신호와 동일한 신호를 유지한다. 따라서, 전원(Vcc)의 동작 레벨이하에서는 초기화 신호가 L로 유지되어, 집적회로의 초기화 후에 시스템이 종료된다.
본 발명에 따른 플라즈마 디스플레이 패널의 휘발성 집적회로 초기화 장치 에 의하면, 전원 온, 동작 중 전원의 전압변동, 및 전원 오프 각각의 경우에 FPGA 등의 휘발성 집적회로를 초기화하여 플라즈마 디스플레이 패널을 안정적으로 구동할 수 있다.
또한, 충분한 초기화 시간이 필요한 휘발성 집적회로의 초기화에 필요한 시간을 확보할 수 있어, 안정적인 초기화가 가능하다.
또한, 본 발명에 따른 휘발성 집적회로 초기화 장치는 플라즈마 디스플레이 패널 이외에도 FPGA 등의 휘발성 집적회로가 전자기기라면 어떠한 경우라도 적용될 수 있다.
본 발명은 첨부된 도면에 도시된 일 실시예를 참고로 설명되었으나, 이는 예시적인 것에 불과하며, 당해 기술분야에서 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 수 있을 것이다. 따라서, 본 발명의 진정한 보호 범위는 첨부된 청구 범위에 의해서만 정해져야 할 것이다.
도 1은 통상적인 3-전극 면방전 방식의 플라즈마 디스플레이 패널의 구조를 보여주는 내부 사시도이다.
도 2는 도 1의 패널의 단위 셀의 구성을 보여주는 단면도이다.
도 3은 도 1의 플라즈마 디스플레이 패널의 통상적인 구동 장치를 보여주는 블록도이다.
도 4는 도 3의 구동장치에 인가되는 전원의 전압변동의 일 예를 개략적으로 도시한 파형도이다.
도 5는 도4의 제3 구간에서의 로직 제어신호와 구동신호의 일 예를 개략적으로 도시한 파형도이다.
도 6은 본 발명에 따른 일 실시예로서, 플라즈마 디스플레이 패널의 휘발성 집적회로 초기화 장치를 개략적으로 도시한 블록도이다.
도 7은 도 6의 휘발성 집적회로 초기화 장치를 더욱 구체적으로 구현한 회로도이다.
도 8은 도 6의 휘발성 집적회로 초기화 장치에 의한 초기화 신호를 개략적으로 도시한 파형도이다.
도 9는 전원이 온되는 경우에 본 발명에 따른 휘발성 집적회로 초기화 장치의 각 단자에서의 파형도이다.
도 10은 전압이 갑자기 변동되는 경우에 본 발명에 따른 휘발성 집적회로 초기화 장치의 각 단자에서의 파형도이다.
도 11은 전원이 오프되는 경우에 본 발명에 따른 휘발성 집적회로 초기화 장치의 각 단자에서의 파형도이다.
<도면의 주요 부분에 대한 부호의 설명>
31: 전원전압 변동 검출부, 32: 전원신호 지연부,
33: 초기화시간 조정부, 34: 초기화신호 출력부,
35: 리셋부.

Claims (16)

  1. 전원 온, 동작 중 전원의 전압변동, 및 전원 오프 각각의 경우에 휘발성 집적회로의 초기화 신호를 생성하는 것으로,
    상기 전원의 전압 변동을 검출하여 전압변동신호를 생성하는 전원전압 변동 검출부;
    상기 전원의 전원신호를 지연시켜 지연전원신호를 생성하는 전원신호 지연부;
    상기 전압변동신호와 상기 지연전원신호를 입력받아 소정 시간폭을 갖는 초기화시간 조정신호를 생성하는 초기화시간 조정부; 및
    상기 전압변동신호와 상기 초기화시간 조정신호를 입력받아 상기 초기화 신호를 생성하고, 상기 초기화 신호를 상기 휘발성 집적회로의 초기화 신호 입력단자로 출력하는 초기화 신호 출력부를 구비하는 휘발성 집적회로의 초기화 장치.
  2. 제1항에 있어서,
    상기 초기화시간 조정부가,
    상기 초기화 시간을 조정하는 시상수를 생성하는 시상수 생성부와, 상기 시상수를 입력받아 초기화시간 조정신호를 생성하는 초기화시간 조정신호 생성부, 및 상기 전압변동신호와 상기 지연전원신호를 입력받아 논리곱하여 상기 초기화시간 조정신호 생성부로 입력하는 신호 입력부를 구비하는 휘발성 집적회로의 초기화 장치.
  3. 제2항에 있어서,
    상기 시상수 생성부가, 상기 전원과 접지 사이에 저항과 콘덴서가 순서대로 직렬 연결되어 개재되고, 상기 콘덴서의 양단이 상기 초기화시간 조정신호 생성부로 연결되는 휘발성 집적회로의 초기화 장치.
  4. 제3항에 있어서,
    상기 시상수가 상기 저항의 저항값과 상기 콘덴서의 커패시턴스의 곱에 의하여 정해지고, 상기 초기화시간 조정신호의 시간폭이 상기 시상수의 0.7배가 되는 휘발성 집적회로의 초기화 장치.
  5. 제1항에 있어서,
    상기 전원신호 지연부가, 상기 전원과 접지 사이에 저항과 콘덴서가 순서대로 직렬 연결되어 개재되고, 상기 콘덴서의 양단이 상기 초기화시간 조정부로 연결되는 휘발성 집적회로의 초기화 장치.
  6. 제5항에 있어서,
    상기 지연전원신호의 지연 시간폭이 상기 저항의 저항값과 상기 콘덴서의 커패시턴스의 곱에 의하여 정해지는 휘발성 집적회로의 초기화 장치.
  7. 제1항에 있어서,
    상기 초기화 신호 출력부가,
    상기 전압변동신호와 상기 초기화시간 조정신호를 논리곱하여 상기 초기화 신호를 생성하는 휘발성 집적회로의 초기화 장치.
  8. 제1항에 있어서,
    강제 초기화 신호를 발생하도록 하는 리셋부를 더 구비하는 휘발성 집적회로의 초기화 장치.
  9. 전원 온, 동작 중 전원의 전압변동, 및 전원 오프 각각의 경우에, 플라즈마 디스플레이 패널 구동장치에 장착되는 휘발성 집적회로의 초기화 신호를 생성하는 것으로,
    상기 전원의 전압 변동을 검출하여 전압변동신호를 생성하는 전원전압 변동 검출부;
    상기 전원의 전원신호를 지연시켜 지연전원신호를 생성하는 전원신호 지연부;
    상기 전압변동신호와 상기 지연전원신호를 입력받아 소정 시간폭을 갖는 초기화시간 조정신호를 생성하는 초기화시간 조정부; 및
    상기 전압변동신호와 상기 초기화시간 조정신호를 입력받아 상기 초기화 신호를 생성하고, 상기 초기화 신호를 상기 휘발성 집적회로의 초기화 신호 입력단자로 출력하는 초기화 신호 출력부를 구비하는 플라즈마 디스플레이 패널의 휘발성 집적회로 초기화 장치.
  10. 제9항에 있어서,
    상기 초기화시간 조정부가,
    상기 초기화 시간을 조정하는 시상수를 생성하는 시상수 생성부와, 상기 시상수를 입력받아 초기화시간 조정신호를 생성하는 초기화시간 조정신호 생성부, 및 상기 전압변동신호와 상기 지연전원신호를 입력받아 논리곱하여 상기 초기화시간 조정신호 생성부로 입력하는 신호 입력부를 구비하는 플라즈마 디스플레이 패널의 휘발성 집적회로 초기화 장치.
  11. 제10항에 있어서,
    상기 시상수 생성부가, 상기 전원과 접지 사이에 저항과 콘덴서가 순서대로 직렬 연결되어 개재되고, 상기 콘덴서의 양단이 상기 초기화시간 조정신호 생성부로 연결되는 플라즈마 디스플레이 패널의 휘발성 집적회로 초기화 장치.
  12. 제11항에 있어서,
    상기 시상수가 상기 저항의 저항값과 상기 콘덴서의 커패시턴스의 곱에 의하여 정해지고, 상기 초기화시간 조정신호의 시간폭이 상기 시상수의 0.7배가 되는 플라즈마 디스플레이 패널의 휘발성 집적회로 초기화 장치.
  13. 제9항에 있어서,
    상기 전원신호 지연부가, 상기 전원과 접지 사이에 저항과 콘덴서가 순서대로 직렬 연결되어 개재되고, 상기 콘덴서의 양단이 상기 초기화시간 조정부로 연결되는 플라즈마 디스플레이 패널의 휘발성 집적회로 초기화 장치.
  14. 제13항에 있어서,
    상기 지연전원신호의 지연 시간폭이 상기 저항의 저항값과 상기 콘덴서의 커패시턴스의 곱에 의하여 정해지는 플라즈마 디스플레이 패널의 휘발성 집적회로 초기화 장치.
  15. 제9항에 있어서,
    상기 초기화 신호 출력부에서,
    상기 전압변동신호와 상기 초기화시간 조정신호를 논리곱하여 상기 초기화 신호를 생성하는 플라즈마 디스플레이 패널의 휘발성 집적회로 초기화 장치.
  16. 제9항에 있어서,
    강제 초기화 신호를 발생하도록 하는 리셋부를 더 구비하는 플라즈마 디스플레이 패널의 휘발성 집적회로의 초기화 장치.
KR1020030070594A 2003-10-10 2003-10-10 플라즈마 디스플레이 패널의 휘발성 집적회로 초기화 장치 KR100563051B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020030070594A KR100563051B1 (ko) 2003-10-10 2003-10-10 플라즈마 디스플레이 패널의 휘발성 집적회로 초기화 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030070594A KR100563051B1 (ko) 2003-10-10 2003-10-10 플라즈마 디스플레이 패널의 휘발성 집적회로 초기화 장치

Publications (2)

Publication Number Publication Date
KR20050035312A true KR20050035312A (ko) 2005-04-18
KR100563051B1 KR100563051B1 (ko) 2006-03-24

Family

ID=37238766

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030070594A KR100563051B1 (ko) 2003-10-10 2003-10-10 플라즈마 디스플레이 패널의 휘발성 집적회로 초기화 장치

Country Status (1)

Country Link
KR (1) KR100563051B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100739577B1 (ko) * 2006-03-29 2007-07-16 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 전원 장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100739577B1 (ko) * 2006-03-29 2007-07-16 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 전원 장치

Also Published As

Publication number Publication date
KR100563051B1 (ko) 2006-03-24

Similar Documents

Publication Publication Date Title
JPWO2007097328A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
US7633467B2 (en) Plasma display apparatus and driving method thereof
US6642663B2 (en) Method and circuit for driving plasma display panel, and plasma display device
KR100563051B1 (ko) 플라즈마 디스플레이 패널의 휘발성 집적회로 초기화 장치
JP4811053B2 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
KR100775840B1 (ko) 플라즈마 디스플레이 장치
US8106855B2 (en) Energy recovery circuit and driving apparatus of display panel
US20070097032A1 (en) Apparatus and method for driving plasma display
JP4883173B2 (ja) プラズマディスプレイ装置
JP2007133290A (ja) プラズマディスプレイ装置
KR100502911B1 (ko) 초기화 신호 발생 회로 및 이를 포함하는 플라즈마디스플레이 패널 장치
KR100589407B1 (ko) 플라즈마 디스플레이 패널 및 그 구동 방법
KR100649604B1 (ko) 플라즈마 디스플레이 장치
KR100581893B1 (ko) 플라즈마 디스플레이 패널 구동장치
JP2007218966A (ja) プラズマディスプレイ装置
JP5092247B2 (ja) プラズマディスプレイ装置
KR100603296B1 (ko) 패널구동장치
JP4296755B2 (ja) プラズマディスプレイ装置
JP4793013B2 (ja) プラズマディスプレイ装置
KR100536242B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100653782B1 (ko) 플라즈마 디스플레이 패널 구동장치 및 그 구동 방법
KR20030091580A (ko) 플라즈마 디스플레이 패널의 구동 방법 및 그 장치
KR100581879B1 (ko) 플라즈마 디스플레이 패널의 어드레스 전압 제어방법
KR100536241B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100790054B1 (ko) 플라즈마 디스플레이 장치 및 그 전원 제어 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090226

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee