KR20050019638A - Rf 수신기 - Google Patents

Rf 수신기 Download PDF

Info

Publication number
KR20050019638A
KR20050019638A KR1020030057543A KR20030057543A KR20050019638A KR 20050019638 A KR20050019638 A KR 20050019638A KR 1020030057543 A KR1020030057543 A KR 1020030057543A KR 20030057543 A KR20030057543 A KR 20030057543A KR 20050019638 A KR20050019638 A KR 20050019638A
Authority
KR
South Korea
Prior art keywords
filter
rssi
signal
gain
output
Prior art date
Application number
KR1020030057543A
Other languages
English (en)
Inventor
김상민
Original Assignee
매그나칩 반도체 유한회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 매그나칩 반도체 유한회사 filed Critical 매그나칩 반도체 유한회사
Priority to KR1020030057543A priority Critical patent/KR20050019638A/ko
Publication of KR20050019638A publication Critical patent/KR20050019638A/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers

Abstract

본 발명에 따른 RF 수신기는, 활성화 RC 필터(active RC filter)를 이용하여 다중 콤플렉스 필터로 구현되고, 이득을 가변할 수 있는 채널 선택 필터와, 채널 선택 필터의 입력 신호의 크기를 추출하여, 채널 선택 필터로 이득을 가변하는 다중 비트 신호를 출력하는 RSSI(Received Signal Strength Indicator)를 포함하여, 출력신호의 크기를 일정하게 유지하면서 신호의 왜곡이 발생하지 않기 때문에 리미터와 평활 필터를 사용하지 않아 불필요한 전류 소모와 레이아웃 면적을 줄일 수 있다.

Description

RF 수신기{RF receiver}
본 발명은 RF 수신기(RF receiver)에 관한 것으로, 보다 상세하게는 채널 선택 필터링을 하고, 입력신호의 크기를 검출하는 RSSI(Received Signal Strength Indicator)의 출력 값을 이용하여 채널 선택 필터의 이득을 제어하여 출력신호의 크기를 일정하게 유지시킬 수 있는 RF 수신기에 관한 것이다.
일반적으로 RF 송수신기(transceiver) 구조 중에서 Low-IF 구조에서 복조기(demodulator) 전단에는 자동 이득 제어기(auto gain controller; 이하 AGC라 한다)나 하나의 이득(gain)을 갖는 여러 단의 증폭기로 구현되는 리미터(limiter) 회로를 사용한다.
그러나 AGC는 구현하기 어렵고 많은 전류와 레이아웃 면적이 필요하기 때문에 구현하기 쉬운 리미터 회로를 많이 사용한다.
리미터는 입력 신호의 크기에 관계없이 일정한 이득으로 증폭되어 일정 이상의 입력 크기에 대하여서는 아날로그 신호를 클램핑(clamping)하는데 항상 일정크기의 신호를 복조기(demodulator)에 보내줄 때 사용된다.
그러나 이러한 리미터 구조는 신호의 왜곡이 심하여 리미터 다음 단에는 추가로 평활 필터(smoothing filter)가 연결되어야 한다.
도 1은 일반적인 RF 수신기를 나타낸 블록도이다. 여기서는, Low-IF 구조를 예를 들어 설명한다.
수신기는 채널 선택 필터(channel select filter)(1) 다음 단에 리미터(limiter)(2)가 연결되는 구조를 사용한다.
리미터(2)는 하나의 이득(gain)을 얻기 위해 동일한 여러 단의 증폭기로 구현하여 입력 신호의 크기에 관계없이 각 증폭기에서의 이득의 합만큼 증폭시켜 입력 아날로그 신호가 클램핑되도록 하여 항상 일정한 크기의 출력신호를 복조기(3)로 출력한다.
또한, 리미터(2)에 의해 클립핑된 출력신호는 입력된 신호의 크기에 상관없이 일정한 증폭 값에 의해 증폭한 후 일정한 값으로 클램핑하기 때문에 신호 왜곡이 심하다. 따라서, 이러한 신호 왜곡을 보완하기 위해 평활 필터(smoothing filter)(4)가 리미터(2) 출력단자에 연결된다.
그리고 입력 신호의 크기를 검출하는 RSSI(Received Signal Strength Indicator) 회로(5)를 리미터(2) 단에서 구현하는데, 각 증폭기 단에서 추출된 입력 신호의 크기를 추출하여 그 값으로 RSSI 값을 설정한다.
도 2는 도 1에 도시된 리미터와 RSSI 회로의 상세 블록을 나타낸 블록도이다.
리미터(2)는 일정한 이득을 갖는 직렬 연결된 다수의 증폭기들(6a∼6e)을 포함하고, RSSI 회로(5)는 각 증폭기(6a∼6e)의 출력 크기를 추출하는 정류기들(7a∼7f)과, RSSI 인코더(8)를 포함한다.
입력 신호는 아날로그 신호이지만 출력신호는 클램핑된 신호를 출력하기 때문에 신호의 왜곡이 심하게 된다. 따라서, 이러한 신호 왜곡을 보완하기 위해 평활 필터(smoothing filter)(4)가 추가로 구현되어야 하기 때문에 추가적인 전류 소모와 레이 아웃 면적이 필요하게 되는 문제점이 있다.
또한, RSSI 값을 추출하기 위해 리미터의 각 증폭기 단(6a∼6e)에서 증폭된 신호를 기준 값과 비교하여 입력신호의 크기를 추정하는데, 각 증폭기 단(6a∼6e)의 이득이 일정하지 않은 경우 많은 오류가 발생하고, 각 증폭기 단마다(6a∼6e) 동일한 정류기(rectifier)(7a∼7f)를 다수 구현해야 하기 때문에 추가적인 전류 소모와 레이 아웃 면적이 필요하게 되는 문제점이 있다.
상기 문제점을 해결하기 위한 본 발명의 목적은, 채널 선택 필터를 활성화 RC 필터(active RC filter)를 이용한 다중 콤플렉스 필터로 구현하고, RSSI 값을 이용하여 채널 선택 필터의 이득을 자동으로 제어하여 일정 크기의 출력을 발생하면서 평활 필터를 사용하지 않아 전류 소모와 레이아웃 면적을 줄이는 것이다.
상기 목적을 달성하기 위한 본 발명의 수신기는, 활성화 RC 필터(active RC filter)를 이용하여 다중 콤플렉스 필터로 구현되고, 이득을 가변할 수 있는 채널 선택 필터; 및 상기 채널 선택 필터의 입력 신호의 크기를 추출하여, 상기 채널 선택 필터로 상기 이득을 가변하는 다중 비트 신호를 출력하는 RSSI(Received Signal Strength Indicator)를 포함하는 것을 특징으로 한다.
상술한 목적 및 기타의 목적과 본 발명의 특징 및 이점은 첨부도면과 관련한 다음의 상세한 설명을 통해 보다 분명해 질 것이다.
이하, 첨부 도면을 참조하여 본 발명의 실시예를 상세히 설명하면 다음과 같다.
도 3은 본 발명에 따른 RF 수신기를 나타낸 블록도이다. 여기서는 Low-IF 구조를 예를 들어 설명한다.
수신기는 활성화 RC 필터(active RC filter)로 구현된 채널 선택 필터(10)와, RSSI 회로(20)와, 복조기(30)를 포함한다.
RSSI 회로(20)는 하나의 정류기(rectifier)(21)만을 사용하고, 비교기(22)와 인코더(23)를 포함한다.
도 4는 도 3의 채널 선택 필터(10)를 나타낸 상세 회로도이다.
채널 선택 필터(10)는 1차 활성화 RC 필터를 이용하여 1차 콤플렉스 필터(complex filter)를 구현하고, 1차 콤플렉스 필터들을 연결하여 N 차 콤플렉스 필터를 구현한다. 도 4는 1차 콤플렉스 필터를 나타낸 상세 회로도이다.
1차 콤플렉스 필터는 두 개의 이중 활성화 RC 필터(11, 12)를 사용하여 구성되고, 서로의 출력단자(IOUT-, IOUT+, QOUT-, QOUT+)와 입력단자(IIN-, IIN+, QIN-, QIN+)가 제3 저항들(R31∼R34)을 통해 접속되어 구성된다.
여기서 제1 저항들(R11∼R14)은 RSSI 값(RSSI<0:3>)에 의해 저항 값이 설정되는 저항 어레이로 구현하고, 입력단자와 출력단자 사이에 병렬 연결된 캐패시터(C)와 제2 저항들(R21∼R24)이 각각 연결된다.
도 5는 도 4에 도시된 제1 저항(R11)을 나타낸 상세 회로도이다.
제 1 저항(R11)은 두 단자 A, B 사이에 직렬 연결된 저항들(RS0∼RS4)과, RSSI 회로(20)로부터 출력된 신호(RSSI<0:3>)에 의해 각각 제어되어 저항들(RS0∼RS4)의 단자들을 선택적으로 연결하는 전송게이트들(TG1∼TG4)을 포함한다.
따라서, 제1 저항(R11)은 RSSI 회로(20)로부터 출력된 신호들(RSSI<0:3>)의 상태에 따라 저항 값이 변하게 된다.
도 6은 도 3에 도시된 RSSI 회로(20)를 나타낸 상세 회로도이다.
RSSI 회로(20)는 입력 신호(IF)의 크기를 추출하는 정류기(21)와, 정류기(21)에 의해 추출된 입력 값의 크기를 기준 값(VREF0∼VREF15)들과 비교하는 비교기(22)와, 비교기(22)로부터 출력된 결과를 이용하여 RSSI 신호 RSSI<0:3>를 출력하는 RSSI 인코더(23)를 포함한다.
여기서, RSSI 인코더(23)로부터 출력된 신호 RSSI<0:3>는 다른 변환을 통하지 않고 채널 선택 필터(10)의 제1 저항들(R11∼R14)에 인가되어 증폭 이득을 가변한다. 따라서 RF 입력신호의 크기의 변화에 실시간으로 이득을 변환시켜 신호의 왜곡을 최소화할 수 있다.
정류기(21)는 병렬 입력단자를 형성하는 엔모스 트랜지스터(NM1, NM2)와, 출력단자의 전위를 유지하는 캐패시터(C)와, 출력단자에 연결된 정전류원(I)을 포함한다.
비교부(22)는 정류기(21)로부터 출력된 값을 다수의 기준 값들(VREF0∼VREF15)과 비교하는 비교기들(24a∼24p)을 포함한다.
인코더(23)는 비교부(22)에 의해 비교된 값들을 이용하여 4 비트의 신호 RSSI<0:3>를 출력한다.
인코더(23)로부터 출력된 신호(RSSI<0:3>)는 채널 선택 필터(10)의 제1 저항들(R11∼R14)에 인가되어 증폭 이득을 입력 신호에 반비례하는 이득으로 변환시킨다.
즉, 채널 선택 필터(10)의 이득을 결정하는 제1 저항과 제2 저항의 비례 관계에서 이득에 반비례하는 제1 저항의 저항 값을 RSSI 회로(20)로부터 출력된 신호(RSSI<0:3>)에 따라 가변할 수 있도록 저항 어레이로 구현하여 채널 선택 필터(10)의 출력 신호가 항상 일정한 크기를 유지할 수 있다.
따라서, 원하는 크기의 복조기(30) 입력을 추가의 전류 소모나 면적이 발생하지 않고 달성할 수 있다. 즉, 리미터(limiter)와 평활 필터(smoothing filter)를 사용하지 않기 때문에 전류 소모와 레이 아웃 면적을 줄일 수 있다.
이상에서 살펴본 바와 같이, 본 발명에 따른 RF 수신기는, 채널 선택 필터의 이득을 가변할 수 있도록 구성하여, 입력신호의 크기에 반비례하여 이득을 변화시켜 일정한 출력 신호의 크기를 유지하면서도 신호의 왜곡이 발생하지 않기 때문에 리미터와 평활 필터를 사용하지 않아 불필요한 전류 소모와 레이아웃 면적을 줄일 수 있는 효과가 있다.
아울러 본 발명의 바람직한 실시예는 예시의 목적을 위한 것으로, 당업자라면 첨부된 특허청구범위의 기술적 사상과 범위를 통해 다양한 수정, 변경, 대체 및 부가가 가능할 것이며, 이러한 수정 변경 등은 이하의 특허청구범위에 속하는 것으로 보아야 할 것이다.
도 1은 일반적인 RF 수신기를 나타낸 블록도.
도 2는 도 1의 리미터와 RSSI 회로를 나타낸 상세 블록도.
도 3은 본 발명에 따른 RF 수신기를 나타낸 블록도.
도 4는 도 3의 채널 선택 필터를 나타낸 상세 회로도.
5는 도 4에 도시된 제1 저항을 나타낸 상세 회로도.
도 6은 도 3에 도시된 RSSI 회로를 나타낸 상세 회로도.

Claims (4)

  1. 활성화 RC 필터(active RC filter)를 이용하여 다중 콤플렉스 필터로 구현되고, 이득을 가변할 수 있는 채널 선택 필터; 및
    상기 채널 선택 필터의 입력 신호의 크기를 추출하여, 상기 채널 선택 필터로 상기 이득을 가변하는 다중 비트 신호를 출력하는 RSSI(Received Signal Strength Indicator)를 포함하는 것을 특징으로 하는 RF 수신기.
  2. 제 1 항에 있어서,
    상기 채널 선택 필터는 상기 RSSI로부터 출력된 다중 비트 신호에 의해 저항 값이 조절되는 저항 어레이를 포함하는 것을 특징으로 하는 RF 수신기.
  3. 제 2 항에 있어서,
    상기 저항 어레이는,
    입력단자와 출력단자 사이에 직렬 연결된 다수의 저항; 및
    상기 RSSI로부터 출력된 다중 비트 신호에 의해 각각 제어되고, 상기 각 저항의 각 단자에 연결된 다수의 스위치 수단을 포함하는 것을 특징으로 하는 RF 수신기.
  4. 제 1 항에 있어서,
    상기 RSSI는,
    상기 채널 선택 필터의 입력 신호의 크기를 추출하는 정류수단;
    상기 정류기로부터 추출된 값을 다수의 기준 값과 각각 비교하는 다수의 비교수단; 및
    상기 다수의 비교수단으로부터 출력된 결과 값을 이용하여 상기 다중 비트 신호를 출력하는 인코더를 포함하는 것을 특징으로 하는 RF 수신기.
KR1020030057543A 2003-08-20 2003-08-20 Rf 수신기 KR20050019638A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020030057543A KR20050019638A (ko) 2003-08-20 2003-08-20 Rf 수신기

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030057543A KR20050019638A (ko) 2003-08-20 2003-08-20 Rf 수신기

Publications (1)

Publication Number Publication Date
KR20050019638A true KR20050019638A (ko) 2005-03-03

Family

ID=37228860

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030057543A KR20050019638A (ko) 2003-08-20 2003-08-20 Rf 수신기

Country Status (1)

Country Link
KR (1) KR20050019638A (ko)

Similar Documents

Publication Publication Date Title
US8676148B2 (en) Differential amplifier circuit and wireless receiving apparatus
US7643805B2 (en) Peak detector and fixed gain amplifier circuit for automatic gain control and variable gain amplifier circuit
US7583809B2 (en) Sound signal processing device and sound signal processing method
US7671674B2 (en) Amplifier circuit with automatic gain correction
JPH07507667A (ja) 受信機の自動利得制御装置
US4742565A (en) Radio receiver with field intensity detector
CN107968667B (zh) 一种直流失调消除电路及方法
US8725105B2 (en) Low noise amplifier and saw-less receiver with low-noise amplifier
US5134309A (en) Preamplifier, and waveform shaping circuit incorporating same
CN108206680B (zh) 可变增益放大器
KR100953243B1 (ko) 차동 단상 변환 회로
KR20070001460A (ko) Dc출력 오프셋을 제거할 수 있는 장치 및 방법
US6239655B1 (en) Microphone amplifier with digital gain control
KR20050019638A (ko) Rf 수신기
US20060071841A1 (en) Automatic gain control system and method
US20020030544A1 (en) System and method providing level shifting in single ended to differential conversion
KR100474525B1 (ko) Rf 수신기
US7646245B2 (en) Amplifier
US11223337B2 (en) Logarithmic power detector
US8195116B2 (en) Receiver circuitry with variable gain amplifier
US7098732B2 (en) Multi-stage variable gain amplifier utilizing overlapping gain curves to compensate for log-linear errors
US6774720B2 (en) Electric field intensity detecting circuit and limiter amplifier
JP3451850B2 (ja) ミキサ回路
KR100837048B1 (ko) 증폭 회로 및 무선전기 신호 수신 디바이스
CN114448407B (zh) 开关装置及反馈电阻电路

Legal Events

Date Code Title Description
N231 Notification of change of applicant
WITB Written withdrawal of application