KR20040106075A - 보안 검출 정보 저장 기능을 가지는 스마트 카드 및 이에대한 보안 검출 정보 저장 방법 - Google Patents

보안 검출 정보 저장 기능을 가지는 스마트 카드 및 이에대한 보안 검출 정보 저장 방법 Download PDF

Info

Publication number
KR20040106075A
KR20040106075A KR1020030037267A KR20030037267A KR20040106075A KR 20040106075 A KR20040106075 A KR 20040106075A KR 1020030037267 A KR1020030037267 A KR 1020030037267A KR 20030037267 A KR20030037267 A KR 20030037267A KR 20040106075 A KR20040106075 A KR 20040106075A
Authority
KR
South Korea
Prior art keywords
detection information
eeprom
signal
storing
detection
Prior art date
Application number
KR1020030037267A
Other languages
English (en)
Inventor
전상주
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020030037267A priority Critical patent/KR20040106075A/ko
Publication of KR20040106075A publication Critical patent/KR20040106075A/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/073Special arrangements for circuits, e.g. for protecting identification code in memory
    • G06K19/07309Means for preventing undesired reading or writing from or onto record carriers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/073Special arrangements for circuits, e.g. for protecting identification code in memory

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Computer Security & Cryptography (AREA)
  • General Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Storage Device Security (AREA)

Abstract

보안 검출 정보 저장 기능을 가지는 스마트 카드 및 이에 대한 보안 검출 정보 저장 방법이 개시된다. 본 발명에 의한 보안 검출 정보 저장 기능을 가지는 스마트 카드는, ROM, CPU, RAM, EEPROM, 및 보안부를 구비하는 것을 특징으로 한다. ROM은 OS 프로그램을 저장한다. CPU는 OS 프로그램을 실행한다. RAM은 OS 프로그램이 실행될 때 발생되는 데이터를 임시 저장한다. EEPROM은 소정의 응용 프로그램들을 저장한다. 보안부는 외부 환경 변화에 따른 비정상 상태를 검출하여 그 검출 정보를 출력하고, 소정의 프로그램 제어신호와 어드레스 신호를 발생한다. EEPROM은 프로그램 제어신호와 어드레스 신호에 응답하여, 검출 정보를 저장한다. 보안부는 EEPROM이 검출 정보의 저장 동작을 완료하면, 리셋 신호를 발생한다. CPU는 리셋 신호에 응답하여 리셋된 후 정상 동작 모드로 복귀하면, EEPROM에 저장된 검출 정보를 RAM에 저장하고, EEPROM에 저장된 검출 정보를 소거한다. 보안 검출 정보 저장 기능을 가지는 스마트 카드 및 이에 대한 보안 검출 정보 저장 방법은 칩이 리셋되어도 외부 환경 변화에 따른 비정상 상태의 검출 정보를 유지할 수 있는 장점이 있다.

Description

보안 검출 정보 저장 기능을 가지는 스마트 카드 및 이에 대한 보안 검출 정보 저장 방법{Smart card and method for storing security detection information}
본 발명은 스마트 카드에 관한 것으로서, 특히, 보안 검출 정보 저장 기능을 가지는 스마트 카드 및 이에 대한 보안 검출 정보 저장 방법에 관한 것이다.
일반적으로, 스마트 카드는 외부 환경 변화에 따른 칩의 손상을 막기 위해, 비정상 상태가 검출되면 칩 전체의 동작을 리셋시키는 보안 회로를 포함한다. 이러한 보안 회로를 포함하는 종래의 스마트 카드가 도 1에 도시된다.
도 1을 참고하면, 스마트 카드(10)는 CPU(11), EEPROM(12), 보안부(13), RAM(16), ROM(17), 및 주변회로(18)를 구비한다. 상기 CPU(11)는 OS(operating system) 프로그램을 실행한다. 상기 EEPROM(12)은 다양한 응용 프로그램들을 저장하고, 상기 CPU(11)의 제어에 의해 소정의 데이터를 저장한다. 상기 보안부(13)는 비정상 검출기(14)와 리셋신호 발생기(15)를 포함한다. 상기 비정상 검출기(14)는 외부 환경, 즉, 전압, 주파수, 온도, 빛 등이 정상 상태를 벗어날 때 이를 감지하고 소정의 검출 신호(DET)를 출력한다. 상기 리셋신호 발생기(15)는 상기 검출 신호(DET)에 응답하여 리셋 신호(RST)를 발생하여 칩내의 모든 장치들을 리셋시킨다.
상기 비정상 검출기(14)는 상기 검출 신호(DET)를 상기 CPU(11)에 출력하여 비정상 상태임을 알린다. 상기 RAM(16)은 상기 CPU(11)가 상기 OS 프로그램을 실행하면서 발생되는 데이터를 임시 저장한다. 상기 ROM(17)에는 상기 OS 프로그램이 저장된다.
상기와 같이, 종래의 스마트 카드는 외부 환경 변화에 따른 비정상 상태가 검출되면 즉시 칩 전체의 동작을 리셋시키게 된다. 이렇게 일단 칩이 리셋되고 나면 칩 전체가 초기화되기 때문에 어떤 이유로 보안부가 동작하여 리셋 신호를 발생하였는지 알 수 없게 되는 문제점이 있다.
본 발명이 이루고자하는 기술적 과제는, 보안 검출 정보 저장 기능을 가지는 스마트 카드 및 이에 대한 보안 검출 정보 저장 방법을 제공하는데 있다.
도 1은 종래 기술에 따른 스마트 카드를 나타내는 블록도이다.
도 2는 본 발명의 제1 실시예에 따른 보안 검출 정보 저장 기능을 가지는 스마트 카드를 나타내는 블록도이다.
도 3은 도 2에 도시된 스마트 카드의 일부인 비정상 검출기, 검출정보 기입 제어부, 및 EEPROM의 관계를 상세히 나타내는 도면이다.
도 4는 본 발명의 제1 실시예에 따른 스마트 카드에서 보안 검출 정보 저장 과정을 나타내는 플로우차트이다.
도 5는 본 발명의 제2 실시예에 따른 보안 검출 정보 저장 기능을 가지는 스마트 카드를 나타내는 블록도이다.
도 6은 본 발명의 제2 실시예에 따른 스마트 카드에서 보안 검출 정보 저장 과정을 나타내는 플로우차트이다.
상기 기술적 과제를 달성하기 위한 본 발명의 일실시예에 따른 보안 검출 정보 저장 기능을 가지는 스마트 카드는, ROM, CPU, RAM, EEPROM, 및 보안부를 구비하는 것을 특징으로 한다. ROM은 OS 프로그램을 저장한다. CPU는 OS 프로그램을 실행한다. RAM은 OS 프로그램이 실행될 때 발생되는 데이터를 임시 저장한다. EEPROM은 소정의 응용 프로그램들을 저장한다. 보안부는 외부 환경 변화에 따른 비정상 상태를 검출하여 그 검출 정보를 출력하고, 소정의 프로그램 제어신호와 어드레스 신호를 발생한다. EEPROM은 프로그램 제어신호와 어드레스 신호에 응답하여, 검출 정보를 저장한다. 보안부는 EEPROM이 검출 정보의 저장 동작을 완료하면, 리셋 신호를 발생한다. CPU는 리셋 신호에 응답하여 리셋된 후 정상 동작 모드로 복귀하면, EEPROM에 저장된 검출 정보를 RAM에 저장하고, EEPROM에 저장된 검출 정보를 소거한다.
상기 기술적 과제를 달성하기 위한 본 발명의 다른 실시예에 따른 보안 검출 정보 저장 기능을 가지는 스마트 카드는, ROM, CPU, RAM, EEPROM, 및 보안부를 구비하는 것을 특징으로 한다. ROM은 OS 프로그램을 저장한다. CPU는 OS 프로그램을 실행한다. RAM은 OS 프로그램이 실행될 때 발생되는 데이터를 임시 저장한다.EEPROM은 소정의 응용 프로그램들을 저장한다. 보안부는 외부 환경 변화에 따른 비정상 상태를 검출하여 그 검출 정보를 출력하고, 제1 리셋 신호를 발생하고, 소정의 프로그램 제어신호와 어드레스 신호를 발생한다. EEPROM은 프로그램 제어신호와 어드레스 신호에 응답하여 검출 정보를 저장한다. 보안부는 EEPROM이 검출 정보의 저장 동작을 완료하면 제2 리셋 신호를 발생한다. CPU는 제1 리셋 신호에 응답하여 리셋된 후 정상 동작 모드로 복귀하면, EEPROM에 저장된 검출 정보를 RAM에 저장하고, EEPROM에 저장된 상기 검출 정보를 소거한다.
상기 기술적 과제를 달성하기 위한 본 발명의 일실시예에 따른 스마트 카드의 보안 검출 정보 저장 방법은, OS 프로그램을 실행하는 CPU, 상기 OS 프로그램이 실행될 때 발생되는 데이터를 임시 저장하는 RAM, 소정의 응용 프로그램들을 저장하는 EEPROM, 및 외부 환경 변화에 따른 비정상 상태를 검출하여 그 검출 정보를 출력하고, 소정의 프로그램 제어신호, 어드레스 신호, 및 리셋 신호를 발생하는 보안부를 구비하는 스마트 카드의 보안 검출 정보 저장 방법에 있어서,
(a) 상기 CPU가 상기 EEPROM의 상기 검출 정보가 저장될 어드레스의 데이터를 소거하는 단계;
(b) 비정상 상태가 검출될 때, 상기 보안부가 상기 프로그램 제어신호와 상기 어드레스 신호를 발생하여 상기 검출 정보를 상기 EEPROM에 저장하는 단계;
(c) 상기 EEPROM의 저장 동작이 완료될 때, 상기 보안부가 상기 리셋 신호를 발생하는 단계;
(d) 상기 CPU가 상기 리셋 신호에 응답하여 리셋된 후 정상 동작 모드로 복귀될 때, 상기 EEPROM에 저장된 상기 검출 정보를 상기 RAM에 저장하고 상기 (a) 단계로 리턴 하는 단계를 포함하는 것을 특징으로 한다.
상기 기술적 과제를 달성하기 위한 본 발명의 다른 실시예에 따른 스마트 카드의 보안 검출 정보 저장 방법은, OS 프로그램을 실행하는 CPU, 상기 OS 프로그램이 실행될 때 발생되는 데이터를 임시 저장하는 RAM, 소정의 응용 프로그램들을 저장하는 EEPROM, 및 외부 환경 변화에 따른 비정상 상태를 검출하여 그 검출 정보를 출력하고, 소정의 프로그램 제어신호, 어드레스 신호, 제1 및 제2 리셋 신호를 발생하는 보안부를 구비하는 스마트 카드의 보안 검출 정보 저장 방법에 있어서,
(a) 상기 CPU가 상기 EEPROM의 상기 검출 정보가 저장될 어드레스의 데이터를 소거하는 단계;
(b) 비정상 상태가 검출될 때, 상기 보안부가 상기 제1 리셋 신호를 발생하는 단계;
(c) 상기 보안부가 상기 프로그램 제어신호와 상기 어드레스 신호를 발생하여 상기 검출 정보를 상기 EEPROM에 저장하는 단계;
(d) 상기 EEPROM의 저장 동작이 완료될 때, 상기 보안부가 상기 제2 리셋 신호를 발생하는 단계;
(e) 상기 CPU가 상기 제1 리셋 신호에 응답하여 리셋된 후 정상 동작 모드로 복귀될 때, 상기 EEPROM에 저장된 상기 검출 정보를 상기 RAM에 저장하고 상기 (a) 단계로 리턴 하는 단계를 포함하는 것을 특징으로 한다.
본 발명과 본 발명의 동작상의 이점 및 본 발명의 실시에 의하여 달성되는목적을 충분히 이해하기 위해서는 본 발명의 바람직한 실시예를 예시하는 첨부 도면 및 도면에 기재된 내용을 참조하여야 한다.
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시예를 설명함으로써, 본 발명을 상세히 설명한다. 각 도면에 제시된 동일한 참조부호는 동일한 부재를 나타낸다.
도 2는 본 발명의 제1 실시예에 따른 보안 검출 정보 저장 기능을 가지는 스마트 카드를 나타내는 블록도이다.
도 2를 참고하면, 스마트 카드(100)는 CPU(110), EEPROM(120), 보안부(130), RAM(140), ROM(150), 및 주변회로(160)를 구비한다. 상기 CPU(110)는 OS 프로그램을 실행한다. 상기 EEPROM(120)은 각종 응용 프로그램들을 저장하고, 상기 CPU(110)의 제어에 의해 소정의 데이터를 저장한다. 상기 보안부(130)는 비정상 검출기(131), 검출정보 기입 제어부(132), 및 리셋신호 발생기(133)를 포함한다. 상기 비정상 검출기(131)는 외부 환경이 정상 상태를 벗어날 때 이를 감지하고 그 검출 정보(DET_DATA)를 출력한다. 상기 검출정보 기입 제어부(132)는 상기 검출 정보(DET_DATA)에 응답하여 프로그램 제어신호(PCTL)와 소정의 어드레스 신호(PADD)를 발생한다. 상기 EEPROM(120)은 상기 프로그램 제어신호(PCTL)에 응답하여 상기 검출 정보(DET_DATA)를 상기 어드레스 신호(PADD)에 대응하는 메모리 셀에 저장한다. 상기 리셋신호 발생기(133)는 상기 EEPROM(120)의 상기 검출 정보(DET_DATA) 저장 동작이 완료되면 리셋 신호(RST)를 발생하여 칩내의 모든 장치들을 리셋시킨다.
여기에서, 상기 비정상 검출기(131)는 외부 환경이 정상 상태를 벗어날 때 해당 검출 신호(DET)를 상기 CPU(110)에 출력하여, 비정상 상태임을 알린다.
상기 RAM(140)은 상기 CPU(110)가 상기 OS 프로그램을 실행하면서 발생되는 데이터를 임시 저장한다. 상기 ROM(150)에는 상기 OS 프로그램이 저장된다. 상기 주변회로(160)는 상기 CPU(110)와 어드레스 신호(ADD1)와 데이터 신호(DATA11)를 송수신한다.
상기 CPU(110)는 리셋된 후 정상 동작 모드로 복귀하면, 상기 EEPROM(120)에 저장된 상기 검출 정보(DET_DATA)를 상기 RAM(140)에 저장한다. 이 후, 상기 CPU(110)는 상기 EEPROM(120)에 저장된 상기 검출 정보(DET_DATA)를 소거(erase)한다.
도 3은 도 2에 도시된 스마트 카드의 일부인 비정상 검출기, 검출정보 기입 제어부, 및 EEPROM의 관계를 상세히 나타내는 도면이다.
도 3을 참고하면, 비정상 검출기(131)는 전압 검출기(31), 주파수 검출기(32), 온도 검출기(33), 빛 검출기(34), 보호층 제거 검출기(35), 및 글리치(glitch) 검출기(36)를 포함한다. 상기 전압 검출기(31)는 외부로부터 입력되는 전압이 설정된 레벨 범위를 벗어날 때, 로우 레벨의 검출 신호(VDET)를 출력하고, 정상 상태일 때 하이 레벨의 상기 검출 신호(VDET)를 출력한다. 상기 주파수 검출기(32)는 외부로부터 입력되는 클럭 신호의 주파수가 설정된 범위를 벗어날 때 로우 레벨의 검출 신호(FDET)를 출력하고, 정상 상태일 때 하이 레벨의 상기 검출 신호(FDET)를 출력한다. 상기 온도 검출기(33)는 칩 내부의 온도가 설정된 범위를벗어날 때 로우 레벨의 검출 신호(TDET)를 출력하고, 정상 상태일 때 하이 레벨의 상기 검출 신호(TDET)를 출력한다. 상기 빛 검출기(34)는 칩 내부에 빛이 들어올 때 로우 레벨의 검출 신호(LDET)를 출력하고, 정상 상태일 때 하이 레벨의 상기 검출 신호(LDET)를 출력한다. 상기 보호층 제거(decapsulation) 검출기(35)는 칩 표면의 보호층이 제거되면 로우 레벨의 검출 신호(DDET)를 출력하고, 정상 상태일 때 하이 레벨의 상기 검출 신호(DDET)를 출력한다. 상기 글리치 검출기(36)는 외부로부터 입력되는 노이즈 등에 의해 칩이 오동작할 때 로우 레벨의 검출 신호(GDET)를 출력하고 정상 상태일 때 하이 레벨의 검출 신호(GDET)를 출력한다. 여기에서, 상기 검출기들(31∼36)은 비정상 상태일 때 하이 레벨의 검출 신호를 출력하고 정상 상태일 때 로우 레벨의 검출 신호를 출력할 수도 있다. 도 3에서는 설명의 편의를 위해, 상기 검출기들(31∼36)이 비정상 상태일 때 로우 레벨의 검출 신호를 출력하는 것을 예를 들어 설명한다. 또, 상기 비정상 검출기(131)는 추가의 검출기들을 더 포함할 수 있다.
검출 정보 기입 제어부(132)는 논리 회로(40)와 어드레스 발생기(50)를 포함한다. 상기 논리 회로(40)는 상기 검출 신호들(VDET∼GDET)에 응답하여 프로그램 제어신호(PCTL)를 발생한다. 상기 논리 회로(40)는 AND 게이트들(41, 42)과 NAND 게이트(43)로 구현된다. 여기에서, 상기 논리 회로(40)는 상기 프로그램 제어신호(PCTL)를 발생하는 한 다양하게 변경될 수 있다.
상기 AND 게이트(41)는 상기 검출 신호들(VDET, FDET, TDET)을 논리 곱하여 그 결과를 출력한다. 상기 AND 게이트(42)는 상기 검출 신호들(LDET, DDET, GDET)을 논리 곱하여 그 결과를 출력한다. 상기 NAND 게이트(43)는 상기 AND 게이트들(41, 42)의 출력 신호들에 응답하여 상기 프로그램 제어신호(PCTL)를 출력한다. 상기 논리 회로(40)는 상기 검출 신호들(VDET∼GDET) 중 어느 하나 또는 둘 이상이 로우 레벨로 변화되면, 상기 프로그램 제어신호(PCTL)를 인에이블시킨다.
상기 어드레스 발생기(50)는 상기 프로그램 제어신호(PCTL)에 응답하여 로우 어드레스 신호(RPADD)와 칼럼 어드레스 신호(CPADD)를 포함하는 어드레스 신호(PADD)를 출력한다.
상기 EEPROM(120)은 메모리 셀 어레이(121), X-디코더(122), 페이지 버퍼(123), Y-디코더(124), 제어부(125), 고전압 발생기(126), 및 입출력부(127)를 포함한다. 상기 메모리 셀 어레이(121)는 로우 및 칼럼 방향으로 매트릭스 형태로 배치되는 복수의 메모리 셀들을 포함한다. 상기 X-디코더(122)는 상기 메모리 셀 어레이(121)의 일측에 로우 방향으로 배치되며, 상기 로우 어드레스 신호(RPADD)에 응답하여 소정의 워드라인을 선택하여 활성화시킨다. 상기 페이지 버퍼(123)는 상기 메모리 셀 어레이(121)의 복수의 메모리 셀들의 비트 라인에 연결되어, 선택된 메모리 셀들에 데이터를 입출력한다. 상기 Y-디코더(124)는 상기 메모리 셀 어레이(121)의 다른 일측에 칼럼 방향으로 배치되며, 상기 칼럼 어드레스 신호(CPADD)에 응답하여 소정의 메모리 셀들을 선택한다.
상기 제어부(125)는 상기 프로그램 제어신호(PCTL)에 응답하여, 상기 검출 정보(DET_DATA)를 저장하기 위한 제어 신호들(CTL1∼CTL3)을 발생한다. 상기 고전압 발생부(126)는 상기 제어 신호(CTL1)에 응답하여 상기 X-디코더(122)에고전압(HVL)을 인가한다. 상기 입출력부(127)는 상기 검출 신호들(VDET∼GDET)을 수신하여 상기 페이지 버퍼(123)에 출력한다.
상기와 같이 구성된 본 발명의 제1 실시예에 따른 스마트 카드에서 보안 검출 정보 저장 과정을 도 2 내지 도 4를 참고하여 상세히 설명하면 다음과 같다.
먼저, 도 4를 참고하면, CPU(110)가 OS 프로그램의 실행 초기에 EEPROM(120)에서 검출 정보(DET_DATA)가 저장될 어드레스의 데이터를 소거한다(1101). 이 후, 비정상 검출기(131)의 검출기들(31∼36)이 외부 환경 변화에 따른 비정상 상태를 검출하고 그 검출 신호들(VDET∼GDET)을 출력하면(1102), 검출 정보 기입 제어부(132)가 상기 검출 신호들(VDET∼GDET)에 응답하여 프로그램 제어신호(PCTL)와 어드레스 신호(PADD)를 발생한다(1103).
도 3을 참고하여 이를 좀 더 상세히 설명하면, 상기 검출 정보 기입 제어부(132)의 논리 회로(40)가 상기 검출 신호들(VDET∼GDET)을 논리 연산하여 상기 프로그램 제어신호(PCTL)를 출력한다. 이 때, 상기 검출 신호들(VDET∼GDET) 중 어느 하나 또는 둘 이상이 비정상 상태를 나타내는 로우 레벨이면, 상기 논리 회로(40)는 상기 프로그램 제어신호(PCTL)를 하이 레벨로 인에이블시킨다.
상기 검출 정보 기입 제어부(132)의 어드레스 발생기(50)는 상기 프로그램 제어신호(PCTL)가 인에이블될 때, 로우 어드레스 신호(RPADD)와 칼럼 어드레스 신호(CPADD)를 포함하는 상기 어드레스 신호(PADD)를 출력한다.
상기 EEPROM(120)의 제어부(125)는 상기 프로그램 제어신호(PCTL)가 인에이블될 때, 기입 제어를 위한 제어신호들(CTL1∼CTL3)을 출력한다. 고전압발생기(126)는 상기 제어신호(CTL1)에 응답하여 X-디코더(122)에 고전압을 인가한다. 입출력부(127)는 상기 검출 신호들(VDET∼GDET)로 구성되는 검출 정보(DET_DATA)를 수신하여 페이지 버퍼(123)에 출력한다. 상기 X-디코더(122)는 상기 로우 어드레스 신호(RPADD)에 응답하여 메모리 셀 어레이(121)의 소정의 워드라인을 활성화시킨다. 상기 Y-디코더(124)는 상기 칼럼 어드레스 신호(CPADD)에 응답하여 상기 메모리 셀 어레이(121)의 소정의 비트 라인을 선택하여 상기 페이지 버퍼(123)에 임시 저장된 상기 검출 정보(DET_DATA)를 선택된 메모리 셀에 저장한다(1103).
이 후, 보안부(130)의 리셋신호 발생기(133)는 상기 EEPROM(120)의 상기 고전압 발생기(126)로부터 출력되는 상기 고전압(HVL)이 로우 레벨로 전환되면, 저장 동작이 완료된 것으로 판단하고 리셋 신호(RST)를 발생한다(1104, 1105). 상기 리셋 신호(RST)에 응답하여 칩내의 모든 장치들이 리셋된다.
상기 CPU(110)가 정상 동작 모드로 다시 복귀하면, 상기 CPU(110)는 상기 EEPROM(120)에 저장된 상기 검출 정보(DET_DATA)를 RAM(140)에 저장하고, 상기 단계(1101)로 리턴 한다(1106, 1107).
도 5는 본 발명의 제2 실시예에 따른 보안 검출 정보 저장 기능을 가지는 스마트 카드를 나타내는 블록도이다.
도 5를 참고하면, 스마트 카드(200)는 CPU(210), EEPROM(220), 보안부(230), RAM(240), ROM(250), 및 주변회로(260)를 구비한다. 상기 CPU(210)는 OS 프로그램을 실행한다. 상기 EEPROM(220)은 각종 응용 프로그램들을 저장하고, 상기CPU(210)의 제어에 의해 소정의 데이터를 저장한다. 상기 보안부(230)는 비정상 검출기(231), 검출정보 기입 제어부(232), 및 리셋신호 발생기(233)를 포함한다. 상기 비정상 검출기(231)는 외부 환경이 정상 상태를 벗어날 때 이를 감지하고 그 검출 정보(DET_DATA)를 출력한다. 상기 검출정보 기입 제어부(232)는 상기 검출 정보(DET_DATA)에 응답하여 프로그램 제어신호(PCTL)와 소정의 어드레스 신호(PADD)를 발생한다. 상기 EEPROM(220)은 상기 프로그램 제어신호(PCTL)에 응답하여 상기 검출 정보(DET_DATA)를 상기 어드레스 신호(PADD)에 대응하는 메모리 셀에 저장한다.
여기에서, 상기 비정상 검출기(131)는 외부 환경이 정상 상태를 벗어날 때 해당 검출 신호(DET)를 상기 CPU(110)와 상기 리셋신호 발생기(233)에 출력하여, 비정상 상태임을 알린다.
상기 리셋신호 발생기(233)는 상기 검출 신호(DET)에 응답하여 제1 리셋 신호(RST1)를 발생하여, 상기 EEPROM(220)과 상기 보안부(230)를 제외한 모든 장치들을 리셋시킨다. 또, 상기 리셋신호 발생기(233)는 상기 EEPROM(220)의 상기 검출 정보(DET_DATA) 저장 동작이 완료되면 제2 리셋 신호(RST2)를 발생하여 상기 EEPROM(220)과 상기 보안부(230)를 리셋시킨다.
상기 RAM(240)은 상기 CPU(210)가 상기 OS 프로그램을 실행하면서 발생되는 데이터를 임시 저장한다. 상기 ROM(250)에는 상기 OS 프로그램이 저장된다. 상기 주변회로(260)는 상기 CPU(210)와 어드레스 신호(ADD1)와 데이터 신호(DATA11)를 송수신한다.
상기 CPU(210)는 리셋된 후 정상 동작 모드로 복귀하면, 상기 EEPROM(220)에 저장된 상기 검출 정보(DET_DATA)를 상기 RAM(240)에 저장한다. 이 후, 상기 CPU(210)는 상기 EEPROM(220)에 저장된 상기 검출 정보(DET_DATA)를 소거한다.
상기와 같이 구성된 본 발명의 제2 실시예에 따른 스마트 카드에서 보안 검출 정보 저장 과정을 도 5 및 도 6을 참고하여 상세히 설명하면 다음과 같다.
먼저, 도 6을 참고하면, CPU(110)가 OS 프로그램의 실행 초기에 EEPROM(220)에서 검출 정보(DET_DATA)가 저장될 어드레스의 데이터를 소거한다(1201). 이 후, 비정상 검출기(231)가 외부 환경 변화에 따른 비정상 상태를 검출하고, 해당 검출 신호(DET)와 그 검출 정보(DET_DATA)를 출력하면(1202), 리셋신호 발생기(233)가 상기 검출 신호(DET)에 응답하여 제1 리셋 신호(RST1)를 발생한다(1203). 상기 제1 리셋 신호(RST1)에 응답하여, 상기 EEPROM(220)과 보안부(230)를 제외한 모든 장치들이 리셋된다. 또, 검출 정보 기입 제어부(232)는 상기 검출 정보(DET_DATA)에 응답하여 프로그램 제어신호(PCTL)와 어드레스 신호(PADD)를 발생하고, 상기 EEPROM(220)은 상기 프로그램 제어신호(PCTL)에 응답하여 상기 검출 정보(DET_DATA)를 상기 어드레스 신호(PADD)에 대응하는 메모리 셀에 저장한다(1204). 여기에서, 상기 EEPROM(220)은 상기 검출 정보(DET_DATA)를 저장할 때 고전압(HVL)을 발생한다.
이 후, 보안부(230)의 리셋신호 발생기(233)는 상기 EEPROM(220)내에서 발생되는 상기 고전압(HVL)이 로우 레벨로 전환되면, 저장 동작이 완료된 것으로 판단하고 제2 리셋 신호(RST2)를 발생한다(1205, 1206). 상기 제2 리셋 신호(RST2)에응답하여 상기 EEPROM(220)과 상기 보안부(230)가 리셋된다.
상기 CPU(210)가 정상 동작 모드로 다시 복귀하면, 상기 CPU(210)는 상기 EEPROM(220)에 저장된 상기 검출 정보(DET_DATA)를 RAM(240)에 저장하고, 상기 단계(1201)로 리턴 한다(1207, 1208).
상기한 것과 같이, 본 발명에 따른 스마트 카드는 외부 환경 변화에 따른 비정상 상태가 검출될 때 그 검출 정보를 저장하므로, 칩이 리셋되어도 검출 정보를 유지할 수 있다. 또, 본 발명에 따른 스마트 카드는 검출 정보를 기존의 EEPROM에 저장하므로, 별도의 메모리를 추가로 포함할 필요가 없다.
본 발명은 도면에 도시된 실시예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 등록청구범위의 기술적 사상에 의해 정해져야 할 것이다.
상기한 것과 같이, 본 발명의 보안 검출 정보 저장 기능을 가지는 스마트 카드 및 이에 대한 보안 검출 정보 저장 방법에 의하면, 외부 환경 변화에 따른 비정상 상태가 검출될 때 그 검출 정보를 저장하므로, 칩이 리셋되어도 검출 정보를 유지할 수 있는 효과가 있다.

Claims (14)

  1. OS 프로그램을 저장하는 ROM;
    상기 OS 프로그램을 실행하는 CPU;
    상기 OS 프로그램이 실행될 때 발생되는 데이터를 임시 저장하는 RAM;
    소정의 응용 프로그램들을 저장하는 EEPROM; 및
    외부 환경 변화에 따른 비정상 상태를 검출하여 그 검출 정보를 출력하고, 소정의 프로그램 제어신호와 어드레스 신호를 발생하는 보안부를 구비하고,
    상기 EEPROM은 상기 프로그램 제어신호와 상기 어드레스 신호에 응답하여, 상기 검출 정보를 저장하고,
    상기 보안부는 상기 EEPROM이 상기 검출 정보의 저장 동작을 완료하면, 리셋 신호를 발생하고,
    상기 CPU는 상기 리셋 신호에 응답하여 리셋된 후 정상 동작 모드로 복귀하면, 상기 EEPROM에 저장된 상기 검출 정보를 상기 RAM에 저장하고, 상기 EEPROM에 저장된 상기 검출 정보를 소거하는 것을 특징으로 하는 보안 검출 정보 저장 기능을 가지는 스마트 카드.
  2. 제1항에 있어서, 상기 보안부는
    외부 환경 변화에 따른 비정상 상태를 검출하고, 그 검출 결과에 따라 소정의 논리 레벨을 갖는 복수의 검출 신호들을 출력하는 복수의 검출기들;
    상기 복수의 검출 신호들에 응답하여 상기 프로그램 제어신호와 상기 어드레스 신호를 발생하는 검출 정보 기입 제어부; 및
    상기 EEPROM이 상기 검출 정보의 저장 동작을 완료하면, 리셋 신호를 출력하는 리셋신호 발생기를 구비하는 것을 특징으로 하는 보안 검출 정보 저장 기능을 가지는 스마트 카드.
  3. 제2항에 있어서,
    상기 리셋신호 발생기는 상기 EEPROM 내에서 발생되는 고전압이 로우 레벨로 전환될 때 상기 검출 정보의 저장 동작이 완료된 것으로 판단하는 것을 특징으로 하는 보안 검출 정보 저장 기능을 가지는 스마트 카드.
  4. 제3항에 있어서,
    상기 복수의 검출기들 각각은 비정상 상태가 검출될 때 로우 레벨의 상기 검출 신호를 출력하고, 정상 상태일 때 하이 레벨의 상기 검출 신호를 출력하고,
    상기 검출 정보 기입 제어부는,
    상기 복수의 검출 신호들을 논리 연산하여 상기 제어 신호를 발생하는 논리 회로; 및
    상기 제어 신호에 응답하여 로우 어드레스 신호와 칼럼 어드레스 신호를 포함하는 상기 어드레스 신호를 발생하는 어드레스 발생기를 포함하는 것을 특징으로 하는 보안 검출 정보 저장 기능을 가지는 스마트 카드.
  5. OS 프로그램을 저장하는 ROM;
    상기 OS 프로그램을 실행하는 CPU;
    상기 OS 프로그램이 실행될 때 발생되는 데이터를 임시 저장하는 RAM;
    소정의 응용 프로그램들을 저장하는 EEPROM; 및
    외부 환경 변화에 따른 비정상 상태를 검출하여 그 검출 정보를 출력하고, 제1 리셋 신호를 발생하고, 소정의 프로그램 제어신호와 어드레스 신호를 발생하는 보안부를 구비하고,
    상기 EEPROM은 상기 프로그램 제어신호와 상기 어드레스 신호에 응답하여, 상기 검출 정보를 저장하고,
    상기 보안부는 상기 EEPROM이 상기 검출 정보의 저장 동작을 완료하면 제2 리셋 신호를 발생하고,
    상기 CPU는 상기 제1 리셋 신호에 응답하여 리셋된 후 정상 동작 모드로 복귀하면, 상기 EEPROM에 저장된 상기 검출 정보를 상기 RAM에 저장하고, 상기 EEPROM에 저장된 상기 검출 정보를 소거하는 것을 특징으로 하는 보안 검출 정보 저장 기능을 가지는 스마트 카드.
  6. 제5항에 있어서,
    상기 제1 리셋 신호에 응답하여 상기 EEPROM과 상기 보안부를 제외한 모든 장치들이 리셋되고, 상기 제2 리셋 신호에 응답하여 상기 EEPROM과 상기 보안부가 리셋되는 것을 특징으로 하는 보안 검출 정보 저장 기능을 가지는 스마트 카드.
  7. 제6항에 있어서, 상기 보안부는
    외부 환경 변화에 따른 비정상 상태를 검출하고, 그 검출 결과에 따라 소정의 논리 레벨을 갖는 복수의 검출 신호들을 출력하는 복수의 검출기들;
    상기 복수의 검출 신호들에 응답하여 상기 프로그램 제어신호와 상기 어드레스 신호를 발생하는 검출 정보 기입 제어부; 및
    상기 복수의 검출 신호들에 응답하여 상기 제1 리셋 신호를 발생하고, 상기 EEPROM이 상기 검출 정보의 저장 동작을 완료하면, 상기 제2 리셋 신호를 출력하는 리셋신호 발생기를 구비하는 것을 특징으로 하는 보안 검출 정보 저장 기능을 가지는 스마트 카드.
  8. 제7항에 있어서,
    상기 리셋신호 발생기는 상기 EEPROM 내에서 발생되는 고전압이 로우 레벨로 전환될 때 상기 검출 정보의 저장 동작이 완료된 것으로 판단하는 것을 특징으로 하는 보안 검출 정보 저장 기능을 가지는 스마트 카드.
  9. 제8항에 있어서,
    상기 복수의 검출기들 각각은 비정상 상태가 검출될 때 로우 레벨의 상기 검출 신호를 출력하고, 정상 상태일 때 하이 레벨의 상기 검출 신호를 출력하고,
    상기 검출 정보 기입 제어부는,
    상기 복수의 검출 신호들을 논리 연산하여 상기 제어 신호를 발생하는 논리 회로; 및
    상기 제어 신호에 응답하여 로우 어드레스 신호와 칼럼 어드레스 신호를 포함하는 상기 어드레스 신호를 발생하는 어드레스 발생기를 포함하는 것을 특징으로 하는 보안 검출 정보 저장 기능을 가지는 스마트 카드.
  10. OS 프로그램을 실행하는 CPU, 상기 OS 프로그램이 실행될 때 발생되는 데이터를 임시 저장하는 RAM, 소정의 응용 프로그램들을 저장하는 EEPROM, 및 외부 환경 변화에 따른 비정상 상태를 검출하여 그 검출 정보를 출력하고, 소정의 프로그램 제어신호, 어드레스 신호, 및 리셋 신호를 발생하는 보안부를 구비하는 스마트 카드의 보안 검출 정보 저장 방법에 있어서,
    (a) 상기 CPU가 상기 EEPROM의 상기 검출 정보가 저장될 어드레스의 데이터를 소거하는 단계;
    (b) 비정상 상태가 검출될 때, 상기 보안부가 상기 프로그램 제어신호와 상기 어드레스 신호를 발생하여 상기 검출 정보를 상기 EEPROM에 저장하는 단계;
    (c) 상기 EEPROM의 저장 동작이 완료될 때, 상기 보안부가 상기 리셋 신호를 발생하는 단계;
    (d) 상기 CPU가 상기 리셋 신호에 응답하여 리셋된 후 정상 동작 모드로 복귀될 때, 상기 EEPROM에 저장된 상기 검출 정보를 상기 RAM에 저장하고 상기 (a) 단계로 리턴 하는 단계를 포함하는 것을 특징으로 하는 스마트 카드의 보안 검출 정보 저장 방법.
  11. 제10항에 있어서,
    상기 (c)단계에서, 상기 보안부는 상기 EEPROM 내에서 발생되는 고전압이 로우 레벨로 전환될 때 상기 EEPROM의 저장 동작이 완료된 것으로 판단하는 것을 특징으로 하는 스마트 카드의 보안 검출 정보 저장 방법.
  12. OS 프로그램을 실행하는 CPU, 상기 OS 프로그램이 실행될 때 발생되는 데이터를 임시 저장하는 RAM, 소정의 응용 프로그램들을 저장하는 EEPROM, 및 외부 환경 변화에 따른 비정상 상태를 검출하여 그 검출 정보를 출력하고, 소정의 프로그램 제어신호, 어드레스 신호, 제1 및 제2 리셋 신호를 발생하는 보안부를 구비하는 스마트 카드의 보안 검출 정보 저장 방법에 있어서,
    (a) 상기 CPU가 상기 EEPROM의 상기 검출 정보가 저장될 어드레스의 데이터를 소거하는 단계;
    (b) 비정상 상태가 검출될 때, 상기 보안부가 상기 제1 리셋 신호를 발생하는 단계;
    (c) 상기 보안부가 상기 프로그램 제어신호와 상기 어드레스 신호를 발생하여 상기 검출 정보를 상기 EEPROM에 저장하는 단계;
    (d) 상기 EEPROM의 저장 동작이 완료될 때, 상기 보안부가 상기 제2 리셋 신호를 발생하는 단계;
    (e) 상기 CPU가 상기 제1 리셋 신호에 응답하여 리셋된 후 정상 동작 모드로 복귀될 때, 상기 EEPROM에 저장된 상기 검출 정보를 상기 RAM에 저장하고 상기 (a)단계로 리턴 하는 단계를 포함하는 것을 특징으로 하는 스마트 카드의 보안 검출 정보 저장 방법.
  13. 제12항에 있어서,
    상기 (c)단계에서, 상기 보안부는 상기 EEPROM 내에서 발생되는 고전압이 로우 레벨로 전환될 때 상기 EEPROM의 저장 동작이 완료된 것으로 판단하는 것을 특징으로 하는 스마트 카드의 보안 검출 정보 저장 방법.
  14. 제12항에 있어서,
    상기 제1 리셋 신호에 응답하여 상기 EEPROM과 상기 보안부를 제외한 모든 장치들이 리셋되고, 상기 제2 리셋 신호에 응답하여 상기 EEPROM과 상기 보안부가 리셋되는 것을 특징으로 하는 스마트 카드의 보안 검출 정보 저장 방법.
KR1020030037267A 2003-06-10 2003-06-10 보안 검출 정보 저장 기능을 가지는 스마트 카드 및 이에대한 보안 검출 정보 저장 방법 KR20040106075A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020030037267A KR20040106075A (ko) 2003-06-10 2003-06-10 보안 검출 정보 저장 기능을 가지는 스마트 카드 및 이에대한 보안 검출 정보 저장 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030037267A KR20040106075A (ko) 2003-06-10 2003-06-10 보안 검출 정보 저장 기능을 가지는 스마트 카드 및 이에대한 보안 검출 정보 저장 방법

Publications (1)

Publication Number Publication Date
KR20040106075A true KR20040106075A (ko) 2004-12-17

Family

ID=37380805

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030037267A KR20040106075A (ko) 2003-06-10 2003-06-10 보안 검출 정보 저장 기능을 가지는 스마트 카드 및 이에대한 보안 검출 정보 저장 방법

Country Status (1)

Country Link
KR (1) KR20040106075A (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7503501B2 (en) 2005-07-19 2009-03-17 Samsung Electronics Co., Ltd. Abnormal condition detection circuit, integrated circuit card having the circuit, and method of operating CPU
US8332662B2 (en) 2007-10-12 2012-12-11 Samsung Electronics Co., Ltd. Semiconductor integrated circuit and testing method thereof

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7503501B2 (en) 2005-07-19 2009-03-17 Samsung Electronics Co., Ltd. Abnormal condition detection circuit, integrated circuit card having the circuit, and method of operating CPU
US8332662B2 (en) 2007-10-12 2012-12-11 Samsung Electronics Co., Ltd. Semiconductor integrated circuit and testing method thereof

Similar Documents

Publication Publication Date Title
US4698750A (en) Security for integrated circuit microcomputer with EEPROM
JP5535547B2 (ja) セキュアメモリインターフェース
US6229731B1 (en) Nonvolatile semiconductor memory device with security function and protect function
US7031188B2 (en) Memory system having flash memory where a one-time programmable block is included
CN100456272C (zh) 利用快闪存储器引导的系统和方法
US8316200B2 (en) Microcomputer, electronic instrument, and flash memory protection method
US20070174573A1 (en) Nonvolatile memory system
JPH08278895A (ja) データ処理装置
JP4663274B2 (ja) メモリコントローラとそれを備えるスマートカード、およびメモリのデータ読出し動作制御方法
US20080031061A1 (en) System and method for initiating a bad block disable process in a non-volatile memory
KR20090036182A (ko) 빛 공격을 검출할 수 있는 메모리 장치 및 그 방법
US5604880A (en) Computer system with a memory identification scheme
CN102968353A (zh) 一种失效地址处理方法及装置
EP3057100B1 (en) Memory device and operating method of same
US6349057B2 (en) Read protection circuit of nonvolatile memory
US20020174310A1 (en) Non-volatile memory
US6549475B2 (en) Semiconductor memory device and information device
US20050243616A1 (en) Non-volatile semiconductor storage device
KR20040106075A (ko) 보안 검출 정보 저장 기능을 가지는 스마트 카드 및 이에대한 보안 검출 정보 저장 방법
US6556476B1 (en) Non-volatile memory data protection
US20150074347A1 (en) Secure spin torque transfer magnetic random access memory (sttmram)
US10002673B2 (en) Flash memory data storage device and programming method thereof
CN112446059A (zh) 使用保险丝防止行激活
KR100525537B1 (ko) 인터럽트를 이용한 응용 프로그램의 에러검출장치 및 방법.
JP2005078489A (ja) マイクロコントローラ装置及びその制御方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application