KR20040100052A - 디스플레이 기기의 자동 캘리브레이션 장치 및 방법 - Google Patents

디스플레이 기기의 자동 캘리브레이션 장치 및 방법 Download PDF

Info

Publication number
KR20040100052A
KR20040100052A KR1020030032253A KR20030032253A KR20040100052A KR 20040100052 A KR20040100052 A KR 20040100052A KR 1020030032253 A KR1020030032253 A KR 1020030032253A KR 20030032253 A KR20030032253 A KR 20030032253A KR 20040100052 A KR20040100052 A KR 20040100052A
Authority
KR
South Korea
Prior art keywords
signal
pattern
calibration
digital pattern
digital
Prior art date
Application number
KR1020030032253A
Other languages
English (en)
Other versions
KR100514749B1 (ko
Inventor
유태권
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR10-2003-0032253A priority Critical patent/KR100514749B1/ko
Priority to US10/841,488 priority patent/US7180436B2/en
Priority to CNB2004100453811A priority patent/CN1303824C/zh
Publication of KR20040100052A publication Critical patent/KR20040100052A/ko
Application granted granted Critical
Publication of KR100514749B1 publication Critical patent/KR100514749B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/68Circuits for processing colour signals for controlling the amplitude of colour signals, e.g. automatic chroma control circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N17/00Diagnosis, testing or measuring for television systems or their details
    • H04N17/04Diagnosis, testing or measuring for television systems or their details for receivers
    • H04N17/045Self-contained testing apparatus
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0693Calibration of display systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N17/00Diagnosis, testing or measuring for television systems or their details
    • H04N17/02Diagnosis, testing or measuring for television systems or their details for colour television signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • General Health & Medical Sciences (AREA)
  • Biomedical Technology (AREA)
  • Health & Medical Sciences (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)
  • Processing Of Color Television Signals (AREA)

Abstract

본 발명은 디스플레이 장치 및 방법에 관한 것으로, 보다 상세하게는 외부 장비의 연결 없이 디스플레이 기기 내부에서 패턴을 발생하여 자동으로 캘리브레이션을 수행할 수 있는 디스플레이 기기의 자동 캘리브레이션 장치 및 방법에 관한 것이다. 디스플레이 기기의 자동 캘리브레이션 장치는 디스플레이 기기로서, 소정의 디지털 패턴을 발생시키고 상기 패턴을 RGB 또는 YUV 신호로 변환한 후에 아날로그 패턴 신호로 변환시켜 출력하는 신호 발생부; 상기 아날로그 패턴 신호를 디지털 패턴 신호로 변환시키기고, 제어신호에 따라 상기 디지털 패턴 신호의 오프셋 및 이득을 조정하여 출력하는 캘리브레이션 수행부; 및 캘리브레이션 수행 모드가 되면 상기 신호 발생부 및 캘리브레이션 수행부를 동작시키고, 상기 디지털 패턴 신호와 기준값을 비교하여 상기 디지털 패턴 신호가 기준값과 동일한 값이 되도록 상기 오프셋 및 이득 조정을 위한 제어신호를 출력하는 제어부를 포함한다.

Description

디스플레이 기기의 자동 캘리브레이션 장치 및 방법{Apparatus and method for auto calibration of display device}
본 발명은 디스플레이 장치 및 방법에 관한 것으로, 보다 상세하게는 외부 장비의 연결 없이 디스플레이 기기 내부에서 패턴을 발생하여 자동으로 캘리브레이션을 수행할 수 있는 디스플레이 기기의 자동 캘리브레이션 장치 및 방법에 관한것이다.
도 1은 종래의 캘리브레이션 장치의 구성을 보이는 블록도 이다.
디스플레이 기기 외부의 PC신호 패턴 발생부(100)는 표준 신호(0V∼700mV)인 R, G, B 패턴을 발생시킨다. 역시 디스플레이 기기 외부의 DTV신호 패턴 발생부(110)는 표준신호 Y, U, V 패턴을 발생시킨다.
영상보드(120)는 PC신호 패턴 발생부(100) 또는 DTV신호 패턴 발생부(110)에서 발생된 패턴으로 캘리브레이션을 수행한다. 스위치(120-1)는 디스플레이 기기가 PC 모드로 동작하는 경우 R, G, B 패턴 신호를 스위칭하고, 디스플레이 기기가 DTV 모드로 동작하는 경우 Y, U, V 패턴 신호를 스위칭 한다.
3채널 ADC CHIP(120-2)은 캘리브레이션을 수행하는 캘리브레이션 수행부이다. 즉, 캘리브레이션이란 각 채널(R, G, B의 세 개 채널 또는 Y, U, V의 세 개 채널)의 입력단에 이득과 오프셋 레벨을 맞추는 작업을 의미한다.
3채널 ADC CHIP(120-2)은 스위칭된 패턴 신호(0V∼700mV : PC 신호의 경우)를 0∼255의 8비트 디지털 패턴 신호로 변환시킨다. 변환된 디지털 패턴 신호의 Min 값과 Max 값은 스케일러(120-3)의 내부 레지스터(미도시)에 저장된다.
마이콤(120-5)은 EEPROM(120-4)에 저장된 기준 Min 값 및 Max 값을 스케일러(120-3)의 내부 레지스터에 저장된 변환된 디지털 패턴 신호의 Min 값 및 Max 값과 비교한다. 여기서 마이콤(120-5)은 변환된 디지털 패턴 신호의 Min 값을 기준 Min 값 0으로 조정하기 위해 오프셋 조정 신호를 3채널 ADC CHIP(120-2)으로 출력한다. 또한 마이콤(120-5)은 변환된 디지털 패턴 신호의 Max 값을 기준 Max값 255로 조정하기 위해 이득 조정 신호를 3채널 ADC CHIP(120-2)으로 출력한다.
3채널 ADC CHIP(120-2)은 마이콤(120-5)으로부터의 오프셋 및 이득 조정신호에 의해 디지털 패턴 신호의 오프셋 및 이득을 조정한다.
이러한 디스플레이 기기의 캘리브레이션 장치의 설명이 미국 특허 공보 제5,369,432호에 기재되어 있다.
종래에는 캘리브레이션을 수행하기 위해 외부 장치를 디스플레이 기기에 직접 연결해야하므로 인력이 필요하다. 캘리브레이션 자동화를 위해서는 신호 케이블에 Jig 보드를 추가해야 하는데, 여기서 발생하는 신호의 왜곡(Overshoot, undershoot)으로 캘리브레이션의 질을 떨어뜨리는 문제점이 있다.
또한 캘리브레이션 자동화를 진행하였을 경우, 신호 발생기와 자동화 리모콘을 제어하는 특수 자동화 장비가 필요하다. 그런데 이 경우, 사람이 캘리브레이션을 수행하였을 때와는 달리, 캘리브레이션 완료에 대한 신호를 자동화 장비가 디스플레이 기기로부터 수신받지 못하고, 일정 시간의 간격을 두고 일방적으로 진행하게 된다. 따라서, 캘리브레이션 오류가 발생하는 보드가 있을 경우 오류를 추출할 수 없는 문제점이 있다.
본 발명이 이루고자 하는 기술적인 과제는 외부 장비의 연결 없이 디스플레이 기기 내부에서 패턴을 발생하여 자동으로 캘리브레이션을 수행할 수 있는 디스플레이 기기의 자동 캘리브레이션 장치 및 방법을 제공하는데 있다.
도 1은 종래의 캘리브레이션 장치의 구성을 보이는 블록도 이다.
도 2는 본 발명에 따른 디스플레이 기기의 자동 캘리브레이션 장치의 구성을 보이는 블록도 이다.
도 3은 디스플레이 기기에서 캘리브레이션에 사용되는 패턴을 보이는 도면이다.
도 4는 디스플레이 기기에서 Sync 레벨을 제외한 컬러신호(YUV, RGB)의 파형 레벨을 나타내는 파형도 이다.
도 5는 본 발명에 따른 디스플레이 기기의 자동 캘리브레이션 방법의 동작을 보이는 흐름도 이다.
본 발명이 이루고자 하는 기술적인 과제를 해결하기 위한 디스플레이 기기의 자동 캘리브레이션 장치는 디스플레이 기기로서, 소정의 디지털 패턴을 발생시키고 상기 패턴을 RGB 또는 YUV 신호로 변환한 후에 아날로그 패턴 신호로 변환시켜 출력하는 신호 발생부; 상기 아날로그 패턴 신호를 디지털 패턴 신호로 변환시키기고, 제어신호에 따라 상기 디지털 패턴 신호의 오프셋 및 이득을 조정하여 출력하는 캘리브레이션 수행부; 및 캘리브레이션 수행 모드가 되면 상기 신호 발생부 및 캘리브레이션 수행부를 동작시키고, 상기 디지털 패턴 신호와 기준값을 비교하여 상기 디지털 패턴 신호가 기준값과 동일한 값이 되도록 상기 오프셋 및 이득 조정을 위한 제어신호를 출력하는 제어부를 포함하는 것이 바람직하다.
본 발명에 있어서, 상기 신호 발생부는 소정의 디지털 패턴을 발생하는 패턴 발생부; 상기 발생된 디지털 패턴을 RGB 또는 YUV 컬러신호로 변환하는 컬러 변환부; 및 상기 변환된 컬러 신호를 아날로그 패턴 신호로 변환하는 DAC를 포함하는 것을 특징으로 한다.
본 발명에 있어서, 상기 제어부는 상기 디지털 패턴 신호가 기준값과 동일한 값이 된 경우 캘리브레이션 완료 신호를 출력하고, 상기 오프셋 및 이득 조정을 위한 제어신호를 기준 횟수 출력한 이후에도 상기 디지털 패턴 신호가 기준값과 다른 경우 캘리브레이션 실패 신호를 출력하는 것을 특징으로 한다.
본 발명이 이루고자 하는 상기 기술적인 과제를 해결하기 위한 디스플레이 기기의 자동 캘리브레이션 방법은 (a) 디스플레이 기기 내부에서 디지털 패턴을 발생시키고, 상기 디지털 패턴을 RGB 또는 YUV 컬러 신호로 변환한 후 아날로그 패털신호로 변환하여 출력하는 단계; (b) 상기 아날로그 패턴 신호를 디지털 패턴 신호로 변환시켜 기준값과 비교하는 단계; 및 (d) 상기 비교 결과 상기 디지털 패턴 신호가 기준값과 동일하도록 상기 디지털 패턴 신호의 오프셋 및 이득을 조정하는 단계를 포함하는 것이 바람직하다.
본 발명에 있어서, 상기 (a)단계는 (a-1) 소정의 디지털 패턴을 발생하는 단계; (a-2) 상기 발생된 패턴을 RGB 또는 YUV 컬러 신호로 변환하는 단계; 및 (a-3) 상기 컬러 변환된 신호를 아날로그 패턴 신호로 변환하는 단계를 포함하는 것을 특징으로 한다.
본 발명에 있어서, (c) 상기 비교결과 디지털 패턴신호가 기준값과 동일한 경우 캘리브레이션 완료 신호를 출력하는 단계를 더 포함하는 것을 특징으로 한다.
본 발명에 있어서, 상기 (d)단계 이후에 기준 횟수의 상기 오프셋 및 이득 조정 이후에도 상기 디지털 패턴신호가 기준값과 다른 경우 캘리브레이션 실패 신호를 출력하는 것을 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 발명을 상세히 설명한다.
도 2는 본 발명에 따른 디스플레이 기기의 자동 캘리브레이션 장치의 구성을 보이는 블록도로서, 패턴 발생부(200-1), 매트릭스(200-2) 및 DAC(200-3)을 포함하는 신호 발생부(200), 스위치(210), 3채널 ADC CHIP(220), 스케일러(230), EEPROM(240), 제어부(250)로 구성된다.
도 3은 디스플레이 기기에서 캘리브레이션에 사용되는 패턴을 보이는 도면이다.
도 4는 디스플레이 기기에서 Sync 레벨을 제외한 컬러신호(YUV, RGB)의 파형 레벨을 나타내는 파형도 이다.
도 5는 본 발명에 따른 디스플레이 기기의 자동 캘리브레이션 방법의 동작을 보이는 흐름도로서, 소정의 디지털 패턴을 발생시키는 단계(500), 디지털 패턴을 RGB 또는 YUV 컬러 신호로 변환시키고, 아날로그 패턴 신호로 변환시키는 단계(501), 아날로그 패턴 신호를 디지털 패턴 신호로 변환시키는 단계(502), 디지털 패턴 신호의 Min, Max 값을 기준 Min, Max 값과 비교하는 단계(503), 디지털 패턴 신호의 Min, Max 값이 기준 Min, Max 값과 동일한가를 판단하는 단계(504), 캘리브레이션 완료 메시지를 출력하는 단계(505), 디지털 패턴 신호의 이득 및 오프셋을 조정하는 단계(506), 디지털 패턴 신호의 Min, Max 값이 기준 Min, Max 값과 동일한가를 판단하는 단계(507), 비교 횟수가 기준 횟수를 초과하는지 판단하는 단계(508), 캘리브레이션 실패 메시지와 함께 보드 체크 메시지를 출력하는 단계(509)로 구성된다.
이어서, 도 2∼도 5를 참조하여 본 발명을 상세히 설명한다.
먼저 도 2∼도 4를 참조하여 디스플레이 기기의 자동 캘리브레이션 장치를 설명한다.
제어부(250)는 다른 시퀀스 수행이후, 캘리브레이션 수행 모드가 되면, 신호 발생부(200), 스위치(210), 3채널 ADC CHIP(220), 스케일러(230)를 동작시키고, 이들의 동작을 제어한다. 본 발명의 디스플레이 기기는 종래의 디스플레이 기기와는 다르게 패턴 발생부(200-1), 매트릭스(200-2), DAC(200-3)를 포함하는 신호발생부(200)를 내부에 구비하고 있다.
캘리브레이션 수행모드가 되면, 신호 발생부(200)는 제어부의 제어 하에 소정의 디지털 패턴을 발생시키고, 디지털 패턴을 RGB 또는 YUV 신호로 변환한 후에 아날로그 패턴 신호로 변환시켜 출력한다. 패턴 발생부(200-1)는 소정의 디지털 패턴을 발생한다. 일 실시 예로 도 3에 디스플레이 기기에서 캘리브레이션에 사용되는 패턴이 도시되어 있다. 캘리브레이션을 위한 패턴의 모양은 정해져 있지 않고, 다양하게 구성될 수 있다. 도 3의 패턴에서 백색(White)부분은 이득 캘리브레이션을 위해 필요하고, 흑색(Black)부분은 오프셋 캘리브레이션을 위해 필요하다.
매트릭스(200-2)는 패턴 발생부(200-1)에서 발생된 디지털 패턴을 RGB 또는 YUV 컬리 신호로 변환시킨다. 제어부(250)에 PC 모드 캘리브레이션이 먼저 세팅되어 있는 경우, 매트릭스(200-2)는 패턴 발생부(200-1)에서 발생된 디지털 패턴을 RGB 컬러 신호로 변환시켜 캘리브레이션을 수행하고, 그 이후에, DTV 모드 켈리브레이션을 위해 매트릭스(200-2)는 패턴 발생부(200-1)에서 발생된 디지털 패턴을 YUV 컬러 신호로 변환시켜 캘리브레이션을 수행한다. 제어부(250)에 DTV 모드 캘리브레이션이 먼저 세팅되어 있는 경우, 매트릭스(200-2)는 패턴 발생부(200-1)에서 발생된 디지털 패턴을 YUV 컬러 신호로 변환시켜 캘리브레이션을 수행하고, 그 이후에, PC 모드 캘리브레이션을 위해 매트릭스(200-2)는 패턴 발생부(200-1)에서 발생된 디지털 패턴을 RGB 컬러 신호로 변환시켜 캘리브레이션을 수행한다.
도 4에 디스플레이 기기에서 Sync 레벨을 제외한 컬러신호(YUV, RGB)의 파형 레벨을 나타내는 파형도가 도시되어 있다. PC 모드 캘리브레이션의 경우 도 4(a)에 도시된 바와 같이 R, G, B 표준신호가 접지(Ground)를 기준으로 0V∼700mV이며 이 값을 가지고 캘리브레이션을 수행한다. DTV 모드 캘리브레이션의 경우, Y 표준신호는 도 4(a)와 같이 접지(Ground)를 기준으로 0V∼700mV 이나, U,V 표준신호는 도 4(b)와 같이 중간값(350mV)을 가지고 캘리브레이션을 수행한다.
DAC(200-3)는 매트릭스(200-2)에서 변환된 RGB 또는 YUV 컬러 신호를 아날로그 패턴 신호로 변환시킨다.
스위치(210)는 평상시에는 외부에서 입력되는 RGB 또는 YUV 신호를 스위칭 하지만, 캘리브레이션 모드가 되면, 제어부(250)의 스위칭 명령에 따라 신호 발생부(200)에서 출력되는 아날로그 패턴 신호(RGB 또는 YUV 아날로그 패턴 신호)를 스위칭 한다.
3채널 ADC CHIP(220)은 캘리브레이션을 수행하는 캘리브레이션 수행부이다. 캘리브레이션이란 각 채널(R, G, B의 세 개 채널 또는 Y, U, V의 세 개 채널)의 입력단에 이득과 오프셋 레벨을 맞추는 작업을 의미한다.
3채널 ADC CHIP(220)은 먼저 스위치(210)에서 출력되는 아날로그 패턴 신호(0V∼700mV : PC 신호의 경우)를 0∼255의 8비트 디지털 패턴 신호로 변환시킨다. 0∼255의 8비트 디지털 패턴 신호 중 Min 값과 Max 값은 스케일러(230)의 내부 레지스터(미도시)에 저장된다.
제어부(250)는 EEPROM(240)에 저장된 기준 Min 값 및 Max 값을 스케일러(230)의 내부 레지스터에 저장된 디지털 패턴 신호의 Min 값 및 Max 값과 비교한다. 제어부(250)는 디지털 패턴 신호의 Min 값을 기준 Min 값 0으로 조정하기 위해 오프셋 조정 신호를 3채널 ADC CHIP(220)으로 출력한다. 또한 제어부(250)는 디지털 패턴 신호의 Max 값을 기준 Max 값 255로 조정하기 위해 이득 조정 신호를 3채널 ADC CHIP(220)으로 출력한다.
3채널 ADC CHIP(220)은 제어부(250)로부터의 오프셋 및 이득 조정을 위한 제어신호에 의해 디지털 패턴 신호의 오프셋 및 이득을 조정한다.
3채널 ADC CHIP(220)의 오프셋 및 이득 조정 후에, 제어부(250)는 EEPROM(240)에 저장된 기준 Min 값 및 Max 값을 스케일러(230)의 내부 레지스터에 저장된 디지털 패턴 신호의 Min 값 및 Max 값과 재 비교한다.
비교 결과, EEPROM(240)에 저장된 기준 Min 값 및 Max 값과 스케일러(230)의 내부 레지스터에 저장된 디지털 패턴 신호의 Min 값 및 Max 값이 동일한 경우, 제어부(250)는 캘리브레이션 성공 메시지 신호를 출력한다.
그러나, 비교 결과, EEPROM(240)에 저장된 기준 Min 값 및 Max 값과 스케일러(230)의 내부 레지스터에 저장된 디지털 패턴 신호의 Min 값 및 Max 값이 다른 경우, 제어부(250)는 오프셋 및 이득 조정을 위한 제어신호를 기준 횟수만큼 3채널 ADC CHIP(220)으로 출력한다. 그 이후에도 EEPROM(240)에 저장된 기준 Min 값 및 Max 값과 스케일러(230)의 내부 레지스터에 저장된 디지털 패턴 신호의 Min 값 및 Max 값이 다른 경우, 제어부(250)는 캘리브레이션 실패 메시지와 함께 보드 체크 메시지 신호를 출력한다.
이어서, 도 3∼도 5를 참조하여 디스플레이 기기의 자동 캘리브레이션 방법을 설명한다.
캘리브레이션 수행 모드가 되면, 제어부(250)는 디스플레이 내부에서 소정의 디지털 패턴을 발생시키고, 디지털 패턴을 RGB, YUV 컬러 신호로 변환시킨 후 아날로그 패턴 신호로 변환시켜 출력한다(500, 501단계). 디스플레이 기기 내부에 구비된 패턴 발생부(200-1)는 소정의 디지털 패턴을 발생한다. 일 실시 예로 도 3에 디스플레이 기기에서 캘리브레이션에 사용되는 패턴이 도시되어 있다. 캘리브레이션을 위한 패턴의 모양은 정해져 있지 않고, 다양하게 구성될 수 있다. 도 3의 패턴에서 백색(White)부분은 이득 캘리브레이션을 위해 필요하고, 흑색(Black)부분은 오프셋 캘리브레이션을 위해 필요하다. 디스플레이 기기 내부에 구비된 매트릭스(200-2)는 패턴 발생부(200-1)에서 발생된 디지털 패턴을 RGB 또는 YUV 컬리 신호로 변환시킨다. 도 4에 디스플레이 기기에서 Sync 레벨을 제외한 컬러신호(YUV, RGB)의 파형 레벨을 나타내는 파형도가 도시되어 있다. PC 모드 캘리브레이션의 경우 도 4(a)에 도시된 바와 같이 R, G, B 표준신호가 접지(Ground)를 기준으로 0V∼700mV이며 이 값을 가지고 캘리브레이션을 수행한다. DTV 모드 캘리브레이션의 경우, Y 표준신호는 도 4(a)와 같이 접지(Ground)를 기준으로 0V∼700mV 이나, U,V 표준신호는 도 4(b)와 같이 중간값(350mV)을 가지고 캘리브레이션을 수행한다. 디스플레이 기기 내부에 구비된 DAC(200-3)는 매트릭스(200-2)에서 변환된 RGB 또는 YUV 컬러 신호를 아날로그 패턴 신호로 변환시킨다.
변환된 아날로그 패턴 신호는 스위치(210)를 통하여 3채널 ADC CHIP(220)으로 입력되고, 3채널 ADC CHIP(220)은 아날로그 패턴 신호(0V∼700mV : PC 신호의 경우)를 0∼255의 8비트 디지털 패턴 신호로 변환시킨다(502단계).
제어부(250)는 3채널 ADC CHIP(220)에서 변환된 디지털 패턴 신호의 Min, Max 값과 EEPROM(240)에 저장된 기준 Min, Max 값을 비교한다(503단계).
제어부(250)의 비교결과, 디지털 패턴 신호의 Min, Max 값이 기준값과 동일한 경우, 제어부(250)는 캘리브레이션 완료 메시지 신호를 출력한다(504, 505단계).
제어부(250)의 비교결과, 디지털 패턴 신호의 Min, Max 값이 기준값과 다른 경우, 디지털 패턴 신호의 이득 및 오프셋을 조정한다(506단계). 제어부(250)는 디지털 패턴 신호의 Min 값을 기준 Min 값 0으로 조정하기 위해 오프셋 조정 신호를 3채널 ADC CHIP(220)으로 출력한다. 또한 제어부(250)는 디지털 패턴 신호의 Max 값을 기준 Max 값 255로 조정하기 위해 이득 조정 신호를 3채널 ADC CHIP(220)으로 출력한다. 3채널 ADC CHIP(220)은 제어부(250)로부터의 오프셋 및 이득 조정을 위한 제어신호에 의해 디지털 패턴 신호의 오프셋 및 이득을 조정하는 캘리브레이션을 수행한다.
디지털 패턴 신호의 이득 및 오프셋 조정 이후, 제어부(250)는 캘리브레이션이 수행된 디지털 패턴 신호의 Min, Max 값과 EEPROM(240)에 저장된 기준 Min, Max 값을 재 비교하여 디지털 패턴 신호의 Min, Max 값이 기준값과 동일한 경우, 제어부(250)는 캘리브레이션 완료 메시지 신호를 출력한다(507단계).
그러나, 캘리브레이션이 수행된 디지털 패턴 신호의 Min, Max 값이 기준값과 다른 경우, 비교 횟수가 기준 횟수를 초과했는지 판단한다(508단계).
디지털 패턴 신호의 Min, Max 값과 기준 Min, Max 값을 비교한 횟수가 기준횟수 미만인 경우 506단계로 진행하지만, 디지털 패턴 신호의 Min, Max 값과 기준 Min, Max 값을 비교한 횟수가 기준 횟수를 초과하는 경우, 제어부(250)는 캘리브레이션 실패 메시지와 함께 보드 체크 메시지 신호를 출력한다(509단계).
이제까지 본 발명에 대하여 그 바람직한 실시 예들을 중심으로 살펴보았다. 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자는 본 발명이 본 발명의 본질적인 특성에서 벗어나지 않는 범위에서 변형된 형태로 구현될 수 있음을 이해할 수 있을 것이다. 그러므로 개시된 실시 예들은 한정적인 관점이 아니라 설명적인 관점에서 고려되어야 한다. 본 발명의 범위는 전술한 설명이 아니라 특허청구범위에 나타나 있으며, 그와 동등한 범위 내에 있는 모든 차이점은 본 발명에 포함된 것으로 해석되어야 할 것이다.
상술한 바와 같이 본 발명에 따르면, 디스플레이 기기 내부에서 패턴을 발생하여 자동으로 캘리브레이션을 수행하기 때문에 캘리브레이션 공정을 위한 인력 및 특수 장비가 따로 필요하지 않게 된다.

Claims (7)

  1. 디스플레이 기기로서,
    소정의 디지털 패턴을 발생시키고 상기 패턴을 RGB 또는 YUV 신호로 변환한 후에 아날로그 패턴 신호로 변환시켜 출력하는 신호 발생부;
    상기 아날로그 패턴 신호를 디지털 패턴 신호로 변환시키기고, 제어신호에따라 상기 디지털 패턴 신호의 오프셋 및 이득을 조정하여 출력하는 캘리브레이션 수행부; 및
    캘리브레이션 수행 모드가 되면 상기 신호 발생부 및 캘리브레이션 수행부를 동작시키고, 상기 디지털 패턴 신호와 기준값을 비교하여 상기 디지털 패턴 신호가 기준값과 동일한 값이 되도록 상기 오프셋 및 이득 조정을 위한 제어신호를 출력하는 제어부를 포함하는 디스플레이 기기의 자동 캘리브레이션 장치.
  2. 제 1항에 있어서, 상기 신호 발생부는
    소정의 디지털 패턴을 발생하는 패턴 발생부;
    상기 발생된 디지털 패턴을 RGB 또는 YUV 컬러신호로 변환하는 컬러 변환부; 및
    상기 변환된 컬러 신호를 아날로그 패턴 신호로 변환하는 DAC를 포함하는 것을 특징으로 하는 디스플레이 기기의 자동 캘리브레이션 장치.
  3. 제 1항에 있어서, 상기 제어부는
    상기 디지털 패턴 신호가 기준값과 동일한 값이 된 경우 캘리브레이션 완료 신호를 출력하고, 상기 오프셋 및 이득 조정을 위한 제어신호를 기준 횟수 출력한 이후에도 상기 디지털 패턴 신호가 기준값과 다른 경우 캘리브레이션 실패 신호를 출력하는 것을 특징으로 하는 디스플레이 기기의 자동 캘리브레이션 장치.
  4. (a) 디스플레이 기기 내부에서 디지털 패턴을 발생시키고, 상기 디지털 패턴을 RGB 또는 YUV 컬러 신호로 변환한 후 아날로그 패털 신호로 변환하여 출력하는 단계;
    (b) 상기 아날로그 패턴 신호를 디지털 패턴 신호로 변환시켜 기준값과 비교하는 단계; 및
    (d) 상기 비교 결과 상기 디지털 패턴 신호가 기준값과 동일하도록 상기 디지털 패턴 신호의 오프셋 및 이득을 조정하는 단계를 포함하는 디스플레이 기기의 자동 캘리브레이션 방법
  5. 제 4항에 있어서, 상기 (a)단계는
    (a-1) 소정의 디지털 패턴을 발생하는 단계;
    (a-2) 상기 발생된 패턴을 RGB 또는 YUV 컬러 신호로 변환하는 단계; 및
    (a-3) 상기 컬러 변환된 신호를 아날로그 패턴 신호로 변환하는 단계를 포함하는 것을 특징으로 하는 디스플레이 기기의 캘리브레이션 방법.
  6. 제 4항에 있어서,
    (c) 상기 비교결과 디지털 패턴신호가 기준값과 동일한 경우 캘리브레이션 완료 신호를 출력하는 단계를 더 포함하는 것을 특징으로 하는 디스플레이 기기의 자동 캘리브레이션 방법.
  7. 제 1항에 있어서, 상기 (d)단계 이후에
    기준 횟수의 상기 오프셋 및 이득 조정 이후에도 상기 디지털 패턴신호가 기준값과 다른 경우 캘리브레이션 실패 신호를 출력하는 것을 특징으로 하는 디스플레이 기기의 자동 캘리브레이션 방법.
KR10-2003-0032253A 2003-05-21 2003-05-21 디스플레이 기기의 자동 캘리브레이션 장치 및 방법 KR100514749B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR10-2003-0032253A KR100514749B1 (ko) 2003-05-21 2003-05-21 디스플레이 기기의 자동 캘리브레이션 장치 및 방법
US10/841,488 US7180436B2 (en) 2003-05-21 2004-05-10 Apparatus and method for auto calibration of display device
CNB2004100453811A CN1303824C (zh) 2003-05-21 2004-05-21 显示装置自动校准的方法和设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2003-0032253A KR100514749B1 (ko) 2003-05-21 2003-05-21 디스플레이 기기의 자동 캘리브레이션 장치 및 방법

Publications (2)

Publication Number Publication Date
KR20040100052A true KR20040100052A (ko) 2004-12-02
KR100514749B1 KR100514749B1 (ko) 2005-09-14

Family

ID=33448190

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2003-0032253A KR100514749B1 (ko) 2003-05-21 2003-05-21 디스플레이 기기의 자동 캘리브레이션 장치 및 방법

Country Status (3)

Country Link
US (1) US7180436B2 (ko)
KR (1) KR100514749B1 (ko)
CN (1) CN1303824C (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100719106B1 (ko) * 2006-01-17 2007-05-17 삼성전자주식회사 오프셋/게인 조정장치 및 그 방법

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7050027B1 (en) 2004-01-16 2006-05-23 Maxim Integrated Products, Inc. Single wire interface for LCD calibrator
KR100763235B1 (ko) * 2005-10-21 2007-10-04 삼성전자주식회사 모니터의 색특성을 보정하는 방법 및 장치
TWI368752B (en) * 2008-04-29 2012-07-21 Wistron Corp Video calibration system capable of performing automatic calibration and related method
CN101499170B (zh) * 2009-03-16 2013-08-07 北京中星微电子有限公司 一种视频颜色异常分析方法及装置
KR20100132815A (ko) * 2009-06-10 2010-12-20 삼성전자주식회사 디스플레이 장치 및 디스플레이 방법
TWI409794B (zh) * 2009-11-26 2013-09-21 Chunghwa Picture Tubes Ltd 顯示器的色彩調校裝置
KR102511229B1 (ko) 2016-07-14 2023-03-20 삼성전자주식회사 표시 패널 및 표시 패널의 구동 모듈

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4772948A (en) * 1987-10-26 1988-09-20 Tektronix, Inc. Method of low cost self-test in a video display system system
US5136368A (en) * 1991-01-24 1992-08-04 The Grass Valley Group, Inc. Television signal decoder with improved architecture
JPH0576017A (ja) 1991-09-18 1993-03-26 Matsushita Electric Ind Co Ltd 画像補正装置
SG44027A1 (en) * 1992-03-31 1997-11-14 Minnesota Mining & Mfg Color caliberation for lcd panel
KR0151353B1 (ko) * 1995-06-14 1998-10-15 김광호 모니터의 자기진단회로 및 그 방법
US5990982A (en) * 1995-12-21 1999-11-23 Texas Instruments Incorporated DMD-based projector for institutional use
US5874988A (en) * 1996-07-08 1999-02-23 Da Vinci Systems, Inc. System and methods for automated color correction
FR2755324B1 (fr) * 1996-10-25 1999-01-08 Thomson Multimedia Sa Conversion d'un signal analogique en signal numerique en particulier un signal video de tv
US5978745A (en) * 1998-01-23 1999-11-02 Apple Computer, Inc. System and method for automatically calibrating display monitor beam currents
KR100414083B1 (ko) * 1999-12-18 2004-01-07 엘지전자 주식회사 영상왜곡 보정방법 및 이를 이용한 영상표시기기
KR100396683B1 (ko) * 2001-01-08 2003-09-03 엘지전자 주식회사 티브이의 화면밝기/색도 보정장치 및 방법
US7318002B2 (en) * 2003-09-29 2008-01-08 Ati Technologies Inc. Method and apparatus for automated testing of display signals

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100719106B1 (ko) * 2006-01-17 2007-05-17 삼성전자주식회사 오프셋/게인 조정장치 및 그 방법

Also Published As

Publication number Publication date
CN1574974A (zh) 2005-02-02
US7180436B2 (en) 2007-02-20
US20040233082A1 (en) 2004-11-25
KR100514749B1 (ko) 2005-09-14
CN1303824C (zh) 2007-03-07

Similar Documents

Publication Publication Date Title
US5369432A (en) Color calibration for LCD panel
KR100953113B1 (ko) 타깃 디스플레이 디바이스의 타깃 감마 곡선을 정하는 컬러캘리브레이션 방법
US7545299B2 (en) Analog front end device
KR100514749B1 (ko) 디스플레이 기기의 자동 캘리브레이션 장치 및 방법
US5638137A (en) Configurable video output channel architecture
US7030936B2 (en) Pedestal level control circuit and method for controlling pedestal level
KR20050067931A (ko) 영상표시기기의 adc 보정장치 및 방법
CN108259804B (zh) 视频输出系统及其相关视频信号补偿方法
KR100515978B1 (ko) A/d 컨버터의 오프셋 및 이득 값 조정 장치 및 방법
KR100323012B1 (ko) 화이트 밸런스 조정 장치
KR100451804B1 (ko) 모니터 색상 조정 회로
KR20040034253A (ko) 영상 처리 장치에서의 화면 밝기 제어 방법 및 장치
KR100802542B1 (ko) 엘씨디 표시장치의 표시상태 설정장치
KR100581866B1 (ko) 화이트 밸런스 조정 방법, 장치, 및 이를 구비한디스플레이 패널
KR100703168B1 (ko) 디스플레이장치 및 그 제어방법
KR20050056782A (ko) 자동 화이트밸런스 조정장치
JP2000341556A (ja) 画像信号の調整回路およびその調整方法
JP2957867B2 (ja) アナログ回路の制御装置
KR20100132815A (ko) 디스플레이 장치 및 디스플레이 방법
KR20100047741A (ko) 영상기기의 화면 조정 장치
KR100301850B1 (ko) 모니터의 화이트 밸런스 자동 조정방법
KR100367599B1 (ko) 셋톱 박스의 화이트 밸런스 조정 장치 및 방법
KR20010110546A (ko) 티브이의 화이트 밸런스 자동 조정장치 및 방법
KR20040083699A (ko) 셋 탑 박스의 adc 편차 조정 방법
KR20030089993A (ko) 화이트 밸런스 조정 장치 및 그 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120830

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20130829

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20140828

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee