KR20040098266A - 플라즈마 디스플레이 패널의 구동장치 및 구동방법 - Google Patents

플라즈마 디스플레이 패널의 구동장치 및 구동방법 Download PDF

Info

Publication number
KR20040098266A
KR20040098266A KR1020030030574A KR20030030574A KR20040098266A KR 20040098266 A KR20040098266 A KR 20040098266A KR 1020030030574 A KR1020030030574 A KR 1020030030574A KR 20030030574 A KR20030030574 A KR 20030030574A KR 20040098266 A KR20040098266 A KR 20040098266A
Authority
KR
South Korea
Prior art keywords
rising
rising waveform
period
voltage
sustain
Prior art date
Application number
KR1020030030574A
Other languages
English (en)
Inventor
최정필
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020030030574A priority Critical patent/KR20040098266A/ko
Publication of KR20040098266A publication Critical patent/KR20040098266A/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R31/00Coupling parts supported only by co-operation with counterpart
    • H01R31/02Intermediate parts for distributing energy to two or more circuits in parallel, e.g. splitter
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R13/00Details of coupling devices of the kinds covered by groups H01R12/70 or H01R24/00 - H01R33/00
    • H01R13/66Structural association with built-in electrical component
    • H01R13/719Structural association with built-in electrical component specially adapted for high frequency, e.g. with filters
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R24/00Two-part coupling devices, or either of their cooperating parts, characterised by their overall structure
    • H01R24/60Contacts spaced along planar side wall transverse to longitudinal axis of engagement
    • H01R24/62Sliding engagements with one side only, e.g. modular jack coupling devices
    • H01R24/64Sliding engagements with one side only, e.g. modular jack coupling devices for high frequency, e.g. RJ 45
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R2201/00Connectors or connections adapted for particular applications
    • H01R2201/04Connectors or connections adapted for particular applications for network, e.g. LAN connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R2201/00Connectors or connections adapted for particular applications
    • H01R2201/16Connectors or connections adapted for particular applications for telephony

Landscapes

  • Control Of Gas Discharge Display Tubes (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 초기화기간을 단축시킬 수 있도록 한 플라즈마 디스플레이 패널의 구동방법에 관한 것이다.
본 발명의 플라즈마 디스플레이 패널의 구동방법의 초기화기간은 지수함수적으로 증가되는 제 1상승파형이 공급되는 단계와, 제 1상승파형이 공급된 후 일정 기울기를 가지고 상승되는 제 2상승파형이 공급되는 단계를 포함한다.

Description

플라즈마 디스플레이 패널의 구동장치 및 구동방법{Method and Apparatus of Driving Plasma Display Panel}
본 발명은 플라즈마 디스플레이 패널의 구동장치 및 구동방법에 관한 것으로 특히, 초기화기간을 단축시킬 수 있도록 한 플라즈마 디스플레이 패널의 구동장치 및 구동방법에 관한 것이다.
플라즈마 디스플레이 패널(Plasma Display Panel : 이하 "PDP"라 한다)은 He+Xe, Ne+Xe 또는 He+Xe+Ne 등의 불활성 혼합가스가 방전할 때 발생하는 자외선이 형광체를 발광시킴으로써 화상을 표시하게 된다. 이러한 PDP는 박막화와 대형화가 용이할 뿐만 아니라 최근의 기술 개발에 힘입어 화질이 향상되고 있다.
도 1을 참조하면, 3전극 교류 면방전형 PDP의 방전셀은 상부기판(10) 상에 형성되어진 주사전극(30Y) 및 유지전극(30Z)과, 하부기판(18) 상에 형성되어진 어드레스전극(20X)을 구비한다.
주사전극(30Y)과 유지전극(30Z) 각각은 투명전극(12Y,12Z)과, 투명전극(12Y,12Z)의 선폭보다 작은 선폭을 가지며 투명전극의 일측 가장자리에 형성되는 금속버스전극(13Y,13Z)을 포함한다. 투명전극(12Y,12Z)은 통상 인듐틴옥사이드(Indium-Tin-Oxide : ITO)로 상부기판(10) 상에 형성된다. 금속버스전극(13Y,13Z)은 통상 크롬(Cr) 등의 금속으로 투명전극(12Y,12Z) 상에 형성되어 저항이 높은 투명전극(12Y,12Z)에 의한 전압강하를 줄이는 역할을 한다.
주사전극(30Y)과 유지전극(30Z)이 나란하게 형성된 상부기판(10)에는 상부 유전체층(14)과 보호막(16)이 적층된다. 상부 유전체층(14)에는 플라즈마 방전시 발생된 벽전하가 축적된다. 보호막(16)은 플라즈마 방전시 발생된 스퍼터링에 의한 상부 유전체층(14)의 손상을 방지함과 아울러 2차 전자의 방출 효율을 높이게 된다. 보호막(16)으로는 통상 산화마그네슘(MgO)이 이용된다.
어드레스전극(20X)이 형성된 하부기판(18) 상에는 하부 유전체층(22), 격벽(24)이 형성되며, 하부 유전체층(22)과 격벽(24) 표면에는 형광체층(26)이 도포된다. 어드레스전극(20X)은 주사전극(30Y) 및 유지전극(30Z)과 교차되는 방향으로 형성된다. 격벽(24)은 어드레스전극(20X)과 나란하게 형성되어 방전에 의해 생성된 자외선 및 가시광이 인접한 방전셀에 누설되는 것을 방지한다. 형광체층(26)은 플라즈마 방전시 발생된 자외선에 의해 여기되어 적색, 녹색 또는 청색 중 어느 하나의 가시광선을 발생하게 된다. 상/하부기판(10,18)과 격벽(24) 사이에 마련된 방전공간에는 불활성 혼합가스가 주입된다.
PDP는 화상의 계조를 구현하기 위하여, 한 프레임을 발광횟수가 다른 여러 서브필드로 나누어 시분할 구동하게 된다. 각 서브필드는 전화면을 초기화시키기 위한 초기화기간과, 주사라인을 선택하고 선택된 주사라인에서 셀을 선택하기 위한어드레스기간과, 방전횟수에 따라 계조를 구현하는 서스테인기간으로 나뉘어진다. 여기서, 초기화기간은 상승램프파형이 공급되는 셋업기간과 하강램프파형이 공급되는 셋다운 기간으로 나뉘어진다.
예를 들어, 256 계조로 화상을 표시하고자 하는 경우에 도 2와 같이 1/60 초에 해당하는 프레임 기간(16.67ms)은 8개의 서브필드들(SF1내지SF8)로 나누어지게 된다. 8개의 서브 필드들(SF1내지SF8) 각각은 전술한 바와 같이, 초기화기간, 어드레스기간과 서스테인기간으로 나누어지게 된다. 각 서브필드의 초기화기간과 어드레스 기간은 각 서브필드마다 동일한 반면에 서스테인 기간은 각 서브필드에서 2n(n=0,1,2,3,4,5,6,7)의 비율로 증가된다.
도 3은 두 개의 서브필드에 공급되는 PDP의 구동파형을 나타낸다.
도 3에 있어서, Y는 주사전극을 나타내며, Z는 유지전극을 나타낸다. 그리고 X는 어드레스전극을 나타낸다.
도 3을 참조하면, PDP는 전화면을 초기화시키기 위한 초기화기간, 셀을 선택하기 위한 어드레스 기간 및 선택된 셀의 방전을 유지시키기 위한 서스테인기간으로 나누어 구동된다.
초기화기간에 있어서, 셋업기간에는 모든 주사전극들(Y)에 상승 램프파형(Ramp-up)이 동시에 인가된다. 이 상승 램프파형(Ramp-up)에 의해 전화면의 셀들 내에는 미약한 방전이 일어나게 되어 셀들 내에 벽전하가 생성된다. 여기서, 상승 램프파형(Ramp-up)은 서스테인전압(Vs)까지 직선적으로 상승된 후 서스테인전압(Vs)으로부터 셋업전압(Vsetup)과 서스테인전압(Vs)의 합 전압까지 소정의 기울기를 가지고 상승된다.
셋다운기간에는 상승 램프파형(Ramp-up)이 공급된 후, 상승 램프파형(Ramp-up)의 피크전압보다 낮은 정극성 전압(Vs)에서 떨어지는 하강 램프파형(Ramp-down)이 주사전극들(Y)에 동시에 인가된다. 하강 램프파형(Ramp-down)은 셀들 내에 미약한 소거방전을 일으킴으로써 셋업방전에 의해 생성된 벽전하 및 공간전하 중 불요전하를 소거시키게 되고 전화면의 셀들 내에 어드레스 방전에 필요한 벽전하를 균일하게 잔류시키게 된다.
어드레스기간에는 부극성 스캔펄스(scan)가 주사전극들(Y)에 순차적으로 인가됨과 동시에 어드레스전극들(X)에 정극성의 데이터펄스(data)가 인가된다. 이 스캔펄스(scan)와 데이터펄스(data)의 전압차와 초기화기간에 생성된 벽전압이 더해지면서 데이터펄스(data)가 인가되는 셀 내에는 어드레스 방전이 발생된다. 어드레스방전에 의해 선택된 셀들 내에는 벽전하가 생성된다.
한편, 셋다운기간과 어드레스기간 동안에 유지전극들(Z)에는 서스테인전압레벨(Vs)의 정극성 직류전압이 공급된다.
서스테인기간에는 주사전극들(Y)과 유지전극들(Z)에 교번적으로 서스테인펄스(sus)가 인가된다. 그러면 어드레스방전에 의해 선택된 셀은 셀 내의 벽전압과 서스테인펄스(sus)가 더해지면서 매 서스테인펄스(sus)가 인가될 때 마다 주사전극(Y)과 유지전극(Z) 사이에 면방전 형태로 서스테인방전이 일어나게 된다. 마지막으로, 서스테인방전이 완료된 후에는 펄스폭이 작은 소거 램프파형(erase)이 유지전극(Z)에 공급되어 셀 내의 벽전하를 소거시키게 된다.
이러한 구동방법에서 서스테인 기간은 화상을 표시하는 기간으로 적절한 휘도를 내기 위해서는 서스테인 기간을 충분히 확보하여야 한다. 그런데, PDP가 고해상화되거나 화면의 크기가 증가하게 되면 PDP의 주사전극(Y) 및 유지전극(Z)의 수가 증가하게 된다. 이에따라, 서스테인 기간을 제외한 어드레스기간 또는 초기화기간을 단축시켜 고해상도 PDP에서도 충분한 서스테인 기간을 확보하여야 한다. 여기서, 어드레스기간을 단축시키게 되면 원하는 셀이 선택되지 못하기 때문에 어드레스기간에는 어느정도의 시간이 할당되어야 한다.
따라서, 방전셀을 초기화시키는 초기화기간을 단축시켜 고해상도 PDP에서 충분한 서스테인 기간을 확보하여야 한다. 여기서, 셋업기간의 상승 램프파형(Ramp-up)의 초기전압을 서스테인전압(Vs) 이상까지 상승시킴으로써 초기화기간을 단축시킬 수 있다. 다시 말하여, 상승 램프파형(Ramp-up)을 직선적으로 서스테인전압(Vs)을 초과하는 전압으로 상승시킴으로써 초기화기간을 단축시킬 수 있다. 아울러, 상승 램프파형(Ramp-up)이 빠른 시간안에 높은 전압까지 상승되면 방전셀에 많은 벽전하들이 형성되고, 이에 따라 방전셀을 안정적으로 초기화시킬 수 있는 장점이 있다. 하지만, 상승 램프파형(Ramp-up)이 직선적으로 서스테인전압(Vs)을 초과하는 전압으로 상승되면 방전셀에서 강한 방전이 발생되어 전체적인 콘트라스트가 저하되는 문제점이 발생된다.
따라서, 본 발명의 목적은 콘트라스트의 저하없이 초기화기간을 단축시킬 수 있도록 한 플라즈마 디스플레이 패널의 구동장치 및 구동방법을 제공하는 것이다.
도 1은 종래의 3전극 교류 면방전형 플라즈마 디스플레이 패널의 방전셀 구조를 나타내는 사시도.
도 2는 플라즈마 디스플레이 패널의 한 프레임을 나타내는 도면.
도 3은 종래의 플라즈마 디스플레이 패널의 구동방법을 나타내는 파형도.
도 4는 본 발명의 실시예에 의한 플라즈마 디스플레이 패널의 구동방법을 나타내는 파형도.
도 5는 본 발명의 실시예에 의한 플라즈마 디스플레이 패널의 구동장치를 나타내는 회로도.
도 6은 도 5에 도시된 스위치들의 타이밍도를 나타내는 도면.
< 도면의 주요 부분에 대한 부호의 설명 >
10 : 상부기판 12Y,12Z : 투명전극
13Y,13Z : 버스전극 14,22 : 유전체층
16 : 보호막 18 : 하부기판
20X : 어드레스전극 24 : 격벽
26 : 형광체층 30Y : 주사전극
30Z : 유지전극 40 : 에너지 회수회로
42,44 : 상승파형 공급부
상기 목적을 달성하기 위하여 본 발명의 플라즈마 디스플레이 패널의 구동방법의 초기화기간은 지수함수적으로 증가되는 제 1상승파형이 공급되는 단계와, 제 1상승파형이 공급된 후 일정 기울기를 가지고 상승되는 제 2상승파형이 공급되는 단계를 포함한다.
상기 초기화기간 이후에 방전셀을 선택하기 위한 어드레스기간과, 어드레스기간에 선택된 방전셀들에 서스테인전압을 가지는 서스테인펄스를 공급하는 서스테인 기간을 포함한다.
상기 제 1상승파형은 서스테인 전압을 초과하는 전압까지 상승한다.
상기 제 2상승파형이 공급된 후 방전셀에 형성된 벽전하 중 일부 벽전하를 소거하기 위하여 소정 기울기를 가지고 하강하는 하강 램프펄스가 공급되는 단계를 포함한다.
본 발명의 플라즈마 디스플레이 패널의 구동방법은 초기화기간동안 서로 다른 기울기를 가지고 상승하는 제 1 및 제 2상승펄스가 공급되는 단계를 포함한다.
상기 제 1상승펄스는 지수함수적으로 증가되는 기울기를 가지고 상승되고, 제 2상승펄스는 직선적으로 증가되는 기울기를 가지고 상승된다.
본 발명의 플라즈마 디스플레이 패널의 구동장치는 방전셀에 등가적으로 형성되는 패널 커패시터와, 패널 커패시터에 지수함수적으로 증가되는 상승펄스를 공급하기 위한 상승파형 공급부를 구비한다.
상기 상승파형 공급부는 외부로부터 피크전압을 공급받는 제 1스위치와, 제 1스위치에 접속됨과 아울러 패널 커패시터와 직렬로 접속되는 저항을 구비한다.
상기 제 1스위치가 턴-온될 때 직렬로 접속된 저항과 패널 커패시터에 의해 지수함수적으로 증가되는 기울기를 가지는 상승펄스가 패널 커패시터로 공급된다.
상기 지수함수적으로 증가되는 상승파형이 공급된 후 패널 커패시터로 직선적으로 증가되는 상승파형을 공급하기 위한 직선상승파형 공급부를 구비한다.
상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부도면을 참조한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하 도 4 내지 도 6을 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.
도 4는 본 발명의 실시예에 의한 플라즈마 디스플레이 패널의 구동방법을 나타내는 파형도이다.
도 4에 있어서, Y는 주사전극을 나타내며, Z는 유지전극을 나타낸다. 그리고, X는 어드레스전극을 나타낸다.
도 4를 참조하면, PDP는 전화면을 초기화시키기 위한 초기화기간, 셀을 선택하기 위한 어드레스기간 및 선택된 셀의 방전을 유지시키기 위한 서스테인기간으로 나누어 구동된다.
초기화기간은 방전셀에 다수의 벽전하를 형성시키기 위한 셋업기간과, 셋업기간에 형성된 벽전하 중 일부 벽전하를 제거하기 위한 셋다운기간으로 나누어 구동된다. 그리고, 셋업기간은 제 1상승기간 및 제 2상승기간으로 나누어 구동된다.
제 1상승기간에는 모든 주사전극들(Y)에 지수함수적으로 증가되는 제 1상승파형(Ramp-ex)이 동시에 인가된다. 이때, 제 1상승파형(Ramp-ex)은 서스테인전압(Vs)을 초과하는 Vr의 전압까지 상승된다. 아울러, 제 1상승파형(Ramp-ex)은 지수함적으로 증가되기 때문에 종래보다 빠른 시간안에 Vr의 전압까지 상승된다. Vr의 전압까지 상승되는 제 1상승파형(Ramp-ex)이 주사전극들(Y)에 인가되면 전화면의 셀들 내에 미약한 방전이 일어나게 되어 셀들 내에 벽전하가 생성된다. 여기서, 제 1상승파형(Ramp-ex)은 소정의 기울기를 가지고 상승되기 때문에 셀들 내에 미약한 방전이 발생되고, 이에 따라 본 발명에서는 콘트라스트 저하없이 제 1상승파형(Ramp-ex)을 서스테인전압(Vs)을 초과하는 Vr의 전압까지 빠른시간(종래에 비하여)안에 상승시킬 수 있다. 아울러, 본 발명에서는 제 1상승파형(Ramp-ex)이 Vr의 전압까지 빠른 시간동안 상승되기 때문에 방전셀들을 안정적으로 초기화시킬 수 있다.
제 2상승기간에는 모든 주사전극들(Y)에 소정의 기울기를 가지고 상승되는 제 2상승파형(Ramp-up)이 동시에 인가된다. 이때, 전화면의 셀들 내에 미약한 방전이 일어나게 되어 셀들 내에 벽전하가 형성된다. 여기서, 제 2상승파형(Ramp-up)은 Vr의 전압으로부터 서스테인전압(Vs)과 셋업전압(Vsetup)의 합전압까지 상승된다. 여기서, 제 2상승파형(Ramp-up)이 Vr의 전압으로부터 상승되기 때문에 전체적인 셋업기간이 종래보다 단축된다. 다시 말하여, 종래에는 Vs의 전압으로부터서스테인전압(Vs)과 셋업전압(Vsetup)의 합전압까지 제 1시간동안 상승되지만, 본 발명에서는 Vs보다 높은 Vr의 전압으로부터 서스테인전압(Vs)과 셋업전압(Vsetup)의 합전압까지 제 1시간보다 짧은 제 2시간동안 상승된다.(예를들어, 동일기울기를 가지고 상승될 때)
셋다운기간에는 제 2상승파형(Ramp-up)이 공급된 후, 제 2상승파형(Ramp-up)의 피크전압보다 낮은 정극성 전압(Vs)에서 떨어지는 하강 램프파형(Ramp-down)이 주사전극들(Y)에 동시에 인가된다. 하강 램프파형(Ramp-down)은 셀들 내에 미약한 소거방전을 일으킴으로써 셋업기간에 생성된 벽전하 및 공간전하 중 불요전하를 소거시키게 되고 전화면의 셀들 내에 어드레스 방전에 필요한 벽전하를 균일하게 잔류시키게 된다.
어드레스기간에는 부극성 스캔펄스(scan)가 주사전극들(Y)에 순차적으로 인가됨과 동시에 어드레스전극들(X)에 정극성의 데이터펄스(data)가 인가된다. 이 스캔펄스(scan)와 데이터펄스(data)의 전압차와 초기화기간에 생성된 벽전압이 더해지면서 데이터펄스(data)가 인가되는 셀 내에는 어드레스 방전이 발생된다. 어드레스방전에 의해 선택된 셀들 내에는 벽전하가 생성된다.
한편, 셋다운기간과 어드레스기간 동안에 유지전극들(Z)에는 서스테인전압레벨(Vs)의 정극성 직류전압이 공급된다.
서스테인기간에는 주사전극들(Y)과 유지전극들(Z)에 교번적으로 서스테인펄스(sus)가 인가된다. 그러면 어드레스방전에 의해 선택된 셀은 셀 내의 벽전압과 서스테인펄스(sus)가 더해지면서 매 서스테인펄스(sus)가 인가될 때 마다 주사전극(Y)과 유지전극(Z) 사이에 면방전 형태로 서스테인방전이 일어나게 된다. 마지막으로, 서스테인방전이 완료된 후에는 펄스폭이 작은 소거 램프파형(erase)이 유지전극(Z)에 공급되어 셀 내의 벽전하를 소거시키게 된다.
도 5는 본 발명의 실시예에 의한 플라즈마 디스플레이 패널의 구동장치를 나타내는 도면이다.
도 5를 참조하면, 본 발명의 실시예에 의한 플라즈마 디스플레이 패널의 구동장치는 제 1상승파형 공급부(42), 제 2상승파형 공급부(44) 및 에너지 회수회로(40)와, 제 1상승파형 공급부(42)와 제 2상승파형 공급부(44) 사이에 설치되는 제 3스위치(S3)와, 제 2상승파형 공급부(44)와 에너지 회수회로(40) 사이에 설치되는 제 2스위치(S2)와, 제 1상승파형 공급부(42)에 접속되는 패널 커패시터(Cp)를 구비한다.
패널 커패시터(Cp)는 방전셀에 형성되는 커패시턴스를 등가적으로 나타낸 것이다.
에너지 회수회로(40)는 서스테인 기간동안 패널 커패시터(Cp)로 서스테인 펄스를 공급한다. 아울러, 에너지 회수회로(40)는 셋업기간에 제 2상승파형 공급부(44)로 서스테인 전압(Vs)을 공급한다.
제 1상승파형 공급부(42)는 제 1상승기간동안 제 1상승파형(Ramp-ex)을 패널 커패시터(Cp)로 공급한다. 이를 위해, 제 1상승파형 공급부(42)는 패널 커패시터(Cp)와 접속되는 제 2저항(R2)과, 제 2저항(R2)과 제 2상승파형 공급부(44) 사이에 접속되는 제 4스위치(S4)를 구비한다.
제 4스위치(S4)는 제 1상승기간동안 턴-온되어 제 2상승파형 공급부(42)로부터 공급되는 전압을 제 2저항(R2)으로 공급한다. 이때, 제 2저항(R2)은 패널 커패시터(Cp)와 직렬회로를 형성한다. 따라서, 패널 커패시터(Cp)에 공급되는 전압은 지수함수적으로 증가되게 된다. 다시 말하여, 패널 커패시터(Cp)로 제 1상승파형(Ramp-ex)이 공급되게 된다. 여기서, 제 2저항(R2)은 추가로 설치되는 외부저항 또는 전극/전선들에 등가적으로 형성되는 내부저항 중 어느 하나로 이용된다.
제 2상승파형 공급부(44)는 제 2상승기간동안 제 2상승파형(Ramp-up)을 패널 커패시터(Cp)로 공급한다. 아울러, 제 2상승파형 공급부(44)는 제 1상승기간동안 Vs+Vsetup 전압을 제 1상승파형 공급부(42)로 공급한다. 이를 위해, 제 2상승파형 공급부(44)는 커패시터(C1)와, 커패시터(C1)와 병렬로 접속되는 제 1스위치(S1)와, 제 1스위치(S1)의 채널폭을 제한하기 위한 제 1가변저항(R1)을 구비한다.
커패시터(C1)는 Vs+Vsetup의 전압을 제 1상승파형 공급부(42) 및 제 1스위치(S1)로 공급한다. 커패시터(C1)에 전압이 충전되는 과정을 설명하면, 먼저 커패시터(C1)는 샛업전압원(Vsetup)으로부터 공급되는 셋업전압을 충전한다. 커패시터(C1)에 셋업전압이 충전된 후 에너지 회수회로(40)로부터 Vs의 전압이 커패시터(C1)의 부극성단자(-)로 공급된다. 이때, 커패시터(C1)의 기준전압(부극성단자로 공급되는 전압)이 Vs 전압이 되므로 커패시터(C1)는 Vs+Vsetup을 갖게 된다.
제 1스위치(S1)는 제 2상승기간동안 턴-온되어 패널 커패시터(Cp)로 제 2상승파형(Ramp-up)을 공급한다. 다시 말하여, 제 1가변저항(R1)에 의하여 채널폭이제한되면서 소정의 기울기를 가지고 상승되는 제 2상승파형(Ramp-up)을 패널 커패시터(Cp)로 공급한다.
이와 같은 구동장치의 동작과정을 도 6을 참조하여 상세히 설명하기로 한다. 여기서, 커패시터(C1)에는 Vs+Vsetup의 전압이 충전되어 있다고 가정하여 설명하기로 한다. 먼저 제 1상승기간에는 제 4스위치(S4) 및 제 3스위치(S3)가 턴-온된다. 제 4스위치(S4)가 턴-온되면 커패시터(C1)의 Vs+Vsetup의 전압이 제 2저항(R2)으로 공급된다. 이때, 제 2저항(R2)과 패널 커패시터(Cp)가 직렬로 접속되기 때문에 패널 커패시터(Cp)에는 지수함수적으로 증가되는 제 1상승파형(Ramp-ex)이 공급된다. 한편, 제 4스위치(S4)가 턴-온되기 때문에 제 1노드(n1)에도 제 1상승파형(Ramp-ex)의 전압이 공급된다.
이후, 제 2상승기간에는 제 4스위치(S4)가 턴-오프됨과 아울러 제 1스위치(S1)가 턴-온된다. 제 1스위치(S1)가 턴-온되면 커패시터(C1)의 전압이 제 1스위치(S1), 제 3스위치(S3)를 경유하펴 패널 커패시터(Cp)로 공급된다. 이때, 제 1스위치(S1)는 제 1가변저항(R1)에 의하여 채널폭이 제한되기 때문에 패널 커패시터(Cp)에는 소정의 기울기를 가지고 상승되는 제 2상승파형(Ramp-up)이 공급된다.
상술한 바와 같이, 본 발명에 따른 플라즈마 디스플레이 패널의 구동장치 및 구동방법에 의하면 제 1상승기간동안 지수함수적으로 증가됨과 아울러 서스테인전압보다 높은 전압까지 상승되는 제 1상승파형을 주사전극으로 공급하기 때문에 초기화기간을 단축시킬 수 있다. 아울러, 빠른 시간안에 높은 전압까지 상승되는 제 1상승파형을 공급하기 때문에 방전셀들을 안정적으로 초기화시킬 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.

Claims (10)

  1. 방전셀을 초기화시키기 위한 초기화기간을 포함하는 플라즈마 디스플레이 패널의 구동방법에 있어서,
    상기 초기화기간은
    지수함수적으로 증가되는 제 1상승파형이 공급되는 단계와,
    상기 제 1상승파형이 공급된 후 일정 기울기를 가지고 상승되는 제 2상승파형이 공급되는 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  2. 제 1항에 있어서,
    상기 초기화기간 이후에 상기 방전셀을 선택하기 위한 어드레스기간과,
    상기 어드레스기간에 선택된 방전셀들에 서스테인전압을 가지는 서스테인펄스를 공급하는 서스테인 기간을 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  3. 제 2항에 있어서,
    상기 제 1상승파형은 상기 서스테인 전압을 초과하는 전압까지 상승하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  4. 제 1항에 있어서,
    상기 제 2상승파형이 공급된 후 상기 방전셀에 형성된 벽전하 중 일부 벽전하를 소거하기 위하여 소정 기울기를 가지고 하강하는 하강 램프펄스가 공급되는 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  5. 방전셀을 초기화시키기 위한 초기화기간을 포함하는 플라즈마 디스플레이 패널의 구동방법에 있어서,
    상기 초기화기간동안 서로 다른 기울기를 가지고 상승하는 제 1 및 제 2상승펄스가 공급되는 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  6. 제 5항에 있어서,
    상기 제 1상승펄스는 지수함수적으로 증가되는 기울기를 가지고 상승되고, 상기 제 2상승펄스는 직선적으로 증가되는 기울기를 가지고 상승되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  7. 방전셀에 등가적으로 형성되는 패널 커패시터와,
    상기 패널 커패시터에 지수함수적으로 증가되는 상승파형을 공급하기 위한 상승파형 공급부를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  8. 제 7항에 있어서,
    상기 상승파형 공급부는 외부로부터 피크전압을 공급받는 제 1스위치와,
    상기 제 1스위치에 접속됨과 아울러 상기 패널 커패시터와 직렬로 접속되는 저항을 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  9. 제 8항에 있어서,
    상기 제 1스위치가 턴-온될 때 직렬로 접속된 상기 저항과 상기 패널 커패시터에 의해 지수함수적으로 증가되는 기울기를 가지는 상기 상승파형이 상기 패널 커패시터로 공급되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  10. 제 7항에 있어서,
    상기 지수함수적으로 증가되는 상승파형이 공급된 후 상기 패널 커패시터로 직선적으로 증가되는 상승파형을 공급하기 위한 직선상승파형 공급부를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
KR1020030030574A 2003-05-14 2003-05-14 플라즈마 디스플레이 패널의 구동장치 및 구동방법 KR20040098266A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020030030574A KR20040098266A (ko) 2003-05-14 2003-05-14 플라즈마 디스플레이 패널의 구동장치 및 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030030574A KR20040098266A (ko) 2003-05-14 2003-05-14 플라즈마 디스플레이 패널의 구동장치 및 구동방법

Publications (1)

Publication Number Publication Date
KR20040098266A true KR20040098266A (ko) 2004-11-20

Family

ID=37376177

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030030574A KR20040098266A (ko) 2003-05-14 2003-05-14 플라즈마 디스플레이 패널의 구동장치 및 구동방법

Country Status (1)

Country Link
KR (1) KR20040098266A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100644833B1 (ko) * 2004-12-31 2006-11-14 엘지전자 주식회사 플라즈마 표시장치와 그 구동방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100644833B1 (ko) * 2004-12-31 2006-11-14 엘지전자 주식회사 플라즈마 표시장치와 그 구동방법

Similar Documents

Publication Publication Date Title
KR100433213B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100487809B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100488463B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 방법
KR20020016199A (ko) 플라즈마 디스플레이 패널의 저전압 어드레스 구동방법
KR100508250B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100524309B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100582205B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100489276B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100477601B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100476338B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100482340B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 방법
KR100647776B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100482344B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100580556B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100475158B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR20040098266A (ko) 플라즈마 디스플레이 패널의 구동장치 및 구동방법
KR20050022893A (ko) 플라즈마 디스플레이 패널의 구동 방법 및 장치
KR100488457B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100433231B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100508237B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100574368B1 (ko) 데이터 집적회로 및 이를 이용한 플라즈마 디스플레이패널의 구동장치
KR100525734B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100452701B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100438920B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR20030054954A (ko) 플라즈마 디스플레이 패널의 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application