KR20040078463A - 데이터 패드 배선 구조 및 이에 따른 박막 트랜지스터 기판 - Google Patents

데이터 패드 배선 구조 및 이에 따른 박막 트랜지스터 기판 Download PDF

Info

Publication number
KR20040078463A
KR20040078463A KR1020030013414A KR20030013414A KR20040078463A KR 20040078463 A KR20040078463 A KR 20040078463A KR 1020030013414 A KR1020030013414 A KR 1020030013414A KR 20030013414 A KR20030013414 A KR 20030013414A KR 20040078463 A KR20040078463 A KR 20040078463A
Authority
KR
South Korea
Prior art keywords
cog
integrated circuit
tft substrate
thin film
fpc
Prior art date
Application number
KR1020030013414A
Other languages
English (en)
Inventor
정광식
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020030013414A priority Critical patent/KR20040078463A/ko
Publication of KR20040078463A publication Critical patent/KR20040078463A/ko

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13452Conductors connecting driver circuitry and terminals of panels
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

본 발명은 데이터 패드 배선 구조 및 이에 따른 박막 트랜지스터 기판에 관한 것으로서, TFT 기판의 크기에 구애받지 않는 규격화된 FPC를 사용하는 것이 가능한 TFT 기판을 제공하는 것을 목적으로 한다.
이를 위해 본 발명은 박막 트랜지스터가 형성되어 있는 TFT 기판, TFT 기판 위에 형성되어 있는 다수의 구동 집적회로소자, 구동 집적회로소자를 제어하기 위한 신호를 생성하는 외부 통합회로기판, 및 하부 기판과 외부 통합회로기판을 연결하기 위한 FPC를 포함하며, 하부 기판의 소정 영역에 상기 FPC를 통해 상기 신호를 인가하기 위한 상기 다수의 구동 집적회로소자 입력단이 전기적으로 병렬 연결되는 COG 배선을 포함하는 것으로서, TFT 기판에 형성된 구동 IC의 입력 신호 및 전압을 신호 간섭 없이 게이트 배선 층을 통해 인가 함으로써 TFT 기판의 크기 변화에 구애받지 않고 규격화된 FPC를 사용할 수 있는 효과를 제공한다.

Description

데이터 패드 배선 구조 및 이에 따른 박막 트랜지스터 기판{DATA PAD ARRANGEMENT STRUCTURE AND THIN FILM TRANSISTOR ARRAY PANEL}
본 발명은 데이터 패드 배선 구조 및 이에 따른 박막 트랜지스터 기판에 관한 것이다.
액정 표시 장치(Liquid crystal display module)는 다수의 게이트 라인과 데이터 라인간의 교차부에 배열되어진 박막 트랜지스터(Thin film transistor; TFT)로 이루어지는 화소 매트릭스를 이용하여 비디오 신호에 대응하는 화상을 표시하는 것으로, 박막 트랜지스터가 형성된 박막 트랜지스터 기판(Thin film transistor array panel: 이하, TFT 기판이라 칭함), 색 필터가 형성되어 있는 칼라 필터 기판, TFT 기판과 칼라 필터 기판 사이에 충진되는 액정을 포함하여 구성된다.
TFT 기판은 주사 신호를 전달하는 게이트 배선과 화상 신호를 전달하는 데이터 배선이 형성되어 있고, 게이트 배선 및 데이터 배선과 각각 연결되어 있는 박막트랜지스터, 박막 트랜지스터와 연결되어 있는 화소 전극, 게이트 배선을 덮어 절연하는 게이트 절연층 및 박막 트랜지스터와 데이터 배선을 덮어 절연하는 층간 절연층 등으로 이루어져 있다.
이러한 TFT 기판은 게이트 배선 및 데이터 배선에 연결되어 있는 구동 IC에 의해 제어된다.
구동 IC는 TCP(tape carrier package) 실장 방법과 COG(chip on glass) 방법으로 부착할 수 있다.
TCP 방법은 구동 IC가 부착된 테이프를 박막 트랜지스터 기판에 별도로 실장하는 방법이고, COG 방법은 박막 트랜지스터 기판의 절연 기판 위에 구동 IC를 직접 실장하는 방법이다.
종래에는 TCP방법을 주로 이용하였으나 현재는 칩이 차지하는 면적의 축소와 비용 절감에 따른 이유 등으로 COG 방법을 주로 이용한다.
도 1은 종래의 COG 방법을 이용한 액정 표시 장치의 구성을 개략적으로 나타낸 것이다.
도 1에 나타낸 바와 같이, COG 방법을 적용한 액정 표시 장치는 TFT 기판(10)과 칼라 필터 기판(30)이 중첩되지 않은 주변 영역 가운데 데이터 패드(11)에 데이터 구동 집적회로소자인 소정의 COG IC를 직접 실장시킨 구조로서, FPC(Flexible Printed Circuit: 50)를 이용하여 외부 통합회로기판(PCB: 70)과 회로적으로 연결된다.
이에 따라, FPC(50)를 통해 외부 통합회로기판(70)으로부터 TFT 기판(50)의COG IC에 입력신호를 인가되는데, 이를 위해서 FPC(50)의 출력단과 COG IC의 입력단이 각각 일대일 대응되도록 범프 본딩 방식으로 연결된다.
따라서, FPC(50)의 실제 길이는 액정 표시 장치의 크기에 따라 비례하여 증가하게 되므로, 액정 표시 장치의 크기에 따라 적절한 크기의 FPC(50)를 구비해야하는 불편함이 있었으며, 액정 표시 장치 크기에 비례하여 커지는 FPC(50) 길이로 인하여 액정 표시 장치의 제조 원가가 상승하게 되는 문제점이 있었다.
이러한 문제점을 해결하기 위하여, 입력신호를 병렬로 연결하여 인가하는 CASCADE 방식이 COG IC에 적용되고 있는데, CASCADE 구현이 가능한 COG IC의 경우에는 입력 신호를 병렬로 인가하기 위한 신규 회로를 내장해야 한다.
또한, CASCADE 방식이 적용된 COG IC를 이용하는 경우에는 이에 따른 배선 구조를 통해 신호를 인가하는 것이 가능하도록 TFT 기판에 회로 패턴이 형성되게 되는데, 이에 따라 CASCADE 방식을 이용함으로써 FPC 사이즈를 줄이는 원가 절감 효과를 효과적으로 얻지 못하게 되어 FPC 사이즈를 줄여 액정 표시 장치의 제조 원가 상승을 막는 대안으로는 부적합한 방법이다.
따라서 본 발명의 목적은 상기한 문제점을 해결하기 위한 것으로, TFT 기판에 형성되는 다수의 COG IC 입력단을 회로 패턴을 통해 전기적으로 병렬 연결하여 소정의 입력 신호로도 구동시키는 것이 가능한 COG 배선 구조를 제공하는 것이다.
또한, 본 발명의 다른 목적은 COG 배선이 형성된 TFT 기판을 통해 액정 표시 장치의 크기에 구애받지 않는 규격화된 FPC를 사용하는 것이 가능하도록 하는 것이다.
또한, 본 발명의 또 다른 목적은 TFT 기판에 형성되는 COG 배선구조를 통해 일반적인 구동용 COG IC를 사용한 입력단자의 병렬적 연결이 가능하도록 하는 것이다.
도 1은 종래의 COG 방법을 이용한 액정 표시 장치의 구성을 개략적으로 나타낸 것이다.
도 2는 본 발명의 일 실시 예에 따른 액정 표시 장치의 구성을 개략적으로 나타낸 것이다.
도 3는 도 2의 A를 상세히 나타낸 것이다.
도 4는 본 발명에 따른 COG 배선 구조를 개략적으로 나타낸 평면도이다.
도 5는 도 2의 B-B'선 단면도이다.
※도면의 주요 부분에 대한 부호의 설명※
100 : TFT 기판 110 : 비표시 영역
120 : 회로 패턴 130 : COG 배선
131 : 금속성 접속단자 132 : 절연막
140a, 120a, 120b : 제 1, 제 2 및 제 3 단자
141a, 121a, 121b : 패드 콘택홀
150 : 보호막
161, 162, 163 : 제 1, 제 2 및 제 3 패드
171, 172, 173 : 도전 접착수지
181, 182, 183 : 도전볼
191, 192 : 범프
193 : FPC 출력 단자
300 : 컬러 필터 기판 310 : 표시 영역
500a, 500b : COG IC
700 : FPC 900 : COF
본 발명은 COG 실장 방법을 통해 실장되는 데이터 구동 집적회로소자인 COG IC가 구비된 액정 표시 장치에서, TFT 기판에 형성되는 다수의 COG IC 입력단을 전기적으로 병렬 연결하는 소정의 회로 패턴을 형성하여 TFT 기판의 크기보다 작으며 소정의 길이로 규격화된 사이즈의 FPC를 사용하는 것이다.
이하, 본 발명에 따른 액정 표시장치의 일 실시 예를 첨부된 도면을 참조하여 상세히 설명한다.
본 발명의 일 실시 예에 따른 데이터 패드 배선 구조는 박막 트랜지스터가 형성되어 있는 TFT 기판, TFT 기판 위에 형성되어 있는 다수의 구동 집적회로소자, 구동 집적회로소자를 제어하기 위한 신호를 생성하는 외부 통합회로기판, 및 하부 기판과 외부 통합회로기판을 연결하기 위한 FPC를 포함하며, 하부 기판의 소정 영역에 상기 FPC를 통해 상기 신호를 인가하기 위한 상기 다수의 구동 집적회로소자 입력단이 전기적으로 병렬 연결되는 COG 배선을 포함하는 것을 특징으로 한다.
또한, 본 발명의 일 실시 예에 따른 박막 트랜지스터 기판은 TFT 기판, TFT 기판 위에 형성되어 있는 다수 개의 박막 트랜지스터를 포함하는 표시 영역, TFT 기판 위에 형성되어 상기 박막 트랜지스터를 제어하기 위한 다수의 구동 집적회로소자, 구동 집적회로소자를 통해 박막 트랜지스터에 인가되는 신호를 생성하는 외부 통합회로기판, 및 TFT 기판과 외부 통합회로 기판을 연결하기 위한 FPC를 포함하며, TFT 기판의 소정 영역에 상기 FPC를 통해 상기 신호를 인가하기 위한 상기 다수의 구동 집적회로소자 입력단이 전기적으로 병렬 연결되는 COG 배선이 구비되는 것을 특징으로 한다.
도 2는 본 발명의 일 실시 예에 따른 액정 표시 장치의 개략적인 구성을 나타낸 것으로, 도 2를 참조하여 본 발명의 데이터 패드 배선 구조 및 박막 트랜지스터 기판을 상세히 설명한다.
도 2에 도시한 바와 같이, 본 발명에 따른 액정 표시 장치는 박막 트랜지스터가 형성되어 있는 TFT 기판(100), 색 필터가 형성되어 있는 컬러 필터 기판(300)을 포함한다.
TFT 기판(100)과 컬러 필터 기판(300)은 서로 대향되도록 설치되며 TFT 기판(100)과 컬러 필터 기판(300)이 중첩된 영역이 표시 영역(310)이 되고, 중첩되지 않은 주변 영역이 비표시 영역(110)이 된다.
비표시 영역(110)에는 표시 영역(310)으로부터 비표시 영역(110)으로 연장된 신호 배선들(도시하지 않음), 게이트 배선들 및 데이터 배선들(도시하지 않음)의 각 단부(도시하지 않음)와 연결된 패드(도시하지 않음)들이 형성된다.
또한, 비표시 영역(110)의 데이터 패드에는 데이터 구동 집적회로소자인 제 1, 제 2, 제 3 및 제 4 COG IC(501, 502, 503, 504)가 형성되는데, COG IC(501, 502, 503, 504)의 입력단은 데이터 패드(도시하지 않음)의 일측단에 연결되고, COGIC(501, 502, 503, 504)의 출력단은 소정의 회로 패턴을 통해 데이터 배선들에 연결된다.
COG IC(501, 502, 503, 504)의 입력단과 연결된 데이터 패드의 타측단은 외부 통합회로기판과 연결하는 FPC(700)와 연결된다.
TFT 기판(100)에 형성되는 다수의 COG IC를 구동시키기 위해 구비되는 소정의 회로 패턴(이하, COG 배선이라 칭함)을 통해 제 1, 제 2, 제 3 및 제 4 COG IC(501, 502, 503, 504)의 입력단은 전기적으로 병렬 연결된다.
이와 같은 TFT 기판(100)에 연결되는 FPC(700)는 소정의 규격화된 길이로 이루어진 것으로, 제 1 COG IC(501)의 입력 단과 대응되도록 연결되어 외부 통합회로기판으로부터 출력되는 입력 신호 및 전압을 제 1 COG IC(501)에 인가한다.
제 1 COG IC(501)에 인가되는 입력 신호 및 전압을 COG 배선에 의해 인접한 제 2, 제 3 및 제 4 COG IC(502, 503, 504)에 인가된다.
이러한 FPC(700)는 도시된 바와 같은 TFT 기판(100)의 좌측 단에 형성될 뿐만 아니라 TFT 기판(700)의 모든 영역에 형성할 수 있는데, 다수의 COG IC를 병렬로 연결하는 COG 배선의 효율적인 배열을 위해서는 일측 단에 형성하는 것이 바람직하다.
그리고, 게이트 라인 패드들에는 게이트 구동 집적회로소자가 실장된 COF(900)가 연결된다.
이와 같은 COG 배선 구조 및 이에 따른 TFT 기판 제조 과정을 첨부된 도면을 참조하여 상세히 설명한다.
도 3는 도 2의 A를 상세히 나타낸 것이다.
도 3에 도시한 바와 같이, FPC(700)는 소정의 회로 패턴(120)을 통해 데이터 패드(501a)의 일측단에 연결되고, 데이터 패드(501a)의 타측단은 범프 본딩방식으로 COG IC(501)의 입력단에 연결된다.
또한, COG IC(501)의 입력단은 COG 배선(130)을 통해 제 2 COG IC(502)의 입력단과 접속되는 데이터 패드(502a)와 연결된다.
이러한 구조는 TFT 기판(100)에 형성되는 다수의 COG IC(501, 502, 503, 504)에 모두 적용되어, 다수의 COG IC(501, 502, 503, 504) 입력단이 전기적으로 병렬 연결되도록 한다.
도 4는 본 발명에 따른 COG 배선 구조를 개략적으로 나타낸 평면도이다.
도 4에 도시된 바와 같이, 제 1 COG IC(501)의 입력단자(511)는 FPC(700)의 회로 패턴(120)에 연결되며, COG 배선(130)과도 연결된다.
COG 배선(130)은 COG IC(501) 하부로 연결되는 패턴을 통해 제 2 COG IC(502)의 입력단자에 연결된다.
각 COG IC(501,502)의 출력단은 표시 영역에 형성되는(310) 데이터 배선들과 연결되는 회로 패턴(140)과 연결된다.
도 5는 도 3의 B-B'선 단면도이다.
도 5에 도시된 바와 같이, TFT 기판상(100)에는 COG 배선 단자(130)가 형성되고, COG 배선 단자(130) 전면에 COG 배선 단자(130)와 전기적으로 연결되는 금속성 접속단자(131)를 포함하는 절연막(132)이 형성되고, 절연막(132) 전면에 복수의제 1 단자(140a), 복수의 제 2 단자(120a), 복수의 제 3 단자(120b)가 형성된다.
COG 배선 단자(130)는 TFT 기판(100)상에 알루미늄(Al) 내지 크롬(Cr) 등의 금속을 소정의 두께로 증착하여 제 1 금속막(게이트 배선)을 형성하는 공정에서 제 1 금속막 층에 상응하는 데이터 패드 영역의 층에 형성되고, 제 2 단자(120a) 및 제 3 단자(120b)는 금속성 접속단자와 함께 전기적으로 연결된다.
이들 제 1, 제 2 및 제 3 단자(140a, 120a, 120b)는 보호막(150)으로 덮어져 있으며, 보호막(150)에는 개개의 입/출력 단자들에 대응하여 패드 콘택홀(141a, 121a, 121b)들이 형성되고, 제 1 패드(161), 제 2 패드(162), 제 3 패드(163)가 형성된다.
이들 제 1, 제 2 및 제 3 패드(161, 162, 163)들은 각각 제 1, 제 2 및 제 3 단자(140a, 120a, 120b)와의 접촉영역을 포함하고, 각 패드(161, 161, 162)들의 접촉영역들은 보호막에서 평탄한 면을 가진다. 패드(161, 162, 163)는 이방성 도전 접착수지(171, 172, 173)로 도포되며, 이방성 도전 접착수지는 내부에 복수의 도전볼(181, 182, 183)들을 함유한다.
COF IC(500a)의 범프(191, 192)를 제 1 및 제 2 패드(161, 162)들의 접촉영역에 얼라인시키고 압착하면, 범프(191, 192)와 접촉영역 사이에 존재하는 도전볼(181, 182)들이 압착되면서 전기적으로 접촉되어 COG IC(500a)의 출력 단자와 입력 단자가 형성된다.
또한, FPC(700)의 출력 단자(193)를 제 3 패드(163)의 접촉영역에 얼라인 시키고 압착하면, 출력 단자(193)와 접촉영역 사이에 존재하는 도전볼(183)들이 압착되면서 FPC(700)의 단자와 제 3 패드(163)는 전기적으로 접촉되게 된다.
이에 따라 FPC(700)의 출력 단자(193)에서 COG IC(500a)의 입력 단자로 인가되는 입력신호 및 전압이 COG 배선(130)을 통해 인접한 COG IC에 인가되어, 소정의 규격화된 길이를 갖는 FPC(700)를 사용한 다수의 COG IC 구동이 가능한 것이다.
이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.
본 발명에 따르면, TFT 기판에 형성되는 다수의 COG IC 입력단이 회로 패턴을 통해 전기적으로 병렬 연결되는 COG 배선 구조를 통해 소정의 입력 신호로도 다수의 COG IC를 구동시킬 수 있는 효과를 제공한다.
또한, COG 배선이 형성된 TFT 기판을 통해 FPC를 규격화 하여 사용할 수 있도록 하는 것이다.

Claims (6)

  1. 박막 트랜지스터가 형성되어 있는 TFT 기판,
    상기 TFT 기판 위에 형성되어 있는 다수의 구동 집적회로소자,
    상기 구동 집적회로소자를 제어하기 위한 신호를 생성하는 외부 통합회로기판, 및
    상기 하부 기판과 외부 통합회로기판을 연결하기 위한 FPC를 포함하며,
    상기 하부 기판의 소정 영역에 상기 FPC를 통해 상기 신호를 인가하기 위한 상기 다수의 구동 집적회로소자 입력단이 전기적으로 병렬 연결되는 COG 배선이 구비되는 것을 특징으로 하는 데이터 패드 배선 구조.
  2. 제 1항에 있어서,
    상기 구동 집적회로소자의 입력단을 연결하는 배선과 출력단이 화상 출력면에서 볼때 동일한 공간에 절연되도록 형성되는 것을 특징으로 하는 데이터 패드 배선 구조.
  3. 제 1항에 있어서,
    상기 COG 배선은 상기 구동 집적회로소자 입력단의 하단에 위치하는 것을 특징으로 하는 데이터 패드 배선 구조.
  4. 제 1항에 있어서,
    상기 COG 배선은 상기 TFT 기판의 제조 공정에서 형성되는 게이트 배선과 동일한 층에 형성되는 것을 특징으로 하는 데이터 패드 배선 구조.
  5. TFT 기판,
    상기 TFT 기판 위에 형성되어 있는 다수 개의 박막 트랜지스터를 포함하는 표시 영역,
    상기 TFT 기판 위에 형성되어 상기 박막 트랜지스터를 제어하기 위한 다수의 구동 집적회로 소자,
    상기 구동 집적회로소자를 통해 상기 박막 트랜지스터에 인가되는 신호를 생성하는 외부 통합회로기판, 및
    상기 TFT 기판과 외부 통합회로 기판을 연결하는 FPC를 통해 상기 신호를 인가하도록 상기 TFT 기판의 소정 영역에 상기 다수의 구동 집적회로소자 입력단이 전기적으로 병렬 연결되는 COG 배선이 구비되는 것을 특징으로 하는 박막 트랜지스터 기판.
  6. 제 5항에 있어서,
    상기 표시 영역은 상기 박막 트랜지스터와 각각 연결되어 있는 게이트선,
    상기 박막 트랜지스터와 각각 연결되며 상기 게이트선과 교차하여 형성되어 있는 데이터선,
    상기 박막 트랜지스터와 각각 연결되어 있는 화소 전극을 포함하는 것을 특징으로 하는 박막 트랜지스터 기판.
KR1020030013414A 2003-03-04 2003-03-04 데이터 패드 배선 구조 및 이에 따른 박막 트랜지스터 기판 KR20040078463A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020030013414A KR20040078463A (ko) 2003-03-04 2003-03-04 데이터 패드 배선 구조 및 이에 따른 박막 트랜지스터 기판

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030013414A KR20040078463A (ko) 2003-03-04 2003-03-04 데이터 패드 배선 구조 및 이에 따른 박막 트랜지스터 기판

Publications (1)

Publication Number Publication Date
KR20040078463A true KR20040078463A (ko) 2004-09-10

Family

ID=37363768

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030013414A KR20040078463A (ko) 2003-03-04 2003-03-04 데이터 패드 배선 구조 및 이에 따른 박막 트랜지스터 기판

Country Status (1)

Country Link
KR (1) KR20040078463A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8085379B2 (en) 2005-03-29 2011-12-27 Samsung Electronics Co., Ltd. Circuit board and display device having the same

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8085379B2 (en) 2005-03-29 2011-12-27 Samsung Electronics Co., Ltd. Circuit board and display device having the same

Similar Documents

Publication Publication Date Title
KR100763408B1 (ko) 액정 표시 장치
US6618111B1 (en) Liquid crystal display device
US7868988B2 (en) Integrated circuit and display device including integrated circuit
KR100453306B1 (ko) 표시 소자 구동 장치 및 이를 이용한 표시 장치
KR20220031877A (ko) 가요성 표시 장치
US20050206600A1 (en) Structure of semiconductor chip and display device using the same
KR20060017975A (ko) 테이프 배선 기판, 그 테이프 배선 기판을 포함하는반도체 칩 패키지 및 그 반도체 칩 패키지를 포함하는액정 표시 장치
KR20080070420A (ko) 인쇄회로기판 및 이를 갖는 표시 패널 어셈블리
US20070081117A1 (en) Display device and a circuit thereon
KR101621559B1 (ko) 액정표시장치
US11520200B2 (en) Display device and method of manufacturing the same
US7288832B2 (en) Chip-mounted film package
KR20100070270A (ko) 표시 장치
KR20060103652A (ko) 액정 표시 장치
KR100839149B1 (ko) 액정표시장치 및 그 제조방법
KR20040078463A (ko) 데이터 패드 배선 구조 및 이에 따른 박막 트랜지스터 기판
KR100920354B1 (ko) 박막 트랜지스터 표시판
KR100766895B1 (ko) 표시 장치
KR100294823B1 (ko) 액정표시장치하판글래스의배선구조
KR20050007115A (ko) 티.에프.티. 표시장치
KR101033119B1 (ko) 라인 온 글래스형 액정표시장치
KR100767362B1 (ko) 액정 표시 장치
KR100919190B1 (ko) 라인-온-글래스 방식의 액정표시패널
US11579497B2 (en) Substrate for display device and display device
KR100917013B1 (ko) 유해 전자파를 감소시킨 액정표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application