KR20040070685A - 플라즈마 디스플레이 패널의 듀얼 스캐닝 방법 및 장치 - Google Patents

플라즈마 디스플레이 패널의 듀얼 스캐닝 방법 및 장치 Download PDF

Info

Publication number
KR20040070685A
KR20040070685A KR1020030006864A KR20030006864A KR20040070685A KR 20040070685 A KR20040070685 A KR 20040070685A KR 1020030006864 A KR1020030006864 A KR 1020030006864A KR 20030006864 A KR20030006864 A KR 20030006864A KR 20040070685 A KR20040070685 A KR 20040070685A
Authority
KR
South Korea
Prior art keywords
data
scan
voltage
supplying
electrode
Prior art date
Application number
KR1020030006864A
Other languages
English (en)
Other versions
KR100488159B1 (ko
Inventor
이준학
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR10-2003-0006864A priority Critical patent/KR100488159B1/ko
Publication of KR20040070685A publication Critical patent/KR20040070685A/ko
Application granted granted Critical
Publication of KR100488159B1 publication Critical patent/KR100488159B1/ko

Links

Classifications

    • EFIXED CONSTRUCTIONS
    • E03WATER SUPPLY; SEWERAGE
    • E03CDOMESTIC PLUMBING INSTALLATIONS FOR FRESH WATER OR WASTE WATER; SINKS
    • E03C1/00Domestic plumbing installations for fresh water or waste water; Sinks
    • E03C1/12Plumbing installations for waste water; Basins or fountains connected thereto; Sinks
    • E03C1/122Pipe-line systems for waste water in building
    • EFIXED CONSTRUCTIONS
    • E03WATER SUPPLY; SEWERAGE
    • E03CDOMESTIC PLUMBING INSTALLATIONS FOR FRESH WATER OR WASTE WATER; SINKS
    • E03C1/00Domestic plumbing installations for fresh water or waste water; Sinks
    • E03C1/12Plumbing installations for waste water; Basins or fountains connected thereto; Sinks
    • E03C1/122Pipe-line systems for waste water in building
    • E03C1/1222Arrangements of devices in domestic waste water pipe-line systems
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S285/00Pipe joints or couplings
    • Y10S285/921Snap-fit

Landscapes

  • Engineering & Computer Science (AREA)
  • Structural Engineering (AREA)
  • Environmental & Geological Engineering (AREA)
  • Health & Medical Sciences (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Hydrology & Water Resources (AREA)
  • Public Health (AREA)
  • Water Supply & Treatment (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 데이터 드라이브 집적회로의 증가없이 어드레스기간을 줄이도록 한 플라즈마 디스플레이 패널의 듀얼 스캐닝 방법 및 장치에 관한 것이다.
이 플라즈마 디스플레이 패널의 듀얼 스캐닝 방법은 제1 극성의 스캔펄스를 제1 스캔전극에 공급함과 동시에 제2 극성의 스캔펄스를 제2 스캔전극에 공급하고, 서로 다른 극성의 스캔펄스에 동기하여 데이터전압을 데이터전극에 공급하여 셀을 선택하게 된다.

Description

플라즈마 디스플레이 패널의 듀얼 스캐닝 방법 및 장치{METHOD AND APPARATUS FOR DUAL SCANNING PLASMA DISPLAY PANEL}
본 발명은 플라즈마 디스플레이 패널에 관한 것으로, 특히 데이터 드라이브 집적회로의 증가없이 어드레스기간을 줄이도록 한 플라즈마 디스플레이 패널의 듀얼 스캐닝 방법 및 장치에 관한 것이다.
플라즈마 디스플레이 패널(Plasma Display Panel : 이하 "PDP"라 함)은He+Xe, Ne+Xe, He+Xe+Ne 등의 불활성 혼합가스가 방전할 때 발생하는 자외선이 형광체를 발광시킴으로써 화상을 표시하게 된다. 이러한 PDP는 박막화와 대형화가 용이할 뿐만 아니라 최근의 기술 개발에 힘입어 화질이 향상되고 있다. 최근에는 유전체에 쌓은 벽전하를 이용하여 구동전압을 낮추는 3 전극 교류 면방전형 PDP가 개발 및 시판되고 있다.
도 1을 참조하면, 종래의 3 전극 교류 면방전형 PDP는 n 개의 스캔전극들(Y1 내지 Yn) 및 n 개의 공통서스테인전극들(Z)이 방전공간을 사이에 두고 m 개의 데이터전극들(X1 내지 Xm)에 교차되며, 그 교차부에 m×n 개의 셀들(1)이 형성된다. 인접한 데이터전극들(X1 내지 Xm) 사이에는 수평으로 인접한 셀들(1) 사이의 전기적, 광학적 혼신을 차단하기 위한 격벽(2)이 형성된다.
스캔전극들(Y1 내지 Yn)은 스캔신호가 순차적으로 인가되어 스캔라인을 선택한 후에, 서스테인펄스가 공통으로 인가되어 선택된 셀에 대하여 서스테인방전을 일으킨다. 공통서스테인전극들(Z)은 스캔전극들(Y1 내지 Yn)에 공급되는 서스테인펄스와 교번하는 서스테인펄스가 인가되어 선택된 셀에 대하여 서스테인방전을 일으킨다. 데이터전극들(X1 내지 Xm)은 스캔신호와 동기되는 데이터펄스가 인가되어 셀(1)을 선택하게 된다.
PDP는 화상의 계조를 구현하기 위하여, 한 필드기간(NTSC 방식 : 16.67ms)을 발광횟수가 다른 여러 서브필드로 나누어 시분할 구동하게 된다. 각 서브필드는 전화면을 초기화시키기 위한 리셋기간, 스캔라인을 선택하고 선택된 스캔라인에서 셀을 선택하기 위한 어드레스기간 및 방전횟수에 따라 계조를 표현하는 서스테인기간(또는 표시기간)으로 나뉘어진다. 예를 들어, 256 계조로 화상을 표시하고자 하는 경우에 1/60 초에 해당하는 프레임 기간(16.67ms)은 도 2와 같이 8개의 서브필드들(SF1 내지SF8)로 나누어지게 된다. 8개의 서브 필드들(SF1 내지 SF8) 각각은 전술한 바와 같이, 리셋기간, 스캔기간 및 표시기간으로 나누어지게 된다. 여기서, 각 서브필드의 리셋기간과 어드레스기간은 각 서브필드마다 동일한 반면에 표시기간은 각 서브필드에서 2n(n=0,1,2,3,4,5,6,7)의 비율로 증가된다.
도 3은 종래의 싱글뱅크 방식의 PDP 장치를 개략적으로 나타낸 것이다.
도 3을 참조하면, 종래의 싱글뱅크 방식의 PDP 장치는 PDP(30)의 데이터전극들(X1 내지 Xm)에 비디오 데이터를 공급하기 위한 데이터 구동회로(31)와, 스캔전극들(Y1 내지 Yn)에 초기화신호와 스캔펄스 및 서스테인펄스를 공급하기 위한 스캔 구동회로(32)와, 공통 서스테인전극(Z)에 서스테인펄스를 공급하기 위한 서스테인 구동회로(33)를 구비한다.
PDP(30)는 데이터전극들(X1 내지 Xm)이 하판 상에 형성된다. 또한, PDP(30)에는 데이터전극들(X1 내지 Xm)과 교차하도록 스캔전극들(Y1 내지 Yn)과 공통 서스테인전극(Z)이 상판 상에 형성된다.
데이터 구동회로(31)는 스캔전극들(Y1 내지 Yn)에 순차적으로 공급되는 스캔펄스에 동기되도록 데이터전극들(X1 내지 Xm)에 비디오 데이터를 공급한다.
스캔 구동회로(32)는 리셋기간 동안 전화면을 초기화하기 위한 상승 램프파형(Ramp-up)과 하강 램프파형(Ramp-down)을 스캔전극들(Y1 내지 Yn)에 동시에 공급한다. 그리고 스캔 구동회로(32)는 어드레스기간 동안 스캔펄스를 스캔전극들(Y1 내지 Yn)에 순차적으로 스캔펄스를 공급한다.
서스테인기간 동안, 스캔 구동회로(32)와 서스테인 구동회로(33)는 서로 교번적으로 동작하여 스캔전극들(Y1 내지 Yn)과 공통 서스테인전극(Z)에 서스테인펄스를 공급한다.
도 4는 도 3에 도시된 구동회로로부터 발생되는 PDP의 구동파형을 나타낸다.
도 4를 참조하면, 리셋기간에는 모든 스캔전극들(Y)에 상승 램프파형(Ramp-up)과 하강 램프파형(Ramp-down)이 동시에 인가된다. 상승 램프파형(Ramp-up)에 의해 전화면의 셀들 내에는 미약한 방전이 일어나게 되고, 그 결과 전화면의 셀들 내에 벽전하가 생성된다. 하강 램프파형(Ramp-down)은 셀들 내에 미약한 소거방전을 일으킴으로써 셋업방전에 의해 생성된 벽전하 및 공간전하 중 불필요하게 과다한 전하를 소거시켜 전화면의 셀들 내에 어드레스 방전에 필요한 벽전하를 균일하게 잔류시키게 된다.
어드레스기간에는 부극성의 스캔펄스(-scn)가 스캔전극들(Y)에 순차적으로 인가됨과 동시에 데이터전극들(X)에 스캔펄스(-scn)와 동기되도록 정극성의 데이터펄스(data)가 인가된다. 스캔펄스(-scn)와 데이터펄스(data)의 전압차와 리셋기간에 생성된 벽전압이 더해지면서 데이터펄스(data)가 인가되는 셀 내에는 어드레스 방전이 발생된다.
한편, 하강 램프파형(Ramp-down)이 공급되는 기간과 어드레스기간 동안, 공통서스테인전극(Z)에는 정극성의 직류전압(Zdc)이 공급된다.
서스테인기간에는 스캔전극들(Y)과 공통서스테인전극들(Z)에 교번적으로 서스테인펄스(sus)가 인가된다. 매 서스테인펄스(sus)가 인가될 때 마다 어드레스방전에 의해 선택된 셀은 셀 내의 벽전압과 서스테인펄스(sus)의 전압이 더해지면서 스캔전극(Y)과 공통서스테인전극(Z) 사이에 면방전 형태로 서스테인방전이 일어나게 된다. 서스테인기간의 종료시점에는 서스테인방전을 소거시키기 위한 램프파형 형태의 소거신호가 공급될 수 있다.
그런데 종래의 PDP는 라인수와 셀 수의 증가를 수반하는 해상도가 증대되거나 동영상에서 의사윤곽 노이즈(Contour noise)를 줄이기 위하여 서브필드를 추가하는 경우에 서스테인기간을 충분히 확보하기가 곤란한 문제점이 있다.
예를 들어, VGA(640×480)급의 해상도에 있어서 하나의 서브필드에서 필요한 어드레스기간은 3μs(1라인 스캔에 필요한 스캔펄스의 폭)×480=1.44ms이 소요된다. 각 서브필드에서 필요한 리셋기간은 대략 300∼600μs이다. 한 필드기간(16.67ms) 내에 도 2와 같이 8 개의 서브필드(SF1 내지 SF8)가 포함되어 있다고 가정하면 VGA급의 해상도에서 한 프레임기간 내에서 필요한 총 리셋기간과 어드레스기간은 (1.44ms×8) + ((0.3∼0.6ms) ×8) = 13.92∼16.32ms이다. 이러한 리셋기간과 어드레스기간을 제외한 서스테인기간은 16.67ms(프레임기간) - (13.92∼16.32ms) = 0.35∼2.75ms이므로 한 프레임기간의 2.09∼16.5%에 불과하다. 따라서, VGA급의 해상도에서 한 프레임기간 내에 8 개의 서브필드가 할당되면 서스테인기간의 절대 부족으로 휘도가 낮을 수 밖에 없음은 물론, 서브필드의 수를 더 추가하게 되면 한 프레임기간 내에 서스테인기간이 할당될 수 없다.
해상도가 XGA(1024×768)급으로 높아지면, 하나의 서브필드에서 필요한 어드레스기간은 3μs(1라인 스캔에 필요한 스캔펄스의 폭) × 768=2.3ms이 소요된다. 또한, 하나의 서브필드에서 필요한 리셋기간은 대략 300∼600μs이다. XGA의 해상도에서 8 개의 서브필드(SF1 내지 SF8)가 포함되어 있다고 가정하면 한 프레임기간 내에서의 총 리셋기간과 어드레스기간은 (2.3ms×8)+((0.3∼0.6ms)×8)=20.8∼23.2ms이다. XGA급의 해상도에서 8 개의 서브필드들을 포함하고 있다면 한 프레임기간 내에서 리셋기간과 어드레스기간을 제외한 서스테인기간은 16.67ms(프레임기간)-(20.8∼23.2ms)=-6.53∼-4.13ms이다. 따라서, XGA급에서 한 프레임 내에 8 개의 서브필드가 할당되면 표시기간 즉, 서스테인기간이 할당될 수 없으므로 XGA 이상의 해상도를 구현할 수 없다.
이러한 구동시간의 부족 문제를 해결하기 위하여, 도 5와 같이 PDP(40)를 상반부와 하반부로 나누고 상반부와 하반부를 동시에 스캔하는 소위 '더블 뱅크 방식'이 제안되어 일부 제조업체에서 적용되고 있다. 도 6은 더블 뱅크 방식의 구동파형을 나타낸다.
도 5 및 도 6을 참조하면, 종래의 더블뱅크 방식의 PDP 장치는 PDP(40)의 상반부에 형성된 데이터전극들(Xt1 내지 Xtm)에 비디오 데이터를 공급하기 위한 제1 데이터 구동회로(41A)와, PDP(40)의 하반부에 형성된 데이터전극들(Xb1 내지 Xbm)에 비디오 데이터를 공급하기 위한 제2 데이터 구동회로(41A)와, 스캔전극들(Y1 내지 Yn)에 초기화신호와 스캔펄스 및 서스테인펄스를 공급하기 위한 스캔 구동회로(42)와, 공통 서스테인전극(Z)에 서스테인펄스를 공급하기 위한 서스테인구동회로(43)를 구비한다.
PDP(40)는 상반부와 하반부에 별도의 데이터가 동시에 공급될 수 있도록 중앙부에서 분리된 데이터전극들(Xt1 내지 Xtm, Xb1 내지 Xbm)이 하판 상에 형성된다. 또한, PDP(40)에는 데이터전극들(Xt1 내지 Xtm, Xb1 내지 Xbm)과 교차하도록 스캔전극들(Y1 내지 Yn)과 공통 서스테인전극(Z)이 상판 상에 형성된다.
제1 데이터 구동회로(41A)는 제 1 내지 제 n/2 스캔전극들(Y1 내지 Y2/n)에 순차적으로 공급되는 스캔펄스(scn)에 동기되도록 상부 데이터전극들(Xt1 내지 Xtm)에 비디오 데이터를 공급한다.
제2 데이터 구동회로(41B)는 제 n/2+1 내지 제 n 스캔전극들(Yn/2+1 내지 Yn)에 순차적으로 공급되는 스캔펄스(scn)에 동기되도록 하부 데이터전극들(Xb1 내지 Xbm)에 비디오 데이터를 공급한다.
스캔 구동회로(42)는 리셋기간 동안 전화면을 초기화하기 위한 상승 램프파형(Ramp-up)과 하강 램프파형(Ramp-down)을 스캔전극들(Y1 내지 Yn)에 동시에 공급한다. 그리고 스캔 구동회로(42)는 어드레스기간 동안 PDP(40)의 상반부와 하반부을 동시에 스캔한다. 이 때, PDP(40)의 상반부에 존재하는 하나의 스캔전극과 하반부에 존재하는 하나의 스캔전극에 스캔펄스(-scn)가 동시에 공급된다.
서스테인기간 동안, 스캔 구동회로(42)와 서스테인 구동회로(43)는 서로 교번적으로 동작하여 스캔전극들(Y1 내지 Yn)과 공통 서스테인전극(Z)에 서스테인펄스(SUS)를 공급한다.
그런데 종래의 더블뱅크 방식은 동일한 해상도의 싱글 뱅크 방식에 비하여어드레스기간을 대략 2/1 정도로 줄일 수 있지만, 상반부의 데이터전극들을 구동하기 위한 데이터 구동회로(41A)와 하반부의 데이터전극들을 구동하기 위한 데이터 구동회로(41B)가 필요하므로 데이터 구동회로의 집적회로들의 수가 증대하는 문제점이 있다.
따라서, 본 발명의 목적은 데이터 드라이브 집적회로의 증가없이 어드레스기간을 줄이도록 한 PDP의 듀얼 스캐닝 방법 및 장치를 제공함에 있다.
도 1은 종래의 3 전극 교류 면방전형 플라즈마 디스플레이 패널의 전극 배치를 나타내는 평면도이다.
도 2는 종래의 플라즈마 디스플레이 패널의 한 프레임 구성을 나타내는 도면이다.
도 3은 종래의 싱글 뱅크 방식 플라즈마 디스플레이 패널 장치를 개략적으로 나타내는 블록도이다.
도 4는 종래의 싱글 뱅크 방식 플라즈마 디스플레이 패널의 구동 파형을 나타내는 파형도이다.
도 5는 종래의 더블 뱅크 방식 플라즈마 디스플레이 패널 장치를 개략적으로 나타내는 블록도이다.
도 6은 종래의 더블 뱅크 방식 플라즈마 디스플레이 패널의 구동 파형을 나타내는 파형도이다.
도 7은 본 발명의 실시예에 따른 플라즈마 디스플레이 패널 장치를 개략적으로 나타내는 블록도이다.
도 8은 도 7에 도시된 데이터 구동회로로부터 발생되는 데이터전압과 스캔 구동회로로부터 발생되는 스캔전압을 나타내는 파형도이다.
도 9는 도 7에 도시된 데이터 구동회로를 상세히 나타내는 회로도이다.
도 10은 한 서브필드 기간 동안 본 발명의 실시예에 따른 플라즈마 디스플레이 패널에 공급되는 구동 파형을 나타내는 파형도이다.
< 도면의 주요 부분에 대한 부호의 설명 >
1 : 셀 2 : 격벽
30,40,70 : 플라즈마 디스플레이 패널 31,41A,41B,71 : 데이터 구동회로
32,42,72 : 스캔 구동회로 33,43,73 : 서스테인 구동회로
81a 내지 81d : 버스라인 82 : 로직회로
83 : 스위치
상기 목적을 달성하기 위하여, 본 발명의 실시예에 따른 PDP의 듀얼 스캐닝 방법은 제1 극성의 스캔펄스를 제1 스캔전극에 공급함과 동시에 제2 극성의 스캔펄스를 제2 스캔전극에 공급하는 단계와, 서로 다른 극성의 스캔펄스에 동기하여 데이터전압을 데이터전극에 공급하여 셀을 선택하는 단계를 포함한다.
상기 데이터전압을 공급하는 단계는 전압레벨이 다른 적어도 둘 이상의 데이터전압들 중 어느 하나를 선택하는 단계와, 선택된 데이터전압을 데이터전극에 공급하는 단계를 포함한다.
상기 데이터전압을 공급하는 단계는 극성이 다른 적어도 둘 이상의 데이터전압들 중 어느 하나를 선택하는 단계와, 선택된 데이터전압을 데이터전극에 공급하는 단계를 포함한다.
상기 데이터전압을 공급하는 단계는 극성이 다르고 전압레벨이 다른 세 개의 데이터전압들 중 어느 하나를 선택하는 단계와, 선택된 데이터전압을 데이터전극에 공급하는 단계를 포함한다.
상기 데이터전압은 적어도 두 개 이상의 데이터 논리값에 따라 선택되는 것을 특징으로 한다.
본 발명의 실시예에 따른 PDP의 듀얼 스캐닝 장치는 제1 극성의 스캔펄스를 제1 스캔전극에 공급함과 동시에 제2 극성의 스캔펄스를 제2 스캔전극에 공급하는 스캔 구동회로와, 서로 다른 극성의 스캔펄스에 동기하여 데이터전압을 데이터전극에 공급하는 데이터 구동회로를 구비한다.
상기 데이터 구동회로는 전압레벨이 다른 적어도 둘 이상의 데이터전압들 중 어느 하나를 선택하고, 선택된 데이터전압을 데이터전극에 공급하는 것을 특징으로 한다.
상기 데이터 구동회로는 극성이 다른 적어도 둘 이상의 데이터전압들 중 어느 하나를 선택하고, 선택된 데이터전압을 데이터전극에 공급하는 것을 특징으로 한다.
상기 데이터 구동회로는 극성이 다르고 전압레벨이 다른 세 개의 데이터전압들 중 어느 하나를 선택하고, 선택된 데이터전압을 데이터전극에 공급하는 것을 특징으로 한다.
상기 데이터 구동회로는 적어도 두 개 이상의 데이터 논리값에 따라 데이터전압을 선택하는 것을 특징으로 한다.
상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부한 도면들을 참조한 실시예들에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 도 7 내지 도 10을 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.
도 7을 참조하면, 본 발명의 실시예에 따른 PDP 장치는 3 스텝의 전압레벨 중 어느 하나를 선택하여 비디오 데이터를 PDP(70)의 데이터전극들(X1 내지 Xm)에 공급하기 위한 데이터 구동회로(71)와, 서로 다른 전압레벨을 가지는 스캔펄스들을 PDP(70)의 스캔전극들(Y1 내지 Yn)에 공급하기 위한 스캔 구동회로(72)와, 공통 서스테인전극(Z)을 구동하기 위한 서스테인 구동회로(73)와, 각 구동회로(71,72,73)를 제어하기 위한 타이밍 콘트롤러(74)와, 각 구동회로(71,72,73)에 필요한 전압들(Va,-Va,Va+2Vsc,Vsc,-Vsc,Vs,Vstup)을 발생하기 위한 전원회로(75)를 구비한다.
PDP(40)는 데이터 구동회로(71)로부터 공급되는 데이터전압와 스캔 구동회로(72)로부터 공급되는 스캔전압의 전압차에 따라 매 수평기간마다 두 개의 수평 표시라인(또는 스캔라인)이 선택된다. 이 PDP(70)의 하판에 형성된 데이터전극들(X1 내지 Xm)은 종래의 더블 뱅크 방식과 달리 분리되지 않는다. PDP(70)의 상판에는 데이터전극들(X1 내지 Xm)과 교차하는 스캔전극들(Y1 내지 Yn)과 공통 서스테인전극(Z)이 형성된다.
데이터 구동회로(71)는 전압레벨과 극성이 서로 다른 3 개의 데이터전압(Va,-Va,Va+2Vsc)을 입력받아, 어드레스기간 동안 매 수평기간마다 두셀의 데이터 논리값에 따라 3 개의 데이터전압(Va,-Va,Va+2Vsc)을 선택하여 PDP(70)의 데이터전극들(X1 내지 Xm)에 공급한다.
스캔 구동회로(72)는 리셋기간 동안 전화면을 초기화하기 위한 신호들을 스캔전극들(Y1 내지 Yn)에 동시에 공급한다. 그리고 스캔 구동회로(72)는 어드레스기간 동안 매 수평기간 마다 극성이 서로 다른 스캔전압(Vsc,-Vsc)을 두 개의 스캔전극들(Y1 내지 Yn)에 동시에 공급한다.
서스테인기간 동안, 스캔 구동회로(72)와 서스테인 구동회로(73)는 서로 교번적으로 동작하여 스캔전극들(Y1 내지 Yn)과 공통 서스테인전극(Z)에 서스테인펄스를 공급한다.
도 8은 스캔전압과 데이터전압을 나타낸다.
도 8에서 알 수 있느 바, 데이터 구동회로(71)는 극성이 다르고 전압레벨이 다른 세 개의 데이터전압들(Va,-Va,Va+2Vsc) 중 어느 하나를 선택하게 되며, 스캔 구동회로(71)는 극성이 다른 스캔전압들(Vsc,-Vsc) 중에서 정극성의 스캔전압(Vsc)을 하나의 스캔전극에 공급함과 동시에 부극성의 스캔전압(-Vsc)을 다른 스캔전극에 공급한다.
도 9는 데이터 구동회로(71)를 상세히 나타낸다.
도 9를 참조하면, 데이터 구동회로(7)는 Va 전압이 입력되는 제1 버스라인(81a)과, -Va 전압이 입력되는 제2 버스라인(81b)과, Va+2Vsc 전압이 입력되는 제3 버스라인(81c)과, 기저전압(GND)이 입력되는 제4 버스라인(81d)과, 두 셍에 대응하는 데이터(data(top,btm))의 논리값에 따라 데이터전압을 선택하기 위한로직회로(82)를 구비한다.
로직회로(82)는 아래의 표 1과 같이 데이터의 논리값에 따라 스위치(83)를 제어하여 3 개의 데이터전압들(Va,-Va,Va+2Vsc) 중 어느 하나 또는 기저전압을 선택한다.
데이터의 논리값이 '1'이면 그 데이터가 공급되는 셀이 선택되는 반면, 데이터의 논리값이 '0'이면 그 데이터가 공급되는 셀이 선택되지 않는다고 가정할 때, 데이터의 논리값과 그에 따라 선택되는 데이터전압들(Va,-Va,Va+2Vsc)은 아래의 표 1과 같다. 표 1에서 알 수 있는 바, 두 개의 셀이 선택되는 가능한 경우의 수는 아래의 표 1과 같이 네 가지의 경우이다.
data(top,btm) 어드레스 데이터 전압
(1,1) Va+2Vsc
(1,0) Va
(0,1) -Va
(0,0) GND
셀을 선택하기 위한 어드레스 방전은 데이터전압과 스캔전압의 전압차가이상인 경우이다.
두 개의 셀에 대응하는 데이터의 논리값이 (1,1)로써 그 두 개의 셀들이 모두 선택되기 위해서는 데이터전압이 Va+2Vsc으로 선택된다. 데이터전압이 Va+2Vsc이면 -Vsc의 스캔전압이 공급되는 셀과 Vsc이 공급되는 셀은 데이터전극(X1 내지 Xm)과 스캔전극(Y1 내지 Yn)의 전압차가이상이므로 두 개의 셀 내에서 어드레스 방전이 일어난다.
두 개의 셀에 대응하는 데이터의 논리값이 (1,0)이거나 (0,1)로써 그 두 개의 셀들 중 어느 하나가 선택되기 위해서는 데이터전압이 Va 또는 -Va로 선택된다. 데이터전압이 Va이면 -Vsc의 스캔전압이 공급되는 셀은 데이터전극(X1 내지 Xm)과 스캔전극(Y1 내지 Yn)의 전압차가이므로 어드레스 방전이 일어나는 반면, Vsc의 스캔전압이 공급되는 셀은 데이터전극(X1 내지 Xm)과 스캔전극(Y1 내지 Yn)의 전압차가로써보다 작게 되어 어드레스 방전이 일어나지 않는다. 데이터전압이 -Va이면 -Vsc의 스캔전압이 공급되는 셀은 데이터전극(X1 내지 Xm)과 스캔전극(Y1 내지 Yn)의 전압차가로써보다 작게 되어 어드레스 방전이 일어나지 않는 반면, Vsc의 스캔전압이 공급되는 셀은 데이터전극(X1 내지 Xm)과 스캔전극(Y1 내지 Yn)의 전압차가이므로 어드레스 방전이 일어나게 된다.
두 개의 셀에 대응하는 데이터의 논리값이 (0,0)으로써 그 두 개의 셀들 모두가 비선택되기 위해서는 데이터전압이 기저전압(GND)으로 선택된다. 이 경우 두 셀들 모두에서 데이터전극(X1 내지 Xm)과 스캔전극(Y1 내지 Yn)의 전압차가보다 작게 되어 어드레스 방전이 일어나지 않는다.
도 10은 하나의 서브필드 기간 동안 본 발명의 실시예에 따른 PDP를 구동하기 위한 구동파형을 나타낸다. 이러한 PDP의 구동파형은 도 7에 도시된 PDP 장치의 구동회로로부터 발생된다.
도 10을 참조하면, 본 발명의 실시예에 따른 PDP은 상반부에서 하나의 스캔라인이 선택됨과 동시에 하반부에서 하나의 스캔라인이 선택된다.
리셋기간에는 모든 스캔전극들(Y)에 상승 램프파형(Ramp-up)과 하강 램프파형(Ramp-down)이 동시에 인가된다. 상승 램프파형(Ramp-up)에 의해 전화면의 셀들 내에는 미약한 방전이 일어나게 되고, 그 결과 전화면의 셀들 내에 벽전하가 생성된다. 하강 램프파형(Ramp-down)은 셀들 내에 미약한 소거방전을 일으킴으로써 셋업방전에 의해 생성된 벽전하 및 공간전하 중 불필요하게 과다한 전하를 소거시켜 전화면의 셀들 내에 어드레스 방전에 필요한 벽전하를 균일하게 잔류시키게 된다.
어드레스기간 동안, 스캔 구동회로(72)는 PDP(70)의 상반부에 존재하는 스캔전극들(Y1 내지 Yn/2)에 부극성의 스캔펄스(-scn)를 순차적으로 공급한다. 이와 동시에 스캔 구동회로(72)는 PDP(70)의 하반부에 존재하는 스캔전극들(Yn/2+1 내지 Yn)에 정극성의 스캔펄스(scn)를 순차적으로 공급한다. 데이터 구동회로(71)는 스캔펄스(scn,-scn)에 동기되는 데이터전압(Va,-Va,Va+2Vsc)을 데이터전극들(X1 내지 Xm)에 공급한다. 여기서, 데이터 구동회로(71)는 전술한 바와 같이 두 개의 셀들에 대응하는 데이터의 논리값에 따라 극성과 전압레벨이 다른 세 개의 데이터전압들(Va,-Va,Va+2Vsc) 중 어느 하나를 선택한다. 스캔펄스(scn,-scn)와 데이터펄스(data)의 전압차와 리셋기간에 생성된 벽전압이 더해지면서 데이터전극(X1 내지 Xm)과 스캔전극(Y1 내지 Yn)의 전압차가이상인 셀내에서는 어드레스 방전이 일어나게 된다.
하강 램프파형(Ramp-down)이 공급되는 기간과 어드레스기간 동안, 공통서스테인전극(Z)에는 정극성의 직류전압(Zdc)이 공급된다.
서스테인기간에는 스캔전극들(Y)과 공통서스테인전극들(Z)에 교번적으로 서스테인펄스(sus)가 인가된다. 매 서스테인펄스(sus)가 인가될 때 마다 어드레스방전에 의해 선택된 셀은 셀 내의 벽전압과 서스테인펄스(sus)의 전압이 더해지면서 스캔전극(Y)과 공통서스테인전극(Z) 사이에 면방전 형태로 서스테인방전이 일어나게 된다. 서스테인기간의 종료시점에는 서스테인방전을 소거시키기 위한 램프파형 형태의 소거신호가 공급될 수 있다.
상술한 바와 같이, 본 발명에 따른 PDP의 듀얼 스캐닝 방법 및 장치는 두 개의 셀들에 대응하는 데이터의 논리값에 따라 극성과 전압레벨이 다른 3 스텝의 데이터전압들 중 어느 하나를 선택하고 두 개의 스캔전극들에 서로 다른 극성의 스캔전압을 공급함으로써 동시에 두 개의 라인을 선택할 수 있게 된다. 그 결과, 본 발명에 따른 PDP의 듀얼 스캐닝 방법 및 장치는 데이터전극이 분할되지 않고 그 데이터전극들이 최소한의 데이터 구동회로에 의해 구동될 수 있으며 동시에 두 개의 라인을 선택할 수 있으므로 어드레스기간을 종래의 싱글 뱅크 방식에 비하여 적어도 1/2 이하로 줄일 수 있으며 그 만큼 표시기간인 서스테인기간을 충분히 확보할 수 있다. 나아가, 본 발명에 따른 PDP의 듀얼 스캐닝 방법 및 장치는 PDP가 고해상도로 셀 수가 증가하는 경우에도 서스테인기간을 확보할 수 있으므로 고해상도구현이 가능하고 서스테인기간이 충분히 확보되는 만큼 서스테인 방전횟수를 증가시켜 휘도를 높일 수 있고 동영상 의사윤곽 노이즈를 줄이기 위한 목적 등으로 서브필드 수를 늘려 동영상에서의 화질저하를 줄일 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여 져야만 할 것이다.

Claims (10)

  1. 제1 극성의 스캔펄스를 제1 스캔전극에 공급함과 동시에 제2 극성의 스캔펄스를 제2 스캔전극에 공급하는 단계와,
    상기 서로 다른 극성의 스캔펄스에 동기하여 데이터전압을 데이터전극에 공급하여 셀을 선택하는 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 듀얼 스캐닝 방법.
  2. 제 1 항에 있어서,
    상기 데이터전압을 공급하는 단계는,
    전압레벨이 다른 적어도 둘 이상의 데이터전압들 중 어느 하나를 선택하는 단계와,
    상기 선택된 데이터전압을 상기 데이터전극에 공급하는 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 듀얼 스캐닝 방법.
  3. 제 1 항에 있어서,
    상기 데이터전압을 공급하는 단계는,
    극성이 다른 적어도 둘 이상의 데이터전압들 중 어느 하나를 선택하는 단계와,
    상기 선택된 데이터전압을 상기 데이터전극에 공급하는 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 듀얼 스캐닝 방법.
  4. 제 1 항에 있어서,
    상기 데이터전압을 공급하는 단계는,
    극성이 다르고 전압레벨이 다른 세 개의 데이터전압들 중 어느 하나를 선택하는 단계와,
    상기 선택된 데이터전압을 상기 데이터전극에 공급하는 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 듀얼 스캐닝 방법.
  5. 제 1 항 내지 제 4 항 중 어느 한 항에 있어서,
    상기 데이터전압은 적어도 두 개 이상의 데이터 논리값에 따라 선택되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 듀얼 스캐닝 방법.
  6. 제1 극성의 스캔펄스를 제1 스캔전극에 공급함과 동시에 제2 극성의 스캔펄스를 제2 스캔전극에 공급하는 스캔 구동회로와,
    상기 서로 다른 극성의 스캔펄스에 동기하여 데이터전압을 데이터전극에 공급하는 데이터 구동회로를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 듀얼 스캐닝 장치.
  7. 제 6 항에 있어서,
    상기 데이터 구동회로는,
    전압레벨이 다른 적어도 둘 이상의 데이터전압들 중 어느 하나를 선택하고,
    상기 선택된 데이터전압을 상기 데이터전극에 공급하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 듀얼 스캐닝 장치.
  8. 제 6 항에 있어서,
    상기 데이터 구동회로는,
    극성이 다른 적어도 둘 이상의 데이터전압들 중 어느 하나를 선택하고,
    상기 선택된 데이터전압을 상기 데이터전극에 공급하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 듀얼 스캐닝 장치.
  9. 제 6 항에 있어서,
    상기 데이터 구동회로는,
    극성이 다르고 전압레벨이 다른 세 개의 데이터전압들 중 어느 하나를 선택하고,
    상기 선택된 데이터전압을 상기 데이터전극에 공급하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 듀얼 스캐닝 장치.
  10. 제 6 항 내지 제 9 항 중 어느 한 항에 있어서,
    상기 데이터 구동회로는 적어도 두 개 이상의 데이터 논리값에 따라 데이터전압을 선택하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 듀얼 스캐닝 장치.
KR10-2003-0006864A 2003-02-04 2003-02-04 플라즈마 디스플레이 패널의 듀얼 스캐닝 방법 및 장치 KR100488159B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2003-0006864A KR100488159B1 (ko) 2003-02-04 2003-02-04 플라즈마 디스플레이 패널의 듀얼 스캐닝 방법 및 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2003-0006864A KR100488159B1 (ko) 2003-02-04 2003-02-04 플라즈마 디스플레이 패널의 듀얼 스캐닝 방법 및 장치

Publications (2)

Publication Number Publication Date
KR20040070685A true KR20040070685A (ko) 2004-08-11
KR100488159B1 KR100488159B1 (ko) 2005-05-06

Family

ID=37358913

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2003-0006864A KR100488159B1 (ko) 2003-02-04 2003-02-04 플라즈마 디스플레이 패널의 듀얼 스캐닝 방법 및 장치

Country Status (1)

Country Link
KR (1) KR100488159B1 (ko)

Also Published As

Publication number Publication date
KR100488159B1 (ko) 2005-05-06

Similar Documents

Publication Publication Date Title
KR100769787B1 (ko) 플라즈마 디스플레이 장치
EP1717786A2 (en) Plasma display apparatus and image processing method thereof
KR20040060717A (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마디스플레이 장치
KR20060129919A (ko) 플라즈마 디스플레이 장치 및 그의 구동 방법
JPH09244578A (ja) プラズマ表示装置及びその駆動方法
KR20040094225A (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100338519B1 (ko) 플라즈마 디스플레이 패널의 어드레스 방법
KR20050069762A (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100491837B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR20030083363A (ko) 플라즈마 디스플레이 패널의 구동방법
KR100488159B1 (ko) 플라즈마 디스플레이 패널의 듀얼 스캐닝 방법 및 장치
KR100508251B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR20040110689A (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100726652B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100438917B1 (ko) 플라즈마 디스플레이 패널
KR100468416B1 (ko) 플라즈마 디스플레이 패널의 구동방법
JP2005141234A (ja) プラズマディスプレイパネルの駆動方法および駆動装置
KR100468412B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 방법
KR100468414B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100488458B1 (ko) 플라즈마 디스플레이 패널의 스캔방법 및 장치
KR100472371B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100505976B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100482333B1 (ko) 플라즈마 디스플레이 패널의 계조 제어장치 및 방법
KR100499098B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100340075B1 (ko) 플라즈마 디스플레이 패널 및 그 구동 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee