KR20040062052A - 액정표시장치의 데이터 구동회로 - Google Patents

액정표시장치의 데이터 구동회로 Download PDF

Info

Publication number
KR20040062052A
KR20040062052A KR1020020088365A KR20020088365A KR20040062052A KR 20040062052 A KR20040062052 A KR 20040062052A KR 1020020088365 A KR1020020088365 A KR 1020020088365A KR 20020088365 A KR20020088365 A KR 20020088365A KR 20040062052 A KR20040062052 A KR 20040062052A
Authority
KR
South Korea
Prior art keywords
voltage
positive
data
negative
video data
Prior art date
Application number
KR1020020088365A
Other languages
English (en)
Inventor
윤정훈
Original Assignee
엘지.필립스 엘시디 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지.필립스 엘시디 주식회사 filed Critical 엘지.필립스 엘시디 주식회사
Priority to KR1020020088365A priority Critical patent/KR20040062052A/ko
Publication of KR20040062052A publication Critical patent/KR20040062052A/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명에 의한 액정표시장치의 데이터 구동회로는, 외부로부터 입력되는 비디오 데이터를 아날로그 신호로 변환하여 액정패널의 화소전극에 인가하며, 이를 위해 감마전압 발생부로부터 다수의 정극성 및 부극성의 감마전압을 입력 받는 데이터 구동회로에 있어서,
상기 정극성 및 부극성의 감마전압을 다수의 계조전압으로 배분하기 위한 저항 네트워크와, 상기 계조전압의 극성에 따라 출력신호를 선택적으로 절환시키는 멀티플렉서와, 상기 부극성의 계조전압을 소정의 비디오 데이터에 대응하여 출력시키기 위해 감산기 및 합산기가 구비되는 디지털 아날로그 변환부를 포함하는 것을 특징으로 한다.
이와 같은 본 발명에 의하면, 데이터 구동회로 상에서 감마 전압의 수를 절반으로 줄이고 이에 따라 감마전압 발생부 내의 저항의 수를 반으로 절감시키며, 또한, 데이터 구동회로 내부에 구비된 기존의 저항 네트워크의 수를 반으로 줄임으로써 데이터 구동회로의 소비 전류를 절감시키는 장점이 있다.

Description

액정표시장치의 데이터 구동회로{data drive IC of liquid crystal display}
본 발명은 액정표시장치에 관한 것으로, 특히 구동회로 내부의 저항을 반으로 절감하여 디지털 비디오 데이터에 대응하는 다수의 정, 부극성 계조전압을 출력시키는 액정표시장치의 데이터 구동회로에 관한 것이다.
최근 정지화상이나 동화상을 포함시킨 각종 화상을 표시하는 장치로서 액정 표시 장치(Liquid Crystal Display : LCD)가 널리 이용되고 있으며, 이는 경량, 박형, 저소비 구동 등의 특징과 함께 액정 재료의 개량 및 미세 화소 가공기술의 개발에 의해 화질이 가속도적으로 개선되고 있으며, 또한 그 응용범위가 점차 넓어지고 있는 추세이다.
이러한 액정표시장치는 기본적으로 적어도 한쪽이 투명한 유리 등으로 이루어지는 두 장의(한 쌍의) 기판 사이에 액정층을 협지한 소위 액정패널을 구성하며, 이는 일반적으로 그 구조 및 구동방법에 따라 크게 수동 매트릭스(passive matrix)형 및 액티브 매트릭스(active matrix)형 액정표시장치로 나뉘어 진다.
수동 매트릭스형 액정표시장치는 액티브 매트릭스형에 비해 제작이 용이하고 구동방법이 간단하다는 장점을 갖고 있으나, 전력소모가 크고 스캔 라인(scan line)의 수가 늘어날수록 구동이 어려워진다는 단점이 있고, 이에 반해 능동 매트릭스형 액정표시장치는 수동 매트릭스형의 구성과는 달리 다수의 화소영역 마다 박막트랜지스터(thin film transistor : TFT)가 포함되어, 상기 다수의 화소영역 내부의 각 화소부를 독립적으로 구동할 수 있도록 하므로 정교한 소자를 만드는 경우 효율적이라는 장점이 있다. 이러한 액티브 매트릭스형 액정표시장치는 스위칭 소자로서 박막트랜지스터를 이용하여 자연스러운 동화상을 표현하고 있다. 도 1은 종래의 액티브 매트릭스형 액정표시장치의 블록도이다.
도 1을 참조하면, 종래의 액티브 매트릭스형 외부의 비디오 카드(1)로부터 입력되는 영상 데이터를 액정패널(6)에 공급하기 위한 데이터 구동회로와, 상기 데이터 구동회로(3)에 감마전압을 공급하는 감마전압 발생부(4)와, 상기 액정패널상의 박막트랜지스터의 스위칭동작을 제어하는 스캐닝 신호를 공급하는 게이트 구동회로(5), 및 상기 데이터 구동회로(3)와 게이트 구동회로(5)를 제어하기 위한 제어기를 구비한다.
일반적으로 XGA(1024*768픽셀)급의 해상도를 가지는 액정패널(6)에는 1024*3 (RGB)개의 소스 라인(source line)이 존재한다. 따라서, 일례로 XGA급의 해상도를 가지는 액정표시장치에는 384채널의 출력단을 가지는 데이터 구동회로(3)가 8개(384*8 = 3072) 사용되며, 200채널의 출력단을 가지는 게이트 구동회로(5)는 일반적으로 4개가 사용된다.
컴퓨터 등의 본체에 내장된 디지털 비디오 카드(1)로부터 공급되는 비디오 데이터는 제어기(2)의 중계를 통해 데이터 구동회로(3)로 공급된다. 다른 예로써, 모니터 등에서는 컴퓨터로부터 입력되는 아날로그 영상신호가 액정모니터에 내장된 인터페이스 모듈을 통해서 디지털 비디오 데이터로 변환된 후 액정표시장치로 입력되기도 한다.
상기 게이트 구동회로(5)는 각 스캐닝 라인에 1프레임 시간마다 1회 스캐닝 펄스를 인가하며, 통상 이 펄스의 타이밍은 상기 액정패널(6)의 상측에서 하측을 향해 순서대로 인가되며, 상기 데이터 구동회로(3)는 스캐닝 펄스가 인가되는 1행분의 화소에 대응하는 액정구동전압 즉, 신호전압을 각 신호선에 인가한다. 상기스캐닝 펄스가 인가된 선택 화소에서는 주사선에 접속된 박막트랜지스터의 게이트전극의 전압이 높아지며, 박막트랜지스터가 온(on)상태로 된다. 이 때, 상기 액정구동전압은 상기 신호선으로부터 박막트랜지스터의 드레인, 소스간을 경유하여 액정에 인가되며, 액정용량과 보지용량을 합친 화소용량을 충전한다. 이 동작을 반복함으로써, 프레임 시간마다 반복하여 영상신호에 대응시킨 전압이 패널 전면의 화소용량에 인가된다.
이러한 픽셀 어레이를 구동시킬 때 픽셀의 액정에 한쪽 방향으로만 전압이 인가되면 액정의 열화가 촉진되므로 액정에 인가되는 화상 데이터 전압을 주기적으로 반대 극성으로 인가해 주는 인버전(inversion)을 사용한다.
신호전압을 정방향과 반대 방향으로 바꾸어 인가하는 주기는 보통 한 필드마다 바꾸어 주는데, 매 필드마다 패널의 모든 픽셀의 전압극성을 한꺼번에 바꾸는 즉, 인버전시키는 필드 인버전 방법과, 한 주사선에 연결된 픽셀 라인마다 구분하여 라인마다 교대로 인버전시키는 라인 인버전 방법, 각 픽셀 별로 인버전시키는 도트 인버전 방법 등이 있다. 어느 경우에서나 인버전시킬 때는 화소전압(박막트랜지스터의 드레인에서 화소전극에 인가된 전압)이 공통전압(Vcom)에 대하여 정(+)방향 이거나 부(-)방향이 되도록 교대로 변화시킨다.
도 2는 도 1에 도시된 데이터 구동회로를 상세히 보여주는 블록도이다.
도 2를 참조하면, 먼저 데이터 래치(41)(data latch)는 외부로부터 입력되는 비디오 데이터(10, 11, 12)를 픽셀 단위로 래치한다. 이 때 기수 및 우수 비디오 데이터를 입력받는 액정표시장치의 경우에서는, 상기 데이터 래치(41)는 2픽셀 단위로 입력되는 비디오 데이터를 래치한다.
쉬프트 레지스터(40)는 입력되는 외부 클럭신호에 동기하여 비디오 데이터를 라인 래치에 저장시키기 위한 래치 인에이블신호를 순차적으로 발생시킨다. 라인 래치(42)는 상기 래치 인에이블신호에 동기하여 입력되는 비디오 데이터를 순차적으로 저장한다.
상기 라인 래치(42)는 적어도 각각 1라인 크기의 (여기서는 1개의 데이터 구동회로에 연결되는 소스 라인수; 일례로 384*8비트) 제 1, 2 레지스터(미도시)를 구비한다. 상기 라인 래치(42)는 1라인분의 비디오 데이터가 제 1 레지스터에 저장되면, 동시에 제 1 레지스터에 저장된 1라인분의 비디오 데이터를 제 2 레지스터로 이동시킨다. 이후 상기 라인 래치(42)는 제 1 레지스터에 다음 라인의 비디오 데이터를 순차적으로 저장한다.
또한, 도 2의 디지털-아날로그 변환부(43)(digital to analog converter)는 감마전압 발생부(4)로부터 복수개의 감마전압을 인가 받는다.
여기서 상기 감마전압 발생부는 휘도별로 서로 다른 레벨을 가지게끔 미리 설정된 직류전압을 감마전압으로써 상기 데이터 구동회로에 공급하며, 상기 감마전압은 정극성부(+)와 부극성부(-)로 구분되어 공급된다.
즉, 일례로 8비트 비디오 데이터를 입력 받는 데이터 구동회로에 대해서 일반적으로 상기 감마전압 발생부는 16개 또는 18개의 저항에 의해 각각 8개 또는 9개의 레벨을 갖는 정, 부극성 감마전압을 발생시켜 이를 각각 데이터 구동회로에 공급하는 것이다. 상기 감마전압은 상기 비디오 데이터의 휘도값에 따라 가장 높은휘도값에 대응하는 고전위 공급전원과 대등한 전압레벨의 직류전압과 휘도값이 낮아질수록 낮은 전압레벨을 가지는 직류전압 중 어느 하나가 선택된다.
또한, 상기 디지털-아날로그 변환부에는 상기 공급된 다수의 감마전압들을 내부 계조전압으로 배분하는 저항 네트워크를 가지고 있다. 일반적으로 8비트 비디오 데이터를 입력 받는 경우 공급된 감마전압들은 상기 저항 네트워크에 의해 256계조로 표현된다.
따라서, 이 경우 정극성부(+)와 부극성부(-)로 각각 입력된 8개 또는 9개 레벨의 감마전압은 상기 256개의 저항 네트워크에 의해 다시 각각 256개의 레벨로 배분되는 것이다.
이와 같이 정극성부(+)와 부극성부(-)의 전압으로 구분되어 공급되고 배분되는 것은 앞서 설명한 바와 같이 픽셀의 액정에 한쪽 방향으로만 전압이 인가되면 액정의 열화가 촉진되므로 이를 방지하기 위해 액정에 인가되는 화상 데이터 전압을 주기적으로 반대 극성으로 인가해 주는 인버전(inversion)을 실시하기 때문이며, 따라서, 도트 인버전의 경우에는 인접하는 픽셀에 대해 극성이 반대이어야 하므로 정극성의 계조전압에 공급되면 그에 인접하는 픽셀에는 부극성의 계조전압이 공급되어야 하는 것이다.
이렇게 감마전압이 다수의 계조전압으로 배분되면 이후 상기 라인래치의 제 2레지스터로부터 공급되는 각각의 비디오 데이터에 대응하여 상기 다수개로 배분되는 복수개의 계조전압 중 하나를 선택하며, 이를 출력버퍼(44)를 통해 아날로그 영상신호로써 각각의 데이터 라인으로 출력하게 된다.
그러나, 상기와 같이 데이터 구동회로에 정극성 및 부극성의 감마전압이 각각 입력되고 이에 따라 각각의 저항 네트워크에 의해 다수의 정, 부극성의 계조전압으로 각각 배분되는 경우에 데이터 구동회로 내부에 많은 수의 저항 네트워크를 구비해야 하므로 비용 및 소비 전류가 많이 소비되는 단점이 있다.
본 발명은 데이터 구동회로 내부에 구비된 기존의 저항 네트워크의 수를 반으로 절감하고, 부극성의 계조전압을 상기 저항 네트워크 및 감산기/ 합산기를 이용하여 소정의 비디오 데이터에 대응하도록 출력시킴으로써 소비 전류를 절감시키는 액정표시장치의 데이터 구동회로를 제공함에 그 목적이 있다.
도 1은 종래의 액티브 매트릭스형 액정표시장치의 블록도.
도 2는 도 1에 도시된 데이터 구동회로를 상세히 보여주는 블록도.
도 3은 본 발명에 의한 액정표시장치의 데이터 구동회로를 나타내는 블록도.
도 4는 도 3의 디지털 아날로그 변환부 내부를 나타내는 블록도.
<도면의 주요 부분에 대한 부호의 설명>
4, 4' : 감마전압 발생부 18 : 감마전압
42 : 비디오 데이터 43, 43' : 디지털 아날로그 변환부
45 : 저항 네트워크 47 : 계조전압
48 : 멀티플렉서 49 : 정극성 디지털 아날로그 변환기
50 : 감산기 51 : 정극성 감마전압의 최대전압
52 : 합산기 53 : 정극성 감마전압의 최소전압
54 : 부극성 디지털 아날로그 변환기
상기 목적을 달성하기 위하여 본 발명에 의한 액정표시장치의 데이터 구동회로는, 외부로부터 입력되는 비디오 데이터를 아날로그 신호로 변환하여 액정패널의 화소전극에 인가하며, 이를 위해 감마전압 발생부로부터 다수의 정극성 및 부극성의 감마전압을 입력 받는 데이터 구동회로에 있어서,
상기 정극성 및 부극성의 감마전압을 다수의 계조전압으로 배분하기 위한 저항 네트워크와, 상기 계조전압의 극성에 따라 출력신호를 선택적으로 절환시키는 멀티플렉서와, 상기 부극성의 계조전압을 소정의 비디오 데이터에 대응하여 출력시키기 위해 감산기 및 합산기가 구비되는 디지털 아날로그 변환부를 포함하는 것을 특징으로 한다.
또한, 상기 데이터 구동회로에는, 상기 비디오 데이터를 픽셀 단위로 래치하는 데이터 래치와, 입력되는 외부클럭신호에 동기하여 상기 비디오 데이터를 라인 래치에 저장시키기 위한 래치 인에이블신호를 순차적으로 발생시키는 쉬프트 레지스터와, 상기 래치 인에이블신호에 동기하여 입력되는 비디오 데이터를 순차적으로 저장하는 라인 래치가 더 포함되는 것을 특징으로 한다.
또한, 상기 감마전압 발생부에 있어서 다수의 정극성 및 부극성의 감마전압은 동일한 저항 네트워크를 통하여 발생되며, 상기 디지털 아날로그 변환부에서 상기 정극성 및 부극성의 감마전압이 다수의 계조전압으로 배분되는 것은 동일한 저항 네트워크에 의해 배분되는 것을 특징으로 한다.
또한, 상기 디지털 아날로그 변환부에는 정극성의 계조전압을 소정의 비디오 데이터에 대응시켜 아날로그 전압으로 출력시키게 하는 정극성 아날로그 디지털 변환기와, 부극성의 계조전압을 소정의 비디오 데이터에 대응시켜 아날로그 전압으로 출력시키는 부극성 아날로그 디지털 변환기가 포함되는 것을 특징으로 한다.
또한, 상기 정극성 아날로그 디지털 변환기 및 부극성 아날로그 디지털 변환기에서 출력되는 아날로그 전압은 입력되는 감마전압의 극성에 의해 결정되어 하나만 데이터 라인으로 출력되는 것을 특징으로 한다.
또한, 상기 목적을 달성하기 위하여 본 발명에 의한 액정표시장치의 데이터 구동방법은, 외부로부터 입력되는 비디오 데이터를 아날로그 신호로 변환하여 액정패널의 화소전극에 인가하며, 이를 위해 감마전압 발생부로부터 다수의 정극성 및 부극성의 감마전압을 입력 받는 데이터 구동방법에 있어서,
상기 입력되는 정극성 및 부극성의 감마전압이 저항 네트워크에 의해 다수의계조전압으로 배분되는 단계와; 상기 감마전압의 극성에 의해 출력신호가 선택적으로 절환되는 단계와; 부극성의 감마전압이 입력되면 이에 대해 소정의 비디오 데이터에 대응되어 출력되는 계조전압이 상기 정극성 감마전압의 최대전압에서 감산되어 그 차이에 해당하는 전압이 출력되는 단계와; 상기 출력된 차이에 해당하는 전압에 상기 정극성 감마전압의 최소전압이 합산되어 그 합산된 전압이 데이터 라인에 공급되는 단계로 이루어짐을 특징으로 한다.
또한, 정극성의 감마전압이 입력되면 이에 대해 소정의 비디오 데이터에 대응되어 출력되는 계조전압이 데이터 라인에 공급되는 단계로 이루어지며, 상기 데이터 라인으로 공급되는 계조전압은 입력되는 감마전압의 극성에 의해 결정되어 정극성 또는 부극성 계조전압 중 하나만 데이터 라인으로 출력되는 것을 특징으로 한다.
이와 같은 본 발명에 의하면, 데이터 구동회로 상에서 감마 전압의 수를 절반으로 줄이고 이에 따라 감마전압 발생부 내의 저항의 수를 반으로 절감시키며, 또한, 데이터 구동회로 내부에 구비된 기존의 저항 네트워크의 수를 반으로 줄임으로써 데이터 구동회로의 소비 전류를 절감시키는 장점이 있다.
이하 첨부된 도면을 참조하여 본 발명에 의한 실시예를 상세히 설명하도록 한다.
도 3은 본 발명에 의한 액정표시장치의 데이터 구동회로를 나타내는 블록도이다.
도 3을 참조하면, 이는 도 2에 도시된 종래의 데이터 구동회로와 그 구성이일치함을 알 수 있다. 이에 따라 본 발명에 의한 데이터 구동회로에 있어서 데이터 래치(41)(data latch)는 외부로부터 입력되는 비디오 데이터(10, 11, 12)를 픽셀 단위로 래치한다. 이 때 기수 및 우수 비디오 데이터를 입력받는 액정표시장치의 경우에서는, 상기 데이터 래치(41)는 2픽셀 단위로 입력되는 비디오 데이터를 래치한다.
쉬프트 레지스터(40)는 입력되는 외부 클럭신호에 동기하여 비디오 데이터를 라인 래치에 저장시키기 위한 래치 인에이블신호를 순차적으로 발생시킨다. 라인 래치(42)는 상기 래치 인에이블신호에 동기하여 입력되는 비디오 데이터를 순차적으로 저장한다.
상기 라인 래치(42)는 적어도 각각 1라인 크기의 (여기서는 1개의 데이터 구동회로에 연결되는 소스 라인수; 일례로 384*8비트) 제 1, 2 레지스터(미도시)를 구비한다. 상기 라인 래치(42)는 1라인분의 비디오 데이터가 제 1 레지스터에 저장되면, 동시에 제 1 레지스터에 저장된 1라인분의 비디오 데이터를 제 2 레지스터로 이동시킨다. 이후 상기 라인 래치(42)는 제 1 레지스터에 다음 라인의 비디오 데이터를 순차적으로 저장한다.
또한, 디지털-아날로그 변환부(43')(digital to analog converter)는 감마전압 발생부(4')로부터 복수개의 감마전압을 인가 받으며, 이를 다수개의 계조전압으로 배붑하고, 이렇게 감마전압이 다수의 계조전압으로 배분되면 이후 상기 라인래치의 제 2레지스터로부터 공급되는 각각의 비디오 데이터에 대응하여 상기 다수개로 배분되는 복수개의 계조전압 중 하나를 선택하며, 이를 출력버퍼(44)를 통해 아날로그 영상신호로써 각각의 데이터 라인으로 출력하게 된다.
단, 이와 같은 본 발명에 의한 데이터 구동회로는 상기 감마전압 발생부에서 공급되는 정극성 또는 부극성의 감마전압이 동일한 저항 네트워크에 의해 발생되며, 또한 상기 데이터 구동회로 내부에 구비된 디지털 아날로그 변환부 내부에서 상기 입력되는 정극성 및 부극성의 감마전압이 다수의 정극성 및 부극성 계조전압으로 배분되는 것 또한 동일한 저항 네트워크에 의해 배분된다는 점에서 종래의 데이터 구동회로와 구별된다.
일반적으로 8비트 비디오 데이터를 입력 받는 데이터 구동회로를 가정할 때, 종래의 경우 상기 감마전압 발생부는 일반적으로 16개의 저항에 의해 각각 8개 레벨을 갖는 정, 부극성 감마전압을 발생시킨다. 즉, 8개의 저항을 갖는 2개의 저항 네트워크에 의해 각각 정극성의 감마전압과 부극성의 감마전압을 별도로 발생시키는 것이다.
이에 대해 본 발명에 의할 경우 상기 감마전압 발생부는 8개의 저항을 갖는 하나의 저항 네트워크만으로 정극성의 감마전압과 부극성의 감마전압을 발생시킨다.
또한, 종래의 경우에는 상기 디지털 아날로그 변환부에 각각 입력되는 상기 정극성부(+) 및 부극성부(-) 8개 레벨의 감마전압은 상기 디지털 아날로그 변환부 내부에 구비된 512개의 저항에 의해 각각 256개 레벨을 갖는 정, 부극성의 계조전압으로 배분된다. 즉, 256개의 저항을 갖는 2개의 저항 네트워크에 의해 각각 정극성의 감마전압과 부극성의 계조전압으로 별도로 배분되는 것이다.
이에 대해 본 발명은 상기 디지털 아날로그 변환부 내부에 256개의 저항으로 이루어진 저항 네트워크 하나만으로 정극성의 계조전압과 부극성의 계조전압을 배분시킨다.
여기서, 상기 부극성의 감마전압 및 부극성의 계조전압이라 함은 공통전압보다 낮은 값의 전압을 의미하는 것이나, 본 발명에서의 부극성의 감마전압은 정극성의 감마전압과 같이 공통전압보다 높은 값을 출력시키며, 또한 본 발명에 의한 부극성의 계조전압 역시 정극성의 계조전압과 같이 공통전압보다 높은 값으로 배분된다.
다만, 상기와 같이 입력되어 배분된 부극성의 계조전압은 상기 디지털 아날로그 변환부 내부에 구비된 멀티플렉서에 의해 부극성의 계조전압으로 인식되며, 이에 따라 소정의 비디오 데이터에 대응되어 출력되는 계조전압이 상기 정극성 감마전압의 최대전압에서 감산되어 그 차이에 해당하는 전압이 출력되고, 상기 출력된 차이에 해당하는 전압에 상기 정극성 감마전압의 최소전압이 합산되어 그 합산된 전압이 데이터 라인에 공급됨으로써 결국 공통전압보다 낮은 값의 부극성의 계조전압이 액정 셀에 인가되게 된다.
도 4는 도 3의 감마전압 발생부 및 디지털 아날로그 변환부를 나타내는 블록도이다.
도 4를 참조하여 본 발명에 의한 디지털 아날로그 변환부의 구성 및 동작을 설명하면 다음과 같으며, 단, 설명의 편의를 위해 8비트 비디오 데이터를 입력 받는 데이터 구동회로를 가정한다.
감마전압 발생부(4')로부터 입력되는 정극성 및 부극성의 감마전압(18)들은 디지털 아날로그 변환부(43') 내부에 구비된 256개의 저항으로 이루어진 저항 네트워크(45)에 의해 256 레벨의 계조전압(47)으로 배분되며, 상기와 같이 배분된 계조전압(47)에 대해서 데이터 구동회로로 입력되는 소정의 8비트 비디오 데이터(42)에 대응되도록 일정한 레벨의 계조전압이 선택되어 진다. 여기서, 상기 감마전압 발생부(4')는 8개의 저항을 갖는 하나의 저항 네트워크만으로 정극성의 감마전압과 부극성의 감마전압을 발생시킨다.
상기 계조전압(47)이 정극성의 계조전압인 경우에는 상기 소정의 비디오 데이터(42)에 대응되도록 선택된 일정 레벨의 계조전압이 상기 계조전압의 극성에 따라 출력신호를 선택적으로 절환시키는 멀티플렉서(48)를 거쳐 정극성 디지털 아날로그 변환기(49)에 입력되어 결국 정극성의 아날로그 전압으로 데이터 라인을 통해 액정 셀에 인가되어 진다.
또한, 상기 계조전압(47)이 부극성의 계조전압인 경우에는 상기 소정의 비디오 데이터(42)에 대응되도록 선택된 일정 레벨의 계조전압이 상기 계조전압의 극성에 따라 출력신호를 선택적으로 절환시키는 멀티플렉서(48)를 거치게 되고, 그 다음 상기 선택된 계조전압은 감산기(50)에 입력되어 상기 정극성 감마전압의 최대전압(51)에서 감산되고, 상기 감산에 의해 발생되는 차이에 해당하는 값이 다시 합산기(52)에 입력되며, 여기에 상기 정극성 감마전압의 최소전압(53)이 합산되어 그 합산된 전압이 부극성 디지털 아날로그 변환기(54)에 입력되어 결국 공통전압보다 낮은 아날로그 전압으로 데이터 라인을 통해 액정 셀에 인가되어 진다.
여기서, 상기 데이터 라인으로 공급되는 계조전압은 입력되는 감마전압의 극성에 의해 결정되어 부극성 또는 정극성 계조전압 중 하나만 데이터 라인으로 출력되는 것이며, 따라서 도 4에 도시된 정극성 및 부극성 디지털 아날로그 변환기는 각각의 데이터 라인마다 한 쌍으로 존재하여야 하는 것이다. 또한, 상기 멀티플렉서(48)는 극성 제어 신호(55)에 의해 계조전압의 극성에 따라 출력신호를 선택적으로 절환시킨다.
하나의 실시예로서 입력되는 정극성 감마전압의 최대전압이 12.74V이고, 정극성 감마전압의 최소전압이 2.26V이며, 공통전압이 7.5V임을 가정하면, 상기 극성 제어 신호에 의해 부극성의 계조전압과 정극성의 계조전압은 구분되고, 상기 정극성의 계조전압은 어차피 입력되는 전압이므로 데이터 구동회로로 입력되는 소정의 8비트 비디오 데이터에 대응되어 그대로 출력된다.
다만, 부극성의 계조전압의 경우 정극성 감마전압의 최대전압(12.74V)와 감산기에서 감산되어 그 차이만큼 출력되고 다시 정극성 감마전압의 최소전압(2.26V)와 합하여 정상 출력된다.
예를 들어 상기 입력되는 계조전압이 10.96V이고 이것이 부극성으로 출력되어야 한다면, 이는 상기와 같이 정극성 감마전압의 최대전압에서 감산된 값(12.74V-10.96V= 1.78V)에 정극성 감마전압의 최소전압과 합산되어(1.78V+2.26V = 4.04V)가 되어 이 값이 데이터 라인으로 출력되게 된다.
결국, 본 발명에 의하면 상기 10.96V의 계조전압이 정극성으로 출력되는 경우는 이는 그대로 데이터 라인으로 출력되는 것이므로, 따라서, 하나의 픽셀에 인가되는 정극성 계조전압(10.96V)과 부극성 계조전압(4.04V)이 각각 공통전압(7.5V)에 대해 그 절대값의 크기가 일치되므로 플리커 현상이 방지되는 것이다.
이상의 설명에서와 같이 본 발명에 의한 액정표시장치의 데이터 구동회로에 의하면, 데이터 구동회로 상에서 감마 전압의 수를 절반으로 줄이고 이에 따라 감마전압 발생부 내의 저항의 수를 반으로 절감시키는 장점이 있다.
또한, 데이터 구동회로 내부에 구비된 기존의 저항 네트워크의 수를 반으로 줄임으로써 데이터 구동회로의 소비 전류를 절감시키는 장점이 있다.

Claims (7)

  1. 외부로부터 입력되는 비디오 데이터를 아날로그 신호로 변환하여 액정패널의 화소전극에 인가하며, 이를 위해 감마전압 발생부로부터 다수의 정극성 및 부극성의 감마전압을 입력 받는 데이터 구동회로에 있어서,
    상기 정극성 및 부극성의 감마전압을 다수의 계조전압으로 배분하기 위한 저항 네트워크와, 상기 계조전압의 극성에 따라 출력신호를 선택적으로 절환시키는 멀티플렉서와, 상기 부극성의 계조전압을 소정의 비디오 데이터에 대응하여 출력시키기 위해 감산기 및 합산기가 구비되는 디지털 아날로그 변환부를 포함하는 것을 특징으로 하는 액정표시장치의 데이터 구동회로.
  2. 제 1항에 있어서,
    상기 데이터 구동회로에는,
    상기 비디오 데이터를 픽셀 단위로 래치하는 데이터 래치와,
    입력되는 외부클럭신호에 동기하여 상기 비디오 데이터를 라인 래치에 저장시키기 위한 래치 인에이블신호를 순차적으로 발생시키는 쉬프트 레지스터와,
    상기 래치 인에이블신호에 동기하여 입력되는 비디오 데이터를 순차적으로 저장하는 라인 래치가 더 포함되는 것을 특징으로 하는 액정표시장치의 데이터 구동회로.
  3. 제 1항에 있어서,
    상기 감마전압 발생부에 있어서 다수의 정극성 및 부극성의 감마전압은 동일한 저항 네트워크를 통하여 발생되는 것을 특징으로 하는 액정표시장치의 데이터 구동회로.
  4. 제 1항에 있어서,
    상기 정극성 및 부극성의 감마전압이 다수의 계조전압으로 배분되는 것은 동일한 저항 네트워크에 의해 배분되는 것을 특징으로 하는 액정표시장치의 데이터 구동회로.
  5. 제 1항에 있어서,
    상기 디지털 아날로그 변환부에는 정극성의 계조전압을 소정의 비디오 데이터에 대응시켜 아날로그 전압으로 출력시키게 하는 정극성 아날로그 디지털 변환기와, 부극성의 계조전압을 소정의 비디오 데이터에 대응시켜 아날로그 전압으로 출력시키는 부극성 아날로그 디지털 변환기가 포함되는 것을 특징으로 하는 액정표시장치의 데이터 구동회로.
  6. 제 5항에 있어서,
    상기 정극성 아날로그 디지털 변환기 및 부극성 아날로그 디지털 변환기에서 출력되는 신호는 입력되는 감마전압의 극성에 의해 결정되어 하나만 데이터 라인으로 출력되는 것을 특징으로 하는 액정표시장치의 데이터 구동회로.
  7. 제 1항에 있어서,
    정극성의 감마전압이 입력되면 이에 대해 소정의 비디오 데이터에 대응되어 출력되는 계조전압이 데이터 라인에 공급되는 것을 특징으로 하는 액정표시장치의 데이터 구동회로.
KR1020020088365A 2002-12-31 2002-12-31 액정표시장치의 데이터 구동회로 KR20040062052A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020020088365A KR20040062052A (ko) 2002-12-31 2002-12-31 액정표시장치의 데이터 구동회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020020088365A KR20040062052A (ko) 2002-12-31 2002-12-31 액정표시장치의 데이터 구동회로

Publications (1)

Publication Number Publication Date
KR20040062052A true KR20040062052A (ko) 2004-07-07

Family

ID=37353516

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020020088365A KR20040062052A (ko) 2002-12-31 2002-12-31 액정표시장치의 데이터 구동회로

Country Status (1)

Country Link
KR (1) KR20040062052A (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7884783B2 (en) 2005-12-21 2011-02-08 Samsung Mobile Display Co., Ltd. Data driver, organic light emitting display, and method of driving the same
US9001092B2 (en) 2011-12-01 2015-04-07 Samsung Electronics Co., Ltd. Voltage summing buffer, digital-to-analog converter and source driver of display device including the same

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7884783B2 (en) 2005-12-21 2011-02-08 Samsung Mobile Display Co., Ltd. Data driver, organic light emitting display, and method of driving the same
US9001092B2 (en) 2011-12-01 2015-04-07 Samsung Electronics Co., Ltd. Voltage summing buffer, digital-to-analog converter and source driver of display device including the same

Similar Documents

Publication Publication Date Title
US9024856B2 (en) Signal driving circuit of liquid crystal display device and driving method thereof
US7002568B2 (en) Signal drive circuit, display device, electro-optical device, and signal drive method
KR100564283B1 (ko) 기준 전압 발생 회로, 표시 구동 회로, 표시 장치 및 기준 전압 발생 방법
KR100860632B1 (ko) 액티브 매트릭스형 표시장치 및 이것을 이용한 휴대단말
KR101236484B1 (ko) 표시장치 및 휴대단말
US20070069214A1 (en) Liquid crystal display and method of driving the same
US20070018923A1 (en) Driving circuit, display device, and driving method for the display device
KR100547071B1 (ko) 표시 장치 및 표시용 구동 회로
KR20060046797A (ko) 계조 전압 발생 회로, 구동 회로 및 전기 광학 장치
KR100930162B1 (ko) 표시 장치 및 휴대 단말기
US20080186267A1 (en) Display device
KR20130100682A (ko) 액정 표시 장치, 액정 표시 장치의 구동 방법 및 전자 기기
JP2005043418A (ja) 電気光学装置、電気光学装置の駆動方法および電子機器
JP2007072365A (ja) 表示装置用駆動装置
US8279148B2 (en) LCD and drive method thereof
KR20040018183A (ko) 화상 표시 장치 및 화상 표시 방법, 및 화상 표시프로그램을 기록한 기록 매체
KR101492885B1 (ko) 구동회로 및 이를 포함하는 액정 표시 장치
US7619601B2 (en) Display device and display method
JP2005043417A (ja) 電気光学装置、電気光学装置の駆動方法および電子機器
JP2007017705A (ja) 駆動回路、電気光学装置及び電子機器
JP2003005695A (ja) 表示装置および多階調表示方法
KR20070042337A (ko) 액정 표시장치의 구동장치 및 구동방법
KR20040062052A (ko) 액정표시장치의 데이터 구동회로
KR101201332B1 (ko) 액정표시장치와 그 구동방법
KR100861270B1 (ko) 액정표시장치 및 그의 구동방법

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid