KR20040060727A - 동적 전압 전이 - Google Patents

동적 전압 전이 Download PDF

Info

Publication number
KR20040060727A
KR20040060727A KR1020030083907A KR20030083907A KR20040060727A KR 20040060727 A KR20040060727 A KR 20040060727A KR 1020030083907 A KR1020030083907 A KR 1020030083907A KR 20030083907 A KR20030083907 A KR 20030083907A KR 20040060727 A KR20040060727 A KR 20040060727A
Authority
KR
South Korea
Prior art keywords
supply voltage
voltage level
integrated circuit
voltage
regulator
Prior art date
Application number
KR1020030083907A
Other languages
English (en)
Inventor
건서스티븐에이치.
그레이너로버트
마매튜엠.
다이케빈
Original Assignee
인텔 코오퍼레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 인텔 코오퍼레이션 filed Critical 인텔 코오퍼레이션
Publication of KR20040060727A publication Critical patent/KR20040060727A/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Sources (AREA)
  • Microcomputers (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

집적회로(예: 프로세서)의 동작 전압은 하나 또는 그 이상의 조건들에 응답하여 변화된다(예: 랩탑 컴퓨터가 AC 전원에 연결된 경우). 집적회로의 동작 주파수와 동작 전압 모두 변화된다. 집적회로에 동작 전압을 공급하는 전압 조정기는 하나 또는 그 이상의 중간단계를 이용하여 전압 레벨들 사이에서 전이를 일으킨다. 집적회로는 새로운 전압에서, 그리고 전압 전이를 거치는 동안 모두 정상적인 방식으로 동작수행을 계속한다.

Description

동적 전압 전이{Dynamic Voltage Transitions}
본 발명은 집적회로에 관한 것이다. 특히, 본 발명은 동작 전압 레벨의 동적 변경을 위한 기술에 관한 것이다.
한 회로의 에너지 소비는 그 회로의 공급 전압의 제곱에 비례하여 의존하므로( E ∝ CV2 dd, Vdd는 공급 전압), 공급 전압의 약간의 감소가 현저한 전력 절감을 제공할 수 있다. 결과적으로, 예를 들어 마이크로프로세서와 같은 복잡한 집적회로는 보다 낮은 공급 전압을 이용하여 설계된다. 그러나, 보다 낮은 공급 전압의 하나의 단점은 일반적으로 증가된 지연시간이다(D ∝, 여기서 VT는 임계전압이고, α는 트렌지스터내의 전자의 이동성 저하에 크게 의존함).
하나의 종래 기술의 해결책은 프로세서의 임계(critical) 경로상의 회로에 대해서는 높은 공급 전압을 이용하고, 프로세서의 비임계(not critical) 경로상의 회로에 대해서는 낮은 공급 전압을 이용하는 것이다. 프로세서의 비임계 경로에 있는 회로는 증가된 지연시간으로 동작할 수 있고 프로세서의 전체 동작에 해로운 영향을 끼치지 않으므로, 이러한 해결책은 전력절감을 제공할 수 있다. 이 해결책에 대한 상세한 분석은, 2000년도의 Compilers and Operating Systems for Low Power 에 관한 Workshop에서의 D.Marculescu의 "Power Efficient Processors UsingMultiple Supply Voltages" 와 1997년도 홍콩에서 열린 "The IEEE International Symposium on Circuits and Systems"의 회보 중 M.C. Johnson 등의 "Datapath Scheduling with Multiple Supply Voltages and Level Converters"에서 제공되어 있다. 그러나, 이러한 해결책들은 단지 프로세서의 일부분에만 낮은 공급 전압을 제공한다(그러므로 일부분에만 전력이 절감됨).
집적회로(예: 프로세서)의 동작 전압은 하나 또는 그 이상의 조건들에 응답하여 변화된다(예: 랩탑 컴퓨터가 AC 전원에 연결된 경우). 집적회로의 동작 주파수와 동작 전압 모두 변화된다. 집적회로에 동작 전압을 공급하는 전압 조정기는 하나 또는 그 이상의 중간단계를 이용하여 전압 레벨들 사이에서 전이를 일으킨다. 집적회로는 새로운 전압에서, 그리고 전압 전이를 거치는 동안 모두 정상적인 방식으로 동작수행을 계속한다.
본 발명은 제한적인 방법이 아닌 예시적인 방법으로 도시되어 있으며, 이들 도면에서 유사한 참조번호는 유사한 구성요소를 나타낸다.
도1은 집적회로의 동적 동작 전압 전이를 지원하는 구성에 대한 일실시예를 도시한 블록도.
도2는 유효(valid) 및 무효(invalid) 전압/주파수 조합을 개념적으로 예시하는 전압 대 주파수 그래프를 도시한 도면.
도3은 공급 전압의 레벨을 증가시키기 위한 공급 전압과 VID 코드 사이의 개념적 관계를 예시한 그래프.
도4는 공급 전압의 레벨을 감소시키기 위한 공급 전압과 VID 코드 사이의 개념적 관계를 예시한 그래프.
도5는 동적 전압 전이와 관련된 파라미터를 저장하기 위한 레지스터의 일실시예를 도시한 도면.
도6은 동적 공급 전압 전이의 일례의 타이밍도.
도7은 공급 전압의 동적 전이의 일실시예를 도시한 흐름도.
집적회로의 동작 전압을 동적으로 변화시키기 위한 기술들이 설명된다. 다음의 설명에 있어서, 설명의 목적으로, 본 발명의 완전한 이해를 제공하기 위해 다수의 특정한 세부사항들이 설명된다. 그러나, 이 기술분야에 통상의 지식을 가진 자에게 있어서, 본 발명은 이러한 특정한 세부사항 없이도 실시될 수 있음은 명백할 것이다. 다른 사례로서, 본 발명을 애매모호하게 만드는 것을 피하기 위해 구조와장치들을 블록도 형태로 나타내었다.
명세서에서 "일실시예"의 참조는, 그 실시예와 관련하여 설명되는 특정한 도면, 구조 또는 특성이 본 발명의 적어도 하나의 실시예에 포함되어 있다는 것을 의미한다. 명세서의 여러 곳에서 볼 수 있는 "일실시예에서"라는 문장이 반드시 동일한 실시예를 지칭하는 것은 아니다.
집적회로(예, 프로세서)의 동작 전압은 하나 또는 그 이상의 조건들에 응답하여 변화된다(예, 랩탑 컴퓨터가 AC 전원에 연결되거나, 그 집적회로의 온도가 소정의 최고 목표점에 도달했다는 등의 조건.). 일실시예에 있어서, 동작 전압이 감소됨에 따라 동작 주파수 또한 감소된다.
하나 또는 그 이상의 중간단계들을 이용하여 집적회로에 동작 전압을 공급하는 전압 조정기는 전압 레벨들 사이에서 전이를 일으킨다. 갑작스런 전압변화는 잡음, 피드백, 또는 다른 바람직하지 못한 영향을 유발할 수 있기 때문에, 이들 중간단계들은 제1 동작 전압으로부터 제2 동작 전압으로 전압 조정기를 전이시키기 위해 이용된다. 집적회로는 새로운 전압에서, 그리고 전압 전이를 거치는 동안 모두 정상적인 방식으로 동작수행을 계속한다(예, 집적회로는 동작모드를 변경하지 않는다.).
일실시예에서, 전압 램프율(ramp rate)은 전압 조정기의 특성과 집적회로가 동작하는 환경에 의존한다. 램프 하강율은 램프 상승율과 다를 수 있다. 예를 들어, 높은 감결합 커패시턴스(large decoupling capacitance)를 가진 환경이나 또는 낮은 피크전류 특성을 가진 전압 조정기는 낮은 감결합 커패시턴스를 가진 환경및/또는 높은 피크전류 특성을 가진 전압 조정기 보다 낮은 램프율을 초래 할 수 있다. 또한, 어떤 환경은 낮은 동작 주파수를 가진 환경보다 높은 동작 주파수를 가진 다른 램프율을 요구할 수도 있다. 그 이유는 전압 조정기에 대한 피크전류 요구가 동작 주파수와 전이 동안 충전 또는 방전되어야 하는 감결합 커패시턴스 양쪽 모두에 의존하기 때문이다.
도1은 집적회로의 동적 동작 전압 전이를 지원하는 구성에 대한 일실시예를 도시한 블록도이다. 집적회로(110)는 전압 조정기(120)로부터 공급 전압을 수신하는 어떤 형태의 집적회로도 될 수 있으며, 예를 들어, 집적회로(110)는 프로세서가 될 수 있다.
일실시예에서, 집적회로(110)는 상태 머신(state machine)(130), 전압 조정기 제어기(140), 선택사양인 VID 테이블(150) 및 다른 회로들, 예를 들어, 묘사의 간략성을 위해 도1에서는 생략된 프로세서 코어 및/또는 캐시를 포함한다. 또한, 이들 구성요소 중 하나 또는 그 이상의 구성요소들은 집적회로(110)의 외부에 존재할 수 있다. 전압 조정기 제어기(140)는 상태 머신(130) 및 전압 조정기(120)와 결합된다. 보다 상세하게 후술되는 바와 같이, 상태 머신(130)은 전압 조정기 제어기(140)로 하여금 공급 전압 식별자(Supply Voltage Identifier: VID) 신호를 전압 조정기(120)로 전송하도록 한다. 전압 조정기(120)는 VID 신호를 번역하여, 집적회로(110)에 공급되는 공급 전압을 변화시킨다.
VID 신호는 하나의 2진수 신호일 수도 있고, 또는 복수의 신호가 될 수도 있다. 일실시예에서, VID 신호는 6비트 코드로서 6-라인 버스를 통해 전달된다. VID코드내의 비트의 수는, 예를 들어, 전압 조정기(120)에 의해 공급되는 전압 레벨의 수와 전압 조정기(120)의 동작특성에 기초해서 결정된다.
선택사양인 VID 테이블(150)은, 상태 머신(130)에 의해 제공되는 코드와 이용되는 전압 조정기의 타입을 위한 대응하는 VID 사이에서 변환하기 위해 전압 조정기 제어기(140)에 의해 이용될 수 있다. 이것은 전압 조정기 제어기(140)가 많은 수의 전압 조정기와 상태 머신/제어 회로들과 함께 동작할 수 있도록 한다. 예를 들어, 상태 머신(130) 또는 전압 조정기 제어기(140)는 바람직한 공급 전압을 지칭하는 프로세서 코어(processor core)로부터의 코드 또는 다른 신호를 수신할 수 있다. 이 코드는 전압 조정기(120)로 하여금 바람직한 전압을 제공하도록 하기 위해 적합한 VID 코드를 발생시키기 위해 VID 테이블(150)을 이용하여 변환될 수 있다.
많은 이유로 인해 동작 전압은 변경될 수 있다. 예를 들어, 이동형 컴퓨터(mobile computer)는 도킹 스테이션(docking station)에 연결되었을 때에는 제1 전압(및 대응하는 주파수)에서, 도킹 스테이션으로부터 제거되었을 때에는 낮은 전압(및 대응하는 주파수)에서 동작할 수 있다. 본 명세서에서 설명된 바와 같이, 전압 전이동안 동작모드를 변화시키지 않고 전압(및 주파수) 전이가 동적으로 달성될 수 있다. 즉, 집적회로는 동작 전압 레벨들 사이에서의 전이 동안에 비활동(inactive) 상태에 들어갈 필요가 없다.
보다 상세하게 후술하는 바와 같이, 집적회로(110)는 전압 조정기(120)로 VID 코드를 송신하고, 전압 조정기(120)는 VID 코드에 대응하는 전압으로 전이한다.
상태 머신(130)은 동작 전압의 크기와 타이밍의 변화가 모두 집적회로(110)의 적합한 파라미터 내에 존재하도록, 전압 조정기 제어기(120)로 하여금 VID 코드를 선택적으로 송신하도록 할 수 있다.
도2는 유효(valid) 및 무효(invalid) 전압/주파수 조합을 개념적으로 예시하는 전압 대 주파수 그래프의 일실시예를 도시한 도면이다. 일실시예에서, 집적회로의 수용 가능한 동작범위는 전압-주파수 쌍에 의해 정의될 수 있다. 도2는 일례의 실시예에 있어서 유효 전압-주파수 쌍과 무효 전압-주파수 쌍의 세트를 예시하고 있다.
보다 상세하게 후술하는 바와 같이, (VID 코드에 응답하여) 전압 조정기에 의해 전송되는 공급 전압과 공급 전압의 전달 타이밍은 집적회로가 수용 가능한 동작 범위 내에서 유지되도록 제어될 수 있다.
유효 전압-주파수 쌍은 어플리케이션에 따라 특정된다(application specific). 그러므로, 사용될 VID 코드와 VID 코드의 타이밍에 프로그래밍 능력(programmability)을 제공함으로서, 본 명세서에서 설명되는 기술들은 다중 집적회로 어플리케이션에 이용될 수 있다.
도3은 공급 전압의 레벨을 증가시키기 위한 VID 코드와 공급 전압 사이의 개념적 관계를 예시한 그래프이다. 수평 점선은 다양한 VID 코드(예, VID1, VID2, VID3)에 대응하는 목표 공급 전압을 나타낸다. 실선 중 곡선은 공급 전압 레벨의 일례를 나타낸다.
도3은 또한 동적 공급 전압 전이와 연관된 파라미터들을 예시하고 있다. 일실시예에서, 다양한 파라미터들은 프로그램 가능하다. 예를 들어, 이용되는 전압 조정기의 성능에 기초하여 다양한 파라미터들의 타이밍이 결정될 수 있다.
도3의 예에서, Tstep은 VID 코드들의 발생(issuance) 사이의 시간을 나타낸다.Tstep은 각각의 단계마다 다를 수 있으며, 또는 Tstep은 하나 또는 그 이상의 단계에서 동일할 수도 있다. VIDstep은 후속 VID 코드에 대응하는 전압들 사이의 전압차를 나타낸다. Tstep처럼, VIDstep도 역시 각각의 단계마다 다를 수 있으며, 또는 VIDstep은 하나 또는 그 이상의 단계에서 동일할 수도 있다.
드웰 타임(Dwell Time)은 바람직한 전압에 도달한 후 동작 주파수가 변화될 수 있기 전까지의 지연(delay)이다. PLL relock 타임은 위상 고정 루프(Phase Locked Loop : PLL)가 새로운 전압에 대응하는 주파수에 고정되기 위해 허용된 시간이다.
도4는 공급 전압의 레벨을 감소시키기 위한 VID 코드와 공급 전압 사이의 개념적 관계를 예시한 그래프이다. 도4의 예에서, Tstep은 VID 코드들의 발생 사이의 시간을 나타낸다. Tstep은 각각의 단계마다 다를 수 있으며, 또는 Tstep은 하나 또는 그 이상의 단계에서 동일할 수도 있다. VIDstep은 후속 VID 코드에 대응하는 전압들 사이의 전압차를 나타낸다. Tstep처럼, VIDstep도 역시 각각의 단계마다 다를 수 있으며, 또는 VIDstep는 하나 또는 그 이상의 단계에서 동일할 수도 있다.
도5는 동적 전압 전이와 관련된 파라미터를 저장하기 위한 레지스터의 일실시예를 도시하고 있다. 도5의 레지스터는 하나의 64-비트 레지스터이다. 그러나, 설명된 파라미터들을 저장하기 위해 어떤 수의 레지스터도 이용될 수 있다. 또한, 다양한 파라미터들을 저장하기 위해 이용되는 비트 수는 도5와 관련하여 설명된 것과 다를 수 있다.
도5에 도시된 일실시예에서, 비트 56-63은 이용되지 않고 예비된 것이다. 비트 48-55는 전압 전이동안의 드웰 타임을 저장한다. 일실시예에서, 집적회로가 높은 동작 전압으로 변화될 때, 최종 VID 코드의 송신과 집적회로가 새로운 동작 주파수로 변화하는 시간 사이에 추가적인 지연이 존재한다. 이 시간 간격은 드웰 타임 필드에 저장된 값에 의해 정의된다.
다운 스텝 타임(Down Step Time) 필드(비트 40-47)는 공급 전압이 낮은 새로운 레벨로 전이할 때 연속적인 VID 갱신 사이에 삽입되는 시간을 제어하는 값을 저장한다. 일실시예에서, 상태 머신은 전이 시간이 다운 스텝 필드에서의 값에 정합 하도록 선택된 주파수를 보상한다.
업 스텝 타임(Up Step Time) 필드(비트 32-39)는 공급 전압이 높은 새로운 레벨로 전이할 때 연속적인 VID 갱신 사이에 삽입되는 시간을 제어하는 값을 저장한다. 일실시예에서, 다운 스텝 타임 필드에서와 같이, 상태 머신은 전이 시간이 업 스텝 타임 필드에서의 값에 정합하도록 선택된 주파수를 보상한다.
일실시예에서, 비트 16-31은 모델-특유의 디버그 상태 보고( model-specific debug status reporting)를 위한 이용을 위해 예비된 것이다. 정상적인 동작 동안에, 소프트웨어는 레지스터를 판독할 때에는 이 필드를 이용하지 않고, 레지스터에 대한 판독-수정-기록(read-modify-write) 동작을 수행할 때에는 이 비트들을 마스킹한다. 예비된 상태 비트들은 선택사양이며, 동적 동작 전압 전이를 제공하는데 필요로 되는 것은 아니다..
다운 스텝 사이즈(Down Step Size) 필드(비트 8-15)는 전압이 낮은 새로운 레벨로 전이될 때 하나의 VID 단계에서 감소되는 공급 전압의 양을 결정한다. 예를 들어, 이 필드는 12.5mV씩의 증분으로 전압변화를 나타낼 수 있으며, 따라서 다운 스텝 사이즈 필드내의 2의 값은 그 다음 VID 코드가 현재의 VID 코드보다 25mV 만큼 더 낮아지도록 한다. 만약 스텝 사이즈가 현재 전압과 최종 전압 목표와의 차이보다 크면, 목표 VID(Target VID)가 이용된다.
전압이 보다 높은 새로운 레벨로 전이될 때, 업 스텝 사이즈(Up Step Size) 필드(비트 0-7)는 하나의 VID 단계에서 증가되는 공급 전압의 양을 결정한다. 예를 들어, 이 필드는 15mV씩의 증분으로 전압변화를 나타낼 수 있으며, 따라서 업 스텝 사이즈 필드내의 2의 값은 그 다음 VID 코드가 현재의 VID 코드보다 30mV 만큼 더 높아지도록 한다. 만약 스텝 사이즈가 현재 전압과 최종 전압 목표와의 차이보다 크면, 목표 VID가 이용된다.
집적회로가 VID 코드를 전압 조정기로 전송한 결과로서 공급 전압이 전이될 때, 집적회로는 정상적인 동작을 계속한다. 즉, 집적회로가 공급 전압 전이를 완료하기 위해 수면상태(또는 다른 저전력 상태)로 들어가지 않는다. 그러므로, 집적회로는 정상적인 방식으로 동작(예; 명령어 실행, 이벤트 대한 응답)할 수 있다. 결과적으로, 시간에 대한 전류 수요의 변화(∂i/∂t)는 전압 전이 없이 발생하는 것과 유사하다. 그 결과로서, 전압 조정기와 전력 전달 네트워크는 정상적인 동작을 위한 동일한 전압 사양(voltage specifications)을 충족시킨다.
도6은 동적 공급 전압 전이의 일례에 대한 타이밍도이다. 도6의 예는 높은 전압에서 낮은 전압으로 다시 높은 전압으로의 전이를 도시한다. 버스율(bus ratio) (또는 클록 주파수(clock frequency))은 낮은 동작 전압 동안 감소되었다가, 다시 높은 공급 전압 레벨로 전이된 이후에 증가된다.
높은 공급 전압과 높은 버스율(클록 주파수)에서 동작이 시작된다. 버스율은 이용되는 낮은 공급 전압에 대응하는 낮은 버스율로 감소된다. 일실시예에서, PLL이 새로운 버스율에 고정되는 동안 프로세서 코어 주파수는 버스율의 대응 주파수 아래로 떨어질 수도 있다(또는 정지될 수도 있다).
버스율의 전이 이후, 공급 전압은 낮은 공급 전압으로 감소되고, 집적회로는 낮은 공급 전압과 낮은 버스율로 동작한다. 낮은 공급 전압에서 동작하는 시간주기 이후에 소정의 이벤트(예; 동작조건의 변화)에 응답하여, 공급 전압은 높은 공급 전압 레벨로 증가된다. 전압 전이 이후 드웰 타임에 의해 결정되는 시간 주기가 만료되면, 버스율은 낮은 버스율에서 높은 버스율로 전이된다.
도7은 공급 전압의 동적 전이의 일실시예를 도시한 흐름도이다. 현재 공급 전압이 공급된다(700). 현재 공급 전압은 초기의 시작 공급 전압 레벨이 될 수 있으며, 또는 VID 코드를 이용하여 선택되었던 선택 전압 레벨이 될 수 있다. 새로운 VID 코드가 수신될 때까지 현재 공급 전압이 공급된다(710).
새로운 VID 코드가 수신되면(710), 시스템은 새로운 VID 코드가 지시하는 바와 같은 새로운 공급 전압으로 전이한다(720). 일실시예에서, VID 코드는 공급 전압을 수신하는 집적회로(예; 프로세서)로부터 집적회로에 전압을 공급하는 전압 조정기로 송신된다. 전압 조정기는 VID 코드를 번역하고, 수신된 VID 코드에 대응하는 전압 레벨을 제공한다.
만약 Tstep에 대응하는 시간주기가 경과되지 않았다면(730), 시스템은 대기한다(740). Tstep의 시간주기가 경과되면(730), 새로운 VID 코드가 처리될 수 있다(750). 만약 새로운 VID 코드가 수신되면(750), 전압 조정기는 전술한 바와 같이 새로운 VID 코드에 대응하는 전압으로 전이될 수 있다. 만약 새로운 VID 코드가 수신되지 않으면(750), 전압 조정기는 새로운 공급 전압을 계속 공급하고, 그것은 이제 현재 공급 전압이다(700).
전술한 설명에서, 본 발명은 그 특정 실시예를 참조하여 설명되었다. 그러나, 본 발명의 넓은 사상 및 범위를 벗어나지 않고 다양한 수정 및 변경이 이루어 질 수도 있다는 것은 명백할 것이다. 따라서, 명세서 및 도면은 제한적 의미가 아니라 예시적인 의미로 간주되어야 한다.
본 발명에 의하면, 전력 절감을 위한 동적 전압 전이를 거치는 동안 정상적인 방식으로 계속 동작될 수 있는 집적회로를 제공할 수 있다.

Claims (24)

  1. 제1 공급 전압 레벨을 이용하여 집적회로를 동작시키는 단계;
    상기 집적회로에 제공될 제2 공급 전압 레벨의 지시를 상기 집적회로로부터 전압 조정기로 송신하는 단계;
    상기 전압 조정기로부터 상기 제2 공급 전압 레벨을 수신하는 단계; 및
    상기 제2 공급 전압을 이용하여 집적회로를 동작시키는 단계 - 여기서, 상기 집적회로는 상기 제1 공급 전압 레벨 동작과 상기 제2 공급 전압 레벨 동작 사이에서의 전이 동안에 동작모드를 변화시키지 않음 -
    를 포함하는 방법.
  2. 제1항에 있어서,
    상기 집적회로에 제공될 제3 공급 전압 레벨의 지시를 상기 집적회로로부터 전압 조정기로 송신하는 단계;
    상기 전압 조정기로부터 상기 제3 공급 전압 레벨을 수신하는 단계; 및
    상기 제3 공급 전압 레벨을 이용하여 상기 집적회로를 동작시키는 단계 - 여기서, 상기 집적회로는 상기 제2 공급 전압 레벨 동작과 상기 제3 공급 전압 레벨 동작 사이에서의 전이 동안에 동작모드를 변화시키지 않음 -
    를 더 포함하는 방법.
  3. 제2항에 있어서,
    상기 제1 공급 전압 레벨로부터 상기 제2 공급 전압 레벨로의 전이와 상기 제2 공급 전압 레벨로부터 상기 제3 공급 전압 레벨로의 전이 사이에서 적어도 소정의 시간주기 동안 대기하는 단계
    를 더 포함하는 방법.
  4. 제1항에 있어서,
    상기 전압 조정기는 상기 제1 공급 전압 레벨과 상기 제2 공급 전압 레벨 사이에 복수의 중간 공급 전압을 제공하는
    방법.
  5. 제1항에 있어서,
    상기 제1 공급 전압 레벨은 상기 제2 공급 전압 레벨보다 높은
    방법.
  6. 제1항에 있어서,
    상기 제1 공급 전압 레벨은 상기 제2 공급 전압 레벨보다 낮은
    방법.
  7. 전압 조정기를 이용하여, 제1 공급 전압을 집적회로에 제공하는 단계;
    상기 전압 조정기에 의해 상기 집적회로에 제공될 상기 제2 공급 전압 레벨의 지시를 상기 집적회로로부터 수신하는 단계; 및
    상기 전압 조정기를 이용하여 제2 공급 전압 레벨을 상기 집적회로에 제공하는 단계 - 여기서, 상기 집적회로는 상기 제1 공급 전압 레벨 동작과 상기 제2 공급 전압 레벨 동작 사이에서의 전이 동안 동작모드를 변화시키지 않음 -
    를 포함하는 방법.
  8. 제7항에 있어서,
    상기 집적회로로부터, 상기 전압 조정기에 의해 집적회로에 제공되는 제3 공급 전압 레벨의 지시를 수신하는 단계;
    상기 전압 조정기를 이용하여 상기 집적회로에 상기 제3 공급 전압 레벨을 제공하는 단계 - 여기서, 상기 집적회로는 상기 제2 공급 전압 레벨 동작과 상기 제3 공급 전압 레벨 동작 사이에서의 전이 동안 동작모드를 변화시키지 않음 -
    를 더 포함하는 방법.
  9. 제8항에 있어서,
    상기 제1 공급 전압 레벨로부터 상기 제2 공급 전압 레벨로의 전이와 상기 제2 공급 전압 레벨로부터 상기 제3 공급 전압 레벨로의 전이 사이에서 적어도 소정의 시간주기 동안 대기하는 단계
    를 더 포함하는 방법.
  10. 제7항에 있어서,
    상기 전압 조정기는 상기 제1 공급 전압 레벨과 상기 제2 공급 전압 레벨 사이에 복수의 중간 공급 전압을 제공하는
    방법.
  11. 제7항에 있어서,
    상기 제1 공급 전압 레벨은 상기 제2 공급 전압 레벨보다 높은
    방법.
  12. 제7항에 있어서,
    상기 제1 공급 전압 레벨은 상기 제2 공급 전압 레벨보다 낮은
    방법.
  13. 제어회로 및 상기 제어회로에 연결된 전압 조정기 제어기를 구비한 집적회로; 및
    상기 전압 조정기 제어기에 연결된 전압 조정기
    를 포함하고,
    여기서, 상기 전압 조정기는 제1 공급 전압을 상기 집적회로에 제공하고, 상기 전압 조정기 제어기는 상기 집적회로에 제공될 제2 공급 전압의 지시를 상기 전압 조정기로 송신하고, 상기 전압 조정기는 상기 지시의 수신에 응답하여 상기 제2 공급 전압을 상기 집적회로로 제공하고, 상기 집적회로는 상기 제1 공급 전압 동작과 상기 제2 공급 전압 사이에서의 전이 동안에 동작모드를 변화시키지 않는
    장치.
  14. 제13항에 있어서,
    상기 제어회로는 하나 또는 그 이상의 상태 머신을 포함하는
    장치.
  15. 제13항에 있어서,
    상기 집적회로는 하나의 프로세서를 포함하는
    장치.
  16. 제13항에 있어서,
    상기 전압 조정기는 상기 제1 공급 전압 레벨과 상기 제2 공급 전압 레벨 사이에 복수의 중간 공급 전압을 제공하는
    장치.
  17. 제13항에 있어서,
    상기 제1 공급 전압 레벨은 상기 제2 공급 전압 레벨 보다 높은
    장치.
  18. 제13항에 있어서,
    상기 제1 공급 전압 레벨은 상기 제2 공급 전압 레벨 보다 낮은
    장치.
  19. 제1 공급 전압 레벨을 이용하여 집적회로를 동작시키기 위한 수단;
    상기 집적회로에 제공될 제2 공급 전압 레벨의 지시를 상기 집적회로로부터 전압 조정기로 송신하기 위한 수단;
    상기 전압 조정기로부터 상기 제2 공급 전압 레벨을 수신하기 위한 수단; 및
    상기 제2 공급 전압 레벨을 이용하여 상기 집적회로를 동작시키기 위한 수단 - 여기서, 상기 제1 공급 전압 레벨 동작과 상기 제2 공급 전압 레벨 사이에서의 전이 동안에 상기 집적회로는 동작모드를 변화시키지 않음 -
    을 포함하는 장치.
  20. 제19항에 있어서,
    상기 제1 공급 전압 레벨은 상기 제2 공급 전압 레벨 보다 높은
    장치.
  21. 제19항에 있어서,
    상기 제1 공급 전압 레벨은 상기 제2 공급 전압 레벨 보다 낮은
    장치.
  22. 전압 조정기를 이용하여, 제1 공급 전압을 집적회로에 제공하기 위한 수단;
    상기 전압 조정기에 의해 상기 집적회로에 제공될 제2 공급 전압 레벨의 지시를 상기 집적회로로부터 수신하기 위한 수단; 및
    상기 전압 조정기를 이용하여 상기 제2 공급 전압을 상기 집적회로에 제공하기 위한 수단 - 여기서, 상기 집적회로는 상기 제1 공급 전압 레벨 동작과 상기 제2 공급 전압 레벨 동작 사이에서의 전이 동안에 상기 집적회로는 동작모드를 변화시키지 않음 -
    을 포함하는 장치.
  23. 제22항에 있어서,
    상기 제1 공급 전압 레벨은 상기 제2 공급 전압 레벨 보다 높은
    장치.
  24. 제22항에 있어서,
    상기 제1 공급 전압 레벨은 상기 제2 공급 전압 레벨 보다 낮은
    장치.
KR1020030083907A 2002-12-30 2003-11-25 동적 전압 전이 KR20040060727A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US10/334,966 2002-12-30
US10/334,966 US7444524B2 (en) 2002-12-30 2002-12-30 Dynamic voltage transitions

Publications (1)

Publication Number Publication Date
KR20040060727A true KR20040060727A (ko) 2004-07-06

Family

ID=32655217

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030083907A KR20040060727A (ko) 2002-12-30 2003-11-25 동적 전압 전이

Country Status (5)

Country Link
US (4) US7444524B2 (ko)
EP (3) EP1443384A3 (ko)
KR (1) KR20040060727A (ko)
CN (1) CN1312546C (ko)
TW (1) TWI238928B (ko)

Families Citing this family (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7018406B2 (en) 1999-11-17 2006-03-28 Corevalve Sa Prosthetic valve for transluminal delivery
US7013406B2 (en) 2002-10-14 2006-03-14 Intel Corporation Method and apparatus to dynamically change an operating frequency and operating voltage of an electronic device
US7146822B2 (en) 2002-12-30 2006-12-12 Intel Corporation Centrifugal liquid pump with perimeter magnetic drive
US7444524B2 (en) 2002-12-30 2008-10-28 Intel Corporation Dynamic voltage transitions
US7308590B2 (en) * 2004-10-15 2007-12-11 Intel Corporation Automatic dynamic processor operating voltage control
US20070260898A1 (en) * 2006-05-03 2007-11-08 Edward Burton Voltage regulator with suspend mode
WO2008083369A1 (en) * 2006-12-31 2008-07-10 Sandisk Corporation Systems, circuits, chips and methods with protection at power island boundaries
EP1965286B1 (en) * 2007-03-01 2022-06-15 VIA Technologies, Inc. Microprocessor with improved thermal monitoring and protection mechanism
US8122270B2 (en) 2008-09-29 2012-02-21 Intel Corporation Voltage stabilization for clock signal frequency locking
US8543745B2 (en) * 2010-01-06 2013-09-24 Apple Inc. Accessory for a portable computing device
US8463973B2 (en) * 2010-08-31 2013-06-11 Advanced Micro Devices, Inc. Mechanism for voltage regulator load line compensation using multiple voltage settings per operating state
CN102455729A (zh) * 2010-10-21 2012-05-16 精拓科技股份有限公司 串行信号控制方法及其装置
US8689023B2 (en) * 2011-10-17 2014-04-01 Freescale Semiconductor, Inc. Digital logic controller for regulating voltage of a system on chip
US8874949B2 (en) * 2011-12-22 2014-10-28 Intel Corporation Method, apparatus, and system for energy efficiency and energy conservation including enhanced temperature based voltage control
US9213381B2 (en) * 2012-05-24 2015-12-15 Ati Technologies Ulc Voltage regulator dynamically determining whether requested power transition can be supported
CN102929381B (zh) * 2012-10-22 2015-08-05 威盛电子股份有限公司 电子系统及其电源管理方法
US9367114B2 (en) 2013-03-11 2016-06-14 Intel Corporation Controlling operating voltage of a processor
US9383759B2 (en) 2014-10-07 2016-07-05 Freescale Semiconductor, Inc. Voltage monitoring system
US10877531B2 (en) * 2015-08-03 2020-12-29 Texas Instruments Incorporated Methods and apparatus to create a physically unclonable function
US10488905B2 (en) * 2016-11-16 2019-11-26 Microsoft Technology Licensing, Llc Dynamic energy storage device discharging
US11656666B2 (en) 2016-11-16 2023-05-23 Microsoft Technology Licensing, Llc Dynamic power source selection, charging, and discharging
CN106527644B (zh) * 2016-12-20 2019-06-18 成都芯源系统有限公司 一种供电电源及其控制方法
US10366734B2 (en) 2017-02-03 2019-07-30 Advanced Micro Devices, Inc. Programmable write word line boost for low voltage memory operation
US11501826B2 (en) 2017-10-17 2022-11-15 R&D3 Llc Memory device having variable impedance memory cells and time-to-transition sensing of data stored therein
US12014770B2 (en) 2017-10-17 2024-06-18 R&D3 Llc Memory device having variable impedance memory cells and time-to-transition sensing of data stored therein
US10269413B1 (en) 2017-10-17 2019-04-23 R&D 3 Llc Memory device having variable impedance memory cells and time-to-transition sensing of data stored therein
US10983581B2 (en) * 2017-12-31 2021-04-20 Intel Corporation Resource load balancing based on usage and power limits
CN108549447B (zh) * 2018-03-23 2020-01-21 成都芯源系统有限公司 一种供电电源及其控制方法
US20240302882A1 (en) * 2023-03-06 2024-09-12 Meta Platforms Technologies, Llc System and Method for Dynamic Voltage Control

Family Cites Families (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3385811B2 (ja) 1994-07-20 2003-03-10 セイコーエプソン株式会社 半導体装置、マイクロコンピュータおよび電子機器
US5712589A (en) * 1995-05-30 1998-01-27 Motorola Inc. Apparatus and method for performing adaptive power regulation for an integrated circuit
US5727208A (en) * 1995-07-03 1998-03-10 Dell U.S.A. L.P. Method and apparatus for configuration of processor operating parameters
US5760636A (en) * 1996-06-28 1998-06-02 Intel Corporation Adjusting clock frequency and voltage supplied to a processor in a computer system
US6097243A (en) * 1998-07-21 2000-08-01 International Business Machines Corporation Device and method to reduce power consumption in integrated semiconductor devices using a low power groggy mode
US6255954B1 (en) 1999-01-29 2001-07-03 Reid Asset Management Company Detection of wear-particles and other impurities in industrial or other fluids
TW402802B (en) * 1999-02-05 2000-08-21 Vanguard Int Semiconduct Corp An apparature and method of dynamic adjusting voltage source used in the integrated circuit
JP2000259288A (ja) * 1999-03-09 2000-09-22 Toshiba Corp 電子機器
US6425086B1 (en) * 1999-04-30 2002-07-23 Intel Corporation Method and apparatus for dynamic power control of a low power processor
US7100061B2 (en) * 2000-01-18 2006-08-29 Transmeta Corporation Adaptive power control
US6791157B1 (en) 2000-01-18 2004-09-14 Advanced Micro Devices, Inc. Integrated circuit package incorporating programmable elements
US6772356B1 (en) * 2000-04-05 2004-08-03 Advanced Micro Devices, Inc. System for specifying core voltage for a microprocessor by selectively outputting one of a first, fixed and a second, variable voltage control settings from the microprocessor
US6574739B1 (en) * 2000-04-14 2003-06-03 Compal Electronics, Inc. Dynamic power saving by monitoring CPU utilization
US6664775B1 (en) 2000-08-21 2003-12-16 Intel Corporation Apparatus having adjustable operational modes and method therefore
US6766460B1 (en) * 2000-08-23 2004-07-20 Koninklijke Philips Electronics N.V. System and method for power management in a Java accelerator environment
US6941480B1 (en) * 2000-09-30 2005-09-06 Intel Corporation Method and apparatus for transitioning a processor state from a first performance mode to a second performance mode
US6920571B2 (en) 2000-12-14 2005-07-19 Hewlett-Packard Development Company, L.P. Steering circuit and method that gradually counts a voltage output code until matching a voltage input code
US6988211B2 (en) * 2000-12-29 2006-01-17 Intel Corporation System and method for selecting a frequency and voltage combination from a table using a selection field and a read-only limit field
TW535050B (en) * 2001-01-02 2003-06-01 Winbond Electronics Corp Adjustment method and apparatus of execution efficiency for electronic device
US7254721B1 (en) 2001-05-01 2007-08-07 Advanced Micro Devices, Inc. System and method for controlling an intergrated circuit to enter a predetermined performance state by skipping all intermediate states based on the determined utilization of the intergrated circuit
CN1549961B (zh) * 2001-08-29 2010-04-14 联发科技股份有限公司 动态电压控制方法与设备
US7111178B2 (en) * 2001-09-28 2006-09-19 Intel Corporation Method and apparatus for adjusting the voltage and frequency to minimize power dissipation in a multiprocessor system
US6765424B2 (en) * 2001-11-20 2004-07-20 Symmetricom, Inc. Stratum clock state machine multiplexer switching
US7036030B1 (en) 2002-02-07 2006-04-25 Advanced Micro Devices, Inc. Computer system and method of using temperature measurement readings to detect user activity and to adjust processor performance
US6792379B2 (en) * 2002-04-24 2004-09-14 Yoshiyuki Ando Data-based control of integrated circuits
US6996730B2 (en) * 2002-11-25 2006-02-07 Texas Instruments Incorporated Adjusting voltage supplied to a processor in response to clock frequency
US7080268B2 (en) * 2002-12-03 2006-07-18 Intel Corporation Method and apparatus for regulating power to electronic circuits
US7120804B2 (en) * 2002-12-23 2006-10-10 Intel Corporation Method and apparatus for reducing power consumption through dynamic control of supply voltage and body bias including maintaining a substantially constant operating frequency
US7444524B2 (en) 2002-12-30 2008-10-28 Intel Corporation Dynamic voltage transitions

Also Published As

Publication number Publication date
US7444524B2 (en) 2008-10-28
EP2902873A2 (en) 2015-08-05
US8719600B2 (en) 2014-05-06
US20110133720A1 (en) 2011-06-09
TW200416511A (en) 2004-09-01
EP2323011A3 (en) 2015-09-09
US20120324253A1 (en) 2012-12-20
CN1312546C (zh) 2007-04-25
US8707064B2 (en) 2014-04-22
TWI238928B (en) 2005-09-01
EP2902873A3 (en) 2015-09-23
US20040125514A1 (en) 2004-07-01
EP2323011A2 (en) 2011-05-18
US20090015233A1 (en) 2009-01-15
EP1443384A2 (en) 2004-08-04
CN1514320A (zh) 2004-07-21
US7890781B2 (en) 2011-02-15
EP1443384A3 (en) 2005-01-19

Similar Documents

Publication Publication Date Title
KR20040060727A (ko) 동적 전압 전이
US8935546B2 (en) Dynamic voltage transitions
US7228446B2 (en) Method and apparatus for on-demand power management
US6889332B2 (en) Variable maximum die temperature based on performance state
US7730334B2 (en) Method and apparatus for on-demand power management
TWI240172B (en) Apparatus and method for bus signal termination compensation during detected quiet cycle
US7000140B2 (en) Data processor and data processing system
US6026498A (en) Clock signal generator circuit using a logical result of an output of a computer and a source clock to generate plurality of clock signals
US11119559B2 (en) Controlling a processor clock
US20030131271A1 (en) Pipeline module circuit structure with reduced power consumption and method for operating the same
US9841804B2 (en) Clocking a processor
CN106063304B (zh) 用于基于消息的细粒度片上系统功率门控的系统和方法
EP4288853A1 (en) Processor-based system employing configurable local frequency throttling management to manage power demand and consumption, and related methods
US20060215646A1 (en) Serial interface circuit
US6639436B2 (en) Semiconductor integrated circuit with function to start and stop supply of clock signal
US8675444B2 (en) Synchronized command throttling for multi-channel duty-cycle based memory power management
US8402288B2 (en) Apparatus and method for controlling voltage and frequency using multiple reference circuits
US9785218B2 (en) Performance state selection for low activity scenarios
US20080172568A1 (en) Apparatus for power control of electronic device
US8677164B2 (en) Microcomputer and control method thereof
TW202339400A (zh) 半導體器件及操作半導體器件的方法
JP2001337736A (ja) コンピュータシステム

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
J201 Request for trial against refusal decision
AMND Amendment
E801 Decision on dismissal of amendment
B601 Maintenance of original decision after re-examination before a trial
J301 Trial decision

Free format text: TRIAL DECISION FOR APPEAL AGAINST DECISION TO DECLINE REFUSAL REQUESTED 20060810

Effective date: 20070720