KR20040023958A - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR20040023958A
KR20040023958A KR1020020055415A KR20020055415A KR20040023958A KR 20040023958 A KR20040023958 A KR 20040023958A KR 1020020055415 A KR1020020055415 A KR 1020020055415A KR 20020055415 A KR20020055415 A KR 20020055415A KR 20040023958 A KR20040023958 A KR 20040023958A
Authority
KR
South Korea
Prior art keywords
discharge
phosphor layer
sustain
electrode
sustain electrode
Prior art date
Application number
KR1020020055415A
Other languages
English (en)
Inventor
이기범
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020020055415A priority Critical patent/KR20040023958A/ko
Publication of KR20040023958A publication Critical patent/KR20040023958A/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/42Fluorescent layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/36Spacers, barriers, ribs, partitions or the like

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Plasma & Fusion (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은 형광체층의 두께를 조절하여 형광체층에 축적된 전하를 쉽게 제거하여 오방전을 방지할 수 있는 플라즈마 디스플레이 패널에 관한 것이다.
본 발명은 다수의 방전셀이 마련된 기판과, 인접한 상기 방전셀을 분리하기 위한 격벽과, 10㎛ ~ 20㎛ 범위의 두께를 가지고 상기 기판과 상기 격벽에 형성되는 형광체를 구비한다.
이러한 구성에 의하여 본 발명은 저온에서의 휘점성 오방전을 방지할 수 있다.

Description

플라즈마 디스플레이 패널{PLASMA DISPLAY PANEL}
본 발명은 플라즈마 디스플레이 패널에 관한 것으로, 특히 형광체층의 두께를 조절하여 형광체층에 축적된 전하를 쉽게 제거하여 오방전을 방지할 수 있는 플라즈마 디스플레이 패널에 관한 것이다.
플라즈마 디스플레이 패널(Plasma Display Panel : 이하 "PDP"라 함)은 가스방전에 의해 발생되는 자외선이 형광체층를 여기시킬 때 형광체층로부터 가시광선이 발생되는 것을 이용한 표시장치이다. PDP는 지금까지 표시수단의 주종을 이루어왔던 음극선관(CRT)에 비해 두께가 얇고 가벼우며, 고선명 대형화면의 구현이 가능하다는 점등의 장점이 있다. PDP는 매트릭스 형태로 배열된 다수의 방전셀들로 구성되며, 하나의 방전셀은 화면의 한 화소를 이루게 된다.
도 1을 참조하면, 종래의 3전극 교류 면방전형 PDP의 방전셀은 상부기판(16) 상에 형성되어진 주사/서스테인전극(4Y) 및 공통서스테인전극(4Z)과, 하부기판(14)상에 형성되어진 어드레스전극(2X)을 구비한다.
주사/서스테인전극(4Y)과 공통서스테인전극(4Z)이 나란하게 형성된 상부기판(16)에는 상부 유전체층(12)과 보호막(10)이 적층된다. 상부 유전체층(12)에는 플라즈마 방전시 발생된 벽전하가 축적된다. 보호막(10)은 플라즈마 방전시 발생된 스퍼터링에 의한 상부 유전체층(12)의 손상을 방지함과 아울러 2차 전자의 방전 효율을 높이게 된다. 보호막(10)으로는 통상 산화마그네슘(MgO)이 이용된다.
어드레스전극(2X)이 형성된 하부기판(14) 상에는 하부 유전체층(18) 및 격벽(8)이 형성되며, 하부 유전체층(18)과 격벽(8)의 표면에는 형광체층(6)이 도포된다. 어드레스전극(2X)은 주사/서스테인전극(4Y) 및 공통서스테인전극(4Z)과 교차되는 방향으로 형성된다.
격벽(8)은 어드레스전극(2X)과 나란하게 형성되어 방전에 의해 생성된 자외선 및 가시광이 인접한 방전셀에 누설되는 것을 방지한다. 형광체층(6)은 플라즈마 방전시 발생된 자외선에 의해 여기되어 적색(R), 녹색(G) 또는 청색(B) 중 어느 하나의 가시광선을 발생하게 된다. 상부기판(16)/하부기판(14)과 격벽(8) 사이에 마련된 방전공간에는 가스방전을 위한 불활성 가스가 주입된다.
형광체층(6)은 플라즈마 방전시 발생된 자외선에 의해 여기되어 적색(R), 녹색(G) 또는 청색(B) 중 어느 하나의 가시광선을 발생하게 된다. 이러한, 형광체층 형성공정으로는 30∼50 [pas] 정도의 고점도 형광체 페이스트를 인쇄하는 스크린 프린팅이 주로 이용되고 있다. 스크린 프린팅을 이용한 형광체층 형성공정은 적색용의 스크린 또는 인쇄판을 기판 상에 정렬한 후, 적색 방전셀(R)에 해당하는 기판 영역에 적색용 형광체 페이스트를 인쇄하고 건조시키게 된다. 이렇게 적색용 형광체층이 인쇄된 다음에, 동일한 방법으로 녹색 방전셀(G)에 해당하는 기판 영역에 녹색용 형광체층이 인쇄 및 건조된 다음, 청색 방전셀(B)에 해당하는 기판 영역에 청색용 형광체층이 인쇄 및 건조된다. 적색, 녹색 및 청색 형광체 페이스트가 모두 인쇄 및 건조된 다음에는 각 형광체층(R, G, B)이 동시에 소성하여 도 2에 도시된 바와 같이 형성된다. 이러한, 형광체층(R, G, B)은 다공성(Porous) 구조를 가지게 된다.
이러한 구조의 방전셀에서 어드레스전극(2X)과 주사/유지전극(4Y) 사이의 어드레스 방전에 의해 선택된 후 유지전극쌍(4Y, 4Z) 사이의 계속적인 유지방전에 의해 발생된 진공자외선이 형광체층(6)을 여기시켜 가시광을 방출함으로써 PDP는 원하는 화상을 표시하게 된다.
도 2는 도 1에 도시된 PDP를 하나의 서브필드 기간동안 구동하기 위한 구동파형도로서, Y, Z, X 각각은 유지전극쌍(4Y, 4Z) 및 어드레스전극(2X) 각각에 공급되는 구동파형을 나타낸다.
리셋기간(RPD)에서 주사/유지전극(4Y)에 리셋펄스(RP)가 공급된다. 리셋펄스(RP)는 램프파 형태로 셋업(Set-up) 시 전압이 증가하고 셋다운(Set-down) 시는 전압이 감소하는 형태를 가진다. 셋업시 주사/유지전극(4Y)과 유지전극(4Z) 사이에서 리셋방전이 발생되어 상부 유전층(12)에 벽전하가 형성된다. 이어서, 셋다운시 감소하는 전압에 의해 불필요한 하전입자들이 부분적으로 소거되어 벽전하가 오방전을 일으키지 않으면서 다음의 어드레스방전에 도움을 줄 정도로 감소하게 된다. 이 벽전하 감소를 위하여, 리셋펄스(RP)의 셋다운 기간에서 유지전극(4Z)에 정극성(+)의 직류전압(Vs)을 공급한다. 이 정극성(+)의 직류전압(Vs)에 대하여 리셋펄스(RP)는 서서히 감소하는 형태로 공급되므로 셋다운시 주사/유지전극(4Y)이 유지전극(4Z)에 대하여 상대적인 부극성(-)이 됨으로써, 즉 극성이 반전됨으로써 셋업 기간에 생성된 벽전하들이 감소하게 된다. 이렇게 리셋펄스(RP)의 공급에 의해 리셋방전이 일어나게 되고 어드레스 방전에 필요한 벽전하가 전 화면의 셀들에 동일하게 형성된다.
어드레스기간(APD)에서 주사/유지전극(4Y)에 스캔펄스(SP)가 공급됨과 아울러 동시에 어드레스전극(2X)에 데이터펄스(DP)가 공급됨으로써 어드레스방전이 발생하게 된다. 이 어드레스방전으로 형성된 벽전하는 다른 방전셀들이 어드레스되는 기간동안 유지된다.
유지기간(SPD)의 시작부에서 주사/유지전극(4Y)에 트리거링펄스(TP)를 공급하여 어드레스기간(APD)에서 충분히 벽전하가 형성된 방전셀들에서 유지방전이 개시되게 한다. 이어서, 유지전극(4Z)과 주사/유지전극(4Y)에 교번적으로 유지펄스(SUSPz, SUSPy)를 공급하여 유지기간(SPD) 동안 유지방전이 유지되게 한다.
소거기간(EPD)은 유지기간(SPD)에 이어서 유지전극(4Z)에 소거펄스(EP)를 공급하여 유지되던 방전이 중지되게 한다. 이때 소거펄스(EP)는 발광크기가 작게끔 램프파 형태를 가지며 방전 소거를 위해 1㎲ 정도의 짧은 펄스폭을 가지게 된다.이러한 소거펄스(EP)에 의한 짧은 소거방전으로 하전입자들이 소거되어 방전이 중지하게 된다.
이러한 PDP는 화상을 구현하는데 있어서 오방전 없이 원하는 정확하게 구동하기 위해서는 리셋기간(RPD)이 끝나는 단계에서 각 방전셀의 어드레스전극(2X), 주사/유지전극(4Y) 및 유지전극(4Z)의 변전하 양이 일정하여야 한다. 그러나 저온(0℃ 이하) 낮은 계조 레벨에서 리셋방전시 원활한 초기화방전에 실패하여 휘점성 오방전이 발생한다.
이를 상세히 하면, 유지기간(SPD) 동안에는 어드레스전극(2X)은 기저전압원에 접속되어 유지방전 동안 큰 방전을 일으키지 않게 된다. 반면에 유지기간(SPD) 동안에 유지전극(4Z)과 주사/유지전극(4Y)에 교번적으로 공급되는 유지펄스(SUSPz, SUSPy)에 의해 발생되는 면방전에 의한 전하들(+)이 도 4에 도시된 바와 같이 연속 확산되어 어드레스전극(2X)에 대향된 형광체층(6)에 부착된다. 다시 말하여 형광체층(6)은 다공성(5) 구조를 가지고 있기 때문에 형광체층(6)의 표면과 내부의 동공(5)에 면방전에 의해 확산되는 전하들(-)이 잠입되어 부착된다. 이러한 전하들(-)은 형광체층(6)의 두께가 두꺼울 수록 부분적으로 집중되어 형광체층(6)의 표면 및 내부에 퇴적된다.
이와 같이 유지기간(SPD) 동안 형광체층(6)에 퇴적된 전하들(-)들이 리셋기간(RPD)의 주사/유지전극(4Y)에 공급되는 리셋펄스와 강한 방전(MF)을 일으키게 된다. 이에 따라 종래의 PDP에서는 도 5에 도시된 바와 같이 리셋기간(RPD) 시 원할한 초기화 방전에 실패하여 휘점성 오방전(MF)이 발생한다.
따라서, 본 발명의 목적은 형광체층의 두께를 조절하여 형광체층에 축적된 전하를 쉽게 제거하여 오방전을 방지할 수 있는 플라즈마 디스플레이 패널을 제공하는데 있다.
도 1은 교류 구동방식의 면방전형 플라즈마 디스플레이 패널을 나타내는 사시도.
도 2는 도 1에 도시된 플라즈마 디스플레이 패널의 구동 파형도.
도 3은 도 1에 도시된 플라즈마 디스플레이 패널을 나타내는 단면도.
도 4는 도 1에 도시된 플라즈마 디스플레이 패널의 면방전에 의해 형광체층에 퇴적되는 전하들을 나타내는 플라즈마 디스플레이 패널의 단면도.
도 5는 도 4에 도시된 형광체층에 퇴적된 전하들에 의한 오방전을 나타내는 플라즈마 디스플레이 패널의 단면도.
도 6은 본 발명의 실시 예에 따른 교류 구동방식의 면방전형 플라즈마 디스플레이 패널을 나타내는 사시도.
도 7은 도 6에 도시된 플라즈마 디스플레이 패널을 나타내는 단면도.
도 8은 도 7에 도시된 플라즈마 디스플레이 패널의 면방전에 의해 형광체층에 퇴적되는 전하들을 나타내는 플라즈마 디스플레이 패널의 단면도.
〈도면의 주요 부분에 대한 부호의 설명〉
2X, 32X : 어드레스전극4Y, 34Y : 주사/서스테인전극
4Z, 34Z : 공통서스테인전극6, 36 : 형광체층
8, 38 : 격벽10, 40 : 보호막
12, 18, 42, 48 : 유전층14, 44 : 하부 기판
16, 46 : 상부기판
상기 목적을 달성하기 위하여, 본 발명의 실시 예에 따른 플라즈마 디스플레이 패널은 다수의 방전셀이 마련된 기판과, 인접한 상기 방전셀을 분리하기 위한 격벽과, 10㎛ ~ 20㎛ 범위의 두께를 가지고 상기 기판과 상기 격벽에 형성되는 형광체를 구비한다.
상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부도면을 참조한 실시 예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 도 6 내지 도 8을 참조하여 본 발명의 바람직한 실시 예에 대하여 설명하기로 한다.
도 6을 참조하면, 본 발명에 따른 플라즈마 디스플레이 패널은 상부기판(46) 상에 형성되어진 주사/서스테인전극(34Y) 및 공통서스테인전극(34Z)과, 하부기판(44) 상에 형성되어진 어드레스전극(32X)을 구비한다.
주사/서스테인전극(34Y)과 공통서스테인전극(34Z)이 나란하게 형성된 상부기판(46)에는 상부 유전체층(42)과 보호막(40)이 적층된다. 상부 유전체층(42)에는 플라즈마 방전시 발생된 벽전하가 축적된다.
보호막(40)은 플라즈마 방전시 발생된 스퍼터링에 의한 상부 유전체층(42)의 손상을 방지함과 아울러 2차 전자의 방전 효율을 높이게 된다. 보호막(40)으로는 통상 산화마그네슘(MgO)이 이용된다.
어드레스전극(32X)이 형성된 하부기판(44) 상부에는 하부 유전체층(48) 및 격벽(38)이 형성되며, 하부 유전체층(48)과 격벽(38)의 표면에는 형광체층(36)이 도포된다. 어드레스전극(32X)은 주사/유지전극(34Y) 및 공통유지전극(34Z)과 교차되는 방향으로 형성된다.
격벽(38)은 어드레스전극(32X)과 나란하게 형성되어 방전에 의해 생성된 자외선 및 가시광이 인접한 방전셀에 누설되는 것을 방지한다.
형광체층(36)은 플라즈마 방전시 발생된 자외선에 의해 여기되어 적색(R), 녹색(G) 또는 청색(B) 중 어느 하나의 가시광선을 발생하게 된다. 이러한, 형광체층 형성공정으로는 30∼50 [pas] 정도의 고점도 형광체 페이스트를 인쇄하는 스크린 프린팅이 주로 이용되고 있다. 스크린 프린팅을 이용한 형광체층 형성공정은 적색용의 스크린 또는 인쇄판을 기판 상에 정렬한 후, 적색 방전셀(R)에 해당하는 기판 영역에 적색용 형광체 페이스트를 인쇄하고 건조시키게 된다. 이렇게 적색용 형광체층이 인쇄된 다음에, 동일한 방법으로 녹색 방전셀(G)에 해당하는 기판 영역에 녹색용 형광체층이 인쇄 및 건조된 다음, 청색 방전셀(B)에 해당하는 기판 영역에 청색용 형광체층이 인쇄 및 건조된다. 적색, 녹색 및 청색 형광체 페이스트가 모두 인쇄 및 건조된 다음에는 각 형광체층(R, G, B)이 동시에 소성하여 도 7에 도시된 바와 같이 형성된다. 이러한, 형광체층(R, G, B)은 다공성(Porous) 구조를가지게 된다. 이 때, 적색 형광체(R)에서 페이스트가 차지하는 함량은 대략 45wt% 정도가 되고, 점도는 대략 52pas 정도가 된다. 또한, 녹색 형광체(G)에서 페이스트가 차지하는 함량은 대략 35wt% 정도가 되고, 점도는 대략 40pas 정도가 된다. 또한, 청색 형광체(B)에서 페이스트가 차지하는 함량은 대략 35wt% 정도가 되고, 점도는 대략 40pas 정도가 된다.
이와 같은, 각 방전셀에 도포되는 적색(R), 녹색(G), 청색(B)의 형광체층은 10㎛ ~ 20㎛ 정도의 두께로 형성된다.
상부기판(46)/하부기판(44)과 격벽(38) 사이에 마련된 방전공간에는 가스방전을 위한 불활성 가스가 주입된다.
이러한 구조의 방전셀에서 어드레스전극(32X)과 주사/유지전극(34Y) 사이의 어드레스 방전에 의해 선택된 후 유지전극쌍(34Y, 34Z) 사이의 계속적인 유지방전에 의해 발생된 진공자외선이 형광체층을 여기시켜 가시광을 방출함으로써 PDP는 원하는 화상을 표시하게 된다.
이와 같은 본 발명의 실시 예에 따른 PDP는 화상의 계조를 구현하기 위하여, 한 프레임을 발광횟수가 다른 여러 서브필드로 나누어 시분할 구동하게 된다. 각 서브필드는 리셋기간(RPD)과, 어드레스기간(APD)과, 유지기간(SPD) 및 소거기간(EPD)으로 나뉘어진다.
리셋기간(RPD)에서 주사/유지전극(34Y)에 리셋펄스가 공급된다. 리셋펄스는 램프파 형태로 셋업(Set-up) 시 전압이 증가하고 셋다운(Set-down) 시는 전압이 감소하는 형태를 가진다. 셋업시 주사/유지전극(34Y)과 유지전극(34Z) 사이에서 리셋방전이 발생되어 상부 유전층(42)에 벽전하가 형성된다. 이어서, 셋다운시 감소하는 전압에 의해 불필요한 하전입자들이 부분적으로 소거되어 벽전하가 오방전을 일으키지 않으면서 다음의 어드레스방전에 도움을 줄 정도로 감소하게 된다. 이 벽전하 감소를 위하여, 리셋펄스의 셋다운 기간에서 유지전극(34Z)에 정극성(+)의 직류전압(Vs)을 공급한다. 이 정극성(+)의 직류전압(Vs)에 대하여 리셋펄스는 서서히 감소하는 형태로 공급되므로 셋다운시 주사/유지전극(34Y)이 유지전극(34Z)에 대하여 상대적인 부극성(-)이 됨으로써, 즉 극성이 반전됨으로써 셋업 기간에 생성된 벽전하들이 감소하게 된다. 이렇게 리셋펄스의 공급에 의해 리셋방전이 일어나게 되고 어드레스 방전에 필요한 벽전하가 전 화면의 셀들에 동일하게 형성된다.
어드레스기간(APD)에서 주사/유지전극(34Y)에 스캔펄스가 공급됨과 아울러 동시에 어드레스전극(32X)에 데이터펄스가 공급됨으로써 어드레스방전이 발생하게 된다. 이 어드레스방전으로 형성된 벽전하는 다른 방전셀들이 어드레스되는 기간동안 유지된다.
유지기간(SPD)의 시작부에서 주사/유지전극(34Y)에 트리거링펄스를 공급하여 어드레스기간(APD)에서 충분히 벽전하가 형성된 방전셀들에서 유지방전이 개시되게 한다. 이어서, 유지전극(34Z)과 주사/유지전극(34Y)에 교번적으로 유지펄스를 공급하여 유지기간(SPD) 동안 유지방전이 유지되게 한다.
소거기간(EPD)은 유지기간(SPD)에 이어서 유지전극(34Z)에 소거펄스를 공급하여 유지되던 방전이 중지되게 한다. 이때 소거펄스는 발광크기가 작게끔 램프파 형태를 가지며 방전 소거를 위해 1㎲ 정도의 짧은 펄스폭을 가지게 된다. 이러한소거펄스에 의한 짧은 소거방전으로 하전입자들이 소거되어 방전이 중지하게 된다.
이와 같은 PDP는 화상을 구현하는데 있어서 오방전 없이 원하는 정확하게 구동하기 위해서는 리셋기간(RPD)이 끝나는 단계에서 각 방전셀의 어드레스전극(32X), 주사/유지전극(34Y) 및 유지전극(34Z)의 변전하 양이 일정하여야 한다. 그러나 저온(0℃ 이하) 낮은 계조 레벨에서 리셋방전(RPD)시 원활한 초기화 방전에 실패하여 휘점성 오방전이 발생한다.
이를 상세히 하면, 유지기간(SPD) 동안에는 어드레스전극(32X)은 기저전압원에 접속되어 유지방전 동안 큰 방전을 일으키지 않게 된다. 반면에 유지기간(SPD) 동안에 유지전극(34Z)과 주사/유지전극(34Y)에 교번적으로 공급되는 유지펄스에 의해 발생되는 면방전에 의한 전하들(+)이 확산되어 도 8에 도시된 바와 같이 어드레스전극(32X)에 대향된 형광체층(36)에 부분적으로 퇴적된다. 다시 말하여, 형광체층(36)은 다공성(35) 구조를 가지고 있기 때문에 형광체층(36)의 표면과 내부의 동공(35)에 면방전에 의해 확산되는 전하들(-)이 잠입되어 퇴적된다. 이러한 전하들(-)은 형광체층(36)의 두께가 10㎛ ~ 20㎛ 정도를 가지기 때문에 퇴적되는 양이 매우 적게 된다. 이에 따라, 형광체층(36)에 퇴적된 전하들(-)이 리셋기간(RPD)의 리셋방전에 의해 쉽게 소거된다. 따라서, 유지기간(SPD) 동안 형광체층(6)에 퇴적된 전하들(-)들이 리셋기간(EPD)의 주사/유지전극(4Y)에 공급되는 리셋펄스와의 오방전이 방지된다.
한편, 표 1을 참조하여 형광체층의 두께에 따른 저온 휘점 변화 및 오방전을 비교하면 다음과 같다.
형광체층 두께 저온 휘점(0℃ 이하) 오방전(0℃ 이하)
R G B R G B
10㎛ ~ 20㎛ 매우약함
20㎛ ~ 30㎛ 약함 약함
35㎛ ~ 45㎛ 매우심함 심함 보통 약함
표 1에 있어서, 각 방전셀에 형성되는 적색(R), 녹색(G), 청색(B)의 형광체층이 10㎛ ~ 20㎛ 정도의 두께로 형성될 경우의 저온(0℃ 이하) 휘점은 적색 방전셀(R) 및 청색 방전셀(B)에서는 발생하지 않게 되며 녹색 방전셀(G)에서만 매우 약하게 나타난다. 반면에 각 방전셀에 형성되는 적색(R), 녹색(G), 청색(B)의 형광체층이 20㎛ ~ 30㎛ 정도의 두께로 형성될 경우의 저온(0℃ 이하) 휘점은 녹색 방전셀(G) 및 청색 방전셀(B)에서는 발생하지 않게 되며 적색 방전셀(R)에서만 약하게 나타난다. 또한, 각 방전셀에 형성되는 적색(R), 녹색(G), 청색(B)의 형광체층이 35㎛ ~ 45㎛ 정도의 두께로 형성될 경우의 저온(0℃ 이하) 휘점은 적색 방전셀(R)에서는 매우 심하게 나타나고, 녹색 방전셀(G)에서는 심하게 나타나고, 청색 방전셀(B)에서는 보통적으로 나타나게 된다.
또한, 각 방전셀에 형성되는 적색(R), 녹색(G), 청색(B)의 형광체층이 10㎛ ~ 20㎛ 정도의 두께로 형성될 경우의 오방전(0℃ 이하)은 적색(R), 녹색(G), 청색(B) 방전셀에서 발생되지 않는다. 각 방전셀에 형성되는 적색(R), 녹색(G), 청색(B)의 형광체층이 20㎛ ~ 30㎛ 및 35㎛ ~ 45㎛ 정도의 두께로 형성될 경우의 오방전(0℃ 이하)은 적색(R) 및 청색(B) 방전셀에서는 발생하지 않는 반면에 녹색 방전셀(G)에서는 발생하게 된다.
이와 같이 본 발명의 실시 예에 따른 PDP는 각 방전셀에 형성되는 적색(R), 녹색(G), 청색(B)의 형광체층을 10㎛ ~ 20㎛ 정도의 두께로 형성함으로써 형광체층에 퇴적되는 전하들을 최소화하여 리셋방전시 쉽게 소거시킬 수 있다. 이에 따라 리셋방전시 형광체층에 퇴적된 전하들에 의한 오방전이 발생하지 않는다.
상술한 바와 같이, 본 발명의 실시 예에 따른 플라즈마 디스플레이 패널은 각 방전셀에 형성되는 적색(R), 녹색(G), 청색(B)의 형광체층을 10㎛ ~ 20㎛ 정도의 두께로 형성한다. 이에 따라, 저온에서의 휘점성 오방전을 방지할 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허청구의 범위에 의해 정하여 져야만 할 것이다.

Claims (1)

  1. 다수의 방전셀이 마련된 기판과,
    인접한 상기 방전셀을 분리하기 위한 격벽과,
    10㎛ ~ 20㎛ 범위의 두께를 가지고 상기 기판과 상기 격벽에 형성되는 형광체를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
KR1020020055415A 2002-09-12 2002-09-12 플라즈마 디스플레이 패널 KR20040023958A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020020055415A KR20040023958A (ko) 2002-09-12 2002-09-12 플라즈마 디스플레이 패널

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020020055415A KR20040023958A (ko) 2002-09-12 2002-09-12 플라즈마 디스플레이 패널

Publications (1)

Publication Number Publication Date
KR20040023958A true KR20040023958A (ko) 2004-03-20

Family

ID=37327248

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020020055415A KR20040023958A (ko) 2002-09-12 2002-09-12 플라즈마 디스플레이 패널

Country Status (1)

Country Link
KR (1) KR20040023958A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100669431B1 (ko) * 2005-03-29 2007-01-15 삼성에스디아이 주식회사 플라즈마 디스플레이 패널

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990006183U (ko) * 1997-07-24 1999-02-18 구자홍 플라즈마 표시장치의 유전층 구조
KR19990012440A (ko) * 1997-07-29 1999-02-25 박현승 형광막 형성방법
KR20000003022A (ko) * 1998-06-25 2000-01-15 구자홍 플라즈마 디스플레이 패널의 형광막구조
JP2000030615A (ja) * 1998-07-10 2000-01-28 Hitachi Ltd プラズマディスプレイパネル
KR20010016652A (ko) * 1999-08-02 2001-03-05 구자홍 플라즈마 표시장치의 형광막

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990006183U (ko) * 1997-07-24 1999-02-18 구자홍 플라즈마 표시장치의 유전층 구조
KR19990012440A (ko) * 1997-07-29 1999-02-25 박현승 형광막 형성방법
KR20000003022A (ko) * 1998-06-25 2000-01-15 구자홍 플라즈마 디스플레이 패널의 형광막구조
JP2000030615A (ja) * 1998-07-10 2000-01-28 Hitachi Ltd プラズマディスプレイパネル
KR20010016652A (ko) * 1999-08-02 2001-03-05 구자홍 플라즈마 표시장치의 형광막

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100669431B1 (ko) * 2005-03-29 2007-01-15 삼성에스디아이 주식회사 플라즈마 디스플레이 패널

Similar Documents

Publication Publication Date Title
KR100452688B1 (ko) 플라즈마 디스플레이 패널의 구동방법
US20020154074A1 (en) Plasma display panel and driving method thereof
KR20020055290A (ko) 플라즈마 디스플레이 패널 및 그 구동방법
US6791517B2 (en) Plasma display panel and driving method thereof
KR20040023958A (ko) 플라즈마 디스플레이 패널
KR100397431B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100438912B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100315125B1 (ko) 플라즈마 디스플레이 패널
KR100378619B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100493919B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100365506B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100456142B1 (ko) 플라즈마 디스플레이 패널 및 그 제조방법
KR100404848B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100348964B1 (ko) 플로팅 전극이 삽입된 플라즈마 디스플레이 패널
KR100366939B1 (ko) 플라즈마 디스플레이 패널의 전극
KR100340439B1 (ko) 플라즈마 디스플레이 패널의 전극구조
KR100364668B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR20030037219A (ko) 플라즈마 디스플레이 패널
KR100421483B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100421678B1 (ko) 플라즈마 디스플레이 패널
KR100421484B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR20020059492A (ko) 플라즈마 디스플레이 패널 및 그 구동 방법
KR100373532B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100675321B1 (ko) 플라즈마 디스플레이 패널과 그의 제조방법
KR20020080094A (ko) 플라즈마 디스플레이 패널 및 그 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application