KR200396141Y1 - 영상출력기기에서의 변환장치 - Google Patents

영상출력기기에서의 변환장치 Download PDF

Info

Publication number
KR200396141Y1
KR200396141Y1 KR20-2005-0010287U KR20050010287U KR200396141Y1 KR 200396141 Y1 KR200396141 Y1 KR 200396141Y1 KR 20050010287 U KR20050010287 U KR 20050010287U KR 200396141 Y1 KR200396141 Y1 KR 200396141Y1
Authority
KR
South Korea
Prior art keywords
signal
buffer memory
converter
mpx
selector
Prior art date
Application number
KR20-2005-0010287U
Other languages
English (en)
Inventor
정인식
Original Assignee
(주)비엔이테크놀러지
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by (주)비엔이테크놀러지 filed Critical (주)비엔이테크놀러지
Priority to KR20-2005-0010287U priority Critical patent/KR200396141Y1/ko
Application granted granted Critical
Publication of KR200396141Y1 publication Critical patent/KR200396141Y1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

본 고안은 주사선 컨트롤방식이 아닌 화상 전체를 컨트롤하여 위치와 비율을 자동적으로 감지하여 표출할 수 있도록 하는 영상출력기기에서의 변환장치에 관한 것이다.
이를 위해 본 고안은 R.G.B 및 동기회로(10)로부터 출력되는 아날로그 신호를 디지털 신호로 변환하는 A/D 변환기(11)와, 상기 A/D 변환기(11)를 거쳐 디지털 신호로 변환된 R.G.B 및 동기신호를 입력받아 화상정보를 기억하고, 상기 기억된 화상정보를 선택적으로 출력하는 동시에 다수의 칼라 정보를 멀티플렉싱하여 출력하는 프레임버퍼메모리부(12)와, 상기 프레임버퍼메모리부(12)로부터 출력되는 디지털신호를 아날로그신호로 변환하는 D/A 변환기(13)와, 입력신호에 의한 샘플링조절정보(CT1)와 표시용 CONFIG 정보(CT2)에 해당하는 컨트롤 신호를 출력하여 상기 A/D 변환기(11), 프레임버퍼메모리부(12) 및 D/A 변환기(13)의 동작을 총괄적으로 제어하는 MPU 프로세서(14)와, 각 회로부에 동작전원을 공급하는 전원공급부(15)로 구성된 것이다.
이에 따라 주사선 컨트롤방식이 아닌 화상 전체를 컨트롤하여 위치와 비율을 자동적으로 감지하는 방식을 채용함으로서 어떠한 낮은 레벨의 신호가 입력되더라도 VGA 급이나 SVGA 급 모니터 상에 제약 없이 표출할 수 있는 효과를 제공한다.

Description

영상출력기기에서의 변환장치{Converter in video system}
본 고안은 영상출력기기에서의 변환장치에 관한 것으로서, 보다 상세하게는 주사선 컨트롤방식이 아닌 화상 전체를 컨트롤하여 위치와 비율을 자동적으로 감지하여 표출할 수 있도록 하는 영상출력기기에서의 변환장치(converter)에 관한 것이다.
현재 개발되어 사용되고 있는 영상 출력기기들은 각 제조업체들마다 자체의 고유특성에 맞추어서 RGB 출력 또는 DGA 출력 형태로 이루어진 것으로서, 320 ×240, 320 ×224, 360 ×220 과 같이 각각 상이한 주파수 대역을 갖고 있다.
그 일예로서, 이것들은 현재 640 ×480인 VGA급 또는 SVGA 급 모니터로서 출력시키고자 한다면 전체화면의 1/2,1/4,1/16 이기 때문에 그 모니터의 대역폭을 벗어나게 되므로 화면상에 화상이 전혀 표출되지 못하고, 만일 화면에 표출된다고 하더라도 그 위치가 매우 불규칙하게 나타나는 문제점이 있다.
주파수 대역이 320 ×240 인 신호로 640 ×480 으로 표출한다고 하면 주사선중 한개로 생략하여 표현할 수밖에 없으며, 이와 같은 경우 화면의 크기가 1/4 밖에 표시되지 못한다.
그나마 640에서 320으로, 480에서 240으로 정확하게 1/2로 나누어진 출력의 형태를 1/4의 크기로라도 표현이 가능하지만, 그 신호 값이 340 ×224 등 매우 불규칙하게 되어있는 경우에는 주사선 분배방식으로는 표현이 불가능하다.
그 이유는 주사선의 수는 미리 정해져 있고 일정한 비율로 감산해야 하는데, 이를 임의로 감산할 수 없는 문제점이 있다.
이러한 문제점을 개선하고자 최근에 와서는 VGA 급을 CGA 급으로 변환하는 장치가 출현되고 있으나, 이것들은 전술한 바와 같이 주사선 분배방식을 채용하고 있기 때문에 나누어서 정수가 되는 값을 가질 경우에만 채용이 가능한 사용상의 많은 제약이 뒤따르는 문제점이 있었다.
따라서, 본 고안은 상술한 바와 같은 종래 기술의 문제점을 해결하기 위하여 제안된 것으로서, 본 고안의 목적은 영상출력 기기에 있어서, 주사선 컨트롤방식이 아닌 화상 전체를 컨트롤하여 위치와 비율을 자동적으로 감지하는 방식을 채용함으로서 어떠한 낮은 레벨의 신호가 입력되더라도 VGA 급이나 SVGA 급 모니터 상에 제약없이 표출할 수 있는 변환장치를 제공하는데 있다.
상기한 목적을 달성하기 위한 본 고안에 따른 영상출력기기에서의 변환장치는 R.G.B 및 동기회로로부터 출력되는 아날로그 신호를 디지털 신호로 변환하는 A/D 변환기와, 상기 A/D 변환기를 거쳐 디지털 신호로 변환된 R.G.B 및 동기신호를 입력받아 화상정보를 기억하고, 상기 기억된 화상정보를 선택적으로 출력하는 동시에 다수의 칼라 정보를 멀티플렉싱하여 출력하는 프레임버퍼메모리부와, 상기 프레임버퍼메모리부로부터 출력되는 디지털신호를 아날로그신호로 변환하는 D/A 변환기와, 입력신호에 의한 샘플링조절정보와 표시용 CONFIG 정보에 해당하는 컨트롤 신호를 출력하여 상기 A/D 변환기, 프레임버퍼메모리부 및 D/A 변환기의 동작을 총괄적으로 제어하는 MPU 프로세서와, 각 회로부에 동작전원을 공급하는 전원공급부로 구성된 것을 특징으로 한다.
또한, 상기한 프레임버퍼메모리부는 상기 A/D 변환기를 거쳐 출력되는 디지털 동기신호를 일정시간 동안 제1 MPX 선택기에 공급하는 기록용 타이머와, 상기 MPU 프로세서를 거쳐 출력되는 컨트롤 신호를 일정시간 동안 제2 MPX 선택기에 공급하는 재생용 타이머와, 버퍼를 통해 각각 증폭된 R.G.B 신호를 입력받아 어느 하나의 조합으로서 선택하는 제1 MPX 선택기 및 제2 MPX 선택기와, 상기 제1 MPX 선택기와 제2 MPX 선택기에서 각각 출력되는 어드레스 신호(ADRS)와 상기 버퍼를 통해 출력되는 R.G.B 신호를 저장하는 제1 버퍼 메모리(125) 및 제2 버퍼 메모리와, 상기 제1 버퍼 메모리와 제2 버퍼 메모리에서 출력되는 소정 비트의 신호를 하나로 멀티플렉싱하여 선택적으로 출력하는 제3 MPX 선택기로 구성된 것을 특징으로 한다.
이하, 본 고안을 첨부된 도면을 참조하여 상세히 설명한다.
도 1은 본 고안에 따른 영상출력기기에서의 변환장치의 블록 구성도를 나타낸 것으로서, 도시한 바와 같이 R.G.B 및 동기회로(10)로부터 출력되는 아날로그 신호를 디지털 신호로 변환하는 A/D 변환기(11)와, 상기 A/D 변환기(11)를 거쳐 디지털 신호로 변환된 R.G.B 및 동기신호를 입력받아 화상정보를 기억하고, 상기 기억된 화상정보를 선택적으로 출력하는 동시에 다수의 칼라 정보를 멀티플렉싱하여 출력하는 프레임버퍼메모리부(12)와, 상기 프레임버퍼메모리부(12)로부터 출력되는 디지털신호를 아날로그신호로 변환하는 D/A 변환기(13)와, 입력신호에 의한 샘플링조절정보(CT1)와 표시용 CONFIG 정보(CT2)에 해당하는 컨트롤 신호를 출력하여 상기 A/D 변환기(11), 프레임버퍼메모리부(12) 및 D/A 변환기(13)의 동작을 총괄적으로 제어하는 MPU 프로세서(14)와, 각 회로부에 동작전원을 공급하는 전원공급부(15)로 구성된 것이다.
도 2는 도1에서 프레임버퍼메모리부(12)의 상세 블록 구성도를 나타낸 것으로서, 도시한 바와 같이 상기 A/D 변환기(11)를 거쳐 출력되는 디지털 동기신호(SYNC)를 일정시간 동안 제1 MPX 선택기(123)에 공급하는 기록용 타이머(121)와, 상기 MPU 프로세서(14)를 거쳐 출력되는 컨트롤 신호를 일정시간 동안 제2 MPX 선택기(124)에 공급하는 재생용 타이머(122)와, 버퍼(128),(129)를 통해 각각 증폭된 R.G.B 신호(24 BIT)를 입력받아 어느 하나의 조합으로서 선택하는 제1 MPX 선택기(123) 및 제2 MPX 선택기(124)와, 상기 제1 MPX 선택기(123)와 제2 MPX 선택기(124)에서 각각 출력되는 어드레스 신호(ADRS)와 상기 버퍼(128),(129)를 통해 출력되는 R.G.B 신호를 저장하는 제1 버퍼 메모리(125) 및 제2 버퍼 메모리(126)와, 상기 제1 버퍼 메모리(125)와 제2 버퍼 메모리(126)에서 출력되는 소정 비트의 신호를 하나로 멀티플렉싱하여 선택적으로 출력하는 제3 MPX 선택기(127)로 구성된 것이다.
이와 같이 구성된 본 고안에 따른 영상출력기기에서의 변환장치의 동작을 설명하면 다음과 같다.
먼저, 예로서 사무공간이나 개발실 등에서 PC 모니터를 별도로 CGA급 이나
R.G.B 신호등의 개발기기를 동시에 사용하 경우 별도의 CGA급 모니터를 PC 모니터와 같이 배치하여 사용할수 없는데, 이와 같은 경우 본 고안에 따른 영상출력기기에서의 변환장치를 사용하게 되면 CGA 급 화상을 PC 모니터에 동시에 겸용으로 사용이 가능하다.
즉, 사무공간이나 개발실 공간 등에서 책상 위에 PC 모니터를 1대만을 설치하여 2~3개의 화상을 동시에 하나의 화면에서 보면서 작업이 가능하다.
특히, ARCADE 오락기 등의 리솔루션(Resolution)이 매우 다양하게 되어 있어서 PC와, CGA 급 전용 모니터 등을 한 책상 위에 3~4개 정도 배치하여 사용할 경우 1대의 PC 모니터로서 모든 화상을 조정하며 사용이 가능한 것이다.
주지와 같이 게임 PCB 보드 외의 영상출력은 R.G.B 아날로그 신호로 수평표시 시간이 약 44㎲, 수직표시시간이 약 16㎳ 정도로 1개의 화면을 이루어서 매초 당 60매 전도의 화면을 출력하게 된다.
PC용 모니터의 영상입력은 수평표시시간이 약 22㎲ 이하, 수직표시시간이 약16㎳ 이하로 보다 고속의 화면이 요구된다.
이 시간 차이를 조절하고 수정하는 것이 본 고안의 주된 기능으로서, 2개의 화면 기록재생 장치를 교대로 작동시켜 아날로그 신호를 디지털화하여 기록한 후, 다시 PC용 모니터의 조건에 맞는 아날로그 신호로 변환하여 출력하게 된다.
도 1에 도시한 바와 같이 A/D 변환기(11)에서는 R.G.B 및 동기회로(10)로부터 출력되는 아날로그 신호를 디지털 신호로 변환한다. 이와 같이 A/D 변환기(11)를 거쳐 디지털 신호로 변환된 R.G.B 및 동기신호를 프레임버퍼메모리부(12)에서 입력받아 화상정보를 기억하고, 상기 기억된 화상정보를 선택적으로 출력하는 동시에 다수의 칼라 정보를 멀티플렉싱하여 출력하게 된다.
D/A 변환기(13)에서는 프레임버퍼메모리부(12)로부터 출력되는 디지털신호를 아날로그신호로 변환하게 된다.
MPU 프로세서(14)에서는 입력신호에 의한 샘플링조절정보(CT1)와 표시용 CONFIG 정보(CT2)에 해당하는 컨트롤 신호를 출력하여 상기 A/D 변환기(11), 프레임버퍼메모리부(12) 및 D/A 변환기(13)의 동작을 총괄적으로 제어하게 된다.
도 2에 도시한 바와 같이 프레임버퍼메모리부(12)는 내부에 구성되어 있는 기록용 타이머(121)에 의해 A/D 변환기(11)를 거쳐 출력되는 디지털 동기신호(SYNC)를 일정시간 동안 제1 MPX 선택기(123)에 공급하게 된다.
한편, 재생용 타이머(122)에 의해 상기 MPU 프로세서(14)를 거쳐 출력되는 컨트롤 신호를 일정시간 동안 제2 MPX 선택기(124)에 공급하게 된다.
또한, 제1 MPX 선택기(123) 및 제2 MPX 선택기(124)는 각각 버퍼(128),(129)를 통해 증폭된 R.G.B 신호(24 BIT)를 입력받아 어느 하나의 조합으로서 선택하게 되고, 제1 MPX 선택기(123)와 제2 MPX 선택기(124)에서 각각 출력되는 어드레스 신호(ADRS)와 상기 버퍼(128),(129)를 통해 출력되는 R.G.B 신호는 제1 버퍼 메모리(125) 및 제2 버퍼 메모리(126)에 저장된다.
제3 MPX 선택기(127)에서는 제1 버퍼 메모리(125)와 제2 버퍼 메모리(126)에서 출력되는 소정 비트의 신호를 하나로 멀티플렉싱하여 후단에 연결된 D/A 변환기(13)에 선택적으로 출력하게 된다.
도 3은 본 고안에서 2조의 메모리 그룹 예시도를 나타낸 것으로서, 수직 동기신호(V SYNC)에 따른 페이지 구분신호(PAGE ø ~ PAGE 3)를 나타내며 이 신호는 제1 MPX 선택기(123)와 제3 MPX 선택기(127)에 제어신호로 가해진다.
이상에서 설명한 바와 같이 본 고안에 따른 영상출력기기에서의 변환장치는 영상출력 기기에 있어서, 주사선 컨트롤방식이 아닌 화상 전체를 컨트롤하여 위치와 비율을 자동적으로 감지하는 방식을 채용함으로서 어떠한 낮은 레벨의 신호가 입력되더라도 VGA 급이나 SVGA 급 모니터 상에 제약없이 표출할 수 있는 할 수 있는 효과가 있다.
도 1은 본 고안에 따른 영상출력기기에서의 변환장치의 블록 구성도.
도 2는 도1에서 프레임버퍼메모리부의 상세 블록 구성도.
도 3은 본 고안에서 2조의 메모리 그룹 예시도.
<도면의 주요부분에 대한 부호의 설명>
10: R.G.B 및 동기회로 11: A/D 변환기
12: 프레임 버퍼메모리부 13: D/A 변환기
14: MPU 프로세서 15: 전원공급부
121: 기록용 타이머 122: 재생용 타이머
123: 제1 MPX 선택기 124: 제2 MPX 선택기
125: 제1 버퍼메모리 126: 제2 버퍼메모리
127: 제3 MPX 선택기 128,129: 버퍼

Claims (2)

  1. R.G.B 및 동기회로(10)로부터 출력되는 아날로그 신호를 디지털 신호로 변환하는 A/D 변환기(11)와, 상기 A/D 변환기(11)를 거쳐 디지털 신호로 변환된 R.G.B 및 동기신호를 입력받아 화상정보를 기억하고, 상기 기억된 화상정보를 선택적으로 출력하는 동시에 다수의 칼라 정보를 멀티플렉싱하여 출력하는 프레임버퍼메모리부(12)와, 상기 프레임버퍼메모리부(12)로부터 출력되는 디지털신호를 아날로그신호로 변환하는 D/A 변환기(13)와, 입력신호에 의한 샘플링조절정보(CT1)와 표시용 CONFIG 정보(CT2)에 해당하는 컨트롤 신호를 출력하여 상기 A/D 변환기(11), 프레임버퍼메모리부(12) 및 D/A 변환기(13)의 동작을 총괄적으로 제어하는 MPU 프로세서(14)와, 각 회로부에 동작전원을 공급하는 전원공급부(15)로 구성된 것을 특징으로 하는 영상출력기기에서의 변환장치.
  2. 제1항에 있어서,
    상기 프레임버퍼메모리부(12)는 상기 A/D 변환기(11)를 거쳐 출력되는 디지털 동기신호(SYNC)를 일정시간 동안 제1 MPX 선택기(123)에 공급하는 기록용 타이머(121)와, 상기 MPU 프로세서(14)를 거쳐 출력되는 컨트롤 신호를 일정시간 동안 제2 MPX 선택기(124)에 공급하는 재생용 타이머(122)와, 버퍼(128),(129)를 통해 각각 증폭된 R.G.B 신호(24 BIT)를 입력받아 어느 하나의 조합으로서 선택하는 제1 MPX 선택기(123) 및 제2 MPX 선택기(124)와, 상기 제1 MPX 선택기(123)와 제2 MPX 선택기(124)에서 각각 출력되는 어드레스 신호(ADRS)와 상기 버퍼(128),(129)를 통해 출력되는 R.G.B 신호를 저장하는 제1 버퍼 메모리(125) 및 제2 버퍼 메모리(126)와, 상기 제1 버퍼 메모리(125)와 제2 버퍼 메모리(126)에서 출력되는 소정 비트의 신호를 하나로 멀티플렉싱하여 선택적으로 출력하는 제3 MPX 선택기(127)로 구성된 것을 특징으로 하는 영상출력기기에서의 변환장치.
KR20-2005-0010287U 2005-04-14 2005-04-14 영상출력기기에서의 변환장치 KR200396141Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR20-2005-0010287U KR200396141Y1 (ko) 2005-04-14 2005-04-14 영상출력기기에서의 변환장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR20-2005-0010287U KR200396141Y1 (ko) 2005-04-14 2005-04-14 영상출력기기에서의 변환장치

Publications (1)

Publication Number Publication Date
KR200396141Y1 true KR200396141Y1 (ko) 2005-09-20

Family

ID=43697271

Family Applications (1)

Application Number Title Priority Date Filing Date
KR20-2005-0010287U KR200396141Y1 (ko) 2005-04-14 2005-04-14 영상출력기기에서의 변환장치

Country Status (1)

Country Link
KR (1) KR200396141Y1 (ko)

Similar Documents

Publication Publication Date Title
KR100386579B1 (ko) 멀티 소스용 포맷 변환 장치
US5940070A (en) Device and method for transmitting an audio signal using a video signal line in a computer system
JP4458925B2 (ja) 映像処理装置
KR20040050610A (ko) 이동 통신 단말기의 영상 오버레이 장치
KR20000074855A (ko) 온 스크린 디스플레이를 피벗시키기 위한 기능을 갖는 영상표시장치
US20030112248A1 (en) VGA quad device and apparatuses including same
JPH0832904A (ja) マルチパネル表示システム
KR100304899B1 (ko) 모니터의 허용범위 초과 영상 표시장치 및 방법
KR200396141Y1 (ko) 영상출력기기에서의 변환장치
US20050057380A1 (en) Apparatus for sampling a plurality of analog signals
KR100468209B1 (ko) 다양한 영상소스와 스케일링 처리 고화질 전광판
KR101856177B1 (ko) 다중 신호 처리 시스템
JP4781688B2 (ja) 映像信号伝送方法及び映像信号伝送装置
JP3814625B2 (ja) 表示システム及び画像処理装置
KR101436027B1 (ko) 멀티채널을 위한 병합 처리 시스템 및 그 병합 처리 방법
JP4183556B2 (ja) ディスプレイ装置及びマルチディスプレイシステム
JP2008205719A (ja) 表示装置及び表示方法
KR200283945Y1 (ko) 화질 열화 방지가 가능한 다중 화면 분할기
JP2006337732A (ja) 会議用画像表示システム
KR0155596B1 (ko) 영상 캡쳐 겸용 영상 재생장치
KR100311471B1 (ko) 디지털 티브이의 이중 화면 표시 장치
KR19990042680A (ko) 배속 컨버터를 이용한 순차주사방식의 전광판 시스템
KR910000550B1 (ko) 디지탈 영상 신호 처리회로 및 방법
KR20110038773A (ko) 영상 합성장치 및 방법
KR100920464B1 (ko) 동기형 원거리 동일 화면 표시 장치

Legal Events

Date Code Title Description
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20090914

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee