KR20030002997A - Pdp 장치의 구동회로 - Google Patents

Pdp 장치의 구동회로 Download PDF

Info

Publication number
KR20030002997A
KR20030002997A KR1020020030644A KR20020030644A KR20030002997A KR 20030002997 A KR20030002997 A KR 20030002997A KR 1020020030644 A KR1020020030644 A KR 1020020030644A KR 20020030644 A KR20020030644 A KR 20020030644A KR 20030002997 A KR20030002997 A KR 20030002997A
Authority
KR
South Korea
Prior art keywords
period
electrode
sustain
discharge
pdp
Prior art date
Application number
KR1020020030644A
Other languages
English (en)
Inventor
이데시게오
고바야시겐이치
Original Assignee
파이오니아 가부시키가이샤
시즈오카 파이오니아 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 파이오니아 가부시키가이샤, 시즈오카 파이오니아 가부시키가이샤 filed Critical 파이오니아 가부시키가이샤
Publication of KR20030002997A publication Critical patent/KR20030002997A/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • G09G3/2965Driving circuits for producing the waveforms applied to the driving electrodes using inductors for energy recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • G09G2330/023Power management, e.g. power saving using energy recovery or conservation
    • G09G2330/024Power management, e.g. power saving using energy recovery or conservation with inductors, other than in the electrode driving circuitry of plasma displays

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Abstract

본원 발명은 적어도 한 쌍의 전극(Xj, Yj)과 상기 전극에 접속된 방전 셀을 구비한 PDP 장치의 구동회로에 관한 것이다. 상기 PDP 장치의 구동 회로는 상기 방전 셀에 전압을 인가하는 제1 스위치(S1, S11) 및 제1 코일((L1, L3)을 구비한 제1 경로, 상기 방전 셀에 인가된 전압을 출력하는 제2 스위치(S2, S12) 및 제2 코일(L2, L4)을 구비한 제2 경로, 그리고 상기 제1 경로와 상기 제2 경로에 접속된 전하 축적 소자(C1, C2)를 포함하고, 상기 제2 코일(L2, L4)의 인덕턴스값은 상기 제1 코일((L1, L3)의 인덕턴스값 보다 크다.

Description

PDP 장치의 구동회로 {DRIVE CIRCUIT OF PLASMA DISPLAY PANEL UNIT}
본 발명은 매트릭스 방식의 플라스마 디스플레이 패널(plasma display panel, PDP)에 관한 것으로, 더욱 상세하게는 구동 전력이 자동으로 조정되는 PDP에 관한 것이다.
PDP 장치의 구동회로에서 지속 회로(sustain circuit)의 공진 주파수를 작게하면, 공진 시의 전류 피크값이 작아져, 실효 전류(effective current) 또한 작아지기 때문에, 지속 기간에는 무효 전력이 감소될 수 있다는 것은 이미 알려져 있다.
여기에서, 지속 회로란 안정하게 방전을 지속할 수 있도록 방전 셀에 전력을 공급하는 회로를 지칭하고, 지속 기간이란 지속 회로에 의해 방전 셀이 방전 발광을 반복하여 발광 상태가 유지되는 기간을 말한다.
PDP 장치의 구동회로에 관한 종래 기술은 일본 특허출원공개번호 제2000-293135호 기재되어 있다.
그러나, 지속 회로의 공진 주파수를 작게 하면, 방전 조건이 변경되어 방전 마진(discharge margin)이나 방전 강도(discharge intensity)에 영향을 미치는 문제가 있다.
위에 기재한 일본 특허출원공개번호 제2000-293135호에서도 지속 회로의 공진 주파수를 조작하여 회로의 무효 전력을 감소시키는 것에 대해서는 특별히 기재되어 있지 않다.
본 발명의 목적은 방전 마진이나 방전 강도에 영향을 주지 않고, 지속 기간에 회로의 무효 전력을 감소시키기 위해 지속 회로의 공진 주파수를 조정할 수 있는 PDP 장치의 구동회로를 제공하는 것이다.
도 1은 본 발명의 일 실시예에 따른 PDP 장치의 개략적인 블럭도이다.
도 2는 본 발명의 일 실시예에 따른 PDP 장치의 구동 시퀀스를 나타내는 도면이다.
도 3은 본 발명의 일 실시예에 따른 PDP 회로의 구성을 나타내는 개략적인 도면이다.
도 4는 본 발명의 일 실시예에 따른 PDP 장치의 구동 시퀀스를 나타내는 개략적인 도면이다.
도 5는 상승 기간과 하강 기간에서의 지속 전압(sustain voltage)과 지속 전류(sustain current)의 관계를 나타내는 도면이다.
이러한 과제를 해결하기 위하여, 본원 발명은 적어도 한 쌍의 전극(Xj, Yj)과 상기 전극에 접속된 방전 셀을 구비한 PDP 장치의 구동회로를 제공한다.
상기 PDP 장치의 구동 회로는,
상기 방전 셀에 전압을 인가하는 제1 스위치 및 제1 코일을 구비한 제1 경로,
상기 방전 셀에 인가된 전압을 출력하는 제2 스위치 및 제2 코일을 구비한 제2 경로, 그리고
상기 제1 경로와 상기 제2 경로에 접속된 전하 축적 소자
를 포함한다.
바람직하게, 상기 제2 코일의 인덕턴스값은 상기 제1 코일의 인덕턴스값 보다 크다.
이에 따라, 본원 발명에서는, 방전 조건에 영향을 미치는 상승 시의 공진 주파수는 종래 대로 하면서, 방전 조건에 영향을 미치지 않는 하강 시의 공진 주파수를 작게 할 수 있다. 이것은 공진 시의 전류 피크값을 작게 할 수 있어 실효 전류를 작게 할 수 있기 때문에, 지속 기간에서의 회로 무효 전력을 적게 할 수 있다.
이하, 본 발명에 따른 PDP 장치의 일 실시예에 대하여 도면을 참조하여 설명한다.
도 1은 PDP 장치에 대한 개략적인 블럭도이다.
PDP 장치는 입력단자(21), A/D 변환기(22), 표시 데이터 생성부(23), 프레임메모리(24), 어드레스 드라이버(2), 제어부(5), X 전극 드라이버(3), 그리고 Y 전극 드라이버(4)를 구비하고 있다.
입력단자(21)로부터 입력된 영상신호는 A/D 변환기(22)에서 디지털의 영상 데이터로 변환되고, 표시 데이터 생성부(23)에 의해 표시 데이터(display data)로 처리되어 프레임 메모리(24)로 공급된다. 표시 데이터 생성부(23)는 이 영상 데이터의 휘도 세기(intensity of illumination)에 따라서 발광 시간을 산출하고 표시 데이터를 재배치하여 보정한 후 표시 데이터를 생성한다. 프레임 메모리(24)는 예를 들면 VRAM으로 구성되고, 표시 데이터 생성부(23)로부터 보내지는 1화면 분의 표시 데이터를 축적한다. 그런 다음, 다음에 설명하는 제어부(5)로부터의 동기 신호에 따라 이 표시 데이터를 어드레스 드라이버(2)로 공급한다. 어드레스 드라이버(2)는 직류 전원과 스위칭소자를 구비한 구동회로로 구성되고, 프레임 메모리(24)로부터 입력되는 표시 데이터에 따라 표시 패널 상의 각 방전 셀에 대한 화소 데이터 펄스를 발생하고, 이 화소 데이터 펄스를 매 표시 라인마다 컬럼 전극(column electrode)(Dj)에 인가한다.
제어부(5)는 예를 들면 CPU로 구성되고, A/D 변환기(22), 표시 데이터 생성부(23), 프레임 메모리(24)에 동기 신호를 출력한다. X 전극 드라이버(3)와 Y 전극 드라이버(4)는 도 3에 도시한 바와 같이, 직류 전원과 스위칭 소자를 구비한 구동 회로로 구성되고, 제어부(5)로부터의 동기 신호에 따라, X 전극 드라이버(3)는 유지 방전 펄스(IPx)를 전극(Xj)에 인가하며, Y 전극 드라이버(4)는 유지 방전펄스(IPy)를 전극(Yj)에 각각 인가한다.
이러한 구조를 갖는 PDP 장치의 동작에 대하여 다음에 설명한다.
입력단자(21)로부터 아날로그 신호로 입력된 영상신호는 A/D 변환기(22)에서 디지털 영상 데이터로 변환되고, 표시 데이터 생성부(23)에 의해 표시 데이터로 가공되어 프레임 메모리(24)로 공급된다. 프레임 메모리(24)는 이 표시 데이터 생성부(23)로부터 공급된 표시 데이터를 축적하고, 제어부(5)로부터의 동기 신호에 따라서 어드레스 드라이버(2)로 공급한다.
또, 입력단자(21)로부터 입력된 영상신호는 도시하지 않은 동기 분리 회로에 의해 동기 신호가 분리되고, 이 분리된 동기 신호에 따라 제어부(5)는 A/D 변환기(22), 표시 데이터 생성부(23), 프레임 메모리(24)로 동기 신호를 출력한다. 또 제어부(5)는 도 3에 나타낸 패널 구동 수단인 PDP 구동회로(1)의 스위칭 소자에 대한 온/오프를 제어하여 PDP 장치를 구동한다. 여기에서, PDP 구동회로(1)는 다음에 설명하는 것처럼 어드레스 드라이버(2), X 전극 드라이버(3) 및 Y 전극 드라이버(4)로 구성되어 있다.
도 2를 참조하여, PDP의 구동 시퀀스를 설명한다.
도 2에 도시한 바와 같이, PDP의 구동 시퀀스는 리셋 기간, 어드레스 기간 그리고 지속 기간을 한 서브 필드(1 SF)로 한다. PDP의 구동 시퀀스인 이 서브 필드는 여러 서브 필드로 이루어져 있어 N회 반복된 후, 모든 셀에 각각 소거 펄스를 인가하여 벽 전하(wall charge)를 소거한 상태로 리셋하는 메인 소거 처리를 실행한다.
리셋 기간에는, PDP 장치의 모든 방전 셀을 발광 방전 셀 상태로 한다. 이어지는 어드레스 기간에 어드레스 드라이버(2)는 영상신호에 따라 각 방전 셀에 대하여 선택적으로 벽 전하를 형성하고 발광 방전 셀 또는 비발광 방전 셀을 설정하는 화소 데이터 펄스를 발생하며, 이 화소 데이터 펄스를 매 표시 라인의 컬럼 전극(column electrode)으로 인가한다. 지속 기간에는, 유지 방전 펄스(IPx)와 유지 방전 펄스(IPy)가 교대로 생성되어, 컬럼 전극(X)과 컬럼 전극(Y)에 교대로 인가된다. 그 결과, 위에서 설명한 벽 전하가 남아있는 발광 방전 셀에서는 방전 발광을 반복하여 발광 상태가 유지된다.
본 실시예에 따른 PDP 장치의 구동 회로에서는, 지속 기간에 X 전극 드라이버(3)나 Y 전극 드라이버(4)의 회로에 대한 무효 전력의 감소시킨다.
도 3은 본 발명의 실시예에 따른 PDP 구동회로(1)의 구조를 개략적으로 나타내는 도면이다.
패널 구동 장치인 PDP 구동회로(1)는, 어드레스 드라이버(2), X 전극 드라이버(3)와 Y 전극 드라이버(4)를 포함하고 있다. X 전극 드라이버(3)는 리셋 펄스 드라이버부와 제1 지속 드라이버부를 포함하고 있다. Y 전극 드라이버(4)는 리셋 펄스 드라이버부, 스캔 드라이버 그리고 제2 지속 드라이버부를 포함하고 있다.
리셋 펄스 드라이버부는 리셋 기간에 모든 컬럼 전극(X1-Xn, Y1-Yn)에 동시에 리셋 펄스를 인가한다. 이에 따라, PDP의 모든 방전 셀이 동시에 방전되고 여기되어 전하 입자가 발생한다. 이 방전이 중지된 후, 모든 방전 셀의 유전체층 상에 미리 정해진 양의 벽 전하가 축적되어, 발광 방전 셀 상태가 된다.
스캔 드라이버는 어드레스 기간에 전극(Yj)에 스캔 펄스(SP)를 인가하여, 전극(Yj)을 미리 정한 정전위(positive potential)(Vh-Voff)로 한다. 스캔 펄스(SP)의 인가는 어드레스 드라이버(2)로부터의 화소 데이터 펄스(DPj) 인가에 동기하여 행해진다. 그 결과, 스캔 펄스(SP)가 인가된 컬럼 전극의 방전 셀에서는, 정전압(positive voltage)의 화소 데이터 펄스가 동시에 인가된 방전 셀에서만 방전이 일어난다.
제1 지속 드라이버부와 제2 지속 드라이버부는 지속 기간에 유지 방전 펄스(IPx)와 유지 방전 펄스(IPy)를 교대로 생성하고, 컬럼 전극(X1∼Xn)과 컬럼 전극(Y1∼Yn)에 교대로 인가한다. 그 결과, 벽 전하가 남아 있는 발광 방전 셀에서는 방전 발광이 반복되어 발광 상태가 유지된다.
X 전극 드라이버(3)의 제1 지속 드라이버부는 전원(B1), 스위칭소자(S1-S4), 다이오드(D1, D2), 코일(L1, L2), 전하 축적 소자인 커패시터(C1)를 구비하고 있다. 그리고 본 발명의 실시예에서, 코일(L2)의 인덕턴스값은 코일(L1)의 인덕턴스값보다 크다.
Y 전극 드라이버(4)의 제2 지속 드라이버부는 전원(B3), 스위칭소자(S1-S15), 다이오드(D3, D4), 코일(L3, L4), 전하 축적 소자인 커패시터(C2)를 가지고있다. 그리고 본 발명의 실시예에서, 코일(L4)의 인덕턴스값은 코일(L3)의 인덕턴스값보다 크다.
이러한 구조를 가지는 PDP 구동회로(1)의 동작을 다음에 설명한다.
컬럼 전극(Xj)은 컬럼 전극(X1-Xn) 중 제j 행(제j 표시 라인을 구성하는 한쪽 전극)의 전극이며, 컬럼 전극(Yj)은 컬럼 전극(Y1-Yn) 중 제j 행(제j 표시 라인을 구성하는 다른 쪽 전극)의 전극이다. 표시 패널 셀은 한 쌍을 이루는 컬럼 전극(Xj, Yj) 사이에 위치하며 커패시터(Co)로서 작용한다. 전원(B1)은 지속 전압(Vs1)을 출력한다. 전원(B2)은 리셋 전압(Vr1)을 출력한다.
전원(B3)은 지속 전압(Vs1)을 출력한다. 전원(B4)은 리셋전압(Vr1)을 출력한다. 전원(B5)은 전압(Voff)을 발생하고, 전원(B6)은 스캔 펄스 전압(Vh)을 발생한다.
이런 구조를 갖는 PDP 구동회로(1)의 동작에 대하여 도 4의 타이밍도를 참조하여 설명한다. 이 PDP의 구동 시퀀스는 단일 서브 필드에서의 동작을 설명하고 있다. 이하, 리셋 기간, 어드레스 기간 및 지속 기간으로 나누어 차례로 설명한다.
먼저, 리셋 기간에서, X 전극 드라이버(3)의 스위칭소자(S8)가 온되면, 동시에 Y 전극 드라이버(4)의 스위칭소자(S16, S22)도 온된다. 다른 스위칭소자는 오프된다. 스위칭소자(S8)가 온되면, 전극(Xj)에서 저항(R1)과 스위칭소자(S8)를 사이에 두고 전원(B2)의 (-)측 단자로 전류가 흐른다. 스위칭소자(S16)가 온됨에 따라 전원(B4)의 (+)측 단자로부터 스위칭소자(S16), 저항(R2), 스위칭소자(S22)를 사이에 두고 전극(Yj)으로 전류가 흐른다. 전극(Xj)의 전위는 커패시터(Co)와 저항(R1)의 시정수에 의해 서서히 감소되어 리셋 펄스(RPx)가 발생한다. 전극(Yj)의 전위는 커패시터(Co)와 저항(R1)의 시정수에 의해 서서히 상승하여 리셋 펄스(RPy)가 생성된다. 그런 다음, 리셋 펄스(RPx)의 전위는 포화 상태로 되어 -Vr1전압이 되고, 리셋 펄스(RPy)의 전위는 포화 상태로 되어 Vr1전압로 된다. 이 리셋 펄스(RPx)는 모든 컬럼 전극(X1-Xn)에 동시에 인가되고, 또 리셋 펄스(RPy)도 모든 컬럼 전극(Y1-Yn)에 동시에 인가된다.
이들 리셋 펄스(RPx, RPy)가 동시에 인가됨에 따라, PDP의 모든 방전 셀은 일제히 방전하여 여기되므로 충전된 입자(charged particle)가 발생한다. 방전이 끝난 후에, 모든 방전 셀의 유전체층 상에는 미리 정해진 양의 벽 전하가 축적되어, 발광 방전 셀 상태가 된다. 정해진 시간이 경과하여 리셋 펄스(RPx, RPy)가 포화 상태로 후, 스위칭소자(S8)와 스위칭소자(S16)는 리셋 기간이 끝나기 전에 오프된다. 이것과 동시에, 스위칭소자(S4, S14, S15)가 온되고, 전극(Xj, Yj)은 접지된다. 리셋 기간은 끝난다.
다음, 어드레스 기간에서, 어드레스 드라이버(2)는 표시 데이터 생성부(23)가 출력한 표시 데이터에 따라 각 방전 셀에 대하여 선택적으로 벽 전하를 형성하고, 발광 방전 셀 또는 비발광 방전 셀을 설정하는 화소 데이터 펄스(DP1-DPm)를 생성한다. 그리고 이 화소 데이터 펄스(DP1-DPm)를 매 표시 라인마다 컬럼 전극(D1-Dm)에 인가한다. 화소 데이터 펄스(DPj, DPj+1)는 전극(Yj, Yj+1)에 인가된다. 어드레스 기간이 시작되면, 스위칭소자(S14, S15)는 오프되고, 스위칭소자(S17, S21)는 온되며, 동시에 스위칭소자(S22)가 온프된다. 스위칭 소자(S17, S21)가 온됨에 따라 정전위(Vh-Voff)가 전극(Yj)에 인가된다.
어드레스 드라이버(2)로부터의 화소 데이터 펄스(DPj) 인가에 동기하여 스위칭소자(S21)는 오프되고, 스위칭소자(S22)는 온된다. 이에 따라, 전원(B5)의 (-)측 단자의 -Voff전압을 나타내는 (-) 전위가 스위칭소자(S22)를 사이에 두고 전극(Yj)에 스캔 펄스(SP)로서 인가된다. 그리고 어드레스 드라이버(2)로부터의 화소 데이터 펄스(DPj)의 종료에 동기하여 스위칭 소자(S21)가 온되고, 스위칭 소자(S22)가 오프되어, 전극(Yj)에 소정의 정전위(Vh-Voff)가 인가된다. 그 후, 전극(Yj)의 경우와 같이 어드레스 드라이버(2)로부터의 화소 데이터 펄스(DPj+1)의 인가에 동기하여, 전극(Yj+1)에 스캔 펄스(SP)가 인가된다.
스캔 펄스(SP)가 인가된 컬럼 전극에 속하는 방전 셀에서는, 정전압의 화소 데이터 펄스가 동시에 인가된 방전 셀에서만 방전이 발생하여, 그 셀의 벽 전하가소거된다. 한편, 스캔 펄스가 인가되지만 정전압의 화소 데이터 펄스가 동시에 인가되지 않은 방전 셀에서는 방전이 발생하지 않기 때문에, 벽 전하가 남아있게 된다. 이때, 벽 전하가 남아 있는 방전 셀은 발광 방전 셀이 되고, 벽 전하가 소거된 방전 셀은 비발광 방전 셀이 된다. 어드레스 기간에서 지속 기간으로 전환될 때, 스위칭소자(S17, S21)는 오프되는 동시에 스위칭 소자(S14, S15, S22)는 온된다. 또한 스위칭소자(S4)는 온 상태를 유지한다.
마지막으로, 지속 기간이 시작되면, 스위칭소자(S4)를 오프로 하고, 스위칭소자(S1)를 온으로 함으로써, 커패시터(C1)에 축적되어 있는 전하에 따라, 코일(L1), 다이오드(D1), 그리고 스위칭소자(S1)를 사이에 두고 전류가 전극(Xj)에 흘러 커패시터(Co)가 충전된다. 이 때 코일(L1)과 커패시터(Co)의 시정수에 의해 전극(Xj)의 전위는 서서히 상승한다. 코일(L1)과 커패시터(Co)에 의한 공진 주기 중 반주기가 경과하면 스위칭소자(S1)는 오프되고, 스위칭소자(S3)는 온된다. 이에 따라, 전극(Xj)의 전위는 전원(B1)의 지속 전압(Vs1)과 동일한 전위가 된다.
여기에서, 코일(L1)과 커패시터(Co)에 의한 공진 주기 중 반주기(상승 기간)(Tax)는, 다음 식으로 표시된다.
[수학식 1]
Tax=π×(L1 × Co)1/2
그후 소정 시간이 경과한 후, 스위칭소자(S3)를 오프로 하고,스위칭소자(S2)를 온으로 함으로써, 커패시터(Co)에 축적되어 있는 전하에 따라, 코일(L2), 다이오드 (D2), 그리고 스위칭소자(S2)를 사이에 두고 전류가 커패시터(C1)에 흘러, 커패시터 (C1)가 충전된다. 이 때 코일(L2)과 커패시터(Co)의 시정수에 의해 전극(Xj)의 전위는 서서히 감소한다. 코일(L2)과 커패시터(Co)에 의한 공진 주기의 반주기(하강 기간)(Tbx)가 경과한 시점[전극(Xj)의 전위가 0V에 도달한 시점]에 스위칭소자(S2)를 오프로 하고, 스위칭소자(S4)를 온으로 한다.
여기에서, 코일(L2)과 커패시터(Co)에 의한 공진 주기 중 반주기(하강 기간)(Tbx)는 다음의 식으로 표시된다.
[수학식 2]
Tbx=π×(L2× Co)1/2
이미 설명한 바와 같이, 코일(L2)의 인덕턴스값은 코일(L1)의 인덕턴스값보다 크므로, Tax< Tbx이다.
이러한 동작에 의해, X 전극 드라이버(3)는 정전압의 유지 방전 펄스(IPx)를 전극(Xj)에 인가한다. 유지 방전 펄스(IPx)를 소거하는 스위칭소자(S4)의 온 동작과 동시에, Y 전극 드라이버(4)는 스위칭소자(S11)를 온으로 하고, 스위칭소자(S14)를 오프로 한다. 스위칭소자(S14)가 온됨에 따라 전극(Yj)의 전위는 0V의 접지 전위로 되지만, 스위칭소자(S11)가 온이 되고 스위칭소자(S14)가 오프로 되면, 커패시터(C2)에 축적되어 있는 전하에 따라, 코일(L3), 다이오드(D3), 스위칭소자(S11), 스위칭소자(S15), 다이오드(D6)를 사이에 두고 전류가 전극(Yj)에 흘러 커패시터(Co)가 충전된다. 이 때 코일(L3)과 커패시터(Co)의 시정수에 의해 전극(Yj)의 전위는 서서히 상승한다.
코일(L3)과 커패시터(Co)에 의한 공진 주기 중 반주기(상승 기간)(Tay)가 경과하면, 스위칭소자(S11)를 오프로 하고, 스위칭소자(S13)를 온으로 한다. 이에 따라, 전극(Yj)의 전위는 전원(B3)의 지속 전압(Vs1)과 동일한 전위가 된다.
여기에서, 코일(L3)과 커패시터(Co)에 의한 공진 주기의 반주기(상승 기간)(Tay)는, 다음의 식으로 표시된다.
[수학식 3]
Tay= π× (L3× Co)1/2
정해진 시간이 경과한 후, 스위칭소자(S13)를 오프로 하고, 스위칭소자(S12)를 온으로 함으로써, 커패시터(Co)에 축적되어 있는 전하에 기초하여, 스위칭소자(S22), 스위칭소자(S15), 코일(L4), 다이오드(D4), 그리고 스위칭소자(S12)를 사이에 두고 전류가 커패시터(C2)에 흘러 커패시터(C2)가 충전된다.
이 때, 코일(L4)과 커패시터(Co)의 시정수에 의해 전극(Yj)의 전위는 서서히저하된다. 코일(L4)과 커패시터(Co)에 의한 공진 주기의 반주기(하강 기간)(Tby)가 경과한 시점[전극(Yj)의 전위가 0V에 도달한 시점]에 스위칭소자(S12)를 오프로 하고, 스위칭소자(S14)를 온으로 한다.
여기에서, 코일(L4)과 커패시터(Co)에 의한 공진 주기의 반주기(하강 기간)(Tby)는 다음의 식으로 표시된다.
[수학식 4]
Tby= π×(L4 × Co)1/2
설명한 바와 같이, 코일(L4)의 인덕턴스값은 코일(L3)의 인덕턴스값보다 크므로, Tay< Tby이다.
이러한 동작에 의해, Y 전극 드라이버(4)는 정전압의 유지 방전 펄스(IPy)를 전극(Yj)에 인가한다. 이와 같이, 지속 기간에, 유지 방전 펄스(IPx)와 유지 방전 펄스(IPy)가 교대로 생성되어, 컬럼 전극(X1-Xn)과 컬럼 전극(Y1-Yn)에 교대로 인가된다. 그 결과, 이미 설명한 벽 전하가 남아 있는 발광 방전 셀에서는 방전 발광을 반복하고 그 발광 상태를 유지한다.
다음, 상승 기간과 하강 기간에서의 지속 전압과 지속 전류의 관계를 도 5를 참조하여 설명한다.
도 5는 상승 기간과 하강 기간에서의 지속 전압과 지속 전류의 관계를 나타내는 도면이다.
좌측에는 종래의 지속 전압과 지속 전류의 관계를 나타내고, 우측에는 본원 발명의 지속 전압과 지속 전류의 관계를 나타낸다. 또, 위쪽에는 지속 전압의 변화를 나타내고, 아래쪽에는 대응하는 지속 전류의 변화를 나타낸다.
종래와 같이, 상승 기간(Ta)과 하강 기간(Tb)이 동일할 경우 상승 시작부터 하강 종료까지의 기간은 짧아지지만, 상승 기간과 하강 기간에서 지속 전류의 피크값에 대한 절대치는 동일한 높은 값이 된다.
이에 반하여, 본원 발명과 같이, 상승 기간(Ta)보다 하강 기간(Tb)을 길게 하면, 상승 시작으로부터 하강 종료까지의 기간은 길어지지만, 지속 전류의 피크값의 절대치는 상승 기간보다 하강 기간 쪽이 낮은 값으로 된다. 이것은, 공진 시의 실효 전류가 작아지기 때문에, 지속 기간에 회로의 무효 전력을 적게 할 수 있게 된다.
즉, 본원 발명에 의하면, 방전 조건에 영향을 미치는 상승 기간(Ta)의 공진 주파수는 종래 대로 유지하면서도, 방전 조건에 영향을 미치지 않는 하강 기간(Tb)의 공진 주파수를 작게 할 수 있고, 이것은 하강 기간(Tb)에서의 전류 피크값을 작게 할 수 있어 실효 전류를 작게 할 수 있기 때문에, 지속 기간에서의 회로 무효 전력을 적게 할 수 있게 된다.
이러한 본 발명의 기재에 의하면, 방전 조건에 영향을 미치는 상승 시의 공진 주파수는 종래 대로 유지하면, 방전 조건에 영향을 미치지 않는 하강 시의 공진주파수를 작게 할 수 있다. 이것은 공진 시의 전류 피크값을 작게 할 수 있어 실효 전류를 작게 할 수 있기 때문에, 지속 기간에서의 회로 무효 전력을 적게 할 수 있다.

Claims (1)

  1. 적어도 한 쌍의 전극(Xj, Yj)과 상기 전극에 접속된 방전 셀을 구비한 PDP(plasma display panel) 장치의 구동회로로서,
    상기 방전 셀에 전압을 인가하는 제1 스위치(S1, S11) 및 제1 코일((L1, L3)을 구비한 제1 경로,
    상기 방전 셀에 인가된 전압을 출력하는 제2 스위치(S2, S12) 및 제2 코일(L2, L4)을 구비한 제2 경로, 그리고
    상기 제1 경로와 상기 제2 경로에 접속된 전하 축적 소자(C1, C2)
    를 포함하고,
    상기 제2 코일(L2, L4)의 인덕턴스값은 상기 제1 코일((L1, L3)의 인덕턴스값 보다 큰
    PDP 장치의 구동회로.
KR1020020030644A 2001-06-29 2002-05-31 Pdp 장치의 구동회로 KR20030002997A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2001199364A JP2003015595A (ja) 2001-06-29 2001-06-29 Pdp表示装置の駆動回路
JPJP-P-2001-00199364 2001-06-29

Publications (1)

Publication Number Publication Date
KR20030002997A true KR20030002997A (ko) 2003-01-09

Family

ID=19036665

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020020030644A KR20030002997A (ko) 2001-06-29 2002-05-31 Pdp 장치의 구동회로

Country Status (4)

Country Link
US (1) US6760000B2 (ko)
EP (1) EP1276095A3 (ko)
JP (1) JP2003015595A (ko)
KR (1) KR20030002997A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100472372B1 (ko) * 2002-08-01 2005-02-21 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동방법

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004271672A (ja) * 2003-03-06 2004-09-30 Pioneer Electronic Corp 表示パネルの駆動装置
KR100502931B1 (ko) * 2003-07-30 2005-07-21 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 장치와 구동 방법 및플라즈마 표시 장치
KR100560472B1 (ko) 2003-11-10 2006-03-13 삼성에스디아이 주식회사 플라즈마 디스플레이 패널, 그의 구동 장치 및 구동 방법
JP4517758B2 (ja) * 2004-07-14 2010-08-04 パナソニック株式会社 プラズマディスプレイパネルの駆動方法
KR100612507B1 (ko) * 2004-09-07 2006-08-14 엘지전자 주식회사 플라즈마 디스플레이 패널 구동장치
JP2006058519A (ja) * 2004-08-19 2006-03-02 Matsushita Electric Ind Co Ltd プラズマディスプレイパネルの駆動方法
US20060244684A1 (en) 2005-04-29 2006-11-02 Lg Electronics Inc. Plasma display apparatus and driving method thereof
JP2007108627A (ja) * 2005-09-14 2007-04-26 Matsushita Electric Ind Co Ltd プラズマディスプレイ装置
KR20070058883A (ko) 2005-12-05 2007-06-11 엘지전자 주식회사 플라즈마 디스플레이 패널의 에너지 회수 회로
JP2008185625A (ja) * 2007-01-26 2008-08-14 Hitachi Ltd プラズマディスプレイ装置及びその駆動方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09325735A (ja) * 1996-05-31 1997-12-16 Fujitsu Ltd 平面表示装置の駆動装置
JPH10149134A (ja) * 1996-11-18 1998-06-02 Mitsubishi Electric Corp プラズマディスプレイの駆動装置
JP2000181405A (ja) * 1998-12-17 2000-06-30 Fujitsu Ltd 表示パネルの駆動方法及び表示装置
JP2000293135A (ja) * 1999-04-01 2000-10-20 Pioneer Electronic Corp プラズマディスプレイパネルの駆動装置

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2891280B2 (ja) * 1993-12-10 1999-05-17 富士通株式会社 平面表示装置の駆動装置及び駆動方法
JP3226815B2 (ja) * 1996-03-08 2001-11-05 日本電気株式会社 容量性負荷の駆動回路及び駆動方法
US6124680A (en) * 1996-09-03 2000-09-26 Hitachi, Ltd. Lighting device for illumination and lamp provided with the same
JP3897896B2 (ja) * 1997-07-16 2007-03-28 三菱電機株式会社 プラズマディスプレイパネルの駆動方法及びプラズマディスプレイ装置
US6150999A (en) * 1998-10-07 2000-11-21 Acer Display Technology, Inc. Energy recovery driving circuit for driving a plasma display unit

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09325735A (ja) * 1996-05-31 1997-12-16 Fujitsu Ltd 平面表示装置の駆動装置
JPH10149134A (ja) * 1996-11-18 1998-06-02 Mitsubishi Electric Corp プラズマディスプレイの駆動装置
JP2000181405A (ja) * 1998-12-17 2000-06-30 Fujitsu Ltd 表示パネルの駆動方法及び表示装置
JP2000293135A (ja) * 1999-04-01 2000-10-20 Pioneer Electronic Corp プラズマディスプレイパネルの駆動装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100472372B1 (ko) * 2002-08-01 2005-02-21 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동방법

Also Published As

Publication number Publication date
EP1276095A2 (en) 2003-01-15
US20030001803A1 (en) 2003-01-02
US6760000B2 (en) 2004-07-06
JP2003015595A (ja) 2003-01-17
EP1276095A3 (en) 2004-10-20

Similar Documents

Publication Publication Date Title
US6680581B2 (en) Apparatus and method for driving plasma display panel
US20050225255A1 (en) Apparatus and method for driving plasma display panel
KR20040111645A (ko) 플라즈마 디스플레이 패널의 구동 방법
US7176854B2 (en) Device and method for driving plasma display panel
JP3568098B2 (ja) 表示パネルの駆動装置
US20070188416A1 (en) Apparatus for driving plasma display panel and plasma display
US20120007847A1 (en) Plasma display device
KR20030002997A (ko) Pdp 장치의 구동회로
US7586486B2 (en) Display panel driving apparatus
KR20040111644A (ko) 플라즈마 디스플레이 패널의 구동 방법
JP4660020B2 (ja) ディスプレイパネルの駆動装置
KR100448191B1 (ko) 플라즈마 디스플레이장치의 무효전력회수장치와무효전력회수방법
JP3591766B2 (ja) Pdp駆動装置
JP4374006B2 (ja) プラズマディスプレイパネル駆動方法及びプラズマディスプレイ装置
JP2000293135A (ja) プラズマディスプレイパネルの駆動装置
US7605781B2 (en) Display panel driving method
JPWO2006082621A1 (ja) 充放電装置、プラズマ・ディスプレイ・パネルおよび充放電の方法
US6480189B1 (en) Display panel driving apparatus
US6975311B2 (en) Apparatus for driving display panel
JP4172539B2 (ja) プラズマディスプレイパネルの駆動方法および駆動装置
JP2003233343A (ja) 表示パネル駆動回路
JP4357564B2 (ja) 充放電装置、表示装置、プラズマ・ディスプレイ・パネルおよび充放電の方法
KR20060119415A (ko) 플라즈마 표시 장치 및 그의 구동 방법
EP2136351A1 (en) Plasma display and driving apparatus thereof with prevention of negative effects of undesired resonant frequencies
JP4372191B2 (ja) 充放電装置、表示装置、プラズマ・ディスプレイ・パネル、および充放電の方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application