KR200290048Y1 - 모니터의 영상 블랭킹신호 드리프트 방지장치 - Google Patents

모니터의 영상 블랭킹신호 드리프트 방지장치 Download PDF

Info

Publication number
KR200290048Y1
KR200290048Y1 KR2019980001540U KR19980001540U KR200290048Y1 KR 200290048 Y1 KR200290048 Y1 KR 200290048Y1 KR 2019980001540 U KR2019980001540 U KR 2019980001540U KR 19980001540 U KR19980001540 U KR 19980001540U KR 200290048 Y1 KR200290048 Y1 KR 200290048Y1
Authority
KR
South Korea
Prior art keywords
current
blanking signal
transistor
sensing unit
resistor
Prior art date
Application number
KR2019980001540U
Other languages
English (en)
Other versions
KR19990035854U (ko
Inventor
동 엽 김
Original Assignee
이미지퀘스트(주)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이미지퀘스트(주) filed Critical 이미지퀘스트(주)
Priority to KR2019980001540U priority Critical patent/KR200290048Y1/ko
Publication of KR19990035854U publication Critical patent/KR19990035854U/ko
Application granted granted Critical
Publication of KR200290048Y1 publication Critical patent/KR200290048Y1/ko

Links

Landscapes

  • Picture Signal Circuits (AREA)

Abstract

본 고안은 모니터의 영상 블랭킹신호 드리프트 방지장치에 관한 것으로, 특히, 입력되는 임피던스의 값과 전류감지부(20)로부터 인가되는 전류의 양과 전원부로부터 인가되는 전압의 양을 조절하는 저항(R1.R2.R3)과; 입력되는 블랭킹신호를 다른신호와 동기시켜 시간에 맞게 출력시키기 위해 전압을 충/방전하는 캐패시터(C1,C2)와; 저항(R2)을 거쳐 입력되는 신호를 증폭시키기 위한 트랜지스터(10)와; 저항(R2)을 통해 상기 트랜지스터(10)의 베이스단으로 흐르는 전류가 전류감지부(20)로 흐르는 것을 막기위한 다이오드(D1,D2)와; 출력되는 전류의 양을 감지하여 부족한 만큼의 전류를 트랜지스터(10)의 베이스단으로 인가하는 전류감지부(20)와; 상기 전류감지부(20)로 전류를 인가하는 FBT(30)를 포함하여 구성됨을 특징으로 하는 모니터의 영상 블랭킹신호 드리프트 방지장치로써, 본 고안은 모니터의 화질을 향상시키는 효과가 있는 것이다.

Description

모니터의 영상 블랭킹신호 드리프트 방지장치
본 고안은 모니터의 영상 블랭킹신호 드리프트 방지장치에 관한 것으로, 특히, 영상신호를 모니터(MONITOR)나 텔레비젼(TELEVISION 이하 TV라 칭함)에 디스플레이 하는데는 여러가지 신호가 있으며 블랭킹신호도 그중 하나이다. 상기 블랭킹신호는 영상신호를 전송하기 때문에 블랭킹신호에 잡음이 섞이거나 블랭킹신호가 드리프트 될경우 모니터나 TV영상이 잘리는 경우가 생기는데, 이를 방지하지 하기 위해 블랭킹신호의 입력단에 보상전류를 인가하여 블랭킹신호가 드리프트되는 현상을 방지하기 위한 모니터의 영상 블랭킹신호 드리프트 방지장치에 관한 것이다.
일반적으로 모니터의 화질은 온도, 사용전원, 모니터의 사용장소등 제품의 외부조건에 따라 많은 영향을 받게되며, 제품이 구동되는 조건과 외부조건이 서로 상이한 경우는 부품의 오차 및 편차가 심해 모니터의 전반적인 품질이 저하된다.
즉, 블랭킹신호가 입력되는 입력단의 임피던스값이 상당히 크게되면 블랭킹신호가 제대로 입력되지 못한다던지 캐패시터의 충,방전 시간이 일정하지 못해 듀티시간(DUTY TIME)에 오류가 발생한다던지 하는 복합적인 문제로 인해 블랭킹신호가 제대로 출력되지 못해 모니터의 화면이 잘리는등 전체적인 화질이 저하되는 문제점이 있었다.
본 고안의 목적은 상기와 같은 종래의 문제점을 해소하기 위한 것으로, 특히, 전류감지부에서 블랭킹신호가 출력되는 출력단의 전류를 검사하여 출력값이 기준값에 미치지 못하게되어 블랭킹신호가 드리프트될 경우를 방지하기 위해 전류감지부에서 FBT(FLY BACK TRANSFORMER)의 2차측으로부터 전류를 인가받아 블랭킹신호의 입력단으로 인가하여 입력되는 전류의 양을 증가시켜 블랭킹신호가 드리프트되는 것을 방지하기 위한 모니터의 영상 블랭킹신호 드리프트 방지장치를 제공하는 데 있다.
상기와 같은 목적을 달성하기 위해 본 발명 모니터의 영상 블랭킹신호 드리프트 방지장치는 입력되는 임피던스의 값과 전류감지부로부터 인가되는 전류의 양과 전원부로부터 인가되는 전압의 양을 조절하는 저항과; 입력되는 블랭킹신호를 다른신호와 동기시켜 시간에 맞게 출력시키기 위해 전압을 충/방전하는 캐패시터와; 저항(R2)을 거쳐 입력되는 신호를 증폭시키기 위한 트랜지스터와; 저항(R2)을 통해 상기 트랜지스터의 베이스단으로 흐르는 전류가 전류감지부로 흐르는 것을 막기위한 다이오드와; 출력되는 전류의 양을 감지하여 부족한 만큼의 전류를 트랜지스터의 베이스단으로 인가하는 전류감지부와; 상기 전류감지부로 전류를 인가하는 FBT를 포함하여 구성됨을 그 기술적 구성상의 특징으로 한다.
도 1 은 본 고안 모니터의 영상 블랭킹신호 드리프트 방지장치의 개략적인 구성도 이며,
도 2 는 영상신호가 블랭킹신호에 실린것을 보여주는 도면이다.
<도면의 주요 부분에 대한 부호 설명>
저항 : R1, R2, R3 10 : 트랜지스터
다이오드 : D1, D2 캐패시터 : C1, C2
20 : 전류감지부 30 : FBT
이하, 상기와 같이 구성된 본 고안 모니터의 영상 블랭킹신호 드리프트 방지장치의 기술적 사상에 따른 일 실시예를 들어 첨부된 도면에 의거 상세히 설명하면 다음과 같다.
<실시예>
도 1 에 도시된 바와 같이, 저항(R1,R2,R3)은 입력되는 임피던스의 값과 전류감지부로부터 인가되는 전류의 양과 전원부(Vcc)로부터 인가되는 전압의 양을 조절하여 저항(R1,R2)에서는 트랜지스터(10)의 베이스단자로 인가하고, 저항(R3)에서는 트랜지스터(10)의 콜렉터단자로 인가하며, 캐패시터(C1,C2)는 입력되는 블랭킹신호를 다른신호와 동기시켜 시간에 맞게 출력시키기 위해 전압을 충/방전하게 되는데 캐패시터(C1)는 전원부(Vcc)로부터 전원을 인가받아 전압을 충전하여 블랭킹신호 출력부로 방전하고, 캐패시터(C2)는 블랭킹신호 입력단으로부터 전원을 인가받아 전압을 충전하여 트랜지스터(10)의 베이스단자로 방전하게 된다.
트랜지스터(10)는 상기 캐패시터(C2)의 방전에 의해 도통되어지고 저항(R2)을 거쳐 입력되는 신호를 증폭시켜 출력부로 인가하며, 다이오드(D1,D2)는 저항(R2)을 통해 트랜지스터(10)의 베이스단자로 흐르는 전류가 전류감지부(20)로 흐르는 것을 방지하며, 전류감지부(20)는 출력되는 전류의 양을 감지하여 부족한 만큼의 전류를 다이오드(D1,D2)를 통해 트랜지스터(10)의 베이스단으로 인가하며, FBT(30)는 상기 전류감지부(20)로 전류를 인가하여, 본 실시예를 구성한다.
이하, 상기와 같이 구성된 본 실시예의 동작을 도면을 참조하여 상세히 설명하면 다음과 같다.
도 1 에서 보여지는 바와 같이, 입력단을 통해 입력된 전압은 캐패시터(C2)를 충전시키며, 캐패시터(C2)가 충전되는 시간에는 저항(R2)로 전력이 인가되지 못해 트랜지스터(10)의 베이스단자로 전류가 인가되지 않는다.
이때, 전원부(Vcc)에서 인가되는 전원은 저항(R3)을 거쳐 캐패시터(C1)에 충전된다. 상기 캐패시터(C1,C2)의 충전이 완료되면 캐패시터(C1,C2)가 방전을 하게 되고, 캐패시터(C1,C2)가 방전을 시작하게 되면 입력단을 통해 인가되는 전류는 저항(R2)을 거쳐 트랜지스터(10)의 베이스단자로 인가되어 트랜지스터(10)는 도통된다.
상기 트랜지스터(10)가 도통됨에 따라 도 2 에서 보여지는 바와 같이, 입력단을 통해 입력되는 블랭킹신호에 영상신호가 실려입력된다.
영상신호가 실린 블랭킹신호는 트랜지스터(10)의 콜렉터단자를 통해 출력단으로 출력되게 되는데 블랭킹신호가 출력될때는 캐패시터(C1)의 방전시간과 동기를 맞쳐 출력된다.
상기 캐패시터의 방전시간과 동기를 맞쳐 출력되는 신호의 전류값을 전류감지부(20)에서 검사하여 기준값과 비교한후 출력되는 전류값이 기준값보다 적을 경우 전류감지부(20)에서는 FBT(30)의 2차측코일로부터 인가되는 전류를 이용하여 다이오드(D1,D2)로 전류를 인가하게 되며, 상기 전류감지부(20)로부터 전류를 인가받은 다이오드(D1,D2)는 저항(R1)를 거쳐 트랜지스터(10)의 베이스단자로 전류를 인가하게 된다.
상기 전류감지부(20)에서 트랜지스터(10)의 베이스단자로 전류를 인가하게 되면 트랜지스터(10)의 베이스단자에 연결되어 있는 저항(R1)을 거치기 때문에 저항(R1)의 임피던스값이 변화되고, 상기 저항(R1)의 임피던스값이 변화게 됨에 따라 트랜지스터(10) 베이스단자의 임피던스값도 변화게 된다.
그럼으로써, 트랜지스터의 특성을 보상하게 되어 블랭킹신호의 드리프트를 방지하게 되는 것이다.
이상에서 살펴본 바와 같이 본 고안 모니터의 영상 블랭킹신호 드리프트 방지장치는, 특히, 출력되는 전류의 양을 전류감지부에서 체크하여 기준값보다 낮은 양의 전류값이 출력될때 FBT의 2차측에서 인가되는 전류를 트랜지스터의 베이스단자로 인가하여 트랜지스터의 임피던스값을 높임으로써, 모니터의 화질을 향상시키는 효과가 있는 것이다.

Claims (2)

  1. 입력되는 임피던스의 값과 전류감지부로부터 인가되는 전류의 양과 전원부로부터 인가되는 전압의 양을 조절하는 저항(R1.R2.R3)과; 입력되는 블랭킹신호를 다른신호와 동기시켜 시간에 맞게 출력시키기 위해 전압을 충/방전하는 캐패시터(C1,C2)와; 저항(R2)을 거쳐 입력되는 신호를 증폭시키기 위한 트랜지스터와; 저항(R2)을 통해 상기 트랜지스터의 베이스단으로 흐르는 전류가 전류감지부로 흐르는 것을 막기위한 다이오드(D1,D2)와; 출력되는 전류의 양을 감지하여 부족한 만큼의 전류를 트랜지스터의 베이스단으로 인가하는 전류감지부와; 상기 전류감지부로 전류를 인가하는 FBT를 포함하여 구성됨을 특징으로 하는 모니터의 영상 블랭킹신호 드리프트 방지장치.
  2. 제 1 항에 있어서, 상기 저항(R1)은 전류감지부로부터 인가되는 전류의 양을 조절하여 트랜지스터의 베이스단자로 인가되는 임피던스값을 조절하게 되어 블랭킹신호가 브리프트되는 것을 방지함을 특징으로하는 모니터의 영상 블랭킹신호 드리프트 방지장치.
KR2019980001540U 1998-02-10 1998-02-10 모니터의 영상 블랭킹신호 드리프트 방지장치 KR200290048Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019980001540U KR200290048Y1 (ko) 1998-02-10 1998-02-10 모니터의 영상 블랭킹신호 드리프트 방지장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019980001540U KR200290048Y1 (ko) 1998-02-10 1998-02-10 모니터의 영상 블랭킹신호 드리프트 방지장치

Publications (2)

Publication Number Publication Date
KR19990035854U KR19990035854U (ko) 1999-09-15
KR200290048Y1 true KR200290048Y1 (ko) 2002-11-18

Family

ID=69712217

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019980001540U KR200290048Y1 (ko) 1998-02-10 1998-02-10 모니터의 영상 블랭킹신호 드리프트 방지장치

Country Status (1)

Country Link
KR (1) KR200290048Y1 (ko)

Also Published As

Publication number Publication date
KR19990035854U (ko) 1999-09-15

Similar Documents

Publication Publication Date Title
US4126816A (en) High voltage protection circuit
US5627437A (en) Horizontal raster size controller for a monitor
KR830001851B1 (ko) 칼라텔레비젼용 결함보상회로
KR200290048Y1 (ko) 모니터의 영상 블랭킹신호 드리프트 방지장치
US6034729A (en) Monitor protection system
US4645989A (en) Frequency switching circuit for multiple scan rate video display apparatus
KR100307572B1 (ko) 핫스타트플레쉬현상을방지하기위한자동키네스코프바이어스장치
KR100307571B1 (ko) 자동키네스코프바이어스시스템용샘플펄스발생기
US4400653A (en) Resonant scan deflection circuit with flyback voltage limiting
US5047698A (en) High voltage shutdown circuit
KR820001002B1 (ko) 피이크 검파기 회로
US4612574A (en) Oscillator-frequency control interface circuit
KR910006856B1 (ko) 자동바이어스 조정장치
US6252361B1 (en) High-voltage power supply disabling circuit for video display
KR910006459B1 (ko) 신호 표본화 장치
US4843285A (en) Vertical tracking circuit
US4795948A (en) Vertical deflection circuit with service mode operation
KR950002604Y1 (ko) Fbt의 고압출력 안정화회로
KR100279152B1 (ko) 모니터의 내부 핀쿠션 보정장치
KR100257536B1 (ko) 마이컴의 뮤트신호를 이용한 과도현상 방지회로
KR200330773Y1 (ko) Crt 디스플레이장치
KR20000076366A (ko) 전력 센서 회로
KR970004497Y1 (ko) 모니터의 블루밍 현상 제거회로
KR960004725Y1 (ko) 비디오모드시 방송신호 간섭방지회로
KR0137205Y1 (ko) 파우어 온시 과도 현상 방지회로

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20060622

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee